KR102036126B1 - 초 재생 수신기에서의 rf 펄스 동기화를 위한 방법 및 시스템 - Google Patents

초 재생 수신기에서의 rf 펄스 동기화를 위한 방법 및 시스템 Download PDF

Info

Publication number
KR102036126B1
KR102036126B1 KR1020130053508A KR20130053508A KR102036126B1 KR 102036126 B1 KR102036126 B1 KR 102036126B1 KR 1020130053508 A KR1020130053508 A KR 1020130053508A KR 20130053508 A KR20130053508 A KR 20130053508A KR 102036126 B1 KR102036126 B1 KR 102036126B1
Authority
KR
South Korea
Prior art keywords
receiver
preamble
pulse synchronization
signal
pulse
Prior art date
Application number
KR1020130053508A
Other languages
English (en)
Other versions
KR20140046974A (ko
Inventor
수브라 챠크라보티 투힌
바이남 키란
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to US14/050,616 priority Critical patent/US9450745B2/en
Publication of KR20140046974A publication Critical patent/KR20140046974A/ko
Application granted granted Critical
Publication of KR102036126B1 publication Critical patent/KR102036126B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/02Amplitude-modulated carrier systems, e.g. using on-off keying; Single sideband or vestigial sideband modulation
    • H04L27/06Demodulator circuits; Receiver circuits
    • H04L27/063Superheterodyne receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/26Circuits for superheterodyne receivers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • H04B1/7073Synchronisation aspects
    • H04B1/7075Synchronisation aspects with code phase acquisition
    • H04B1/70751Synchronisation aspects with code phase acquisition using partial detection

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

초 재생 수신기(SRR)에서 지역적으로 발생된 퀀치 오실레이터(quench oscillator)와 함께 RF 펄스 동기화를 위한 방법 및 시스템을 밝히고 잇다. 퀀치 오실레이터와 들어오는 데이터 신호 (RF 펄스 동기화)사이의 동기화 문제는 전송되는 비대칭 프리앰블에 의해 해결된다. 제안된 방법은 비대칭 프리앰블 전송에 의한 들어오는 RF 펄스에 대하여 지역적으로 발생된 퀀치 신호를 동기화 함에 의하여 수신된 신호에서 최대 에너지를 캡쳐하는 것이다.

Description

초 재생 수신기에서의 RF 펄스 동기화를 위한 방법 및 시스템 {METHOD AND SYSTEM FOR RF PULSE SYNCHRONIZATION IN SUPER REGERATIVE RECEIVER}
아래의 설명은 초 재생 수신기(SRR: super regenerative receiver) 구조에 관한 것으로, 더 구체적으로는 초 재생 수신기(SRR)에서 동기화를 달성하기 위한 방법 및 장치에 관한 것이다.
가격이 낮고, 전력 소비가 낮으며 민감한 무선 주파수 수신기에 대한 기존 시장은 거대하고, 현재의 기술 해결책들은 상당히 비싸다. 이러한 수신기의 전력 소비는, 이 기술을 에너지 측정(energy metering), e-헬스(e-health) 및 저가 가전제품(lower end consumer electronics)과 같은 시장에 들어오지 못하게 하고 있다. 일반적으로, 초 재생 수신기(super regenerative receiver)는 매우 낮은 에너지와 전력 소비 및 소수의 부품으로 인식될 수 있고, 호모다인 또는 슈퍼 헤테로다인 수신기(homodyne or super-heterodyne receiver)와 비교하여 낮은 전압으로 작동될 수 있고, 따라서 낮은 가격과 낮은 전력 수신기를 요구하는 통신 시스템에 적합하다.
초 재생 수신기(SRR)의 회로 구조는 저전력 설계(design of low power), 에너지 인식 센서 네트워크(energy aware sensor networks)에서 해당 응용분야를 찾는다. 초 재생 수신기(SRR)의 주된 목적은 양과 음의 피드백(feedback) 사이에서 제어된 피드백과 퀀칭 이론(theory of quenching)에 기초한다. 퀀칭 오실레이터(quenching oscillator)는 각각의 양과 음의 피드백(feedback) 기간 동안 주기적인 진동의 형성과 감쇠를 가져온다. 이러한 진동들은 퀀치 신호(quench signal)가 양의 반주기(positive half cycle)를 향해 가면서 0을 지나갈 때 최대가 된다. 만약 퀀치 신호(quench signal)가 들어오는 데이터 신호(incoming data signal)와 동기화 되지 않으면, 이때 초 재생 수신기(SRR)의 출력 에너지는 감소될 것이다. 그러므로, 퀀치 신호(quench signal)는 최대 지점에서 반송파(carrier)에 정확하게 동기화 되는 것이 중요하다.
기술분야에서의 기존의 방법은 오실레이터(oscillator)의 주기가 시작되는 시간 안에 초 재생 수신기(SRR)에 전력을 공급함으로써 전력을 조절한다. 이 방법은 듀티 싸이클 비(duty cycle ratio)를 조절하고 주기적으로 초 재생 수신기(SRR)의 전원을 끄는 것을 포함한다.
다른 기존의 방법은 샘플링 위상 잠금 루프 회로(sampling phase-locked loop circuit)의 방법에 의해 주파수 안정을 제공한다. 이 방법은 초 재생 수신기(SRR) 또는 위상 고정 루프(phase-locked loop)의 계속적인 작동을 요구하지 않는 주파수 안정 회로를 더 제공한다.
초 재생 수신기(SRR)와 연관된 주된 문제는 지역적으로 발생된 오실레이터(oscillator)와 함께 들어오는 데이터(incoming data)의 동기화이다. 기존의 방법은 회귀적으로 이 문제를 해결하고, 이는 아날로그 방법들(analog methods)의 경우에 유용하다.
이상 설명한 이유들에 기인하여, 들어오는 데이터(incoming data) 신호와 퀀치 신호 사이를 효율적으로 동기화하는 것이 필요하다.
일 측에 따르면, 입력신호와 함께 비대칭 프리앰블(asymmetric preamble)을 전송하는 단계, 상기 프리앰블(preamble)로 위상 오프셋(phase offset)을 추정(estimate)하는 단계, 및 상기 초 재생 수신기(SRR)에서 상기 위상 오프셋(offset)을 보상(compensate)하는 단계를 포함하는 초 재생 수신기(SRR: Super Regenerative Receiver)에서 RF 펄스 동기화(RF pulse synchronization)를 달성하기 위한 방법이 제공된다.
또 다른 일 측에 따르면, 수신된 신호에서 전송된 비대칭 프리앰블을 수신하고, 패킷 검출을 수행하고 최대 에너지 캡쳐(maximum energy capture)로 퀀치 신호를 추정하고, 상기 최대 에너지 캡쳐로 프리앰블 펄스를 찾음으로써 위상 오프셋을 추정(estimate)하고, 상기 퀀치 신호와 상기 수신된 신호 사이의 오프셋 시간(offset time)을 계산하고, 상기 퀀치 신호를 지연함으로써 상기 위상 오프셋을 보상하는 RF 펄스 동기화를 달성하기 위한 수신기가 제공된다.
실시예는, 들어오는 데이터(incoming data)와 지역적으로 발생된 퀀치 오실레이터 신호(quench oscillator signal)사이에 동기화를 달성하기 위한 방법 및 시스템을 포함할 수 있다.
실시예는, 초 재생 수신기(SRR)의 성능(performance)을 최대화 하기 위한 방법 및 시스템을 포함할 수 있다.
실시예는, 더 높은 에너지 효율을 가져오는 위상 추정(phase estimation)을 위한 방법 및 시스템을 제공할 수 있다.
다음의 설명 및 첨부된 도면을 함께 고려할 때 실시예의 여러 가지 측면들이 더 잘 이해될 것이다. 그러나 아래의 설명이 여러 가지 실시예와 많은 구체적인 내용들을 설명하지만, 아래의 설명들은 설명의 목적으로 제시되는 것이며, 이에 제한되는 것으로 해석되어서는 안 된다. 실시예들에 의하여 설명되는 기술적 사상으로부터 벗어나지 않고 많은 변경 및 수정이 이루어질 수 있으며, 실시예들은 이러한 모든 변경 및 수정을 포함한다.
이하에서 실시예들은 다양한 도면에서 대응되는 구성을 가리키는 도면 부호를 사용하여 첨부되는 도면으로 설명된다. 여기에서 설명되는 실시예들은 도면을 참조한 아래의 설명들로부터 더 잘 이해될 수 있다.
도 1은 초 재생 수신기(super regenerative receiver)의 예시적인 블록도를 도시한다.
도 2는 초 재생 수신기를 위한 신호의 베이스밴드 표현을 도시한 예시적인 파형을 도시한다.
도 3은 여기에 있는 드러난 실시예들에 따라 물리 계층 프레임 형식(the physical layer frame format)을 도시한다.
도 4는 프리앰블 펄스의 구조를 묘사하는 예시적인 파형을 도시한다.
도 5는 프리앰블 펄스 신호의 센터가 퀀치 신호(quench signal)과 함께 동기화 될 때 전송된 신호의 예시적인 파형을 도시한다.
도 6은 프리앰블 펄스 신호의 펄스가 퀀치 신호(quench signal)과 함께 동기화 되지 않았을 때 전송된 신호의 예시적인 파형을 도시한다.
실시예들 및 상기 실시예들의 다양한 특징 및 장점들이 첨부된 도면과 아래의 설명에 자세히 설명되어 있는 비제한적인 실시예들을 참조하여 더 충분하게 설명되어 있다. 잘 알려진 구성 요소와 처리 기술에 대한 설명은, 실시예들을 불필요하게 모호하게 하지 않도록 생략되어 있다. 여기에서 사용되는 예들은, 실시예를 실시할 수 있도록 하기 위한 의도로 사용되었으며, 또한 기술분야에서 통상의 지식을 가진 자가 실시예들을 실시할 수 있도록 하기 위한 의도로 사용되었다. 따라서, 예들은 실시예의 범위를 제한하는 것으로 해석되어서는 안 된다.
여기에 설명된 실시예들은, 패킷 검출 프리앰블(packet detection preamble) 후에 서로 다른 오프셋(offsets)에 대해 비대칭 프리앰블 칩(asymmetric preamble chips)을 전송함으로써, 들어오는(incoming) 수신된 신호 및 신호 퀀치 오실레이터(quench oscillator) 사이의 동기화를 제공하는 시스템 및 방법을 제공한다. 초 재생 수신기(SRR)에 있는 베이스밴드(baseband)는 퀀치 신호(quench signal) q(t)와 입력 신호 v(t) 사이의 위상 차이를 대략적으로(coarsely) 추정할 것이고, 더 나은 RF 펄스 동기화를 달성하기 위해 지역적으로 발생된 신호 q(t)의 위상을 조정할 것이다.
도면에, 특히 도 1 내지 도 6에 걸쳐, 동일한 참조 부호는 도면들에 걸쳐 일관되게 대응하는 구성을 나타낸다.
도 1은 초 재생 수신기(SRR)의 블록도를 도시한다. 도 1의 도시에 따르면, 초 재생 수신기(SRR)는 저 노이즈 증폭기(LNA : Low noise amplifier)(101), 선택적 네트워크(SN : selective network)(102), 퀀치 오실레이터(quench oscillator)(103), 포락선 검파기(envelope detector)(104), 및 저역 필터(LPF : low pass filter)로 구성된다. 저 노이즈 증폭기(LNA)(101)는 작은 신호의 증폭을 제공하는 것 외에 다른 회로로부터 안테나를 분리하는데 사용되어진다. 선택적 네트워크(SN)는 작동이 중심 주파수로 조절된 공진회로로 구성된다. 더 나아가, 퀀치 오실레이터(quench oscillator)(103)는 양과 음의 주기 사이에서 대안적으로(alternatively) 진동하고 선택적 네트워크의 공진회로를 대안적으로(alternatively) 양의 피드백 시스템(positive feedback system)에서 음의 피드백 시스템(negative feedback system)으로 밀어낸다. 양의 피드백(positive feedback) 동안에, 데이터 신호의 진동은 입력 신호에 비례하여 증폭될 것이다. 퀀치 오실레이터(quench oscillator)(103)는 초 재생 오실레이터(super regenerative oscillator)의 이득을 조절한다. 초 재생 수신기(SRR)의 주된 원리는 퀀치 오실레이터(quench oscillator)(103)가 RF 진동의 주기적인 형성과 쇠퇴를 초래하는 것이다. 그러므로, 초 재생 오실레이터(super regenerative oscillator)에서 나오는 신호는 퀀치 주기(quench period)에 의해 분리된 RF 펄스(RF pulse)로 구성된다. 포락선 검파기(envelope detector)(104)는 선택적 네트워크(SN)(102)로부터 생성된 진동 신호와 베이스밴드(base band)의 처리를 위해 발생한 신호를 검출한다. 포락선 검파기(envelope detector)(104)의 출력은 포락선 검파기(envelope detector)의 무선 주파수 진동을 상당히 제거하는 저역 필터(low pass filter)(105)와 결합 된다. 저역 필터(low pass filter)(105)의 출력은 안테나에서 수신된 무선 주파수 신호의 아날로그 포락선(analog envelope)이다.
도 2는 초 재생 수신기(SRR)을 위한 베이스밴드(baseband) 표현의 신호를 나타내는 예시적인 파형을 도시하고 있다. 도 2는 들어오는 베이스밴드 신호(baseband signal) V(t), 퀀치 오실레이터(quench oscillator)(103)로부터 생성된 퀀치 신호 q(t), 및 베이스밴드 신호(baseband signal)에서 초 재생 수신기(SRR)의 출력 신호 Vop(t)를 도시한다. V(t) 및 Vop(t) 신호들은 또한 반송파를 포함한다. 이상적으로, 퀀치 신호(quench signal) q(t)는 출력에서 펄스(pulse)의 중심이 최대 진폭에 도달하는 동안 정확이 음으로 가야 한다. 그러나, 퀀치 신호(quench signal)는 동기화 되지 않은 수신기에서 지역적으로 생성된다.
도 3은 물리 계층 프레임 형식(the physical layer frame format)을 도시한다. 제안된 방법은 전송되는 비동기 프리앰블(asynchronous preamble)에 의해 입력 신호 V(t)와 퀀치 신호(quench signal) q(t)사이에서 RF 펄스 동기화(RF pulse synchronization)를 지정한다. 초 재생 수신기(SRR)의 베이스밴드(baseband)는 퀀치 신호(quench signal) q(t)와 들어오는 데이터 신호 V(t) 사이에서 위상 차이를 대략적으로(coarsely) 추정하고, RF 펄스 동기화를 달성하기 위해 지역적으로 생성된 신호 q(t)의 타이밍(timing)(또는 위상)을 조정한다. 프리앰블 파트(preamble part)는 주로 수신기가 필수적인 동기화 절차를 수행할 수 있도록 정보를 제공하는 동기화 필드(synchronization field)를 포함한다. 프리앰블 파트에 이어서, SYNC 필드의 끝과 데이터 부분의 시작을 나타내는 선택적 시작 프레임 델리미터(SFD : start frame delimiter)이 이어진다. 헤더 파트(header part)는, 보통, 전송기에서 사용되는 변조 기술(modulation technique), 페이로드(payload)와 CRC(Cyclic Redundancy Check)의 전송을 위해 필요한 시간과 같은 시그널링 정보(signaling information)를 포함한다. 일 예에서, 시작 프레임 델리미터(SFD)는 전송된 입력 신호 V(t)에는 존재하지 않고, 오직 프리앰블과 데이터만이 전송된 입력 신호 V(t)에서 존재한다. 프리앰블(preamble)은 패킷 검출(packet detection)을 위한 프리앰블(Preamble_PD)과 시작 프레임 델리미터(SFD)에 이어 RF 펄스 동기화를 위한 프리앰블(Preamble_pulse)과 같은 2 파트로 구성된다. 프리앰블_PD(preamble_PD)는 MT 초(MT seconds)로 전송되고, 프리앰블_펄스(Preamble_pulse)는 LT 초(LT seconds)로 전송된다. M 과 L은 펄스 또는 칩(chip)의 수를 나타내고, T는 각 칩의 시간 지속(time duration)을 나타낸다.
일 예에서, 퀀치 레이트(quench rate)는 펄스 동기화를 달성하기 위한 칩 레이트(chip rate)의 정수(1 or 2 or 3)배(integer number of times the chip rate for achieving pulse synchronization)로 가정된다. 들어오는 신호 S(t)는 수학식 1로 표시된다.
Figure 112013041680388-pat00001
여기서, P(t)는 펄스 모양(pulse shape),
Chip(k)는 미리 정의된 칩 순서(chip sequence),
L이 홀수인 경우, J=(L-1)/2, L이 짝수인 경우, J는 L/2,
L은 칩(chip)의 총 수,
ε은 두개의 연속적인 칩들 사이의 오프셋(offset),
Figure 112013041680388-pat00002
M은 프리앰블 칩(preamble chips)의 수
T는 퀀치 시간 주기(quench time period) = 1/fq, fq는 q(t)의 주파수
를 나타낸다.
'L'의 값은, 최적에 가까운 성능을 달성하기 위하여 RF 펄스 동기화를 위해 요구되는 상 오류 추정(phase error estimation)의 결정력(resolution)에 의해 결정된다. 만약 결정력이 더 크면, L은 더 커지게 된다.
도 4는 예시적인 프리앰블 펄스(preamble pulse)의 구조를 나타내는 예시적인 파형을 도시한다. RF 펄스 동기화는 패킷 검출 후에 수행된다. RF 펄스 동기화는 아래의 단계들에 의해 달성된다.
1. 1보다 큰 퀀치 레이트(quench rate)가 사용된 경우, 패킷 검출 동안 평균 최대 에너지 캡쳐(average maximum energy capture)를 주는 퀀치 사이클(quench cycle)(Q)을 추정한다. 이 단계는 칩 내에서 최대 에너지를 주는 칩의 퀀치 사이클(quench cycle)을 찾아내려는 것이다. 예를 들어, 만약 퀀칭(quenching)이 3을 넘는다면, Q의 값은 1과 3을 포함하는 [1,3] 사이이다.
2. 최대 에너지 캡쳐(maximum energy capture)로 프리엠블_펄스 칩(preamble_pulse chip)을 찾음으로써 (1 단계에서 식별된 퀀치 사이클 및 데이터 시그널 펄스(data signal pulse) 사이에서) 위상(phase) 또는 시간 오프셋(time offset)을 추정하고, 최대 에너지를 가진 펄스의 인덱스=P(index of pulse with maximum energy=P)를 말한다.
3. 퀀치 신호(quench signal)과 들어오는 데이터 신호(incoming data signal)사이에 시간의 오프셋(offset of time)을 (P-J)*ε으로 계산한다.
4. -(P-J)*ε에 의해 퀀치 오실레이터를 지연함으로써 위상 오프셋(phase offset)을 보상한다.
a. 만약 -(P-J)*ε이 음이면, T-(P-J)*ε 에 의해 퀀치 사이클을 지연한다.
b. 만약 오버 퀀칭(over quenching)이 사용된다면, Q를 증가시킨다. Q=Q+1
5. 데이터의 검출은, 퀀치 신호에서 위상 오프셋을 적용한 후에 (단계 1/단계 4에서 식별된) 동일한 퀀치 신호(Q) 상에서 수행되어야 한다. 칩 동작 당 한 퀀치 사이클에 대해서, 단계 1 및 단계 4.b는 스킵(skip)될 수 있다.
프리앰블_펄스(preamble_pulse)는, 완벽한 동기화에 요구되는 정확한 위상 변화를 얻기 위하여, 수신기에서 평균화(averaging)를 위해 수차례 동안 수신기로부터 반복될 수 있다. 또한, 프리앰블_PD(Preamble _PD)로부터의 심볼 간 간섭(ISI : intersymbol interference) 효과를 줄이고, 데이터에의 간섭을 최소화하기 위하여, 프리앰블_펄스(Preamble_pulse)의 시작 또는 끝에서, 추가의 0 또는 1이 패딩(pad)될 수 있다. 프리앰블_펄스(preamble_pulse)의 순서는 바뀔 수 있고, 그리고 일반성의 손실(loss of the generality) 없이 0으로 인터리빙(interleave)될 수 있다. 프리앰블에서 펄스는 대칭적(symmetric)이지만 타이밍(timing)은 비대칭적(asymmetric)이다.
도 5는 프리앰블 펄스 신호의 센터(center)가 퀀치 신호와 동기화 될 때 전송된 신호의 예시적인 파형을 도시한다. 도 5는 주기적인 퀀치 오실레이터와의 동기화 및 수신기의 입력에서의 프리앰블 펄스의 충격(impact)을 보여준다. 예를 들어, 프리앰블 펄스의 센터
Figure 112013041680388-pat00003
펄스가 퀀치 신호 q(t) (L=5)와 동기화 된다. 위상 동기화는, 패킷 검출 프리앰블 후에 다른 아웃셋(outset)을 위한 비대칭 프리앰블 칩(asymmetric preamble chips)의 전송에 의해 들어오는 수신된 신호 및 퀀치 오실레이터 사이에서 달성된다. 또한, 프리앰블을 가진 위상 오프셋은, 비대칭적으로 전송된 프리앰블 칩 상에서 에너지 캡쳐를 관찰함으로써 추정된다. 이 방법은 또한 퀀치 신호 q(t)의 지연에 의해서 수신기에서 베이스밴드(baseband)로부터 위상 오프셋을 보상한다.
도 6은, 프리앰블 펄스 신호의 펄스가 퀀치 신호 q(t)와 동기화 되지 않았을 때, 전송된 신호의 파형을 묘사하는 예시적인 그래프를 도시한다. 이상적으로, 퀀치 신호 q(t)는 피크 지점(peak point)에서 정렬(align)되어야 한다. 수신기에서 지역적으로 발생되는 퀀치 신호 q(t)는 양에서 음으로 이동한다. 예를 들어, 프리앰블 펄스 신호의
Figure 112013041680388-pat00004
펄스는 퀀치 신호 q(t) (L=5)와 동기화 되지 않는다. 양의 진동 동안에, 출력은 발생되지 않는 반면에 음의 진동 동안에 약간의 출력이 발생된다. 또한, 양의 진동(positive oscillations)은 이전 심볼(previous symbol)로부터 이전 진동(previous oscillations)이 제거되는 것을 보장한다.
초 재생 수신기(SRR)(Super Regenerative Receiver)에서의 RF 동기화를 달성하기 위한 방법을 포함하여 위에서 설명된 프로세스, 기능(functions), 방법, 및/또는 소프트웨어는, 컴퓨터에 의하여 구현되어 프로세서로 하여금 프로그램 명령을 실행 또는 수행하도록 하는 프로그램 명령을 포함하는 하나 이상의 컴퓨터 판독 가능 기록매체 상에 기록, 저장 또는 고정(fix)될 수 있다. 상기 컴퓨터 판독 가능 매체는 프로그램 명령, 데이터 파일, 데이터 구조 등을 단독으로 또는 조합하여 포함할 수 있다. 상기 매체에 기록되는 프로그램 명령은 실시예를 위하여 특별히 설계되고 구성된 것들이거나 컴퓨터 소프트웨어 당업자에게 공지되어 사용 가능한 것일 수도 있다. 컴퓨터 판독 가능 기록 매체의 예에는 하드 디스크, 플로피 디스크 및 자기 테이프와 같은 자기 매체(magnetic media), CD-ROM, DVD와 같은 광기록 매체(optical media), 플롭티컬 디스크(floptical disk)와 같은 자기-광 매체(magneto-optical media), 및 롬(ROM), 램(RAM), 플래시 메모리 등과 같은 프로그램 명령을 저장하고 수행하도록 특별히 구성된 하드웨어 장치가 포함된다. 프로그램 명령의 예에는 컴파일러에 의해 만들어지는 것과 같은 기계어 코드뿐만 아니라 인터프리터 등을 사용해서 컴퓨터에 의해서 실행될 수 있는 고급 언어 코드를 포함한다. 상기된 하드웨어 장치는 실시예의 동작을 수행하기 위해 하나 이상의 소프트웨어 모듈로서 작동하도록 구성될 수 있으며, 그 역도 마찬가지이다.
이상과 같이 실시예들이 비록 한정된 실시예와 도면에 의해 설명되었으나, 해당 기술분야에서 통상의 지식을 가진 자라면 상기의 기재로부터 다양한 수정 및 변형이 가능하다. 예를 들어, 설명된 기술들이 설명된 방법과 다른 순서로 수행되거나, 및/또는 설명된 시스템, 구조, 장치, 회로 등의 구성요소들이 설명된 방법과 다른 형태로 결합 또는 조합되거나, 다른 구성요소 또는 균등물에 의하여 대치되거나 치환되더라도 적절한 결과가 달성될 수 있다. 그러므로, 다른 구현들, 다른 실시예들 및 특허청구범위와 균등한 것들도 후술하는 특허청구범위의 범위에 속한다.

Claims (15)

  1. 초 재생 수신기에서 RF 펄스 동기화를 달성하기 위한 방법에 있어서,
    입력신호와 함께 비대칭 프리앰블을 전송하는 단계;
    상기 프리앰블로 위상 오프셋을 추정하는 단계; 및
    상기 초 재생 수신기에서 상기 위상 오프셋을 보상하는 단계
    를 포함하고,
    상기 비대칭 프리앰블은,
    적어도 하나의 패킷 검출 프리앰블 및 RF 펄스 동기화 프리앰블
    을 포함하고,
    상기 RF 펄스 동기화 프리앰블은,
    상기 입력 신호에서 상기 패킷 검출 프리앰블 후에 추가되는
    초 재생 수신기에서 RF 펄스 동기화를 달성하기 위한 방법.
  2. 삭제
  3. 삭제
  4. 제1항에 있어서,
    서로 다른 오프셋에 대해 상기 RF 펄스 동기화 프리앰블을 추가하는 단계
    를 더 포함하는 초 재생 수신기에서 RF 펄스 동기화를 달성하기 위한 방법.
  5. 제1항에 있어서,
    상기 전송된 비대칭 프리앰블에서 에너지를 캡쳐함으로써, 상기 위상 오프셋을 추정하는
    초 재생 수신기에서 RF 펄스 동기화를 달성하기 위한 방법.
  6. 제1항에 있어서,
    상기 초 재생 수신기에서 발생된 퀀치 신호를 지연함으로써, 상기 초 재생 수신기에서 상기 위상 오프셋을 보상하는
    초 재생 수신기에서 RF 펄스 동기화를 달성하기 위한 방법.
  7. 초 재생 수신기에서 RF 펄스 동기화를 달성하기 위한 시스템에 있어서,
    초 재생 오실레이터; 및
    퀀치 오실레이터
    를 포함하고,
    상기 시스템은,
    입력신호와 함께 비대칭 프리앰블을 전송하는 단계;
    상기 프리앰블로 위상 오프셋을 추정하는 단계; 및
    상기 초 재생 수신기에서 상기 위상 오프셋(offset)을 보상하는 단계
    를 수행하고,
    상기 비대칭 프리앰블은,
    적어도 하나의 패킷 검출 프리앰블 및 RF 펄스 동기화 프리앰블
    을 포함하고,
    상기 RF 펄스 동기화 프리앰블은,
    상기 입력 신호에서 상기 패킷 검출 프리앰블 후에 추가되는
    초 재생 수신기에서 RF 펄스 동기화를 달성하기 위한 시스템.
  8. 삭제
  9. 삭제
  10. 제7항에 있어서,
    서로 다른 오프셋에 대해 상기 RF 펄스 동기화 프리앰블을 추가하는 단계
    를 더 수행하는 초 재생 수신기에서 RF 펄스 동기화를 달성하기 위한 시스템.
  11. 제7항에 있어서,
    상기 전송된 비대칭 프리앰블에서 에너지를 캡쳐함으로써, 상기 위상 오프셋을 추정하는
    초 재생 수신기에서 RF 펄스 동기화를 달성하기 위한 시스템.
  12. 제7항에 있어서,
    상기 초 재생 수신기에서 발생된 퀀치 신호를 지연함으로써, 상기 초 재생 수신기에서 상기 위상 오프셋을 보상하는
    초 재생 수신기에서 RF 펄스 동기화를 달성하기 위한 시스템.
  13. RF 펄스 동기화를 달성하기 위한 수신기에 있어서,
    수신된 신호에서 전송된 비대칭 프리앰블을 수신하고,
    패킷 검출을 수행하고 최대 에너지 캡쳐로 퀀치 신호를 추정하고,
    상기 최대 에너지 캡쳐로 프리앰블 펄스를 찾음으로써 위상 오프셋을 추정하고,
    상기 퀀치 신호와 상기 수신된 신호 사이의 오프셋 시간을 계산하고,
    상기 퀀치 신호를 지연함으로써 상기 위상 오프셋을 보상하는
    RF 펄스 동기화를 달성하기 위한 수신기.
  14. 제13항에 있어서,
    상기 수신기는,
    상기 퀀치 신호 및 상기 수신된 신호를 동기화 함으로써 상기 최대 에너지를 캡쳐하도록 구성되는
    RF 펄스 동기화를 달성하기 위한 수신기.
  15. 제13항에 있어서,
    상기 수신기는,
    상기 수신기의 베이스밴드를 사용함으로써 상기 위상 오프셋을 보상하도록 구성되는
    RF 펄스 동기화를 달성하기 위한 수신기.
KR1020130053508A 2012-10-11 2013-05-13 초 재생 수신기에서의 rf 펄스 동기화를 위한 방법 및 시스템 KR102036126B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US14/050,616 US9450745B2 (en) 2012-10-11 2013-10-10 Method and apparatus for radio frequency (RF) pulse synchronization in super regenerative receiver (SRR)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
IN4261CH2012 2012-10-11
IN4261/CHE/2012 2012-10-11

Publications (2)

Publication Number Publication Date
KR20140046974A KR20140046974A (ko) 2014-04-21
KR102036126B1 true KR102036126B1 (ko) 2019-10-24

Family

ID=50653782

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020130053508A KR102036126B1 (ko) 2012-10-11 2013-05-13 초 재생 수신기에서의 rf 펄스 동기화를 위한 방법 및 시스템

Country Status (1)

Country Link
KR (1) KR102036126B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9692588B2 (en) 2015-07-07 2017-06-27 Samsung Electronics Co., Ltd. System and method for performing synchronization and interference rejection in super regenerative receiver (SRR)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120307839A1 (en) 2011-05-31 2012-12-06 Dumitru Mihai Ionescu Method for receiving channel selection information

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100612153B1 (ko) * 2003-12-27 2006-08-11 한국전자통신연구원 근거리 무선 패킷 통신 시스템을 위한 주파수 오프셋 추정장치 및 그 방법
EP2053755A1 (en) * 2007-10-25 2009-04-29 Commissariat A L'energie Atomique Method of and apparatus for synchronisation

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120307839A1 (en) 2011-05-31 2012-12-06 Dumitru Mihai Ionescu Method for receiving channel selection information

Also Published As

Publication number Publication date
KR20140046974A (ko) 2014-04-21

Similar Documents

Publication Publication Date Title
US9608846B2 (en) Apparatus and method for transmitting data with conditional zero padding
US8737191B2 (en) Blind timing synchronization and low complexity channel estimation in ACO-OFDM systems
KR101253447B1 (ko) 채널 페이딩에 로버스트한 타이밍 획득 방법 및 시스템
US9264278B2 (en) Robust scalable and adaptive frequency estimation and frequency tracking for wireless systems
US8885456B2 (en) Demodulator and frame synchronization method
US20180062826A1 (en) Radio communication device and integrated circuitry
US9450745B2 (en) Method and apparatus for radio frequency (RF) pulse synchronization in super regenerative receiver (SRR)
JP5167862B2 (ja) クロック同期システム、クロック同期方法、プログラム、及び記録媒体
KR101945178B1 (ko) 초저전력 초재생 수신 장치 및 방법
WO2009076901A1 (zh) 基于自动频率控制的信号处理方法和设备
US9735790B2 (en) Radio communication device and radio communication method
KR102036126B1 (ko) 초 재생 수신기에서의 rf 펄스 동기화를 위한 방법 및 시스템
JP5961481B2 (ja) 無線通信装置、方法及びプログラム
JP3936568B2 (ja) 無線受信装置
CN112600608B (zh) 一种多帧叠加的卫星信号捕获方法及装置
US20190260626A1 (en) Modem performing modulation or demodulation based on length of burst in data packet, and method performed by the modem
CA3014159C (en) Method, receiver, and computer implemented method for decoding set of packets asynchronously
JP4193311B2 (ja) 通信システム及びその受信装置
US8433012B2 (en) Timing synchronization method and apparatus in a wireless communication system
JP5997974B2 (ja) 無線通信装置及びプログラム
CN112583571A (zh) 一种信号的采样方法及装置
JP2001339328A (ja) 受信装置、受信方法、ならびに、情報記録媒体
JP2003115786A (ja) ディジタル無線通信装置
JP2001203663A (ja) 直交周波数分割多重伝送システム
JP6505355B2 (ja) 通信システム、受信装置、半導体装置及び通信システムのリセット方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right