KR101977242B1 - 표시장치와 그 구동방법 - Google Patents

표시장치와 그 구동방법 Download PDF

Info

Publication number
KR101977242B1
KR101977242B1 KR1020120070651A KR20120070651A KR101977242B1 KR 101977242 B1 KR101977242 B1 KR 101977242B1 KR 1020120070651 A KR1020120070651 A KR 1020120070651A KR 20120070651 A KR20120070651 A KR 20120070651A KR 101977242 B1 KR101977242 B1 KR 101977242B1
Authority
KR
South Korea
Prior art keywords
control signal
power control
temperature
display panel
voltage
Prior art date
Application number
KR1020120070651A
Other languages
English (en)
Other versions
KR20140003825A (ko
Inventor
서보건
정문수
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020120070651A priority Critical patent/KR101977242B1/ko
Publication of KR20140003825A publication Critical patent/KR20140003825A/ko
Application granted granted Critical
Publication of KR101977242B1 publication Critical patent/KR101977242B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2085Special arrangements for addressing the individual elements of the matrix, other than by driving respective rows and columns in combination
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/041Temperature compensation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명에 따른 표시장치는 다수의 화소들이 매트릭스 형태로 배치된 표시패널; 온도에 따라 저항값이 변하는 소자를 포함하여 상기 표시패널의 온도 범위에 따라 파워 콘트롤신호를 다르게 조정한 후 출력하는 파워콘트롤신호 조정부; 및 상기 화소들에 인가될 데이터전압을 발생하고, 상기 파워 콘트롤신호에 따라 파워 모드를 선택한 후, 상기 데이터전압의 충전시간 결정을 위한 출력회로부의 출력 전류를 상기 선택된 파워 모드에 따라 자동으로 변경하는 소스 드라이버를 구비한다.

Description

표시장치와 그 구동방법{DISPLAY DEVICE AND DRIVING METHOD THEREOF}
본 발명은 파워 콘트롤신호를 통해 소스 드라이버의 출력 전류를 제어하는 표시장치와 그 구동방법에 대한 것이다.
표시장치는 화상 표시를 위한 표시패널과, 이 표시패널을 구동하기 위한 드라이버를 포함한다. 표시패널에는 다수의 데이터라인들과 다수의 게이트라인들이 형성되고, 이들의 교차 영역마다 화소가 형성된다. 표시패널은 액정표시패널, 유기발광표시패널, 전기영동표시패널, 플라즈마디스플레이패널 등으로 구현될 수 있다. 드라이버는 데이터라인들을 구동하기 위한 소스 드라이버와 게이트라인들을 구동하기 위한 게이트 드라이버를 포함한다.
표시장치는 소비 전력을 줄이기 위한 일 방안으로 도 1과 같이 파워 콘트롤신호(PWRC)를 이용하여 소스 드라이버의 출력 전류를 제어할 수 있다. 원하는 데이터가 화소에 완충되는데 걸리는 시간과 소비 전력은 소스 드라이버의 출력 전류에 따라 달라진다. 소스 드라이버의 출력 전류가 높으면 충전에 소요되는 시간이 줄어들고 소비 전력이 커지는 데 반하여, 소스 드라이버의 출력 전류가 낮으면 충전에 소요되는 시간이 늘어나고 소비 전력이 작아진다. 그런데, 파워 콘트롤신호(PWRC)는 제품 출하시에 패널 특성 및 패널 모델 등에 따라 옵션으로 정해지는 고정값이다. 파워 콘트롤신호(PWRC)에 따라 파워 모드가 결정된다. 도 1에서 옵션 설정에 의해 단자 1이 단자 2에 접속되는 경우, 파워 콘트롤신호(PWRC)는 고소비 파워 모드를 구현하기 위해 고전위 전원전압(VCC)으로 셋팅되고, 그 결과 소스 드라이버의 출력 전류는 하이 논리의 파워 콘트롤신호(PWRC)에 따라 높아진다. 반면, 도 1에서 옵션 설정에 의해 단자 1이 단자 3에 접속되는 경우, 파워 콘트롤신호(PWRC)는 저소비 파워 모드를 구현하기 위해 기저전압(GND)으로 셋팅되고, 그 결과 소스 드라이버의 출력 전류는 로우 논리의 파워 콘트롤신호(PWRC)에 따라 낮아진다.
일반적으로 표시패널의 물성은 온도 변화에 민감하게 변한다. 표시패널의 물성이 바뀌면 위치별 로드 편차로 인해 충전 편차가 초래될 수 있다. 특히, 소스 드라이버의 출력 전류가 초기 옵션으로 낮게 설정되면, 특정 온도 이상의 고온에서 표시패널의 위치에 따른 충전 편차가 발생하여 도 2와 같이 화면 상에 블록 딤(block dim)이 나타난다. 블록 딤은 소스 드라이버의 출력 전류가 낮고, 패널의 온도가 고온일 때 주로 문제된다. 블록 딤의 발생이 억제되기 위해서는 소스 드라이버의 출력 전류를 초기 옵션으로 높게 설정하여 충전에 소요되는 시간을 줄여야 한다. 충전 속도를 높이면, 온도에 따른 위치별 패널 로드 차이는 블록 딤으로 시인되지 않게 된다. 하지만 이와 같이 소스 드라이버의 출력 전류가 초기 옵션으로 높게 설정되면, 블록 딤이 문제되지 않는 상온 환경(고온보다 낮은 온도 환경)에서는 출력 전류가 필요 이상으로 크고, 그 결과 전력 소모가 필요 이상으로 증대된다.
이와 같이 종래 기술에서는 온도에 따라 소스 드라이버의 출력 전류를 조정하기가 불가능하여 블록 딤이 나타나거나 또는, 소비 전력이 커지는 문제가 있었다. 이러한 문제점들이 초래되는 주된 요인은 소스 드라이버의 출력 전류를 제어하기 위한 파워 콘트롤신호(PWRC)가 제품 출하시에 하나의 파워 모드로 선택 및 고정되기 때문이다. 종래 기술에서는 파워 모드를 결정하기 위한 파워 콘트롤신호(PWRC)가 고전위 전원전압(VCC) 및 기저 전압(GND) 중 어느 하나로 셋팅되고 나면 그 이후에는 필요에 따라 파워 모드를 변환하기가 어렵다.
따라서, 본 발명의 목적은 소스 드라이버의 출력 전류를 온도에 따라 자동으로 조정하여 블록 딤을 방지함과 동시에 소비 전력을 줄일 수 있도록 한 표시장치와 그 구동방법을 제공하는 데 있다.
상기 목적을 달성하기 위하여, 본 발명의 실시예에 따른 표시장치는 다수의 화소들이 매트릭스 형태로 배치된 표시패널; 온도에 따라 저항값이 변하는 소자를 포함하여 상기 표시패널의 온도 범위에 따라 파워 콘트롤신호를 다르게 조정한 후 출력하는 파워콘트롤신호 조정부; 및 상기 화소들에 인가될 데이터전압을 발생하고, 상기 파워 콘트롤신호에 따라 파워 모드를 선택한 후, 상기 데이터전압의 충전시간 결정을 위한 출력회로부의 출력 전류를 상기 선택된 파워 모드에 따라 자동으로 변경하는 소스 드라이버를 구비한다.
상기 온도에 따라 저항값이 변하는 소자는 써미스터로 구현된다.
상기 파워 콘트롤신호는 k(k는 2이상의 자연수) 비트로 구성되며; 상기 파워콘트롤신호 조정부는 상기 패널 온도에 따라 다수개의 k비트 논리 조합들 중 어느 하나를 선택하여 출력한다.
상기 파워콘트롤신호 조정부는, 제1 파워 콘트롤신호와 제2 파워 콘트롤신호를 포함하여 상기 파워 콘트롤신호의 2 비트 논리 조합을 구현하며, 상기 2비트 중 제1 비트 논리를 결정하기 위한 상기 제1 파워 콘트롤신호는 상기 패널 온도에 따라 그 논리값이 달라지고, 상기 2비트 중 제2 비트 논리를 결정하기 위한 상기 제2 파워 콘트롤신호는 상기 패널 온도에 무관하게 그 논리값이 고정된다.
상기 제1 파워 콘트롤신호의 논리값이 상기 패널 온도에 따라 달라지도록 하기 위해, 상기 파워콘트롤신호 조정부는, 상기 제1 파워 콘트롤신호가 출력되는 출력 노드와 고전위 전원전압 사이에 접속된 상기 써미스터와, 상기 출력 노드와 기저 전압 사이에 접속된 저항을 포함하고, 상기 써미스터는 (-) 온도 계수를 갖는다.
상기 제1 파워 콘트롤신호의 논리값이 상기 패널 온도에 따라 달라지도록 하기 위해, 상기 파워콘트롤신호 조정부는, 제1 및 제2 전극이 상기 제1 파워 콘트롤신호가 출력되는 출력 노드와 고전위 전원전압 사이에 접속되고 제어전극이 분압 노드에 접속되는 스위치 소자와, 상기 분압 노드를 상기 고전위 전원전압에 연결하는 제1 저항과, 상기 분압 노드와 기저 전압 사이에 접속된 상기 써미스터와, 상기 스위치 소자의 상기 제1 전극을 상기 고전위 전원전압에 연결하는 제2 저항과, 상기 스위치 소자의 상기 제2 전극을 상기 기저 전압에 연결하는 제3 저항을 포함하고, 상기 써미스터는 (+) 온도 계수를 갖는다.
상기 파워콘트롤신호 조정부는, 제1 파워 콘트롤신호와 제2 파워 콘트롤신호를 포함하여 상기 파워 콘트롤신호의 2 비트 논리 조합을 구현하며, 상기 2비트 중 제1 비트 논리를 결정하기 위한 상기 제1 파워 콘트롤신호와 상기 2비트 중 제2 비트 논리를 결정하기 위한 상기 제2 파워 콘트롤신호는 모두 상기 패널 온도에 따라 그 논리값이 달라진다.
상기 파워콘트롤신호 조정부는, 상기 제1 파워 콘트롤신호의 논리값이 상기 패널 온도에 따라 달라지도록 하기 위해, 상기 제1 파워 콘트롤신호가 출력되는 제1 출력 노드와 고전위 전원전압 사이에 접속된 제1 써미스터와, 상기 제1 출력 노드와 기저 전압 사이에 접속된 제1 저항을 포함하고, 상기 제2 파워 콘트롤신호의 논리값이 상기 패널 온도에 따라 달라지도록 하기 위해, 상기 제2 파워 콘트롤신호가 출력되는 제2 출력 노드와 상기 고전위 전원전압 사이에 접속된 제2 써미스터와, 상기 제2 출력 노드와 상기 기저 전압 사이에 접속된 제2 저항을 포함하며, 상기 제1 및 제2 써미스터는 (-) 온도 계수를 가지며, 온도에 따른 저항 변화량이 서로 다르다.
상기 파워콘트롤신호 조정부는, 상기 제1 파워 콘트롤신호의 논리값이 상기 패널 온도에 따라 달라지도록 하기 위해, 제1 및 제2 전극이 상기 제1 파워 콘트롤신호가 출력되는 제1 출력 노드와 고전위 전원전압 사이에 접속되고 제어전극이 제1 분압 노드에 접속되는 제1 스위치 소자와, 상기 제1 분압 노드를 상기 고전위 전원전압에 연결하는 제1 저항과, 상기 제1 분압 노드와 기저 전압 사이에 접속된 제1 써미스터와, 상기 제1 스위치 소자의 제1 전극을 상기 고전위 전원전압에 연결하는 제2 저항과, 상기 제1 스위치 소자의 제2 전극을 상기 기저 전압에 연결하는 제3 저항을 포함하고, 상기 제2 파워 콘트롤신호의 논리값이 상기 패널 온도에 따라 달라지도록 하기 위해, 제1 및 제2 전극이 상기 제2 파워 콘트롤신호가 출력되는 제2 출력 노드와 고전위 전원전압 사이에 접속되고 제어전극이 제2 분압 노드에 접속되는 제2 스위치 소자와, 상기 제2 분압 노드를 상기 고전위 전원전압에 연결하는 제4 저항과, 상기 제2 분압 노드와 기저 전압 사이에 접속된 제2 써미스터와, 상기 제2 스위치 소자의 제1 전극을 상기 고전위 전원전압에 연결하는 제5 저항과, 상기 제2 스위치 소자의 제2 전극을 상기 기저 전압에 연결하는 제6 저항을 포함하며, 상기 제1 및 제2 써미스터는 (+) 온도 계수를 가지며, 온도에 따른 저항 변화량이 서로 다르다.
상기 출력회로부는, 다수의 정전류원들을 포함한 바이어스회로부와, 바이어스 전류에 따라 상기 출력 전류를 결정하는 버퍼부를 포함하고; 상기 바이어스회로부는, 상기 정전류원들과 상기 버퍼부의 바이어스 입력단 사이에 접속되며 상기 파워 콘트롤신호에 따라 스위칭되는 다수의 스위치들을 구비하여 상기 버퍼부의 바이어스 입력단에 연결될 정전류원의 개수를 결정한다.
또한, 본 발명의 실시예에 따라 다수의 화소들이 매트릭스 형태로 배치된 표시패널을 갖는 표시장치의 구동방법은, 온도에 따라 저항값이 변하는 소자를 이용하여 상기 표시패널의 온도 범위에 따라 파워 콘트롤신호를 다르게 조정한 후 출력하는 단계;및 상기 화소들에 인가될 데이터전압을 발생하고, 상기 파워 콘트롤신호에 따라 파워 모드를 선택한 후, 상기 데이터전압의 충전시간 결정을 위한 출력회로부의 출력 전류를 선택된 파워 모드에 따라 자동으로 변경하는 단계를 포함한다.
본 발명에 따른 표시장치와 그 구동방법은 소스 드라이버의 출력 전류를 온도에 따라 선택되는 파워 모드에 따라 자동으로 조정하여 블록 딤을 방지함과 동시에 소비 전력을 줄일 수 있다.
도 1은 종래 제품 출하시의 옵션 설정에 따라 고전위 전원전압과 기저 전압 중 어느 하나로 고정되는 파워 콘트롤신호를 보여주는 도면.
도 2는 종래 옵션 설정에 따라 소스 드라이버의 출력 전류가 낮게 셋팅될 때, 특정 온도 이상의 고온에서 나타나는 블록 딤을 보여주는 도면.
도 3은 본 발명의 실시예에 따른 표시장치를 보여주는 도면.
도 4는 도 3에 도시된 소스 드라이버의 구성을 개략적으로 보여주는 도면.
도 5는 도 4의 출력 회로부에 포함되는 어느 한 출력채널 구성을 상세히 보여주는 도면.
도 6은 파워 콘트롤신호에 따라 선택될 수 있는 파워 모드와, 각 파워 모드에서 버퍼부의 바이어스 입력단에 연결되는 정전류원의 개수와, 각 파워 모드에서 소스 드라이버의 출력 전류와, 파워 모드들 간 소비전력 차이를 보여주는 도면.
도 7은 도 3에 도시된 파워콘트롤신호 조정부의 일 예를 보여주는 도면.
도 8은 도 7에 포함된 NTC 써미스터의 온도-저항 특성을 보여주는 도면.
도 9는 도 3에 도시된 파워콘트롤신호 조정부의 다른 예를 보여주는 도면.
도 10은 도 9에 포함된 PTC 써미스터의 온도-저항 특성을 보여주는 도면.
도 11은 도 3에 도시된 파워콘트롤신호 조정부의 또 다른 예를 보여주는 도면.
도 12는 서로 다른 파워 모드가 적용되는 3개의 온도 범위를 보여주는 도면.
도 13은 도 3에 도시된 파워콘트롤신호 조정부의 또 다른 예를 보여주는 도면.
이하, 도 3 내지 도 13을 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 3은 본 발명의 실시예에 따른 표시장치를 보여준다.
도 3을 참조하면, 본 발명의 실시예에 따른 표시장치는 표시패널(20), 타이밍 콘트롤러(21), 소스 드라이버(22), 게이트 드라이버(23) 및 파워콘트롤신호 조정부(24)를 구비한다.
본 발명의 실시예에 따른 표시장치는 액정표시장치(Liquid Crystal Display, LCD), 전계방출 표시장치(Field Emission Display : FED), 플라즈마 디스플레이 패널(Plasma Display Panel, PDP), 유기발광 다이오드 표시장치(Organic Light Emitting Display, OLED), 전기영동 표시장치(Electrophoresis, EPD) 등의 평판 표시장치로 구현될 수 있다. 이하의 실시예에서, 표시장치를 액정표시장치 중심으로 설명하지만, 본 발명의 표시장치는 액정표시장치에 한정되어 적용되지 않음에 주의하여야 한다.
표시패널(20)은 두 장의 유리기판 사이에 배치된 액정분자들을 구비한다. 이 표시패널(20)에는 데이터라인들(D1 내지 Dm)과 게이트라인들(G1 내지 Gn)의 교차 구조에 의해 매트릭스 형태로 m×n (m,n은 양의 정수)개의 액정셀들(Clc)이 배치된다.
표시패널(20)의 하부 유리기판에는 m 개의 데이터라인들(D1 내지 Dm), n개의 게이트라인들(G1 내지 Gn), TFT들, TFT들에 각각 접속된 액정셀(Clc)의 화소전극들(1), 및 스토리지 커패시터들(Cst) 등을 포함한 화소 어레이가 형성된다. 표시패널(20)의 상부 유리기판 상에는 블랙매트릭스, 컬러필터 및 공통전극(2)이 형성된다. 공통전극(2)은 TN(Twisted Nematic) 모드와 VA(Vertical Alignment) 모드와 같은 수직전계 구동방식에서 상부 유리기판 상에 형성되며, IPS(In Plane Switching) 모드와 FFS(Fringe Field Switching) 모드와 같은 수평전계 구동방식에서 화소전극(1)과 함께 하부 유리기판 상에 형성된다. 표시패널(20)의 상부 유리기판과 하부 유리기판 각각에는 광축이 직교하는 편광판이 부착되고 액정과 접하는 내면에 액정의 프리틸트각을 설정하기 위한 배향막이 형성된다.
소스 드라이버(22)는 타이밍 콘트롤러(21)의 제어 하에 디지털 비디오 데이터(RGB)를 래치하고 그 디지털 비디오 데이터를 아날로그 정극성/부극성 감마보상전압으로 변환하여 정극성/부극성 데이터전압을 발생하고 그 데이터전압을 데이터라인들(D1 내지 Dm)에 공급한다. 소스 드라이버(22)는 파워콘트롤신호 조정부(24)로부터 입력되는 파워 콘트롤신호(PWRC)에 따라 파워 모드를 선택하고, 선택된 파워 모드에 맞게 정전류원을 연결하여 버퍼부의 바이어스 전류를 제어함으로써, 데이터전압의 충전시간 결정을 위한 버퍼부의 출력 전류를 변경한다. 소스 드라이버(22)는 온도에 따라 선택되는 파워 모드에 따라 자동으로 출력 전류를 변경함으로써 블록 딤을 억제하고 소비전력을 줄인다.
소스 드라이버(22)는 TCP(Tape Carrier Package) 상에 실장되어 TAB(Tape Automated Bonding) 공정에 의해 표시패널(20)의 하부 유리기판에 접합될 수 있다. 소스 드라이버(22)에 대해서는 도 4 내지 도 6을 통해 상세히 후술한다.
게이트 드라이버(23)는 쉬프트 레지스터, 쉬프트 레지스터의 출력신호를 액정셀의 TFT 구동에 적합한 스윙폭으로 변환하기 위한 레벨 쉬프터 등을 포함한다. 게이트 드라이버(23)는 타이밍 콘트롤러(21)의 제어하에 대략 1 수평기간의 펄스폭을 가지는 스캔펄스들을 게이트라인들(G1 내지 Gn)에 순차적으로 공급한다. 게이트 드라이버(23)는 TCP 상에 실장되어 TAB 공정에 의해 표시패널(20)의 하부 유리기판에 접합되거나, 또는 GIP(Gate In Panel) 공정에 의해 화소 어레이와 동시에 하부 유리기판 상에 직접 형성될 수 있다.
타이밍 콘트롤러(21)는 시스템보드(미도시)로부터 입력되는 디지털 비디오 데이터(RGB)를 표시패널(20)에 맞게 재정렬하여 소스 드라이버(22)에 공급한다. 타이밍 콘트롤러(21)는 시스템보드로부터 수직/수평 동기신호(Vsync, Hsync), 데이터 인에이블(Data Enable), 클럭신호(CLK) 등의 타이밍신호를 입력받아 소스 드라이버(22)와 게이트 드라이버(23)의 동작 타이밍을 제어하기 위한 제어신호들을 발생한다.
소스 드라이버(22)를 제어하기 위한 데이터 타이밍 제어신호는 소스 스타트 펄스(Source Start Pulse, SSP), 소스 샘플링 클럭(Source Sampling Clock, SSC), 극성제어신호(Polarity : POL), 및 소스 출력 인에이블신호(Source Output Enable, SOE) 등을 포함한다. 소스 스타트 펄스(SSP)는 소스 드라이버(22)의 데이터 샘플링 시작 타이밍을 제어한다. 소스 샘플링 클럭(SSC)은 라이징 또는 폴링 에지에 기준하여 소스 드라이버(22) 내에서 데이터의 샘플링 타이밍을 제어하는 클럭신호이다. 소스 출력 인에이블신호(SOE)는 소스 드라이버(22)의 출력 타이밍을 제어한다. 극성제어신호(POL)는 소스 드라이버(22)로부터 출력되는 데이터전압의 수평 극성 반전 타이밍을 제어한다.
게이트 드라이버(23)를 제어하기 위한 게이트 타이밍 제어신호는 게이트 스타트 펄스(Gate Start Pulse, GSP), 게이트 쉬프트 클럭(Gate Shift Clock, GSC), 게이트 출력 인에이블신호(Gate Output Enable, GOE) 등을 포함한다. 게이트 스타트 펄스(GSP)는 1 프레임기간 동안 그 프레임기간의 시작과 동시에 1회 발생하여 첫 번째 게이트펄스를 발생시킨다. 게이트 쉬프트 클럭(GSC)은 쉬프트 레지스터를 구성하는 다수의 스테이지들에 공통으로 입력되는 클럭신호로써 게이트 스타트 펄스(GSP)를 쉬프트시킨다. 게이트 출력 인에이블신호(GOE)는 게이트 드라이버(23)의 출력을 제어한다.
파워콘트롤신호 조정부(24)는 패널 온도에 따라 파워 콘트롤신호(PWRC)를 조정한다. 파워콘트롤신호 조정부(24)는 파워 콘트롤신호(PWRC)를 조정하기 위해 온도에 따라 저항값이 변하는 소자를 포함한다. 파워 콘트롤신호(PWRC)는 k(k는 2이상의 자연수)비트로 구성될 수 있다. 파워콘트롤신호 조정부(24)는 패널 온도에 따라 파워 콘트롤신호(PWRC)의 다수개의 k비트 논리 조합들 중 어느 하나를 선택한다. 파워콘트롤신호 조정부(24)는 도 7 및 도 11과 같이 써미스터(thermister)를 포함하여 파워 콘트롤신호(PWRC)를 조정하거나, 또는 도 9 및 도 13과 같이 써미스터외에 이 써미스터의 저항값에 따라 온/오프가 제어되는 스위치소자를 더 포함하여 파워 콘트롤신호(PWRC)를 조정할 수 있다. 파워콘트롤신호 조정부(24)에 대해서는 도 7 내지 도 13을 참조하여 상세히 후술한다.
도 4는 도 3에 도시된 소스 드라이버(22)의 구성을 개략적으로 보여준다. 그리고, 도 5는 도 4의 출력 회로부에 포함되는 어느 한 출력채널 구성을 상세히 보여준다.
소스 드라이버(22)는 도 4와 같이 쉬프트부(221), 래치 어레이부(222), 디지털-아날로그 변환부(223), 출력 회로부(224)를 포함한다.
쉬프트부(221)는 소스 샘플링 클럭에 따라 샘플링신호를 쉬프트시킨다. 또한, 쉬프트부(221)는 래치 어레이부(222)의 래치수를 초과하는 데이터가 공급될 때 캐리신호를 발생한다.
래치 어레이부(222)는 쉬프트부(221)로부터 순차적으로 입력되는 샘플링신호에 응답하여 타이밍 콘트롤러(21)로부터의 디지털 비디오 데이터들(RGB)을 샘플링하고, 그 데이터들(RGB)을 1 수평라인 분씩 래치한 다음, 1 수평라인 분의 데이터를 동시에 출력한다.
디지털-아날로그 변환부(223)는 래치 어레이부(222)로부터 디지털 비디오 데이터들(RGB)을 디코드하여 그 데이터의 계조값에 해당하는 정극성/부극성 감마보상전압(VGH)을 데이터전압(Vdata)으로 출력한다.
출력회로부(224)는 데이터전압(Vdata)을 안정화시켜 데이터라인들에 출력하되(OUT(1)~OUT(m)), 파워콘트롤신호 조정부(24)로부터 입력되는 파워 콘트롤신호(PWRC)에 따라 데이터전압(Vdata)의 충전시간 결정을 위한 출력 전류를 조정한다. 출력회로부(224)는 도 5와 같이 다수의 정전류원들(IS1~ISn)을 포함한 바이어스회로부(224A)와, 바이어스 전류(Ibias)에 의해 출력 전류(Io)가 결정되는 버퍼부(224B)를 구비한다. 바이어스회로부(224A)는 파워 콘트롤신호(PWRC)에 따라 버퍼부(224B)의 바이어스 입력단에 연결될 정전류원의 개수를 결정한다. 이를 위해, 바이어스회로부(224A)에서, 정전류원들(IS1~ISn)과 버퍼부(224B)의 바이어스 입력단 사이에는 다수의 스위치들(SW1~SWn)이 구비된다. 파워 콘트롤신호(PWRC)에 따라 턴 온 되는 스위치의 개수가 정해지고, 그 결과 버퍼부(224B)에 인가되는 바이어스 전류(Ibias)의 크기가 결정된다. 버퍼부(224B)의 출력 전류(Io)는 바이어스 전류(Ibias)의 크기에 의존한다. 바이어스 전류(Ibias)의 크기가 클수록 버퍼부(224B)의 출력 전류(Io)가 커지고, 그에 따라 데이터전압(Vdata)이 데이터라인을 경유하여 액정셀에 충전되는 시간이 줄어들게 된다. 반면, 바이어스 전류(Ibias)의 크기가 작을수록 버퍼부(224B)의 출력 전류(Io)가 작아지고, 그에 따라 데이터전압(Vdata)이 데이터라인을 경유하여 액정셀에 충전되는 시간은 늘어나게 된다.
도 6은 파워 콘트롤신호(PWRC)에 따라 선택될 수 있는 파워 모드와, 각 파워 모드에서 버퍼부의 바이어스 입력단에 연결되는 정전류원의 개수와, 각 파워 모드에서 소스 드라이버의 출력 전류와, 파워 모드들 간 소비전력 차이를 보여준다.
도 6을 참조하면, 파워 콘트롤신호(PWRC)는 패널 온도에 따라 4개의 2 비트 논리 조합들(HH,HL,LH,LL) 중 어느 하나로 선택될 수 있다. 4개의 2 비트 논리 조합들(HH,HL,LH,LL)은 제1 내지 제4 파워 모드(PM1~PM4)에 각각 대응될 수 있다. 제1 파워 모드(PM1)는 제1 패널 온도에 따라 선택되는 제1 논리 조합(HH)에, 제2 파워 모드(PM2)는 제1 패널 온도보다 낮은 제2 패널 온도에 따라 선택되는 제2 논리 조합(HL)에, 제3 파워 모드(PM3)는 제2 패널 온도보다 낮은 제3 패널 온도에 따라 선택되는 제3 논리 조합(LH)에, 제4 파워 모드(PM4)는 제3 패널 온도보다 낮은 제4 패널 온도에 따라 선택되는 제4 논리 조합(LL)에 각각 대응될 수 있다. 파워 모드 간 소비 전력의 크기를 비교하면, 제1 파워 모드(PM1)>제2 파워 모드(PM2)>제3 파워 모드(PM3)>제4 파워 모드(PM4)와 같다.
본원 발명에 의하면, 온도가 높을수록 소비전력이 큰 파워 모드가 선택되고, 반대로 온도가 낮을수록 소비전력이 작은 파워 모드가 선택된다. 제1 파워 모드(PM1)가 선택되면, n개의 정전류원 스위치들이 턴 온(즉, n개의 정전류원들이 버퍼부의 바이어스 입력단에 연결)되어 소스 드라이버의 출력 전류가 16㎂로 설정될 수 있다. 제2 파워 모드(PM2)가 선택되면, (n*10/16)개의 정전류원 스위치들이 턴 온(즉, (n*10/16)개의 정전류원들이 버퍼부의 바이어스 입력단에 연결)되어 소스 드라이버의 출력 전류가 10㎂로 설정될 수 있다. 제3 파워 모드(PM3)가 선택되면, (n*6/16)개의 정전류원 스위치들이 턴 온(즉, (n*6/16)개의 정전류원들이 버퍼부의 바이어스 입력단에 연결)되어 소스 드라이버의 출력 전류가 6㎂로 설정될 수 있다. 제4 파워 모드(PM4)가 선택되면, (n*4/16)개의 정전류원 스위치들이 턴 온(즉, (n*4/16)개의 정전류원들이 버퍼부의 바이어스 입력단에 연결)되어 소스 드라이버의 출력 전류가 4㎂로 설정될 수 있다.
2 비트 논리 조합이 구현되도록 파워 콘트롤신호(PWRC)는 도 7, 도 9, 도 11, 도 13과 같이 제1 파워 콘트롤신호(PWRC1)와 제2 파워 콘트롤신호(PWRC2)를 포함할 수 있다. 본원 발명에서 논리 조합을 위한 비트수는 2비트에 한정되지 않고 k비트로 확장 가능하므로, 파워 콘트롤신호(PWRC)도 제1 내지 제k 콘트롤신호로 구성할 수 있다.
도 7은 도 3에 도시된 파워콘트롤신호 조정부(24)의 일 예를 보여준다. 도 8은 도 7에 포함된 써미스터의 온도-저항 특성을 보여준다.
파워콘트롤신호 조정부(24)는 도 7과 같이 제1 파워 콘트롤신호(PWRC1)와 제2 파워 콘트롤신호(PWRC2)를 포함하여 파워 콘트롤신호(PWRC)의 2 비트 논리 조합을 구현한다. 파워 콘트롤신호(PWRC)의 상위 1비트 논리를 결정하기 위한 제1 파워 콘트롤신호(PWRC1)는 패널 온도에 따라 그 논리값이 달라진다. 파워 콘트롤신호(PWRC)의 하위 1비트 논리를 결정하기 위한 제2 파워 콘트롤신호(PWRC2)는 패널 온도에 무관하게 그 논리값이 고정된다.
패널 온도에 따라 자동으로 제1 파워 콘트롤신호(PWRC1)의 논리값이 변하도록 하기 위해, 파워콘트롤신호 조정부(24)는 고전위 전원전압(VCC)과 출력 노드(No) 사이에 접속된 써미스터(THn)와, 출력 노드(No)와 기저 전압(GND) 사이에 접속된 저항(R)을 포함한다. 써미스터(THn)는 도 8과 같이 (-) 온도 계수를 갖는 NTC(Negative Temperature Coefficient of Resistance) 써미스터로 구현될 수 있다. 특정 온도(X) 미만의 상온 범위에서 써미스터(THn)의 양단은 오픈되고, 특정 온도(X) 이상의 고온 범위에서 써미스터(THn)의 양단은 쇼트된다. 고온 범위에서 써미스터(THn)가 쇼트되면, ①의 경로를 따라 고전위 전원전압(VCC)이 제1 파워 콘트롤신호(PWRC1)로 출력되며, 그 결과 제1 파워 콘트롤신호(PWRC1)는 하이논리(H)가 된다. 상온 범위에서 써미스터(THn)가 오픈되면, ②의 경로를 따라 기저전압(GND)이 제1 파워 콘트롤신호(PWRC1)로 출력되며, 그 결과 제1 파워 콘트롤신호(PWRC1)는 로우논리(L)가 된다.
제2 파워 콘트롤신호(PWRC2)는 도 1의 옵션 설정과 같은 방법으로, 고전위 전원전압(VCC) 및 기저 전압(GND) 중 어느 하나로 셋팅되어 고정될 수 있다. 고전위 전원전압(VCC)으로 셋팅되는 경우 제2 파워 콘트롤신호(PWRC2)는 하이논리(H)로 고정되고 , 기저 전압(GND)으로 셋팅되는 경우 제2 파워 콘트롤신호(PWRC2)는 로우논리(L)로 고정된다.
도 7에 의하면, 온도 범위에 따라 파워 모드가 자동으로 변경될 수 있다. 고온 범위에서는 초기 옵션 설정에 따라 도 6의 제1 및 제2 파워 모드(PM1,PM2) 중 어느 하나가 자동으로 선택될 수 있으며, 상온 범위에서는 초기 옵션 설정에 따라 도 6의 제3 및 제4 파워 모드(PM3,PM4) 중 어느 하나가 자동으로 선택될 수 있다.
도 9는 도 3에 도시된 파워콘트롤신호 조정부(24)의 다른 예를 보여준다. 도 10은 도 9에 포함된 써미스터의 온도-저항 특성을 보여준다.
파워콘트롤신호 조정부(24)는 도 9와 같이 제1 파워 콘트롤신호(PWRC1)와 제2 파워 콘트롤신호(PWRC2)를 포함하여 파워 콘트롤신호(PWRC)의 2 비트 논리 조합을 구현한다. 파워 콘트롤신호(PWRC)의 상위 1비트 논리를 결정하기 위한 제1 파워 콘트롤신호(PWRC1)는 패널 온도에 따라 그 논리값이 달라진다. 파워 콘트롤신호(PWRC)의 하위 1비트 논리를 결정하기 위한 제2 파워 콘트롤신호(PWRC2)는 패널 온도에 무관하게 그 논리값이 고정된다.
패널 온도에 따라 자동으로 제1 파워 콘트롤신호(PWRC1)의 논리값이 변하도록 하기 위해, 파워콘트롤신호 조정부(24)는 제1 및 제2 전극(D,S)이 고전위 전원전압(VCC)과 출력 노드(No) 사이에 접속되고 제어전극(G)이 분압 노드(Nd)에 접속되는 스위치 소자(ST)와, 분압 노드(Nd)를 고전위 전원전압(VCC)에 연결하는 제1 저항(R1)과, 분압 노드(Nd)와 기저 전압(GND) 사이에 접속된 써미스터(THp)와, 스위치 소자(ST)의 제1 전극(D)을 고전위 전원전압(VCC)에 연결하는 제2 저항(R2)와, 스위치 소자(ST)의 제2 전극(S)을 기저 전압(GND)에 연결하는 제3 저항(R3)을 포함한다. 써미스터(THp)는 도 10과 같이 (+) 온도 계수를 갖는 PTC(Positive Temperature Coefficient of Resistance) 써미스터로 구현될 수 있다. 특정 온도(X) 미만의 상온 범위에서 써미스터(THp)의 양단은 쇼트되고, 특정 온도(X) 이상의 고온 범위에서 써미스터(THp)의 양단은 오픈된다. 상온 범위에서 써미스터(THn)가 쇼트되면 스위치 소자(ST)는 턴 오프 되고, ①의 경로를 따라 기저 전압(GND)이 제1 파워 콘트롤신호(PWRC1)로 출력되며, 그 결과 제1 파워 콘트롤신호(PWRC1)는 로우논리(L)가 된다. 고온 범위에서 써미스터(THp)가 오픈되면 스위치 소자(ST)는 턴 온 되고, ②의 경로를 따라 고전위 전원전압(VCC)이 제1 파워 콘트롤신호(PWRC1)로 출력되며, 그 결과 제1 파워 콘트롤신호(PWRC1)는 하이논리(H)가 된다.
제2 파워 콘트롤신호(PWRC2)는 도 1의 옵션 설정과 같은 방법으로, 고전위 전원전압(VCC) 및 기저 전압(GND) 중 어느 하나로 셋팅되어 고정될 수 있다. 고전위 전원전압(VCC)으로 셋팅되는 경우 제2 파워 콘트롤신호(PWRC2)는 하이논리(H)로 고정되고 , 기저 전압(GND)으로 셋팅되는 경우 제2 파워 콘트롤신호(PWRC2)는 로우논리(L)로 고정된다.
도 9에 의하면, 온도 범위에 따라 파워 모드가 자동으로 변경될 수 있다. 도 9는 써미스터(THp) 이외에 스위치 소자(ST)를 더 포함하여 도 7에 비해 좀 더 정밀한 파워 모드 제어가 가능하다. 고온 범위에서는 초기 옵션 설정에 따라 도 6의 제1 및 제2 파워 모드(PM1,PM2) 중 어느 하나가 자동으로 선택될 수 있으며, 상온 범위에서는 초기 옵션 설정에 따라 도 6의 제3 및 제4 파워 모드(PM3,PM4) 중 어느 하나가 자동으로 선택될 수 있다.
도 11은 도 3에 도시된 파워콘트롤신호 조정부(24)의 또 다른 예를 보여준다. 도 12는 서로 다른 파워 모드가 적용되는 3개의 온도 범위를 보여준다.
파워콘트롤신호 조정부(24)는 도 11과 같이 제1 파워 콘트롤신호(PWRC1)와 제2 파워 콘트롤신호(PWRC2)를 포함하여 파워 콘트롤신호(PWRC)의 2 비트 논리 조합을 구현한다. 파워 콘트롤신호(PWRC)의 상위 1비트 논리를 결정하기 위한 제1 파워 콘트롤신호(PWRC1)는 패널 온도에 따라 그 논리값이 달라지며, 또한 파워 콘트롤신호(PWRC)의 하위 1비트 논리를 결정하기 위한 제2 파워 콘트롤신호(PWRC2)도 패널 온도에 따라 그 논리값이 달라진다.
파워콘트롤신호 조정부(24)는, 고전위 전원전압(VCC)과 제1 출력 노드(No1) 사이에 접속된 제1 써미스터(THn1)와, 제1 출력 노드(No1)와 기저 전압(GND) 사이에 접속된 저항(Ra)과, 고전위 전원전압(VCC)과 제2 출력 노드(No2) 사이에 접속된 제2 써미스터(THn2)와, 제2 출력 노드(No2)와 기저 전압(GND) 사이에 접속된 저항(Rb)을 포함한다. 제1 및 제2 써미스터(THn1,THn2)는 도 8과 같이 (-) 온도 계수를 갖는 NTC 써미스터로 구현될 수 있다. 제1 및 제2 써미스터(THn1,THn2)는 온도에 따른 저항 변화량이 서로 다르다. 이를 이용하면, 전술한 도 7 및 도 9에서와 달리 3개의 온도 범위에 따라 자동으로 파워 모드를 변경할 수 있게 된다.
3개의 온도 범위는 도 12와 같이 제1 온도(X1)과 제2 온도(X2)를 기준으로 나눠질 수 있다. 도 12에서, 상온 범위는 제1 온도(X1) 미만으로, 제1 고온 범위는 제1 온도(X1) 이상 및 제2 온도(X2) 미만으로, 제2 고온 범위는 제2 온도(X2) 이상으로 나눠진다.
제1 및 제2 써미스터(THn1,THn2)는 온도에 따른 저항 변화량이 서로 다르므로, 상온 범위에서 제1 및 제2 써미스터(THn1,THn2)의 온도에 따른 저항이 각각 90㏀ 및 100㏀이고, 제1 고온 범위에서 제1 및 제2 써미스터(THn1,THn2)의 온도에 따른 저항이 각각 70㏀ 및 80㏀이고, 제2 고온 범위에서 제1 및 제2 써미스터(THn1,THn2)의 온도에 따른 저항이 각각 60㏀ 및 70㏀일 수 있다. 이 경우, 온도에 따른 저항이 80㏀ 이상일 때 제1 및 제2 써미스터(THn1,THn2)는 모두 오픈되고, 반대로 온도에 따른 저항이 80㏀ 미만일 때 제1 및 제2 써미스터(THn1,THn2)는 쇼트된다고 가정할 때, 상온 범위에서 제1 및 제2 써미스터(THn1,THn2)는 동시에 오픈되고, 제2 고온 범위에서 제1 및 제2 써미스터(THn1,THn2)는 동시에 쇼트된다. 하지만, 제1 고온 범위에서 제1 써미스터(THn1)는 쇼트, 제2 써미스터(THn2)는 오픈된다.
상온 범위에서 제1 및 제2 써미스터(THn1,THn2)가 동시에 오픈되면, 기저전압(GND)이 제1 및 제2 파워 콘트롤신호(PWRC1,PWRC2)로 출력되며, 그 결과 제1 및 제2 파워 콘트롤신호(PWRC1,PWRC2)는 로우논리(L)가 된다.
제2 고온 범위에서 제1 및 제2 써미스터(THn1,THn2)가 동시에 쇼트되면, 고전위 전원전압(VCC)이 제1 및 제2 파워 콘트롤신호(PWRC1,PWRC2)로 출력되며, 그 결과 제1 및 제2 파워 콘트롤신호(PWRC1,PWRC2)는 하이논리(H)가 된다.
제1 고온 범위에서 제1 써미스터(THn1)가 쇼트되면, 고전위 전원전압(VCC)이 제1 파워 콘트롤신호(PWRC1)로 출력되며, 그 결과 제1 파워 콘트롤신호(PWRC1)는 하이논리(H)가 된다. 한편, 제1 고온 범위에서 제2 써미스터(THn2)가 오픈되면, 기저전압(GND)이 제2 파워 콘트롤신호(PWRC2)로 출력되며, 그 결과 제2 파워 콘트롤신호(PWRC2)는 로우논리(L)가 된다. 제1 및 제2 써미스터(THn1,THn2)를 적절히 선택하면, 제1 고온 범위에서 제1 및 제2 파워 콘트롤신호(PWRC1,PWRC2)의 논리값은 서로 바뀌어 질 수 있다.
도 11에 의하면, 좀 더 세분화된 온도 범위에 따라 파워 모드가 자동으로 변경될 수 있다.
도 13은 도 3에 도시된 파워콘트롤신호 조정부(24)의 또 다른 예를 보여준다.
파워콘트롤신호 조정부(24)는 도 13과 같이 제1 파워 콘트롤신호(PWRC1)와 제2 파워 콘트롤신호(PWRC2)를 포함하여 파워 콘트롤신호(PWRC)의 2 비트 논리 조합을 구현한다. 파워 콘트롤신호(PWRC)의 상위 1비트 논리를 결정하기 위한 제1 파워 콘트롤신호(PWRC1)는 패널 온도에 따라 그 논리값이 달라지며, 또한 파워 콘트롤신호(PWRC)의 하위 1비트 논리를 결정하기 위한 제2 파워 콘트롤신호(PWRC2)도 패널 온도에 따라 그 논리값이 달라진다.
파워콘트롤신호 조정부(24)는, 패널 온도에 따라 자동으로 제1 파워 콘트롤신호(PWRC1)의 논리값이 변하도록 하기 위해, 제1 및 제2 전극(D,S)이 고전위 전원전압(VCC)과 제1 출력 노드(No1) 사이에 접속되고 제어전극(G)이 제1 분압 노드(Nd1)에 접속되는 제1 스위치 소자(ST1)와, 제1 분압 노드(Nd1)를 고전위 전원전압(VCC)에 연결하는 제1 저항(R1a)과, 제1 분압 노드(Nd1)와 기저 전압(GND) 사이에 접속된 제1 써미스터(THp1)와, 제1 스위치 소자(ST1)의 제1 전극(D)을 고전위 전원전압(VCC)에 연결하는 제2 저항(R2a)와, 제1 스위치 소자(ST1)의 제2 전극(S)을 기저 전압(GND)에 연결하는 제3 저항(R3a)을 포함한다.
또한, 파워콘트롤신호 조정부(24)는, 패널 온도에 따라 자동으로 제2 파워 콘트롤신호(PWRC2)의 논리값이 변하도록 하기 위해, 제1 및 제2 전극(D,S)이 고전위 전원전압(VCC)과 제2 출력 노드(No2) 사이에 접속되고 제어전극(G)이 제2 분압 노드(Nd2)에 접속되는 제2 스위치 소자(ST2)와, 제2 분압 노드(Nd2)를 고전위 전원전압(VCC)에 연결하는 제1 저항(R1b)과, 제2 분압 노드(Nd2)와 기저 전압(GND) 사이에 접속된 제2 써미스터(THp2)와, 제2 스위치 소자(ST2)의 제1 전극(D)을 고전위 전원전압(VCC)에 연결하는 제2 저항(R2b)와, 제2 스위치 소자(ST2)의 제2 전극(S)을 기저 전압(GND)에 연결하는 제3 저항(R3b)을 포함한다.
제1 및 제2 써미스터(THp1,THp2)는 도 10과 같이 (+) 온도 계수를 갖는 PTC 써미스터로 구현될 수 있다. 제1 및 제2 써미스터(THp1,THp2)는 온도에 따른 저항 변화량이 서로 다르다. 이를 이용하면, 전술한 도 11에서와 같이 3개의 온도 범위에 따라 자동으로 파워 모드를 변경할 수 있게 된다. 3개의 온도 범위는 도 12와 같이 제1 온도(X1)과 제2 온도(X2)를 기준으로 하여, 상온 범위, 제1 고온 범위, 및 제2 고온 범위를 포함한다.
도 11에서 설명한 것과 동일하게 가정하면, 상온 범위에서 제1 및 제2 써미스터(THp1,THp2)는 동시에 쇼트되고, 제2 고온 범위에서 제1 및 제2 써미스터(THp1,THp2)는 동시에 오픈된다. 하지만, 제1 고온 범위에서 제1 써미스터(THp1)는 오픈, 제2 써미스터(THp2)는 쇼트된다.
상온 범위에서 제1 및 제2 써미스터(THp1,THp2)가 동시에 쇼트되면, 기저전압(GND)이 제1 및 제2 파워 콘트롤신호(PWRC1,PWRC2)로 출력되며, 그 결과 제1 및 제2 파워 콘트롤신호(PWRC1,PWRC2)는 로우논리(L)가 된다.
제2 고온 범위에서 제1 및 제2 써미스터(THp1,THp2)가 동시에 오픈되면, 고전위 전원전압(VCC)이 제1 및 제2 파워 콘트롤신호(PWRC1,PWRC2)로 출력되며, 그 결과 제1 및 제2 파워 콘트롤신호(PWRC1,PWRC2)는 하이논리(H)가 된다.
제1 고온 범위에서 제1 써미스터(THp1)가 오픈되면, 고전위 전원전압(VCC)이 제1 파워 콘트롤신호(PWRC1)로 출력되며, 그 결과 제1 파워 콘트롤신호(PWRC1)는 하이논리(H)가 된다. 한편, 제1 고온 범위에서 제2 써미스터(THp2)가 쇼트되면, 기저전압(GND)이 제2 파워 콘트롤신호(PWRC2)로 출력되며, 그 결과 제2 파워 콘트롤신호(PWRC2)는 로우논리(L)가 된다. 제1 및 제2 써미스터(THp1,THp2)를 적절히 선택하면, 제1 고온 범위에서 제1 및 제2 파워 콘트롤신호(PWRC1,PWRC2)의 논리값은 서로 바뀌어 질 수 있다.
도 13에 의하면, 좀 더 세분화된 온도 범위에 따라 파워 모드가 자동으로 변경될 수 있다.
상술한 바와 같이, 본 발명에 따른 표시장치와 그 구동방법은 소스 드라이버의 출력 전류를 온도에 따라 선택되는 파워 모드에 따라 자동으로 조정하여 블록 딤을 방지함과 동시에 소비 전력을 줄일 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
20 : 표시패널 21 : 타이밍 콘트롤러
22 : 소스 드라이버 23 : 게이트 드라이버
24 : 파워콘트롤신호 조정부 221 : 쉬프트부
222 : 래치 어레이부 223 : 디지털-아날로그 변환부
224 : 출력 회로부 224A : 바이어스회로부
224B : 버퍼부

Claims (14)

  1. 다수의 화소들이 매트릭스 형태로 배치된 표시패널;
    상기 표시패널의 온도를 기반으로 선택된 파워 모드에 따라 파워 콘트롤신호를 다르게 출력하는 파워콘트롤신호 조정부;
    상기 화소들에 인가될 데이터전압을 생성하는 디지털-아날로그 변환부; 및
    상기 파워 콘트롤신호에 따라 바이어스 전류를 변경하고, 상기 바이어스 전류에 비례하는 출력 전류를 기반으로 상기 화소들로 상기 데이터전압이 충전되는 시간을 변경하는 출력 회로부를 포함하고,
    상기 표시패널의 온도가 높을수록, 상기 출력 회로부의 출력 전류는 증가하고 상기 데이터전압이 상기 화소들로 충전되는데 소요되는 시간은 줄어드는 것을 특징으로 하는 표시장치.
  2. 제 1 항에 있어서,
    상기 파워콘트롤신호 조정부는 온도에 따라 저항값이 변하는 소자를 포함하고,
    상기 온도에 따라 저항값이 변하는 소자는 써미스터로 구현되는 것을 특징으로 하는 표시장치.
  3. 제 2 항에 있어서,
    상기 파워 콘트롤신호는 k(k는 2이상의 자연수) 비트로 구성되며;
    상기 파워콘트롤신호 조정부는 상기 표시패널의 온도에 따라 다수개의 k비트 논리 조합들 중 어느 하나를 선택하여 출력하는 것을 특징으로 하는 표시장치.
  4. 제 3 항에 있어서,
    상기 파워콘트롤신호 조정부는,
    제1 파워 콘트롤신호와 제2 파워 콘트롤신호를 포함하여 상기 파워 콘트롤신호의 2 비트 논리 조합을 구현하며,
    상기 2비트 중 제1 비트 논리를 결정하기 위한 상기 제1 파워 콘트롤신호는 상기 표시패널의 온도에 따라 그 논리값이 달라지고, 상기 2비트 중 제2 비트 논리를 결정하기 위한 상기 제2 파워 콘트롤신호는 상기 표시패널의 온도에 무관하게 그 논리값이 고정되는 것을 특징으로 하는 표시장치.
  5. 제 4 항에 있어서,
    상기 제1 파워 콘트롤신호의 논리값이 상기 표시패널의 온도에 따라 달라지도록 하기 위해, 상기 파워콘트롤신호 조정부는, 상기 제1 파워 콘트롤신호가 출력되는 출력 노드와 고전위 전원전압 사이에 접속된 상기 써미스터와, 상기 출력 노드와 기저 전압 사이에 접속된 저항을 포함하고,
    상기 써미스터는 (-) 온도 계수를 갖는 것을 특징으로 하는 표시장치.
  6. 제 4 항에 있어서,
    상기 제1 파워 콘트롤신호의 논리값이 상기 표시패널의 온도에 따라 달라지도록 하기 위해, 상기 파워콘트롤신호 조정부는, 제1 및 제2 전극이 상기 제1 파워 콘트롤신호가 출력되는 출력 노드와 고전위 전원전압 사이에 접속되고 제어전극이 분압 노드에 접속되는 스위치 소자와, 상기 분압 노드를 상기 고전위 전원전압에 연결하는 제1 저항과, 상기 분압 노드와 기저 전압 사이에 접속된 상기 써미스터와, 상기 스위치 소자의 상기 제1 전극을 상기 고전위 전원전압에 연결하는 제2 저항과, 상기 스위치 소자의 상기 제2 전극을 상기 기저 전압에 연결하는 제3 저항을 포함하고,
    상기 써미스터는 (+) 온도 계수를 갖는 것을 특징으로 하는 표시장치.
  7. 제 3 항에 있어서,
    상기 파워콘트롤신호 조정부는,
    제1 파워 콘트롤신호와 제2 파워 콘트롤신호를 포함하여 상기 파워 콘트롤신호의 2 비트 논리 조합을 구현하며,
    상기 2비트 중 제1 비트 논리를 결정하기 위한 상기 제1 파워 콘트롤신호와 상기 2비트 중 제2 비트 논리를 결정하기 위한 상기 제2 파워 콘트롤신호는 모두 상기 표시패널의 온도에 따라 그 논리값이 달라지는 것을 특징으로 하는 표시장치.
  8. 제 7 항에 있어서,
    상기 파워콘트롤신호 조정부는,
    상기 제1 파워 콘트롤신호의 논리값이 상기 표시패널의 온도에 따라 달라지도록 하기 위해, 상기 제1 파워 콘트롤신호가 출력되는 제1 출력 노드와 고전위 전원전압 사이에 접속된 제1 써미스터와, 상기 제1 출력 노드와 기저 전압 사이에 접속된 제1 저항을 포함하고,
    상기 제2 파워 콘트롤신호의 논리값이 상기 표시패널의 온도에 따라 달라지도록 하기 위해, 상기 제2 파워 콘트롤신호가 출력되는 제2 출력 노드와 상기 고전위 전원전압 사이에 접속된 제2 써미스터와, 상기 제2 출력 노드와 상기 기저 전압 사이에 접속된 제2 저항을 포함하며,
    상기 제1 및 제2 써미스터는 (-) 온도 계수를 가지며, 온도에 따른 저항 변화량이 서로 다른 것을 특징으로 하는 표시장치.
  9. 제 7 항에 있어서,
    상기 파워콘트롤신호 조정부는,
    상기 제1 파워 콘트롤신호의 논리값이 상기 표시패널의 온도에 따라 달라지도록 하기 위해, 제1 및 제2 전극이 상기 제1 파워 콘트롤신호가 출력되는 제1 출력 노드와 고전위 전원전압 사이에 접속되고 제어전극이 제1 분압 노드에 접속되는 제1 스위치 소자와, 상기 제1 분압 노드를 상기 고전위 전원전압에 연결하는 제1 저항과, 상기 제1 분압 노드와 기저 전압 사이에 접속된 제1 써미스터와, 상기 제1 스위치 소자의 제1 전극을 상기 고전위 전원전압에 연결하는 제2 저항과, 상기 제1 스위치 소자의 제2 전극을 상기 기저 전압에 연결하는 제3 저항을 포함하고,
    상기 제2 파워 콘트롤신호의 논리값이 상기 표시패널의 온도에 따라 달라지도록 하기 위해, 제1 및 제2 전극이 상기 제2 파워 콘트롤신호가 출력되는 제2 출력 노드와 고전위 전원전압 사이에 접속되고 제어전극이 제2 분압 노드에 접속되는 제2 스위치 소자와, 상기 제2 분압 노드를 상기 고전위 전원전압에 연결하는 제4 저항과, 상기 제2 분압 노드와 기저 전압 사이에 접속된 제2 써미스터와, 상기 제2 스위치 소자의 제1 전극을 상기 고전위 전원전압에 연결하는 제5 저항과, 상기 제2 스위치 소자의 제2 전극을 상기 기저 전압에 연결하는 제6 저항을 포함하며,
    상기 제1 및 제2 써미스터는 (+) 온도 계수를 가지며, 온도에 따른 저항 변화량이 서로 다른 것을 특징으로 하는 표시장치.
  10. 제 1 항에 있어서,
    상기 출력회로부는,
    다수의 정전류원들을 포함한 바이어스회로부와, 바이어스 전류에 따라 상기 출력 전류를 결정하는 버퍼부를 포함하고;
    상기 바이어스회로부는, 상기 정전류원들과 상기 버퍼부의 바이어스 입력단 사이에 접속되며 상기 파워 콘트롤신호에 따라 스위칭되는 다수의 스위치들을 구비하여 상기 버퍼부의 바이어스 입력단에 연결될 정전류원의 개수를 결정하는 것을 특징으로 하는 표시장치.
  11. 다수의 화소들이 매트릭스 형태로 배치된 표시패널을 갖는 표시장치의 구동방법에 있어서,
    온도에 따라 저항값이 변하는 소자를 이용하여 상기 표시패널의 온도를 기반으로 선택된 파워 모드에 따라 파워 콘트롤신호를 다르게 조정한 후 출력하는 단계;및
    상기 화소들에 인가될 데이터전압을 생성하는 단계; 및
    상기 파워 콘트롤신호에 따라 바이어스 전류를 변경하고, 상기 바이어스 전류에 비례하는 출력 전류를 기반으로 상기 화소들로 상기 데이터전압이 충전되는 시간을 변경하는 단계를 포함하고,
    상기 표시패널의 온도가 높을수록, 상기 출력 전류는 증가하고 상기 데이터전압이 상기 화소들로 충전되는데 소요되는 시간은 줄어드는 것을 특징으로 하는 표시장치의 구동방법.
  12. 제 11 항에 있어서,
    상기 파워 콘트롤신호는 k(k는 2이상의 자연수) 비트로 구성되며;
    상기 표시패널의 온도 범위에 따라 파워 콘트롤신호를 다르게 조정한 후 출력하는 단계는, 상기 표시패널의 온도에 따라 다수개의 k비트 논리 조합들 중 어느 하나를 선택하여 출력하는 것을 특징으로 하는 표시장치의 구동방법.
  13. 제 12 항에 있어서,
    상기 표시패널의 온도에 따라 파워 콘트롤신호를 다르게 조정한 후 출력하는 단계에서는, 제1 파워 콘트롤신호와 제2 파워 콘트롤신호를 포함하여 상기 파워 콘트롤신호의 2 비트 논리 조합을 구현하며,
    상기 2비트 중 제1 비트 논리를 결정하기 위한 상기 제1 파워 콘트롤신호는 상기 표시패널의 온도에 따라 그 논리값이 달라지고, 상기 2비트 중 제2 비트 논리를 결정하기 위한 상기 제2 파워 콘트롤신호는 상기 표시패널의 온도에 무관하게 그 논리값이 고정되는 것을 특징으로 하는 표시장치의 구동방법.
  14. 제 12 항에 있어서,
    상기 표시패널의 온도에 따라 파워 콘트롤신호를 다르게 조정한 후 출력하는 단계에서는, 제1 파워 콘트롤신호와 제2 파워 콘트롤신호를 포함하여 상기 파워 콘트롤신호의 2 비트 논리 조합을 구현하며,
    상기 2비트 중 제1 비트 논리를 결정하기 위한 상기 제1 파워 콘트롤신호와 상기 2비트 중 제2 비트 논리를 결정하기 위한 상기 제2 파워 콘트롤신호는 모두 상기 표시패널의 온도에 따라 그 논리값이 달라지는 것을 특징으로 하는 표시장치의 구동방법.
KR1020120070651A 2012-06-29 2012-06-29 표시장치와 그 구동방법 KR101977242B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020120070651A KR101977242B1 (ko) 2012-06-29 2012-06-29 표시장치와 그 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120070651A KR101977242B1 (ko) 2012-06-29 2012-06-29 표시장치와 그 구동방법

Publications (2)

Publication Number Publication Date
KR20140003825A KR20140003825A (ko) 2014-01-10
KR101977242B1 true KR101977242B1 (ko) 2019-05-10

Family

ID=50140115

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120070651A KR101977242B1 (ko) 2012-06-29 2012-06-29 표시장치와 그 구동방법

Country Status (1)

Country Link
KR (1) KR101977242B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102232280B1 (ko) 2014-09-16 2021-03-29 삼성디스플레이 주식회사 데이터 드라이버 및 이의 구동 방법

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090082709A (ko) * 2008-01-28 2009-07-31 엘지디스플레이 주식회사 액정표시장치의 전원공급 회로
KR101319339B1 (ko) * 2008-05-09 2013-10-16 엘지디스플레이 주식회사 액정 표시장치의 구동장치와 그 구동방법

Also Published As

Publication number Publication date
KR20140003825A (ko) 2014-01-10

Similar Documents

Publication Publication Date Title
KR101654355B1 (ko) 소오스 드라이버, 이를 구비한 표시장치 및 이의 구동방법
US8248398B2 (en) Device and method for driving liquid crystal display device
KR101806407B1 (ko) 감마전압 제어기, 계조 전압 생성기 및 이를 포함하는 표시 장치
KR101798489B1 (ko) 감마전압 생성장치, 이를 포함하는 액정표시장치 및 액정표시장치의 구동방법
EP1921598A2 (en) Display device and driving method thereof
US20120120044A1 (en) Liquid crystal display device and method for driving the same
KR20150078323A (ko) 게이트 전압에 따른 공통 전압 보상 회로
US9934753B2 (en) Display device including voltage limiter and driving method thereof
KR101310738B1 (ko) 액정 표시 장치 및 이의 구동 방법
KR101624314B1 (ko) 전압 조정 회로 및 이에 관한 액정 표시 장치
US9508290B2 (en) Display device capable of gradually changing luminance and gamma
KR20080105642A (ko) 액정표시장치와, 이의 감마커브 보상방법
KR20020010216A (ko) 액정 표시 장치 및 그의 구동 방법
US20080055226A1 (en) Dac and source driver using the same, and method for driving a display device
KR101977242B1 (ko) 표시장치와 그 구동방법
KR20070109165A (ko) 액정 표시 장치 및 그 구동 방법.
KR101446999B1 (ko) 구동회로 및 이를 포함하는 액정표시장치
KR101213945B1 (ko) 액정표시장치 및 그의 구동 방법
KR20070069274A (ko) 액정표시장치
KR102507616B1 (ko) 전압보상회로 및 이를 포함하는 표시장치
KR101332111B1 (ko) 액정표시장치
KR20100060202A (ko) 액정표시장치
KR101332146B1 (ko) 액정표시장치
KR101191761B1 (ko) 공통전압 발생 장치와 이를 구비한 액정표시장치
KR20180047328A (ko) 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right