KR101696480B1 - Liquid crystal display device and its manufacturing method - Google Patents

Liquid crystal display device and its manufacturing method Download PDF

Info

Publication number
KR101696480B1
KR101696480B1 KR1020100099553A KR20100099553A KR101696480B1 KR 101696480 B1 KR101696480 B1 KR 101696480B1 KR 1020100099553 A KR1020100099553 A KR 1020100099553A KR 20100099553 A KR20100099553 A KR 20100099553A KR 101696480 B1 KR101696480 B1 KR 101696480B1
Authority
KR
South Korea
Prior art keywords
gate
line
liquid crystal
data
crystal display
Prior art date
Application number
KR1020100099553A
Other languages
Korean (ko)
Other versions
KR20120037845A (en
Inventor
표종상
허진
박종희
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020100099553A priority Critical patent/KR101696480B1/en
Publication of KR20120037845A publication Critical patent/KR20120037845A/en
Application granted granted Critical
Publication of KR101696480B1 publication Critical patent/KR101696480B1/en

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/13306Circuit arrangements or driving methods for the control of single liquid crystal cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/135Liquid crystal cells structurally associated with a photoconducting or a ferro-electric layer, the properties of which can be optically or electrically varied
    • G02F1/1357Electrode structure
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Mathematical Physics (AREA)
  • Engineering & Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 화질을 향상시킬 수 있을 뿐만 아니라 공정을 추가하지 않고, 양방향 디스플레이가 가능한 액정표시장치가 개시된다.
개시된 본 발명의 액정표시장치는 서로 교차되는 복수의 게이트 라인 및 데이터 라인과, 데이터 라인 형성시에 데이터 라인의 좌측 외각에 형성되는 반전신호라인을 포함하는 액정표시패널과, 액정표시패널의 양측에 구비된 제1 및 제2 게이트 드라이버와, 데이터 라인으로 데이터 신호를 공급하는 데이터 드라이버 및 데이터 드라이버를 경유하여 반전신호라인으로 반전 제어신호를 공급하는 타이밍 컨트롤러를 포함하는 것을 특징으로 한다.
The present invention discloses a liquid crystal display capable of bidirectional display without adding a process as well as improving image quality.
A liquid crystal display panel including a plurality of gate lines and data lines intersecting with each other and an inverted signal line formed at a left outer edge of a data line at the time of forming a data line; And a timing controller for supplying the inverted control signal to the inverted signal line via the data driver and the data driver for supplying the data signal to the data line.

Description

액정표시장치 및 그 제조방법{LIQUID CRYSTAL DISPLAY DEVICE AND ITS MANUFACTURING METHOD}TECHNICAL FIELD [0001] The present invention relates to a liquid crystal display (LCD)

본 발명은 액정표시장치 및 그 제조방법에 관한 것으로, 특히 화질을 향상시킬 수 있을 뿐만 아니라 공정을 추가하지 않고, 양방향 디스플레이가 가능한 액정표시장치 및 그 제조방법에 관한 것이다.The present invention relates to a liquid crystal display device and a method of manufacturing the same, and more particularly, to a liquid crystal display device capable of improving bidirectional display without adding a process, and a manufacturing method thereof.

일반적으로 널리 사용되고 있는 표시장치들 중의 하나인 CRT(cathode ray tube)는 TV를 비롯해서 계측기기, 정보 단말기기 등의 모니터에 주로 이용되고 있으나, CRT 자체의 무게와 크기로 인해 전자 제품의 소형화, 경량화의 대응에 적극적으로 대응할 수 없었다.A CRT (cathode ray tube), which is one of the widely used display devices, is mainly used for monitors such as a TV, a measurement device, and an information terminal device. However, due to the weight and size of the CRT itself, Could not respond positively to the response of

따라서 각종 전자제품의 소형, 경량화되는 추세에서 CRT는 무게나 크기 등에 있어서 일정한 한계를 가지고 있으며, 이를 대체할 것으로 예상되는 것으로 전계 광학적인 효과를 이용한 액정표시장치(LCD: Liquid Crystal Display), 가스방전을 이용한 플라즈마 표시소자(PDP: Plasma Display Panel) 및 전계 발광 효과를 이용한 EL 표시소자(ELD: Electro Luminescence Display) 등이 있으며, 그 중에서 액정표시장치에 대한 연구가 활발히 진행되고 있다.Therefore, in the trend of miniaturization and lightening of various electronic products, CRT has a certain limit in terms of weight and size, and is expected to be replaced with a liquid crystal display (LCD) using an electric field optical effect, a gas discharge A plasma display panel (PDP) using an electroluminescent effect, and an EL display device (ELD) using an electroluminescent effect. Among them, researches on a liquid crystal display device are being actively carried out.

액정표시장치는 경량화, 박형화, 저소비 전력 구동 등의 특징으로 인해 그 응용범위가 점차 넓어지고 있는 추세에 있다. 이에 따라 액정표시장치는 사용자의 요구에 부응하여 대면적화, 박형화, 저소비전력화의 방향으로 진행되고 있다.Liquid crystal display devices are becoming more and more widespread due to features such as lightness, thinness, and low power consumption driving. Accordingly, the liquid crystal display device is proceeding in the direction of large-sized, thin, and low power consumption in response to the demand of the user.

도 1은 일반적인 액정표시장치를 개략적으로 도시한 도면이다.1 is a schematic view of a general liquid crystal display device.

도 1에 도시된 바와 같이, 일반적인 액정표시장치는 일정한 공간을 갖고 합착된 두개의 투명 기판 사이에 액정이 주입된 액정표시패널(10)과, 상기 액정표시패널(10)의 게이트 라인(G1 내지 Gm)으로 스캔신호를 공급하는 게이트 드라이버(30)와, 데이터 라인(D1 내지 Dn)으로 데이터 신호를 공급하는 데이터 드라이버(20)를 포함한다.As shown in FIG. 1, a typical liquid crystal display device includes a liquid crystal display panel 10 in which liquid crystal is injected between two transparent substrates bonded together with a predetermined space, and a gate line G1- A gate driver 30 for supplying a scan signal to the data lines D1 to Dn and a data driver 20 for supplying a data signal to the data lines D1 to Dn.

상기 액정표시패널(10)은 두개의 기판 중 어느 하나에 일정한 간격으로 배열된 복수개의 게이트 라인(G1 내지 Gm)과, 상기 게이트 라인(G1 내지 Gm)과 교차되는 복수의 데이터 라인(D1 내지 Dn)과, 상기 게이트 라인(G1 내지 Gm) 및 데이터 라인(D1 내지 Dn)의 교차영역에 형성된 박막 트랜지스터(TFT)가 형성된다.The liquid crystal display panel 10 includes a plurality of gate lines G1 to Gm arranged at regular intervals on any one of two substrates and a plurality of data lines D1 to Dn crossing the gate lines G1 to Gm ) And a thin film transistor (TFT) formed in a crossing region of the gate lines G1 to Gm and the data lines D1 to Dn.

일반적인 액정표시장치는 상기 게이트 라인(G1 내지 Gm)과 대이터 라인(D1 내지 Dn)이 교차되어 화소가 정의되며, 상기 화소에는 상기 박막 트랜지스터(TFT)와, 액정 셀(Clc)과, 스토리지 캐패시터(Cst) 및 공통전극(Vcom)이 형성된다.In a typical liquid crystal display device, a pixel is defined by intersecting the gate lines G1 to Gm and the data lines D1 to Dn, and the pixel includes the thin film transistor TFT, the liquid crystal cell Clc, (Cst) and the common electrode (Vcom) are formed.

박막 트랜지스터(TFT)는 온/오프용 스위치 소자로써, 게이트 라인(G1 내지 Gm)으로 입력되는 스캔신호에 따라 픽셀들이 온/오프된다.The thin film transistor TFT is an on / off switch element, and pixels are turned on / off according to a scan signal input to the gate lines G1 to Gm.

이와 같이, 일반적인 액정표시장치는 점차 대형화가 진행됨에 따라 데이터 라인의 저항 및 커패시턴스 부하가 증가하게 되어 화소에 화상 신호를 충전할 시간이 부족해지고, 이로 인한 화소의 불충분한 충전은 화질저하로 이어지는 문제가 있었다.
As described above, in general liquid crystal display devices, the resistance and the capacitance load of the data lines increase as the size of the liquid crystal display progressively increases, so that the time to charge the image signal to the pixels becomes short, and insufficient charging of the pixels results in deterioration .

본 발명은 화질을 향상시킬 수 있을 뿐만 아니라 공정을 추가하지 않고, 양방향 디스플레이가 가능한 액정표시장치 및 그 제조방법을 제공함에 그 목적이 있다.An object of the present invention is to provide a liquid crystal display device capable of improving bidirectional display without adding a process as well as improving image quality, and a manufacturing method thereof.

본 발명의 일 실시예에 따른 액정표시장치는,According to an embodiment of the present invention,

서로 교차되는 복수의 게이트라인 및 데이터 라인과, 상기 데이터 라인 형성시에 상기 데이터 라인의 좌측 외각에 형성되는 반전신호라인을 포함하는 액정표시패널; 상기 액정표시패널의 양측에 구비된 제1 및 제2 게이트 드라이버; 상기 데이터 라인으로 데이터 신호를 공급하는 데이터 드라이버; 및 상기 데이터 드라이버를 경유하여 상기 반전신호라인으로 반전 제어신호를 공급하는 타이밍 컨트롤러를 포함하는 것을 특징으로 한다.A liquid crystal display panel including a plurality of gate lines and data lines intersecting with each other and an inverted signal line formed at a left outer edge of the data line at the time of forming the data line; First and second gate drivers provided on both sides of the liquid crystal display panel; A data driver for supplying a data signal to the data line; And a timing controller for supplying an inverted control signal to the inverted signal line via the data driver.

본 발명의 다른 실시예에 따른 액정표시장치의 제조방법은,According to another aspect of the present invention, there is provided a method of manufacturing a liquid crystal display device,

기판상에 게이트 전극 및 게이트 라인이 형성되는 단계; 상기 게이트 전극 및 게이트 라인을 포함한 기판상에 게이트 절연막이 형성되는 단계; 상기 게이트 전극 상부에 반도체 패턴이 형성되는 단계; 상기 반도체 패턴상에 소스/드레인 전극이 형성되는 단계; 및 상기 소스/드레인 전극 형성시에 데이터 라인 및 반전신호라인이 동시에 형성되는 단계를 포함하고, 상기 반전신호라인은 상기 데이터 라인의 좌측 외각을 따라 상기 데이터 라인과 평행하게 형성되는 것을 특징으로 한다.Forming a gate electrode and a gate line on the substrate; Forming a gate insulating film on the substrate including the gate electrode and the gate line; Forming a semiconductor pattern on the gate electrode; Forming a source / drain electrode on the semiconductor pattern; And forming a data line and an inverted signal line at the same time when the source / drain electrode is formed, wherein the inverted signal line is formed in parallel with the data line along the left outer edge of the data line.

본 발명의 일 실시예에 따른 액정표시장치는 액정표시패널의 양측에 제1 및 제2 게이트 드라이버가 구비되어 각각 기수번째 및 우수번째 액정 셀을 구동시키는 스캔신호를 공급함으로써, 대면적화되는 액정표시장치의 라인저항에 따른 화질저하를 개선하는 기능을 가진다.The liquid crystal display according to an embodiment of the present invention includes first and second gate drivers on both sides of a liquid crystal display panel to supply a scan signal for driving odd-numbered and even-numbered liquid crystal cells, And has a function of improving image quality degradation due to the line resistance of the device.

또한, 본 발명은 반전 제어신호가 공급되기 위한 반전신호라인을 데이터 라인 형성시에 액정표시패널의 외각에 형성된 더미 화소들과 대응되는 영역에 형성함으로써, 화질을 향상시킬 수 있을 뿐만 아니라 양방향 디스플레이 구현이 가능한 장점을 가진다.In addition, since the inversion signal line for supplying the inversion control signal is formed in the region corresponding to the dummy pixels formed on the outer edge of the liquid crystal display panel at the time of forming the data line, the present invention can improve the image quality, This has the advantage.

도 1은 일반적인 액정표시장치를 개략적으로 도시한 도면이다.
도 2는 본 발명의 일 실시예에 따른 액정표시장치를 도시한 도면이다.
도 3은 본 발명의 일 실시예에 따른 액정표시장치의 화소를 도시한 평면도이다.
도 4는 도 3의 Ⅰ-Ⅰ' 라인을 따라 절단한 액정표시장치의 화소를 도시한 단면도이다.
1 is a schematic view of a general liquid crystal display device.
2 is a view illustrating a liquid crystal display device according to an embodiment of the present invention.
3 is a plan view showing pixels of a liquid crystal display device according to an embodiment of the present invention.
4 is a cross-sectional view of a pixel of a liquid crystal display cut along a line I-I 'in FIG.

첨부한 도면을 참조하여 본 발명에 따른 실시 예를 상세히 설명하도록 한다.DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS Referring to the accompanying drawings, embodiments of the present invention will be described in detail.

도 2는 본 발명의 일 실시예에 따른 액정표시장치를 도시한 도면이고, 도 3은 본 발명의 일 실시예에 따른 액정표시장치의 화소를 도시한 평면도이다.FIG. 2 is a view illustrating a liquid crystal display device according to an embodiment of the present invention, and FIG. 3 is a plan view illustrating pixels of a liquid crystal display device according to an embodiment of the present invention.

도 2 및 도 3에 도시된 바와 같이, 본 발명의 일 실시예에 따른 액정표시장치는 게이트 라인들(G1 내지 Gm)과 데이터 라인들(D1 내지 Dn)이 교차되고, 그 교차부에 액정 셀(Clc)을 구동하기 위한 박막 트랜지스터(TFT: thin film transistor)가 형성된 액정표시패널(110)과, 상기 액정표시패널(110)의 게이트 라인들(G1 내지 Gm)로 스캔신호를 공급하기 위한 게이트 드라이버(120)와, 액정표시패널(110)의 데이터 라인들(D1 내지 Dn)로 데이터 신호를 공급하기 위한 데이터 드라이버(120)와, 제1 및 제2 게이트 드라이버(131, 133)와 데이터 드라이버(120)를 제어하는 타이밍 컨트롤러(150)를 포함한다.2 and 3, in the liquid crystal display according to the embodiment of the present invention, the gate lines G1 to Gm and the data lines D1 to Dn are intersected with each other, A liquid crystal display panel 110 in which a thin film transistor (TFT) is formed for driving the liquid crystal display panel Clc, a gate for supplying a scan signal to the gate lines G1 to Gm of the liquid crystal display panel 110, A driver 120 and a data driver 120 for supplying data signals to the data lines D1 to Dn of the liquid crystal display panel 110. The first and second gate drivers 131 and 133, And a timing controller 150 for controlling the controller 120.

액정표시장치는 타이밍 컨트롤러(150)로부터의 제어신호에 따라 액정표시패널(110)에 광을 제공하는 백라이트 유닛(미도시)을 더 포함한다.The liquid crystal display further includes a backlight unit (not shown) for providing light to the liquid crystal display panel 110 in accordance with a control signal from the timing controller 150. [

도면에는 도시되지 않았지만, 액정표시장치는 공통전압(Vcom)을 생성하는 공통전압 발생부(미도시) 및 각 구성들에 전원전압을 공급하는 전원공급부(미도시)를 더 포함한다.Although not shown in the figure, the liquid crystal display further includes a common voltage generator (not shown) for generating a common voltage Vcom and a power supply unit (not shown) for supplying a power supply voltage to each of the components.

액정표시패널(110)은 다수의 게이트 라인(G1 내지 Gm)과 다수의 데이터 라인(D1 내지 Dn)에 의해 정의되는 각각의 화소영역에 박막 트랜지스터(TFT)가 형성되고, 상기 박막 트랜지스터(TFT)와 접속된 액정 캐패시터(Clc)를 구비한다. 액정 캐패시터(Clc)는 박막 트랜지스터(TFT)와 접속된 화소전극(121)과, 상기 화소전극(121)과 인접하게 형성된 공통전극(123)으로 구성된다. 박막 트랜지스터(TFT)는 게이트 라인들(G1 내지 Gm)로부터의 스캔신호에 응답하여 데이터 라인들(D1 내지 Dn)로부터의 데이터 신호를 화소전극(121)에 공급한다. 액정 캐패시터(Clc)는 화소전극(121)에 공급된 데이터 신호와 공통전극(123)에 공급된 공통전압(Vcom)의 차전압을 충전하고, 상기 차전압에 따라 액정 분자들의 배열을 가변시켜 광 투과율을 조절함으로써 계조를 구현한다. 스토리지 캐패시터(Cst)는 상기 액정 캐패시터(Clc)와 병렬로 접속되어 액정 캐패시터(Clc)에 충전된 전압을 다음 데이터신호가 공급될 때까지 유지되게 한다.The liquid crystal display panel 110 includes a thin film transistor TFT formed in each pixel region defined by a plurality of gate lines G1 through Gm and a plurality of data lines D1 through Dn, And a liquid crystal capacitor Clc connected to the liquid crystal capacitor Clc. The liquid crystal capacitor Clc is composed of a pixel electrode 121 connected to a thin film transistor TFT and a common electrode 123 formed adjacent to the pixel electrode 121. [ The thin film transistor TFT supplies a data signal from the data lines D1 to Dn to the pixel electrode 121 in response to a scan signal from the gate lines G1 to Gm. The liquid crystal capacitor Clc charges the difference voltage between the data signal supplied to the pixel electrode 121 and the common voltage Vcom supplied to the common electrode 123 and varies the arrangement of the liquid crystal molecules according to the difference voltage, The gradation is realized by adjusting the transmittance. The storage capacitor Cst is connected in parallel with the liquid crystal capacitor Clc to maintain the voltage charged in the liquid crystal capacitor Clc until the next data signal is supplied.

여기서, 상기 공통전극(123)은 공통전압라인(125)과 연결되어 공통전압(Vcom)이 공급된다.Here, the common electrode 123 is connected to the common voltage line 125 to supply the common voltage Vcom.

제1 및 제2 게이트 드라이버(131, 133)는 액정표시패널(110)의 양측에 각각 구비되어 타이밍 컨트롤러(150)로부터 공급되는 게이트 구동 제어신호에 의해 스캔 펄스를 순차적으로 발생하여 게이트 라인들(G1 내지 Gm)에 순차적으로 공급한다.The first and second gate drivers 131 and 133 are provided on both sides of the liquid crystal display panel 110 and sequentially generate scan pulses according to a gate drive control signal supplied from the timing controller 150, G1 to Gm).

도면에는 상세히 도시되지 않았지만, 본 발명의 제1 및 제2 게이트 드라이버(131, 133)는 쉬프트 레지스터, 레벨 쉬프터 및 출력버퍼를 포함하고, 기판상에 다수의 스위칭 소자가 형성된 게이트 온 글라스 타입으로 이루어진다.Although not shown in detail in the drawings, the first and second gate drivers 131 and 133 of the present invention include a gate-on-glass type including a shift register, a level shifter, and an output buffer and having a plurality of switching elements formed on a substrate .

제1 및 제2 게이트 드라이버(131, 133)는 서로 인접한 게이트 라인(G1 내지 Gm)으로 스캔신호를 동시에 공급한다. 구체적으로 제1 게이트 드라이버(131)의 스캔신호는 기수번째 액정 셀과 연결된 박막 트랜지스터의 온/오프를 제어하고, 제2 게이트 드라이버(133)의 스캔신호는 우수번째 액정 셀과 연결된 박막 트랜지스터의 온/오프를 제어한다.The first and second gate drivers 131 and 133 simultaneously supply the scan signals to the adjacent gate lines G1 to Gm. Specifically, the scan signal of the first gate driver 131 controls ON / OFF of the thin film transistor connected to the odd-numbered liquid crystal cell, and the scan signal of the second gate driver 133 controls ON / OFF of the thin film transistor connected to the odd- / Off.

즉, 본 발명의 액정표시장치는 액정표시패널(110)의 양측에 제1 및 제2 게이트 드라이버(131, 133)가 구비되어 각각 기수번째 및 우수번째 액정 셀을 구동시키는 스캔신호를 공급함으로써, 대면적화되는 액정표시장치의 라인저항에 따른 화질저하를 개선하는 기능을 가진다.That is, the liquid crystal display of the present invention is provided with first and second gate drivers 131 and 133 on both sides of the liquid crystal display panel 110 to supply scan signals for driving the odd and even liquid crystal cells, respectively, And has a function of improving image quality deterioration due to line resistance of a large-sized liquid crystal display device.

데이터 드라이버(120)는 타이밍 컨트롤러(150)로부터 공급되는 데이터 구동 제어신호에 응답하여 데이터 신호를 데이터 라인들(D1 내지 Dn)에 공급한다. 또한, 데이터 드라이버(120)는 타이밍 컨트롤러(150)로부터 입력된 영상 데이터를 샘플링하여 래치한 다음 감마기준전압 선택부(미도시)를 통해 감마기준전압 생성부(미도시)로부터 공급된 감마기준전압을 기준으로 액정표시패널(110)의 액정 셀에서 계조를 표현할 수 있는 아날로그 데이터 전압으로 변환시켜 데이터 라인들(D1 내지 Dn)에 공급한다.The data driver 120 supplies a data signal to the data lines D1 to Dn in response to a data driving control signal supplied from the timing controller 150. [ The data driver 120 samples and latches the image data input from the timing controller 150 and then latches the gamma reference voltage supplied from the gamma reference voltage generator (not shown) through a gamma reference voltage selector (not shown) Into analog data voltages capable of expressing the gradation in the liquid crystal cell of the liquid crystal display panel 110 and supplies them to the data lines D1 to Dn.

본 발명의 액정표시장치는 데이터 라인들(D1 내지 Dn) 형성시에 형성되는 반전신호라인(R)을 더 포함한다.The liquid crystal display device of the present invention further includes an inversion signal line (R) formed at the time of forming the data lines (D1 to Dn).

본 발명의 액정표시장치는 상하방향으로의 영상디스플레이 시에 반전신호라인(R)으로 입력되는 반전 제어신호에 따라 양방향 디스플레이가 가능하다.The liquid crystal display of the present invention is capable of bidirectional display in accordance with an inversion control signal input to the inversion signal line R at the time of image display in the up and down direction.

반전신호라인(R)은 제1 데이터 라인(D1)과 수평하게 형성되고, 영상이 표시되지 않는 더미 화소들과 대응되는 영역에 형성된다. 즉, 반전신호라인(R)은 액정표시패널(110)의 영상 표시영역 좌측 외각에 형성된다.The inverted signal line R is formed horizontally with the first data line D1 and is formed in an area corresponding to the dummy pixels where no image is displayed. That is, the inverted signal line R is formed on the left outer edge of the image display region of the liquid crystal display panel 110.

반전신호라인(R)은 별도의 추가 공정으로 형성되지 않고, 액정표시패널(110)의 데이터 라인(D1 내지 Dn) 형성 공정으로 동시에 형성된다.The inverted signal line R is not formed as a separate additional process but is simultaneously formed in the process of forming the data lines D1 to Dn of the liquid crystal display panel 110. [

반전신호라인(R)은 게이트 라인(G1 내지 Gm)을 기준으로 상하 방향으로 영상표시가 반전되는 제어신호가 공급된다.The inverted signal line R is supplied with a control signal whose image display is inverted in the vertical direction with respect to the gate lines G1 to Gm.

반전신호라인(R)은 타이밍 컨트롤러(150)로부터 반전제어신호가 공급되며, 데이터 드라이버(120)를 경유하여 제1 및 제2 게이트 드라이브(131, 133)와 전기적으로 연결된다.The inversion signal line R is supplied with an inversion control signal from the timing controller 150 and is electrically connected to the first and second gate drivers 131 and 133 via the data driver 120.

반전신호라인(R)은 액정표시장치의 상하방향으로 영상 디스플레이가 가능하도록 제1 및 제2 게이트 드라이버(131, 133)의 최하단과 연결된다.The inverted signal line R is connected to the lowermost end of the first and second gate drivers 131 and 133 so that an image can be displayed in the vertical direction of the liquid crystal display device.

예를 들면, 반전신호라인(R)으로 하이(High) 반전 제어신호가 입력된 경우, 제1 및 제2 게이트 드라이버(131, 133)는 제1 게이트 라인(G1)부터 제m 게이트 라인(Gm)으로 순차적으로 스캔신호를 공급하여 제1 방향으로의 영상이 디스플레이된다.For example, when a high inversion control signal is input to the inversion signal line R, the first and second gate drivers 131 and 133 are turned on from the first gate line G1 to the mth gate line Gm To sequentially scan signals to display an image in the first direction.

반면에 반전신호라인(R)으로 로우(Low) 반전 제어신호가 입력된 경우, 제1 및 제2 게이트 드라이버(131, 133)는 제m 게이트 라인(Gm)부터 제1 게이트 라인(G1)으로 순차적으로 스캔신호를 공급하여 제2 방향으로의 영상이 디스플레이된다.On the other hand, when a low inversion control signal is input to the inversion signal line R, the first and second gate drivers 131 and 133 are turned from the m-th gate line Gm to the first gate line G1 A scan signal is sequentially supplied to display an image in the second direction.

양방향 디스플레이 구현은 별도의 반전 제어신호를 공급하기 위한 배선을 액정표시패널의 외각에 형성할 수 있다. 여기서, 액정표시패널의 외각에는 공통전압라인(125)과, 제1 및 제2 게이트 드라이버(131, 133)가 형성되므로 레이아웃 면적이 증가하거나 양방향 디스플레이 구현을 위해 추가로 형성되는 배선에 의해 공통전압라인(125)의 선폭 감소에 따른 라인저항으로 화질저하의 문제를 야기할 수 있다.In the bidirectional display implementation, a wiring for supplying a separate inversion control signal can be formed on the outer periphery of the liquid crystal display panel. Here, since the common voltage line 125 and the first and second gate drivers 131 and 133 are formed on the outer periphery of the liquid crystal display panel, the layout area is increased or the common voltage The line resistance resulting from the reduction of the line width of the line 125 may cause a problem of image quality deterioration.

본 발명은 반전 제어신호가 공급되기 위한 반전신호라인(R)을 별도의 추가 공정없이 액정표시패널(110)의 외각에 형성된 더미 화소들과 대응되는 영역에 형성함으로써, 화질을 향상시킬 수 있을 뿐만 아니라 양방향 디스플레이 구현이 가능한 장점을 가진다.The present invention can improve the image quality by forming the inverted signal line R to be supplied with the inverted control signal in a region corresponding to dummy pixels formed on the outer periphery of the liquid crystal display panel 110 without any additional process But it also has the advantage of being able to implement bi-directional display.

도 4는 도 3의 Ⅰ-Ⅰ' 라인을 따라 절단한 액정표시장치의 화소를 도시한 단면도이다.4 is a cross-sectional view of a pixel of a liquid crystal display cut along a line I-I 'in FIG.

도 4에 도시된 바와 같이, 본 발명의 일 실시예에 따른 액정표시장치는 제1 데이터 라인(도2의 D1)과 인접한 액정표시패널의 외각에 반전신호라인(R)이 형성된다.4, the liquid crystal display according to the embodiment of the present invention has the inverted signal line R formed on the outer periphery of the liquid crystal display panel adjacent to the first data line (D1 in FIG. 2).

제1 게이트 라인(G1)과 연결된 박막 트랜지스터(TFT)는 베이스 기판(100) 상에 형성된 게이트 전극(111), 상기 게이트 전극(111) 및 베이스 기판(100) 상에 형성된 게이트 절연막(112), 상기 게이트 절연막(112) 상에 형성된 반도체 패턴(113), 상기 반도체 패턴(113) 상에 형성된 소스/드레인 전극(114, 115)을 포함한다.The thin film transistor TFT connected to the first gate line G1 includes a gate electrode 111 formed on the base substrate 100, a gate insulating film 112 formed on the gate electrode 111 and the base substrate 100, A semiconductor pattern 113 formed on the gate insulating layer 112 and source / drain electrodes 114 and 115 formed on the semiconductor pattern 113.

여기서, 상기 제1 게이트 라인(G1)은 상기 게이트 전극(111) 형성시에 동시에 형성된다.Here, the first gate line G1 is formed at the same time when the gate electrode 111 is formed.

소스/드레인(114, 115)을 포함하여 게이트 절연막(112) 상에는 보호층(116)이 형성되고, 상기 드레인 전극(115)은 콘택홀(117)에 의해 화소전극(121)과 전기적으로 연결된다.A protective layer 116 is formed on the gate insulating layer 112 including the source / drain layers 114 and 115 and the drain electrode 115 is electrically connected to the pixel electrode 121 by a contact hole 117 .

본 발명의 반전신호라인(G)은 소스/드레인 전극(114, 115) 형성시에 동시에 형성된다.The inverted signal line G of the present invention is formed at the same time when the source / drain electrodes 114 and 115 are formed.

즉, 반전신호라인(R)은 게이트 절연막(112) 상에 형성되고, 상기 보호층(116)은 상기 게이트 절연막(112)과 반전신호라인(R) 상에 형성된다.That is, the inversion signal line R is formed on the gate insulating film 112, and the protective layer 116 is formed on the gate insulating film 112 and the inversion signal line R. [

본 발명의 액정표시패널의 박막 트랜지스터 기판의 제조방법은 베이스 기판(100) 상에 금속층을 증착하고 마스크를 이용한 포토리쏘그라피 공정을 통해 게이트 전극(111)이 형성된다.In the method of manufacturing a thin film transistor substrate of a liquid crystal display panel of the present invention, a metal layer is deposited on a base substrate 100 and a gate electrode 111 is formed through a photolithography process using a mask.

여기서, 금속층은 알루미늄(Al), 알루미늄 합금(AlNd), 텅스텐(W), 크롬(Cr), 몰리브덴(Mo)등의 단일 금속이나 알루미늄(Al)/크롬(Cr)(또는 몰리브덴(Mo))등을 포함하는 도전성 금속 그룹 중 선택된 하나 또는 그 이상의 금속을 포함한다. 도면에는 도시되지 않았지만, 베이스 기판(100)에는 상기 게이트 전극(111)이 형성됨과 동시에 게이트 라인(G1)이 형성된다.Here, the metal layer may be a single metal such as aluminum (Al), aluminum alloy (AlNd), tungsten (W), chromium (Cr), molybdenum (Mo), aluminum (Al) , And the like. Although not shown in the drawing, the gate electrode 111 is formed on the base substrate 100, and the gate line G1 is formed.

게이트 전극(111) 및 게이트 라인(G1)을 포함한 베이스 기판(100) 상에는 게이트 절연막(112)이 형성된다.A gate insulating film 112 is formed on the base substrate 100 including the gate electrode 111 and the gate line G1.

게이트 절연막(112) 상에는 마스크를 이용한 포토리쏘그라피 공정을 통해 게이트 전극(111) 상부에 반도체 패턴(113)이 형성되고, 상기 반도체 패턴(113) 상에 소스/드레인 전극(114, 115)이 형성된다. 본 발명은 상기 반도체 패턴(113) 및 소스/드레인 전극(114, 115)이 형성됨과 동시에 반전신호라인(R) 및 데이터 라인(미도시)이 형성된다.A semiconductor pattern 113 is formed on the gate electrode 111 through a photolithography process using a mask and source / drain electrodes 114 and 115 are formed on the semiconductor pattern 113 do. In the present invention, the semiconductor pattern 113 and the source / drain electrodes 114 and 115 are formed and an inverted signal line R and a data line (not shown) are formed.

상기 반도체 패턴(113), 소스/드레인 전극(114, 115) 반전신호라인(R) 및 데이터 라인 상에 보호막(116)이 형성되고, 마스크를 이용한 포토리쏘그라피 공정을 통해 드레인 전극(115)의 일부가 노출되는 콘택홀(117)이 형성되고, 상기 콘택홀(117)을 포함한 보호층(116) 상에 금속층이 증착되고, 마스크를 이용한 포토리쏘그라피 공정을 통해 화소전극(121)이 형성된다.A passivation film 116 is formed on the semiconductor pattern 113, the source / drain electrodes 114 and 115 and the data line, and the passivation film 116 is formed on the drain line 115 through a photolithography process using a mask. A metal layer is deposited on the protective layer 116 including the contact hole 117 and a pixel electrode 121 is formed through a photolithography process using a mask .

이상에서와 같이, 본 발명의 반전신호라인(R)은 별도의 추가 공정없이 소스/드레인 전극(114, 115) 및 데이터 라인이 형성됨과 동시에 형성된다.As described above, the inverted signal line R of the present invention is formed at the same time that the source / drain electrodes 114 and 115 and the data line are formed without a separate additional process.

본 발명은 반전 제어신호가 공급되기 위한 반전신호라인(R)을 데이터 라인 형성시에 액정표시패널의 외각에 형성된 더미 화소들과 대응되는 영역에 형성함으로써, 화질을 향상시킬 수 있을 뿐만 아니라 양방향 디스플레이 구현이 가능한 장점을 가진다.The present invention can improve the image quality by forming the inversion signal line R for supplying the inversion control signal in the area corresponding to the dummy pixels formed in the outer edge of the liquid crystal display panel at the time of forming the data line, It has the advantage that implementation is possible.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.It will be apparent to those skilled in the art that various modifications and variations can be made in the present invention without departing from the spirit or scope of the invention. Therefore, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification, but should be defined by the claims.

131: 제1 게이트 드라이버 133: 제2 게이트 드라이버
R: 반전신호라인
131: first gate driver 133: second gate driver
R: inverted signal line

Claims (13)

서로 교차되는 복수의 게이트 라인 및 데이터 라인과, 상기 데이터 라인 형성시에 상기 데이터 라인의 좌측 외각에 형성되는 반전신호라인을 포함하는 액정표시패널;
상기 액정표시패널의 양측에 구비된 제1 및 제2 게이트 드라이버;
상기 데이터 라인으로 데이터 신호를 공급하는 데이터 드라이버; 및
상기 데이터 드라이버를 경유하여 상기 반전신호라인으로 반전 제어신호를 공급하는 타이밍 컨트롤러를 포함하며, 상기 게이트 라인 상에 배치되는 게이트 절연막에 상기 반전신호라인 및 상기 데이터 라인이 배치되는 것을 특징으로 하는 액정표시장치.
A liquid crystal display panel including a plurality of gate lines and data lines intersecting with each other and an inverted signal line formed at a left outer edge of the data line at the time of forming the data line;
First and second gate drivers provided on both sides of the liquid crystal display panel;
A data driver for supplying a data signal to the data line; And
And a timing controller for supplying an inverted control signal to the inverted signal line via the data driver, wherein the inverted signal line and the data line are disposed in a gate insulating film disposed on the gate line Device.
제1 항에 있어서,
상기 반전신호라인은 상기 액정표시패널의 외각에 형성된 더미 패턴과 대응되는 영역에 형성된 것을 특징으로 하는 액정표시장치.
The method according to claim 1,
And the inverted signal line is formed in a region corresponding to a dummy pattern formed on an outer periphery of the liquid crystal display panel.
제1 항에 있어서,
상기 반전신호라인은 상기 제1 및 제2 게이트 드라이버의 최하단과 연결된 것을 특징으로 하는 액정표시장치.
The method according to claim 1,
And the inverted signal line is connected to the lowermost end of the first and second gate drivers.
제1 항에 있어서,
상기 반전신호라인으로 공급되는 반전 제어신호에 따라 상기 게이트 라인들을 기준으로 상/하 방향 중 어느 한 방향이 선택되는 것을 특징으로 하는 액정표시장치.
The method according to claim 1,
And wherein either one of the up and down directions is selected with respect to the gate lines according to an inversion control signal supplied to the inversion signal line.
제1 항에 있어서,
상기 반전신호라인은 상기 데이터 라인과 평행하게 형성되는 것을 특징으로 하는 액정표시장치.
The method according to claim 1,
And the inverted signal line is formed in parallel with the data line.
제1 항에 있어서,
상기 제1 및 제2 게이트 드라이버는 쉬프트 레지스터, 레벨 쉬프터 및 출력버퍼를 포함하고, 기판상에 다수의 스위칭 소자가 형성된 게이트 온 글라스 타입인 것을 특징으로 하는 액정표시장치.
The method according to claim 1,
Wherein the first and second gate drivers include a shift register, a level shifter, and an output buffer, and are gate-on-glass type in which a plurality of switching elements are formed on a substrate.
제6 항에 있어서,
상기 제1 게이트 드라이버는 기수번째 화소의 액정 셀을 구동시키고, 상기 제2 게이트 드라이버는 우수번째 화소의 액정 셀을 구동시키는 것을 특징으로 하는 액정표시장치.
The method according to claim 6,
Wherein the first gate driver drives the liquid crystal cell of the odd-numbered pixel, and the second gate driver drives the liquid crystal cell of the odd-numbered pixel.
기판상에 게이트 전극 및 게이트 라인이 형성되는 단계;
상기 게이트 전극 및 게이트 라인을 포함한 기판상에 게이트 절연막이 형성되는 단계;
상기 게이트 전극 상부에 반도체 패턴이 형성되는 단계;
상기 반도체 패턴상에 소스/드레인 전극이 형성되는 단계; 및
상기 소스/드레인 전극 형성시에 상기 게이트 절연막에 데이터 라인 및 반전신호라인이 동시에 형성되는 단계를 포함하고,
상기 반전신호라인은 상기 데이터 라인의 좌측 외각을 따라 상기 데이터 라인과 평행하게 형성되는 것을 특징으로 하는 액정표시장치의 제조방법.
Forming a gate electrode and a gate line on the substrate;
Forming a gate insulating film on the substrate including the gate electrode and the gate line;
Forming a semiconductor pattern on the gate electrode;
Forming a source / drain electrode on the semiconductor pattern; And
And simultaneously forming a data line and an inverted signal line in the gate insulating film at the time of forming the source / drain electrode,
Wherein the inverted signal line is formed parallel to the data line along the left outer edge of the data line.
제8 항에 있어서,
상기 반전신호라인은 액정표시패널의 외각에 형성된 더미 패턴과 대응되는 영역에 형성된 것을 특징으로 하는 액정표시장치의 제조방법.
9. The method of claim 8,
Wherein the inverted signal line is formed in a region corresponding to a dummy pattern formed on the outer periphery of the liquid crystal display panel.
제8 항에 있어서,
상기 게이트 라인 및 데이터 라인의 외각을 따라 공통전압라인이 형성된 것을 특징으로 하는 액정표시장치의 제조방법.
9. The method of claim 8,
And a common voltage line is formed along an outer periphery of the gate line and the data line.
제8항에 있어서,
상기 데이터 라인의 외각 양측으로 제1 및 제2 게이트 드라이버가 형성된 것을 특징으로 하는 액정표시장치의 제조방법.
9. The method of claim 8,
And the first and second gate drivers are formed on both sides of the outer periphery of the data line.
제11항에 있어서,
상기 반전신호라인은 데이터 드라이버를 경유하여 상기 제1 및 제2 게이트 드라이버의 최하단과 연결된 것을 특징으로 하는 액정표시장치의 제조방법.
12. The method of claim 11,
Wherein the inverted signal line is connected to the lowermost end of the first and second gate drivers via a data driver.
제8 항에 있어서,
상기 반전신호라인으로 공급되는 반전 제어신호에 따라 상기 게이트 라인들을 기준으로 상/하 방향 중 어느 한 방향이 선택되는 것을 특징으로 하는 액정표시장치의 제조방법.
9. The method of claim 8,
And wherein either one of an up direction and a down direction is selected with respect to the gate lines according to an inversion control signal supplied to the inversion signal line.
KR1020100099553A 2010-10-12 2010-10-12 Liquid crystal display device and its manufacturing method KR101696480B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020100099553A KR101696480B1 (en) 2010-10-12 2010-10-12 Liquid crystal display device and its manufacturing method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020100099553A KR101696480B1 (en) 2010-10-12 2010-10-12 Liquid crystal display device and its manufacturing method

Publications (2)

Publication Number Publication Date
KR20120037845A KR20120037845A (en) 2012-04-20
KR101696480B1 true KR101696480B1 (en) 2017-01-13

Family

ID=46138863

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020100099553A KR101696480B1 (en) 2010-10-12 2010-10-12 Liquid crystal display device and its manufacturing method

Country Status (1)

Country Link
KR (1) KR101696480B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106710562B (en) 2017-03-15 2019-04-23 厦门天马微电子有限公司 A kind of display panel and display device

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009027265A (en) 2007-07-17 2009-02-05 Nec Lcd Technologies Ltd Semiconductor circuit, display device using the same and its driving method
JP2010091825A (en) 2008-10-08 2010-04-22 Seiko Epson Corp Integrated circuit device, electrooptical device, and electronic device

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101423235B1 (en) * 2008-01-04 2014-07-25 삼성디스플레이 주식회사 Pixel driving circuit and display apparatus having the same

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009027265A (en) 2007-07-17 2009-02-05 Nec Lcd Technologies Ltd Semiconductor circuit, display device using the same and its driving method
JP2010091825A (en) 2008-10-08 2010-04-22 Seiko Epson Corp Integrated circuit device, electrooptical device, and electronic device

Also Published As

Publication number Publication date
KR20120037845A (en) 2012-04-20

Similar Documents

Publication Publication Date Title
KR101358334B1 (en) Liquid crystal display and method of driving the same
KR101623593B1 (en) Liquid crystal display
JP5441301B2 (en) Liquid crystal display
JP5059299B2 (en) IPS mode liquid crystal display device
JP5414974B2 (en) Liquid crystal display
US8049700B2 (en) Liquid crystal display and driving method thereof
US20150243238A1 (en) Display device
KR101197058B1 (en) Driving apparatus of display device
US20090195492A1 (en) Liquid crystal display device
US20070085959A1 (en) Liquid crystal display
JP4277891B2 (en) Electro-optical device, drive circuit, and electronic device
JP2007164175A (en) Display device
US8054393B2 (en) Liquid crystal display device
JP5232954B2 (en) Liquid crystal display device and driving method thereof
EP1986182B1 (en) Liquid crystal display
JP4163611B2 (en) Liquid crystal display
US20070182871A1 (en) Liquid crystal display panel, liquid crystal display device, and method thereof
KR101696480B1 (en) Liquid crystal display device and its manufacturing method
JP2011164236A (en) Display device
KR101901339B1 (en) liquid crystal display device
JP2008083706A (en) Liquid crystal display and driving method therefor
KR20160012789A (en) Liquid crystal display device
KR102181298B1 (en) Display device
US11694647B2 (en) Display device
KR101232149B1 (en) Liquid Crystal Display Device And Method For Fabricating The Same

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant