KR101674681B1 - 액정표시장치용 어레이 기판의 제조방법 - Google Patents

액정표시장치용 어레이 기판의 제조방법 Download PDF

Info

Publication number
KR101674681B1
KR101674681B1 KR1020090089502A KR20090089502A KR101674681B1 KR 101674681 B1 KR101674681 B1 KR 101674681B1 KR 1020090089502 A KR1020090089502 A KR 1020090089502A KR 20090089502 A KR20090089502 A KR 20090089502A KR 101674681 B1 KR101674681 B1 KR 101674681B1
Authority
KR
South Korea
Prior art keywords
copper
metal film
based metal
forming
layer
Prior art date
Application number
KR1020090089502A
Other languages
English (en)
Other versions
KR20110032156A (ko
Inventor
이석
윤영진
이현규
Original Assignee
동우 화인켐 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 동우 화인켐 주식회사 filed Critical 동우 화인켐 주식회사
Priority to KR1020090089502A priority Critical patent/KR101674681B1/ko
Publication of KR20110032156A publication Critical patent/KR20110032156A/ko
Application granted granted Critical
Publication of KR101674681B1 publication Critical patent/KR101674681B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • CCHEMISTRY; METALLURGY
    • C23COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
    • C23FNON-MECHANICAL REMOVAL OF METALLIC MATERIAL FROM SURFACE; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL; MULTI-STEP PROCESSES FOR SURFACE TREATMENT OF METALLIC MATERIAL INVOLVING AT LEAST ONE PROCESS PROVIDED FOR IN CLASS C23 AND AT LEAST ONE PROCESS COVERED BY SUBCLASS C21D OR C22F OR CLASS C25
    • C23F1/00Etching metallic material by chemical means
    • C23F1/10Etching compositions
    • C23F1/14Aqueous compositions
    • C23F1/16Acidic compositions
    • C23F1/18Acidic compositions for etching copper or alloys thereof
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/45Ohmic electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/43Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/49Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
    • H01L29/4908Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET for thin film semiconductor, e.g. gate of TFT

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Nonlinear Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Mathematical Physics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Ceramic Engineering (AREA)
  • Optics & Photonics (AREA)
  • General Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Mechanical Engineering (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Thin Film Transistor (AREA)
  • Weting (AREA)

Abstract

본 발명은 a)기판 상에 게이트 배선을 형성하는 단계; b)상기 게이트 배선을 포함한 기판 상에 게이트 절연층을 형성하는 단계; c)상기 게이트 절연층 상에 반도체층을 형성하는 단계; d)상기 반도체층 상에 소스 및 드레인 전극을 형성하는 단계; 및 e)상기 드레인 전극에 연결된 화소전극을 형성하는 단계를 포함하는 액정표시장치용 어레이 기판의 제조방법에 있어서, 상기 a)단계는 기판 상에 구리계 금속막을 형성하고 상기 구리계 금속막을 식각액 조성물로 식각하여 게이트 배선을 형성하는 단계를 포함하고, 상기 d)단계는 반도체층 상에 구리계 금속막을 형성하고 상기 구리계 금속막을 식각액 조성물로 식각하여 소스 및 드레인 전극을 형성하는 단계를 포함하며, 상기 식각액 조성물은, 조성물 총 중량에 대하여, A)과산화수소(H2O2) 0.1 내지 25 중량%, B)과황산염 1 내지 20 중량%, C)수용성 시클릭아민 화합물 0.1 내지 5 중량% 및 D)잔량의 물을 포함하는 것을 특징으로 하는 액정표시장치용 어레이 기판의 제조방법에 관한 것이다.
구리막, 액정표시장치, 게이트, 소스, 드레인, 과산화수소, 식각액

Description

액정표시장치용 어레이 기판의 제조방법{MANUFACTURING METHOD OF AN ARRAY SUBSTRATE FOR LIQUID CRYSTAL DISPLAY}
본 발명은 액정표시장치용 어레이 기판의 제조방법, 구리계 금속막의 식각액 조성물, 및 상기 식각액 조성물을 사용하는 구리계 금속막의 식각방법에 관한 것이다.
반도체 장치에서 기판 위에 금속 배선을 형성하는 과정은 통상적으로 스퍼터링 등에 의한 금속막 형성공정, 포토레지스트 도포, 노광 및 현상에 의한 선택적인 영역에서의 포토레지스트 형성공정, 및 식각공정에 의한 단계로 구성되고, 개별적인 단위 공정 전후의 세정 공정 등을 포함한다. 이러한 식각공정은 포토레지스트를 마스크로 하여 선택적인 영역에 금속막을 남기는 공정을 의미하며, 통상적으로 플라즈마 등을 이용한 건식식각 또는 식각액 조성물을 이용하는 습식식각이 사용된다.
이러한 반도체 장치에서, 최근 금속배선의 저항이 주요한 관심사로 떠오르고 있다. 왜냐하면 TFT-LCD(thin film transistor-liquid crystal display)에 있어서 RC 신호지연 문제를 해결하는 것이 패널크기 증가와 고해상도 실현에 관건이 되 는데, 저항이 RC 신호지연을 유발하는 주요한 인자이기 때문이다. 따라서, TFT-LCD의 대형화에 필수적으로 요구되는 RC 신호지연의 감소를 실현하기 위해서는, 저저항의 물질을 개발하는 것이 필수적이다.
종래에 주로 사용되었던 크롬(Cr, 비저항: 12.7 ×10-8Ωm), 몰리브덴(Mo, 비저항: 5×10-8Ωm), 알루미늄(Al, 비저항: 2.65 ×10-8Ωm) 및 이들의 합금은 저항이 크기 때문에 대형 TFT LCD에 사용되는 게이트 및 데이터 배선 등으로 이용하기 어렵다. 따라서, 저저항 금속막으로서 구리막 및 구리 몰리브덴막 등의 구리계 금속막과 그에 대한 식각액 조성물이 주목을 받고 있다. 그런데, 현재까지 알려진 구리계 식각액 조성물들은 사용자가 요구하는 성능을 충족시키지 못하고 있기 때문에 성능 향상을 위한 연구개발이 요구되고 있다.
본 발명은 구리계 금속막의 식각시 산화제로 사용되는 과산화수소의 함량을 최소화하여, 식각액 내로 용출된 구리이온의 농도가 높아짐에 따라 발생하는, 과산화수소의 연쇄분해 반응을 최소화함으로써 과열로 인한 위험을 예방하면서도 다량의 과산화수소를 사용할 때와 동등 이상의 식각특성을 유지하는 구리계 금속막의 식각액 조성물을 제공하는 것을 목적으로 한다.
또한, 본 발명은 식각시 직선성이 우수한 테이퍼프로파일이 형성되고, 금속막의 잔사가 남지 않는 구리계 금속막의 식각액 조성물을 제공하는 것을 목적으로 한다.
또한, 본 발명은 게이트 전극과 게이트 배선 및 소스/드레인 전극과 데이터 배선의 일괄 식각이 가능한 구리계 금속막의 식각액 조성물을 제공하는 것을 목적으로 한다.
또한, 본 발명은 상기 식각액 조성물을 사용하는 구리계 금속막의 식각방법 및 액정표시장치용 어레이 기판의 제조방법을 제공하는 것을 목적으로 한다.
본 발명은 조성물 총중량에 대하여, A)과산화수소(H2O2) 0.1 내지 25 중량%, B)과황산염 1 내지 20 중량%, C)수용성 시클릭아민 화합물 0.1 내지 5 중량% 및 D)잔량의 물을 포함하는 구리계 금속막의 식각액 조성물을 제공한다.
또한, 본 발명은 Ⅰ)기판 상에 구리계 금속막을 형성하는 단계; Ⅱ)상기 구리계 금속막 상에 선택적으로 광반응 물질을 남기는 단계; 및 Ⅲ)본 발명의 식각액 조성물을 사용하여 상기 구리계 금속막을 식각하는 단계를 포함하는 구리계 금속막의 식각방법을 제공한다.
또한, 본 발명은 a)기판 상에 게이트 배선을 형성하는 단계; b)상기 게이트 배선을 포함한 기판 상에 게이트 절연층을 형성하는 단계; c)상기 게이트 절연층 상에 반도체층을 형성하는 단계; d)상기 반도체층 상에 소스 및 드레인 전극을 형성하는 단계; 및 e)상기 드레인 전극에 연결된 화소전극을 형성하는 단계를 포함하는 액정표시장치용 어레이 기판의 제조방법에 있어서, 상기 a)단계는 기판 상에 구리계 금속막을 형성하고 상기 구리계 금속막을 본 발명의 식각액 조성물로 식각하여 게이트 배선을 형성하는 단계를 포함하고, 상기 d)단계는 반도체층 상에 구리계 금속막을 형성하고 상기 구리계 금속막을 본 발명의 식각액 조성물로 식각하여 소스 및 드레인 전극을 형성하는 단계를 포함하는 것을 특징으로 하는 액정표시장치용 어레이 기판의 제조방법을 제공한다.
또한, 본 발명은 본 발명의 식각액 조성물을 사용하여 식각된 게이트 배선 및 소스/드레인 전극 중 하나 이상을 포함하는 액정표시장치용 어레이 기판을 제공한다.
본 발명의 식각액 조성물은 과산화수소의 함량을 최소화하여, 식각액 내로 용출된 구리이온의 농도가 높아짐에 따라 발생하는, 과산화수소의 연쇄분해 반응을 최소화함으로써 과열로 인한 위험을 예방하면서도 다량의 과산화수소를 사용할 때와 동등 이상의 식각특성을 유지하므로, 효율적으로 식각공정의 수행을 가능하게 한다.
또한, 본 발명의 식각액 조성물은 구리계 금속막을 식각할 때, 직선성이 우수한 테이퍼프로파일을 구현하며, 잔사를 발생시키지 않으므로 전기적인 쇼트나 배선의 불량, 휘도의 감소 등의 문제로부터 자유롭다.
또한, 본 발명의 식각액 조성물은 액정표시장치용 어레이 기판을 제조시, 게이트 전극과 게이트 배선 및 소스/드레인과 데이터 배선을 일괄 식각할 수 있어, 식각공정을 단순화시키며 공정수율을 극대화시킨다.
또한, 상기와 같은 효과를 제공하므로 본 발명의 식각액 조성물은 대화면, 고휘도의 회로가 구현되는 액정표시장치용 어레이 기판의 제조시에 매우 유용하게 사용될 수 있다.
본 발명은, A)과산화수소(H2O2) 0.1 내지 25 중량%, B)과황산염 1 내지 20 중량%, C)수용성 시클릭아민 화합물 0.1 내지 5 중량% 및 D)잔량의 물을 포함하는 구리계 금속막의 식각액 조성물에 관한 것이다.
본 발명에서 구리계 금속막은 막의 구성성분 중에 구리가 포함되는 것으로서, 단일막 및 이중막 등의 다층막을 포함하는 개념이다. 예컨대, 구리 또는 구리 합금의 단일막, 다층막으로서 구리 몰리브덴막, 구리 몰리브덴 합금막, 구리 티타 늄막 등이 포함된다. 상기 구리 몰리브덴막은 몰리브덴층과 상기 몰리브덴층 상에 형성된 구리층을 포함하는 것을 의미하며, 상기 구리 몰리브덴 합금막은 몰리브덴 합금층과 상기 몰리브덴 합금층 상에 형성된 구리층을 포함하는 것을 의미하며, 상기 구리 티타늄막은 티타늄층과 상기 티타늄층 상에 형성된 구리층을 포함하는 것을 의미한다.
또한, 상기 몰리브덴 합금층은 예컨대, 티타늄(Ti), 탄탈륨(Ta), 크롬(Cr), 니켈(Ni), 네오디늄(Nd), 및 인듐(In) 등으로 이루어진 군에서 선택되는 하나 이상과 몰리브덴의 합금을 의미한다.
본 발명의 식각액 조성물에 포함되는 A)과산화수소(H2O2)는 구리계 금속막을 식각하는 주성분으로서, 조성물 총중량에 대하여 0.1 내지 25 중량%로 포함될 수 있으며, 바람직하게는 0.5 내지 5 중량%로 포함된다. 상기 A)과산화수소의 함량이 0.1 중량% 미만이면, 구리계 금속의 식각이 되지 안거나 식각속도가 아주 느려지며, 25 중량%를 초과하면 식각속도가 전체적으로 빨라지기 때문에 공정 컨트롤이 어렵다.
본 발명의 식각액 조성물에 포함되는 B)과황산염은 과산화수소와 더불어 구리막 또는 구리합금막을 식각하는 주성분이다.
상기 B)과황산염은 조성물 총 중량에 대하여 1 내지 20 중량%로 포함되는 것 이 바람직하며, 더욱 바람직하게는 5 내지 15 중량%로 포함된다. 상기 B)과황산염의 함량이 1 중량% 식각 속도가 너무 느려져 언에치(unetch)가 발생될 수 있고, 20 중량%를 초과하면 식각속도가 너무 빠르기 때문에 공정제어가 어렵다.
상기 B)과황산염으로는 이 분야에서 공지되어 있는 물질을 사용할 수 있다. 구체적인 예로는 과황산암모늄(Ammonium Persulfate), 과황산나트륨(Sodium Persulfate), 과황산칼륨(Potassim Persulfate) 등을 들 수 있으며, 이들은 1종 단독으로 또는 2종 이상이 함께 사용될 수 있다.
본 발명의 식각액 조성물에 포함되는 C)수용성 시클릭아민 화합물은 구리계 금속의 식각 속도를 조절하며 패턴의 시디로스(CD Loss)를 줄여주어 공정상의 마진을 높이는 역할을 한다. 상기 C)수용성 시클릭아민 화합물은 조성물 총 중량에 대하여 0.1 내지 5 중량%로 포함되는 것이 바람직하며, 더욱 바람직하게는 0.1 내지 3 중량%로 포함된다. 상기 C)수용성 시클릭 아민 화합물의 함량이 0.1 중량% 미만인 경우, 시디로스가 너무 크게 발생될 수 있으며, 5중량%를 초과하는 경우, 구리의 식각속도는 빨라지고 몰리브덴 또는 몰리브덴합금의 식각 속도는 느려지기 때문에 씨디로스가 커지고 몰리브덴 또는 몰리브덴합금의 잔사가 남을 가능성이 증가한다.
상기 C)수용성 시클릭 아민 화합물로는 아미노테트라졸(aminotetrazole), 이미다졸(imidazole), 인돌(indole), 푸린(purine), 피라졸(pyrazole), 피리딘(pyridine), 피리미딘(pyrimidine), 피롤(pyrrole), 피롤리딘(pyrrolidine), 피 롤린(pyrroline) 등을 들 수 있으며, 이들은 1종 단독으로 또는 2종 이상이 함께 사용될 수 있다.
본 발명의 식각액 조성물에 포함되는 D)물은 특별히 한정되는 것은 아니나, 탈이온수가 바람직하다. 더욱 바람직하게는 물의 비저항 값(즉, 물속에 이온이 제거된 정도)이 18㏁/㎝이상인 탈이온수를 사용하는 것이 좋다.
본 발명의 식각액 조성물은 전술한 성분 이외에 통상의 첨가제를 더 첨가할 수 있으며, 첨가제로는 금속 이온 봉쇄제, 및 부식 방지제 등을 들 수 있다. 또한, 본 발명의 효과를 더욱 양호하게 하기 위하여, 당 업계에 공지되어 있는 여러 다른 첨가제들을 선택하여 첨가할 수도 있다.
본 발명의 식각액 조성물에 사용되는 A)과산화수소(H2O2), B)과황산염, C)아미노기와 카르복실기를 갖는 수용성 화합물 및 D)물은 반도체 공정용의 순도를 가지는 것이 바람직하다.
본 발명의 식각액 조성물은 구리계 금속으로 이루어진 액정표시장치의 게이트 전극과 게이트 배선 및 소스/드레인 전극과 데이터 배선을 일괄 식각할 수 있다.
또한, 본 발명은,
Ⅰ)기판 상에 구리계 금속막을 형성하는 단계;
Ⅱ)상기 구리계 금속막 상에 선택적으로 광반응 물질을 남기는 단계; 및
Ⅲ)본 발명의 식각액 조성물을 사용하여 상기 구리계 금속막을 식각하는 단계를 포함하는 구리계 금속막의 식각방법에 관한 것이다.
본 발명의 식각방법에서, 상기 광반응 물질은 통상적인 포토레지스트 물질인 것이 바람직하며, 통상적인 노광 및 현상 공정에 의해 선택적으로 남겨질 수 있다.
또한, 본 발명은,
a)기판 상에 게이트 배선을 형성하는 단계;
b)상기 게이트 배선을 포함한 기판 상에 게이트 절연층을 형성하는 단계;
c)상기 게이트 절연층 상에 반도체층을 형성하는 단계;
d)상기 반도체층 상에 소스 및 드레인 전극을 형성하는 단계; 및
e)상기 드레인 전극에 연결된 화소전극을 형성하는 단계를 포함하는 액정표시장치용 어레이 기판의 제조방법에 있어서,
상기 a)단계는 기판 상에 구리계 금속막을 형성하고 상기 구리계 금속막을 본 발명의 식각액 조성물로 식각하여 게이트 배선을 형성하는 단계를 포함하며,
상기 d)단계는 반도체층 상에 구리계 금속막을 형성하고 상기 구리계 금속 막을 본 발명의 식각액 조성물로 식각하여 소스 및 드레인 전극을 형성하는 단계를 포함하는 것을 특징으로 하는 액정표시장치용 어레이 기판의 제조방법에 관한 것이다.
상기 액정표시장치용 어레이 기판은 박막트랜지스터(TFT) 어레이 기판일 수 있다.
이하에서 본 발명을 실시예를 통하여 더욱 구체적으로 설명한다. 그러나, 하기의 실시예에 의하여 본 발명의 범위가 제한되는 것은 아니다.
실시예1 및 비교예1: 구리계 금속막의 식각액 조성물의 제조
하기 표 1에 나타낸 조성에 따라 실시예1 및 비교예1의 식각액 조성물 6 kg을 제조하였다.
  H2O2 (NH4)2S2O8 CH3N5
실시예1 1 15 0.5 83.5
비교예1 16 0 0.5 83.5
(단위: 중량%)
시험예: 식각액 조성물의 특성평가
실시예1 및 비교예1의 식각액 조성물을 사용하여 스퍼터링법으로 유리 기판 상에 증착한 구리막을 식각하였다. 분사식 식각 방식의 실험장비 (모델명: ETCHER(TFT), SEMES사) 내에 제조된 식각액을 넣고 온도를 30℃로 설정하여 가온한 후, 온도가 30±0.1℃에 도달하였을 때 식각 공정을 수행하였다. 총 식각 시간은 엔드포인트 검출(End Point Detection, EPD)을 기준으로 하여 오버 에치(Over Etch) 40%를 주어 실시하였다. 기판을 넣고 분사를 시작하여 식각이 다 되면 꺼내어 탈이온수로 세정한 후, 열풍건조장치를 이용하여 건조하고, 포토레지스트 박리기(PR stripper)를 이용하여 포토레지스트를 제거하였다. 세정 및 건조 후 전자주사현미경 (SEM; 모델명: S-4700, HITACHI사 제조)을 이용하여 식각 특성을 평가하여 하기 표 2에 나타내었다.
또한, 과산화수소수의 연쇄분해반응에 의한 과열정도를 측정하기 위하여, 상기 실시예1 및 비교예2에 해당하는 식각액에 3000ppm에 해당하는 Cu 분말을 용출 시킨 후, 일정 시간 방치하여 온도를 측정하였다. 상기 실험결과를 하기 표 2에 기재하였다.
  EPD [sec.] Side Etch [㎛] 잔사 온도 [℃]
초기 최대
실시예1 12 0.8 없음. 28.4 39.3
비교예1 85 0.5 없음. 28.1 98.7
상기 표 2에서 볼 수 있는 바와 같이, 실시예1 및 비교예1의 식각액은 모두 양호한 식각특성을 나타내었다. 그러나, 비교예1 식각액의 경우는 Cu 3000ppm 용출 후 온도가 98.7℃까지 상승하여 안정성이 현저히 저하되는 특성을 보인 반면, 실시예1의 식각액의 경우는 39.3℃까지만 상승하여 비교예1의 식각액과 비교하여 크게 향상된 안정성을 나타냈다.

Claims (10)

  1. a)기판 상에 게이트 배선을 형성하는 단계;
    b)상기 게이트 배선을 포함한 기판 상에 게이트 절연층을 형성하는 단계;
    c)상기 게이트 절연층 상에 반도체층을 형성하는 단계;
    d)상기 반도체층 상에 소스 및 드레인 전극을 형성하는 단계; 및
    e)상기 드레인 전극에 연결된 화소전극을 형성하는 단계를 포함하는 액정표시장치용 어레이 기판의 제조방법에 있어서,
    상기 a)단계는 기판 상에 구리계 금속막을 형성하고 상기 구리계 금속막을 식각액 조성물로 식각하여 게이트 배선을 형성하는 단계를 포함하고,
    상기 d)단계는 반도체층 상에 구리계 금속막을 형성하고 상기 구리계 금속막을 식각액 조성물로 식각하여 소스 및 드레인 전극을 형성하는 단계를 포함하며,
    상기 식각액 조성물은, 조성물 총 중량에 대하여 A)과산화수소(H2O2) 0.5 내지 2 중량%, B)과황산염 14 내지 16 중량%, C)수용성 시클릭아민 화합물 0.1 내지 5 중량% 및 D)잔량의 물을 포함하며,
    상기 B)과황산염은 과황산암모늄(Ammonium Persulfate), 과황산나트륨(Sodium Persulfate) 및 과황산칼륨(Potassim Persulfate)으로 이루어진 군으로부터 선택되는 1종 또는 2종 이상의 것임을 특징으로 하는 액정표시장치용 어레이 기판의 제조방법.
  2. 청구항 1에 있어서,
    상기 액정표시장치용 어레이 기판이 박막트랜지스터(TFT) 어레이 기판인 것을 특징으로 하는 액정표시장치용 어레이 기판의 제조방법.
  3. 조성물 총 중량에 대하여,
    A)과산화수소(H2O2) 0.5 내지 2 중량%;
    B)과황산염 14 내지 16 중량%;
    C)수용성 시클릭아민 화합물 0.1 내지 5 중량%; 및
    D)잔량의 물을 포함하며,
    상기 B)과황산염은 과황산암모늄(Ammonium Persulfate), 과황산나트륨(Sodium Persulfate) 및 과황산칼륨(Potassim Persulfate)으로 이루어진 군으로부터 선택되는 1종 또는 2종 이상의 것임을 특징으로 하는 구리계 금속막의 식각액 조성물.
  4. 삭제
  5. 청구항 3에 있어서,
    상기 C)수용성 시클릭아민 화합물은 아미노테트라졸(aminotetrazole), 이미다졸(imidazole), 인돌(indole), 푸린(purine), 피라졸(pyrazole), 피리딘(pyridine), 피리미딘(pyrimidine), 피롤(pyrrole), 피롤리딘(pyrrolidine) 및 피롤린(pyrroline)으로 이루어진 군으로부터 선택되는 1종 또는 2종 이상의 것임을 특징으로 하는 구리계 금속막의 식각액 조성물.
  6. 청구항 3에 있어서,
    상기 구리계 금속막은 구리 또는 구리 합금의 단일막, 티타늄층과 티타늄층 상에 형성된 구리층을 포함하는 구리 티타늄막, 또는 몰리브덴층과 상기 몰리브덴층 상에 형성된 구리층을 포함하는 구리 몰리브덴막, 또는 몰리브덴합금층과 상기 몰리브덴합금층 상에 형성된 구리층을 포함하는 구리 몰리브덴합금막인 것을 특징으로 하는 구리계 금속막의 식각액 조성물.
  7. Ⅰ)기판 상에 구리계 금속막을 형성하는 단계;
    Ⅱ)상기 구리계 금속막 상에 선택적으로 광반응 물질을 남기는 단계; 및
    Ⅲ)청구항 3의 식각액 조성물을 사용하여 상기 구리계 금속막을 식각하는 단계를 포함하는 구리계 금속막의 식각방법.
  8. 청구항 7에 있어서,
    상기 광반응 물질은 포토레지스트 물질로서, 노광 및 현상 공정에 의해 선택적으로 남겨지는 것임을 특징으로 하는 구리계 금속막의 식각방법.
  9. 청구항 7에 있어서,
    상기 구리계 금속막은 구리 또는 구리 합금의 단일막, 티타늄층과 티타늄층 상에 형성된 구리층을 포함하는 구리 티타늄막, 또는 몰리브덴층과 상기 몰리브덴층 상에 형성된 구리층을 포함하는 구리 몰리브덴막, 또는 몰리브덴합금층과 상기 몰리브덴합금층 상에 형성된 구리층을 포함하는 구리 몰리브덴합금막인 것을 특징으로 하는 구리계 금속막의 식각 방법.
  10. 삭제
KR1020090089502A 2009-09-22 2009-09-22 액정표시장치용 어레이 기판의 제조방법 KR101674681B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090089502A KR101674681B1 (ko) 2009-09-22 2009-09-22 액정표시장치용 어레이 기판의 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090089502A KR101674681B1 (ko) 2009-09-22 2009-09-22 액정표시장치용 어레이 기판의 제조방법

Publications (2)

Publication Number Publication Date
KR20110032156A KR20110032156A (ko) 2011-03-30
KR101674681B1 true KR101674681B1 (ko) 2016-11-10

Family

ID=43936952

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090089502A KR101674681B1 (ko) 2009-09-22 2009-09-22 액정표시장치용 어레이 기판의 제조방법

Country Status (1)

Country Link
KR (1) KR101674681B1 (ko)

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101391074B1 (ko) * 2007-08-07 2014-05-02 동우 화인켐 주식회사 액정표시장치용 어레이 기판의 제조 방법
KR20090079436A (ko) * 2008-01-17 2009-07-22 동우 화인켐 주식회사 액정표시장치용 어레이 기판의 제조 방법
KR101346976B1 (ko) * 2008-02-12 2014-01-03 동우 화인켐 주식회사 박막트랜지스터의 제조방법, 및 상기 방법에 이용되는식각액 조성물

Also Published As

Publication number Publication date
KR20110032156A (ko) 2011-03-30

Similar Documents

Publication Publication Date Title
KR101674680B1 (ko) 액정표시장치용 어레이 기판의 제조방법
KR101586500B1 (ko) 액정표시장치용 어레이 기판의 제조방법
TWI524428B (zh) 液晶顯示器用之陣列基板及其製造方法以及蝕刻銅系金屬層之方法及其蝕刻劑組成物
KR20100090538A (ko) 액정표시장치용 어레이 기판의 제조방법
KR101475954B1 (ko) 액정표시장치용 어레이 기판의 제조 방법
KR101951045B1 (ko) 액정표시장치용 어레이 기판의 제조방법
KR20090079436A (ko) 액정표시장치용 어레이 기판의 제조 방법
KR101292449B1 (ko) 구리계/몰리브덴계 다중막 또는 산화인듐막의 식각 조성물및 이를 이용한 금속막의 식각방법
KR101586865B1 (ko) 액정표시장치용 어레이 기판의 제조방법
KR20140086665A (ko) 구리계 금속막의 식각액 조성물 및 이를 이용한 액정표시장치용 어레이 기판의 제조방법
KR101539765B1 (ko) 액정표시장치용 어레이 기판의 제조 방법
KR101674679B1 (ko) 액정표시장치용 어레이 기판의 제조방법
KR101941289B1 (ko) 액정표시장치용 어레이 기판의 제조방법
KR20100090535A (ko) 액정표시장치용 어레이 기판의 제조방법
KR101674681B1 (ko) 액정표시장치용 어레이 기판의 제조방법
KR101621545B1 (ko) 액정표시장치용 어레이 기판의 제조 방법
KR102269330B1 (ko) 구리계 금속막의 식각액 조성물 및 이를 이용한 액정표시장치용 어레이 기판의 제조방법
KR101636572B1 (ko) 액정표시장치용 어레이 기판의 제조방법
KR20110032613A (ko) 액정표시장치용 어레이 기판의 제조방법
KR101877987B1 (ko) 액정 표시장치용 어레이 기판 제조방법
KR101796784B1 (ko) 액정표시장치용 어레이 기판의 제조방법
KR20140065962A (ko) 액정 표시장치용 어레이 기판 제조방법
KR20130069375A (ko) 액정 표시장치용 어레이 기판 제조방법
KR20130070517A (ko) 액정 표시장치용 어레이 기판 제조방법
KR101621549B1 (ko) 액정표시장치용 어레이 기판의 제조 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
X701 Decision to grant (after re-examination)
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20190909

Year of fee payment: 4