KR101664714B1 - 영상 분기 회로 - Google Patents

영상 분기 회로 Download PDF

Info

Publication number
KR101664714B1
KR101664714B1 KR1020150089333A KR20150089333A KR101664714B1 KR 101664714 B1 KR101664714 B1 KR 101664714B1 KR 1020150089333 A KR1020150089333 A KR 1020150089333A KR 20150089333 A KR20150089333 A KR 20150089333A KR 101664714 B1 KR101664714 B1 KR 101664714B1
Authority
KR
South Korea
Prior art keywords
serial
serializer
parallel converter
cathode
anode
Prior art date
Application number
KR1020150089333A
Other languages
English (en)
Inventor
허남웅
전슬기
김현상
김철
Original Assignee
현대자동차주식회사
엘지이노텍 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 현대자동차주식회사, 엘지이노텍 주식회사 filed Critical 현대자동차주식회사
Priority to KR1020150089333A priority Critical patent/KR101664714B1/ko
Application granted granted Critical
Publication of KR101664714B1 publication Critical patent/KR101664714B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/268Signal distribution or switching
    • H04N5/217
    • H04N5/228
    • H04N5/235
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/10Adaptations for transmission by electrical cable
    • H04N7/102Circuits therefor, e.g. noise reducers, equalisers, amplifiers
    • H04N7/104Switchers or splitters

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Studio Devices (AREA)

Abstract

본 발명은 영상 분기 회로에 관한 것으로, 영상 분배기(Splitter) 없이 카메라를 통해 획득된 비디오 데이터를 직렬 변환한 후 제 1 직병렬 변환기 및 제 2 직병렬 변환기로 분기함으로써, 비용은 물론 PCB(printed circuit board)의 효율적 사용을 가능하게 하고 아울러 회로 복잡도를 낮출 수 있는 영상 분기 회로을 제공하고자 한다.
이를 위하여, 본 발명은 직렬 변환기와 제 1 직병렬 변환기 및 제 2 직병렬 변환기를 구비한 영상 분기 회로에 있어서, 상기 직렬 변환기의 양극(+)은 싱글엔드(single-ended) 방식으로 상기 제 1 직병렬 변환기의 양극에 연결되고, 상기 직렬 변환기의 음극(-)은 싱글엔드 방식으로 상기 제 2 직병렬 변환기의 음극에 연결되며, 상기 제 1 직병렬 변환기의 음극과 상기 제 2 직병렬 변환기의 양극은 접지(Ground) 되는 것을 특징으로 한다.

Description

영상 분기 회로{IMAGE BRANCH CIRCUIT}
본 발명은 영상 분기 회로에 관한 것으로, 더욱 상세하게는 카메라를 통해 획득된 비디오 데이터를 직렬 변환한 후 제 1 직병렬 변환기 및 제 2 직병렬 변환기로 분기하는 회로에 관한 것이다.
도 1 은 종래의 신호 분배 장치에 대한 일예시도이다.
도 1에 도시된 바와 같이, 종래의 신호 분배 장치(100)는 스위칭부(120), 신호 증폭부(140), 신호 분배부(Splitter)(160), 신호 손실 방지부(180)를 포함한다.
먼저, 스위칭부(120)는 입력 단자(PI)와 연결되어, 입력 단자(PI)를 통해 인가되는 RF 방송신호(BS)를 입력받는다.
즉, 스위칭부(120)는 수신된 원시 방송신호(BS)를 복수 개의 출력단자로 분배하여 제공하는 제1 구동 모드 및 원시 방송신호(BS)를 복수 개의 출력단자 중 특정된 하나의 출력 단자만으로 출력하는 제2 구동 모드 사이를 절환하는 동작을 수행한다.
다음으로, 신호 증폭부(140)는 스위칭부(140)의 후단에 연결되고, 제어신호(CS)에 응답하여 활성화되어, 스위칭부(140)가 제1 구동 모드를 선택 시, 원시 방송신호(BS)를 증폭하여 후단 디바이스에 의한 신호 손실을 보상한 제1 방송신호(BS1)를 생성하고 출력한다.
다음으로, 신호 분배부(160)는 스위칭부(140)가 제1 구동 모드로 구동하고 신호 증폭부(140)가 제1 방송 신호(BS1)를 출력하면, 제1 방송 신호(BS1)를 분배하여 각 출력 단자에 전송하기 위한 복수개의 제2 방송 신호(BS2)를 생성 및 출력한다.
예를 들어, 신호 변환 장치(100)가 제1 출력 단자(PO1)와 제2 출력 단자(PO2)를 구비하는 경우, 신호 분배부(160)는 제1 방송 신호(BS1)를 분배한 제2 방송 신호(BS2)를 각각 제1 출력 단자(PO1)와 제2 출력 단자(PO2)로 제공한다.
다음으로, 신호 손실 방지부(180)는 제1 노드(N1)에서 스위칭부(120)와 신호 분배부(160)가 연결되는 경우에 제2 구동 모드(PO2)를 스위칭부(120)가 선택하면, 제1 노드(N1)을 통해 원시 방송신호(BS)가 신호 분배부(160)로 유입되어 제2 출력 단자(PO2)로 제공되는 원시 방송신호(BS)의 손실을 방지한다.
이러한 종래의 신호 분배 장치는 방송신호를 분배하기 위해 신호 분배부(Splitter)를 추가로 구비해야 하는 문제점이 있다.
상기와 같은 종래 기술의 문제점을 해결하기 위하여, 본 발명은 영상 분배기(Splitter) 없이 카메라를 통해 획득된 비디오 데이터를 직렬 변환한 후 제 1 직병렬 변환기 및 제 2 직병렬 변환기로 분기함으로써, 비용은 물론 PCB(printed circuit board)의 효율적 사용을 가능하게 하고 아울러 회로 복잡도를 낮출 수 있는 영상 분기 회로를 제공하는데 그 목적이 있다.
본 발명의 목적들은 이상에서 언급한 목적으로 제한되지 않으며, 언급되지 않은 본 발명의 다른 목적 및 장점들은 하기의 설명에 의해서 이해될 수 있으며, 본 발명의 실시예에 의해 보다 분명하게 알게 될 것이다. 또한, 본 발명의 목적 및 장점들은 특허 청구 범위에 나타낸 수단 및 그 조합에 의해 실현될 수 있음을 쉽게 알 수 있을 것이다.
상기 목적을 달성하기 위한 본 발명의 장치는, 직렬 변환기와 제 1 직병렬 변환기 및 제 2 직병렬 변환기를 구비한 영상 분기 회로에 있어서, 상기 직렬 변환기의 양극(+)은 싱글엔드(single-ended) 방식으로 상기 제 1 직병렬 변환기의 양극에 연결되고, 상기 직렬 변환기의 음극(-)은 싱글엔드 방식으로 상기 제 2 직병렬 변환기의 음극에 연결되며, 상기 제 1 직병렬 변환기의 음극과 상기 제 2 직병렬 변환기의 양극은 접지(Ground) 되는 것을 특징으로 한다.
상기와 같은 본 발명은, 영상 분배기(Splitter) 없이 카메라를 통해 획득된 비디오 데이터를 직렬 변환한 후 제 1 직병렬 변환기 및 제 2 직병렬 변환기로 분기함으로써, 비용은 물론 PCB(printed circuit board)의 효율적 사용을 가능하게 하고 아울러 회로 복잡도를 낮출 수 있는 효과가 있다.
도 1 은 종래의 신호 분배 장치에 대한 일예시도,
도 2 는 본 발명에 따른 영상 분기 회로에 대한 일예시도이다.
상술한 목적, 특징 및 장점은 첨부된 도면을 참조하여 상세하게 후술되어 있는 상세한 설명을 통하여 보다 명확해 질 것이며, 그에 따라 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 것이다. 또한, 본 발명을 설명함에 있어서 본 발명과 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에 그 상세한 설명을 생략하기로 한다. 이하, 첨부된 도면을 참조하여 본 발명에 따른 바람직한 실시예를 상세히 설명하기로 한다.
도 2 는 본 발명에 따른 영상 분기 회로에 대한 일예시도이다.
도 2에 도시된 바와 같이, 본 발명에 따른 영상 분기 회로는, 직렬 변환기(Serializer, DS90UB913Q)(10), 제 1 직병렬 변환기(Deserializer, DS90UB914Q)(20), 및 제 2 직병렬 변환기(Deserializer, DS90UB914Q)(30)를 포함한다.
먼저, 직렬 변환기(10)는 카메라에 구비되며, 직렬 변환기(10)의 양극(+)은 싱글엔드(single-ended) 방식으로 제 1 직병렬 변환기(20)의 양극(+)에 연결되며, 직렬 변환기(10)의 음극(-)은 역시 싱글엔드(single-ended) 방식으로 제 2 직병렬 변환기(30)의 음극(-)에 연결된다.
이때, 직렬 변환기(10)의 양극과 제 1 직병렬 변환기(20)의 양극을 연결하는 라인(이하, 제 1 연결라인, 11)은 LVDS(Low Voltage Differential Signaling)가 적용된 싱글엔드라인(single-ended line)으로서, Gbps 단위의 고속신호가 'FPD(Flat Panel Display) link Ⅲ type'으로 전송되기 때문에 50Ω 임피던스 매칭이 수행된다.
아울러, 제 1 연결라인(11)의 양단에는 DC(Direct Current) 차단(Block) 커패시터(Capacitor)를 구비한다.
또한, 직렬 변환기(10)의 음극과 제 2 직병렬 변환기(30)의 음극을 연결하는 라인(이하, 제 2 연결라인, 12)은 LVDS(Low Voltage Differential Signaling)가 적용된 싱글엔드라인(single-ended line)으로서, Gbps 단위의 고속신호가 'FPD(Flat Panel Display) link Ⅲ type'으로 전송되기 때문에 50Ω 임피던스 매칭이 수행된다.
아울러, 제 2 연결라인(12)의 양단에는 DC(Direct Current) 차단(Block) 커패시터(Capacitor)를 구비한다.
다음으로, 제 1 직병렬 변환기(20)는 제 1 MCU(Micro Controller Unit)/FPGA(Field Programmable Gate Array)/Controller로 병렬화된 비디오 데이터를 전송하는 모듈로서, 제 1 직병렬 변환기(20)의 음극(-)은 접지(Ground) 되는데, 이때 접지라인은 음극을 통해 노이즈가 유입되는 것을 방지하기 위해 100nF 커패시터와 50Ω 저항이 직렬 연결된 노이즈 차단기(21)를 구비한다.
다음으로, 제 2 직병렬 변환기(30)는 제 2 MCU(Micro Controller Unit)/FPGA(Field Programmable Gate Array)/Controller로 병렬화된 비디오 데이터를 전송하는 모듈로서, 제 2 직병렬 변환기(30)의 양극(+)은 접지(Ground) 되는데, 이때 접지라인은 양극을 통해 노이즈가 유입되는 것을 방지하기 위해 100nF 커패시터와 50Ω 저항이 직렬 연결된 노이즈 차단기(31)를 구비한다.
부가적으로, 제 1 MCU(Micro Controller Unit)/FPGA(Field Programmable Gate Array)/Controller는 제 1 직병렬 변환기(20)로부터의 병렬화된 비디오 데이터를 이용하여 생체 활력도를 측정한다. 즉, 운전자의 현재 상태를 모니터링하기 위해 정신생리학적 매개변수인 미세진동을 인식하여 전기적 신호로 변환하고, 이를 이용하여 생체 활력도를 추출한다.
또한, 제 2 MCU(Micro Controller Unit)/FPGA(Field Programmable Gate Array)/Controller는 제 2 직병렬 변환기(30)로부터의 병렬화된 비디오 데이터를 이용하여 심박수를 측정한다. 즉, 운전자의 얼굴 특정 부위에서 RGB 신호를 추출하고, 상기 추출된 RGB 신호의 변화를 증폭하여 운전자의 심박수를 추출한다. 아울러, 운전자의 졸음상태를 측정할 수 있고, 얼굴 온도 변화를 이용하여 질병증후 등도 예측할 수 있다.
이상에서 설명한 본 발명은, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 있어 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하므로 전술한 실시예 및 첨부된 도면에 의해 한정되는 것이 아니다.
10 : 직렬 변환기
20 : 제 1 직병렬 변환기
30 : 제 2 직병렬 변환기

Claims (6)

  1. 직렬 변환기와 제 1 직병렬 변환기 및 제 2 직병렬 변환기를 구비한 영상 분기 회로에 있어서,
    상기 직렬 변환기의 양극(+)은 싱글엔드(single-ended) 방식으로 상기 제 1 직병렬 변환기의 양극에 연결되고, 상기 직렬 변환기의 음극(-)은 싱글엔드 방식으로 상기 제 2 직병렬 변환기의 음극에 연결되며, 상기 제 1 직병렬 변환기의 음극과 상기 제 2 직병렬 변환기의 양극은 접지(Ground) 되는 것을 특징으로 하는 영상 분기 회로.
  2. 제 1 항에 있어서,
    상기 직렬 변환기의 양극과 상기 제 1 직병렬 변환기의 양극을 연결하는 라인(이하, 제 1 연결라인)과, 상기 직렬 변환기의 음극과 상기 제 2 직병렬 변환기의 음극을 연결하는 라인(이하, 제 2 연결라인)은,
    LVDS(Low Voltage Differential Signaling)가 적용된 싱글엔드라인(single-ended line)으로서, 임피던스 매칭이 된 것을 특징으로 하는 영상 분기 회로.
  3. 제 2 항에 있어서,
    상기 제 1 연결라인과 상기 제 2 연결라인은,
    양단에 DC(Direct Current) 차단 커패시터를 구비하는 것을 특징으로 하는 영상 분기 회로.
  4. 제 1 항에 있어서,
    상기 제 1 직병렬 변환기는,
    음극을 통한 노이즈의 유입을 차단하는 노이즈 차단기를 구비하는 것을 특징으로 하는 영상 분기 회로.
  5. 제 1 항에 있어서,
    상기 제 2 직병렬 변환기는,
    양극을 통한 노이즈의 유입을 차단하는 노이즈 차단기를 구비하는 것을 특징으로 하는 영상 분기 회로.
  6. 제 4 항 또는 제 5 항에 있어서,
    상기 노이즈 차단기는,
    커패시터와 저항이 직렬 연결된 형태인 것을 특징으로 하는 영상 분기 회로.
KR1020150089333A 2015-06-23 2015-06-23 영상 분기 회로 KR101664714B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020150089333A KR101664714B1 (ko) 2015-06-23 2015-06-23 영상 분기 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150089333A KR101664714B1 (ko) 2015-06-23 2015-06-23 영상 분기 회로

Publications (1)

Publication Number Publication Date
KR101664714B1 true KR101664714B1 (ko) 2016-10-10

Family

ID=57146420

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150089333A KR101664714B1 (ko) 2015-06-23 2015-06-23 영상 분기 회로

Country Status (1)

Country Link
KR (1) KR101664714B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200112567A (ko) * 2019-03-21 2020-10-05 주식회사 홀로홀릭 데이터 전송 장치 및 그를 포함하는 디스플레이 장치

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020023157A (ko) * 2000-09-26 2002-03-28 스트라타코스 존 지. 내부 잡음이 없는 데이터 통신 시스템
KR20060122483A (ko) * 2005-05-27 2006-11-30 주식회사 엘포스텍 광 케이블을 이용한 카메라 링크 송수신 장치
WO2010082305A1 (ja) * 2009-01-13 2010-07-22 富士通株式会社 直流直流変換器、直流直流変換器の制御方法、および電子機器
KR101469446B1 (ko) * 2014-03-04 2014-12-08 ㈜베이다스 복수 이미지의 동기화 합성 시스템 및 동기화 합성 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20020023157A (ko) * 2000-09-26 2002-03-28 스트라타코스 존 지. 내부 잡음이 없는 데이터 통신 시스템
KR20060122483A (ko) * 2005-05-27 2006-11-30 주식회사 엘포스텍 광 케이블을 이용한 카메라 링크 송수신 장치
WO2010082305A1 (ja) * 2009-01-13 2010-07-22 富士通株式会社 直流直流変換器、直流直流変換器の制御方法、および電子機器
KR101469446B1 (ko) * 2014-03-04 2014-12-08 ㈜베이다스 복수 이미지의 동기화 합성 시스템 및 동기화 합성 방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200112567A (ko) * 2019-03-21 2020-10-05 주식회사 홀로홀릭 데이터 전송 장치 및 그를 포함하는 디스플레이 장치
KR102242537B1 (ko) 2019-03-21 2021-04-26 주식회사 홀로홀릭 데이터 전송 장치 및 그를 포함하는 디스플레이 장치

Similar Documents

Publication Publication Date Title
US7323914B2 (en) Charge pump circuit
TWI724360B (zh) 天線裝置、電子裝置及其天線調整方法
KR101664714B1 (ko) 영상 분기 회로
CN102710224A (zh) 多模功率放大器及相应的移动通信设备
US8144256B2 (en) Video signal transmission unit
US9591233B2 (en) Imaging device, endoscope, endoscope system, and method for driving imaging device
US10559282B2 (en) Pixel driving circuits for switching display resolution, driving methods thereof and display apparatuses
US4716461A (en) Video signal blanking interval signal conditioning circuit
CN106548742B (zh) 面板驱动电路
CN109783045B (zh) 一种vga信号保护系统
CN208693235U (zh) 一种医用内窥镜图像处理系统
CN206237525U (zh) 一种电视机后壳盖板
CN201491136U (zh) 一种视频信号分配器
US20100060624A1 (en) Display unit, display unit driving method and display system
CN105096854B (zh) 一种驱动电路及液晶显示面板
US5030896A (en) D.C. restore for a remote video interconnect
CN117640870B (zh) 一种接口防反插电路、方法及电子设备
CN201812472U (zh) 显像管与视放电路分离的装置
JP2003324627A (ja) 同期信号重畳装置及び同期信号重畳方法
CN206363039U (zh) 显示系统
JP4182672B2 (ja) 映像信号処理装置および方法、並びにカメラコントロールユニット
JPS5815998B2 (ja) 映像補正装置
KR20100043503A (ko) 튜너용 입력 분리 장치 및 그것을 포함하는 스위칭 시스템
EP0219263B1 (en) Video signal blanking interval signal conditioning circuit
CN205179055U (zh) 一种新型外调制光发送机

Legal Events

Date Code Title Description
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20190926

Year of fee payment: 4