KR101644188B1 - 전기영동 표시장치 - Google Patents
전기영동 표시장치 Download PDFInfo
- Publication number
- KR101644188B1 KR101644188B1 KR1020090121761A KR20090121761A KR101644188B1 KR 101644188 B1 KR101644188 B1 KR 101644188B1 KR 1020090121761 A KR1020090121761 A KR 1020090121761A KR 20090121761 A KR20090121761 A KR 20090121761A KR 101644188 B1 KR101644188 B1 KR 101644188B1
- Authority
- KR
- South Korea
- Prior art keywords
- voltage
- data
- common
- common voltage
- level
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/3433—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices
- G09G3/344—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using light modulating elements actuated by an electric field and being other than liquid crystal devices and electrochromic devices based on particles moving in a fluid or in a gas, e.g. electrophoretic devices
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/068—Application of pulses of alternating polarity prior to the drive pulse in electrophoretic displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Electrochromic Elements, Electrophoresis, Or Variable Reflection Or Absorption Elements (AREA)
Abstract
본 발명은 기생 트랜지스터에 의한 화질 저하를 방지할 수 있는 전기영동 표시장치에 관한 것이다.
이 전기영동 표시장치는 상부 공통전극과 전기영동필름을 갖는 상부 어레이와, 데이터라인들과 게이트라인들이 교차되고 그 교차부마다 상기 전기영동필름을 사이에 두고 상기 상부 공통전극과 대향하는 화소전극들, 상기 화소전극들과 중첩되는 하부 공통전극, 및 전기 영동셀들을 구동하는 TFT들이 형성된 하부 어레이를 포함한 표시패널; 상기 전기 영동셀들에 표시될 디지털 데이터를 발생하는 타이밍 콘트롤러; 상기 디지털 데이터를 데이터전압으로 변환하여 상기 데이터라인들에 공급하는 데이터 구동회로; 상기 게이트라인들에 스캔펄스를 공급하는 게이트 구동회로; 및 제1 공통전압을 기준 레벨로 발생하여 상기 상부 공통전극에 공급하고, 제2 공통전압을 상기 데이터전압의 극성에 따라 상기 기준 레벨 또는 상기 기준 레벨보다 낮은 제1 레벨로 발생하여 상기 하부 공통전극에 공급하는 공통전압 발생회로를 구비한다.
Description
본 발명은 기생 트랜지스터에 의한 화질 저하를 방지할 수 있는 전기영동 표시장치에 관한 것이다.
통상의 전기영동 표시장치(Electrophoretic Display : EPD)는 유연성(Flexibility)과 휴대성이 뛰어나며, 경량 등의 특성을 지닌 전기영동(Electrophoresis : 전기장내에서 하전된 입자가 양극 또는 음극쪽으로 이동하는 현상)을 이용한 평판 디스플레이의 일종이다.
전기영동 표시장치는 플라스틱이나 메탈 호일과 같은 얇고 구부리기 쉬운 베이스 기재에 박막 트랜지스터 어레이를 형성하고, 박막 트랜지스터 어레이의 화소 전극과 이와 대향하는 공통 전극 사이의 수직전계에 의해 전기영동 부유입자를 구동하는 디스플레이로써 차세대 전자종이로서도 기대되는 표시장치이다.
전기영동 표시장치는 상부 어레이와, 이 상부 어레이에 점착되는 하부 어레이를 구비한다. 상부 어레이에는 상부 공통전극과, 이 상부 공통전극 상에 위치하 며 다수의 캡슐들을 포함한 전기영동필름이 구비된다. 캡슐들 각각에는 서로 다른 극성으로 대전된 블랙 입자와 화이트 입자들이 포함되어 있다. 하부 어레이에는 다수의 데이터라인들과 게이트라인들이 교차되고 이들의 교차부마다 전기 영동셀을 구동하기 위한 박막 트랜지스터(Thin Film Transistor ; 이하 "TFT"라 함)가 형성된다. 또한, 하부 어레이에는 전기 영동셀의 전압을 유지하기 위한 스토리지 커패시터가 형성된다. 스토리지 커패시터는 절연막을 사이에 두고 서로 중첩되는 화소전극과 하부 공통전극으로 구성된다. 하부 공통전극과 상부 공통전극에는 동일한 레벨의 공통전압이 인가된다. 전기영동필름의 하전 입자들은 상부 공통전극에 인가되는 공통전압과 화소전극에 인가되는 데이터전압 간의 전위차에 의해 구동되어, 화이트 입자와 블랙 입자로 양분되면서 흑색 또는 백색을 구현한다.
이러한 전기영동 표시장치는 특유의 메모리 특성을 향상시키기 위해 스토리지 커패시터를 다른 표시장치에 비해 크게 형성한다. 즉, 화소전극과 중첩되는 하부 공통전극(ECD)을 도 1과 같이 크게 형성한다. 그 결과, 하부 어레이 형성 공정중에 데이터라인과 TFT의 드레인전극 사이에 반도체 잔막(Active Redundancy)이 형성될 수 있다. 이 반도체 잔막은 하부 공통전극(ECD)과 데이터라인 사이에 걸리는 전압에 의해 전하 이동 채널로 작용할 수 있다. 따라서, 반도체 잔막에 의해 데이터라인과 TFT의 드레인전극 사이에는 기생 트랜지스터가 형성될 수 있다. 도 1에서, "SUB"는 하부 기판을, "GI"는 게이트 절연막을, "n+" 와 "a-Si"는 반도체층을 각각 의미한다.
통상, 전기영동 표시장치에서, TFT를 구동하기 위한 스캔펄스는 -20V(턴 오 프 레벨) ~ 22V(턴 온 레벨) 사이에서 스윙되고, 데이터라인을 통해 화소전극에 인가되는 데이터전압은 화이트 계조 표시를 위한 +15V, 블랙 계조 표시를 위한 -15V, 계조 표시에 앞서 하전 입자들의 초기화를 위한 0V이며, 상하부 공통전극에 인가되는 공통전압은 0V이다. 기생 트랜지스터(Tc)는 하부 공통전극과 데이터라인 사이에 걸리는 전압(Vcd)이 그의 문턱전압 이상인 경우에만 턴 온 된다.
기생 트랜지스터(Tc)는, 도 2a에 도시된 바와 같이 화이트 계조 표시를 위해 +15V의 데이터전압(Vdata)이 데이터라인에 인가될 때는 하부 공통전극과 데이터라인 사이에 걸리는 전압(Vcd)이 자신의 문턱전압보다 낮은 -15V로 유지되므로 턴 오프 된다. 이 경우 기생 트랜지스터(Tc)로 인한 화질 저하는 발생되지 않는다. 반면, 기생 트랜지스터(Tc)는, 도 2b에 도시된 바와 같이 블랙 계조 표시를 위해 -15V의 데이터전압(Vdata)이 데이터라인에 인가될 때는 하부 공통전극과 데이터라인 사이에 걸리는 전압(Vcd)이 자신의 문턱전압보다 높은 +15V로 유지되므로 턴 온 된다. 실험에 의하면, 기생 트랜지스터(Tc)가 턴 온 되면 도 3과 같이 TFT의 오프 커런트(Off Current)가 증가됨을 알 수 있었다. 도 3에서, 종축은 TFT의 드레인전극에 흐르는 전류(Id)를, 횡축은 TFT의 게이트전극에 인가되는 전압(Vg)을 각각 나타낸다. 상하부 공통전극은 스토리지 커패시터(Cst)를 통해 TFT에 커플링되어 있으므로, TFT의 오프 커런트가 증가되면 상하부 공통전극에 인가되는 공통전압(Vcom)도 증가하게 된다. 이러한 공통전압(Vcom)의 증가에 의해, 블랙 계조는 제대로 표시되지 않고 화이트 얼룩과 같은 화질 불량이 발생하게 된다.
따라서, 본 발명의 목적은 기생 트랜지스터로 인한 화질 저하를 방지할 수 있도록 한 전기영동 표시장치를 제공하는 데 있다.
상기 목적을 달성하기 위하여, 본 발명의 실시예에 따른 전기영동 표시장치는 상부 공통전극과 전기영동필름을 갖는 상부 어레이와, 데이터라인들과 게이트라인들이 교차되고 그 교차부마다 상기 전기영동필름을 사이에 두고 상기 상부 공통전극과 대향하는 화소전극들, 상기 화소전극들과 중첩되는 하부 공통전극, 및 전기 영동셀들을 구동하는 TFT들이 형성된 하부 어레이를 포함한 표시패널; 상기 전기 영동셀들에 표시될 디지털 데이터를 발생하는 타이밍 콘트롤러; 상기 디지털 데이터를 데이터전압으로 변환하여 상기 데이터라인들에 공급하는 데이터 구동회로; 상기 게이트라인들에 스캔펄스를 공급하는 게이트 구동회로; 및 제1 공통전압을 기준 레벨로 발생하여 상기 상부 공통전극에 공급하고, 제2 공통전압을 상기 데이터전압의 극성에 따라 상기 기준 레벨 또는 상기 기준 레벨보다 낮은 제1 레벨로 발생하여 상기 하부 공통전극에 공급하는 공통전압 발생회로를 구비한다.
상기 상부 공통전극과 상기 하부 공통전극은 전기적으로 분리된다.
상기 공통전압 발생회로는, 상기 디지털 데이터를 참조하여 상기 데이터전압의 극성을 판단하고, 이 판단 결과에 따라 상기 제2 공통전압을 상기 기준 레벨 또 는 상기 제1 레벨로 발생한다.
상기 공통전압 발생회로는, 상기 디지털 데이터가 정극성 데이터전압에 대응되는 값을 가질 때에는 상기 제2 공통전압을 상기 기준 레벨로 발생한다.
상기 공통전압 발생회로는, 상기 디지털 데이터가 부극성 데이터전압에 대응되는 값을 가질 때에는 상기 제2 공통전압을 상기 제1 레벨로 발생한다.
상기 공통전압 발생회로는, 상기 전기 영동셀들에 표시될 상기 디지털 데이터 중 어느 하나라도 부극성 데이터전압에 대응되는 값을 가질 때에는 상기 제2 공통전압을 상기 제1 레벨로 발생한다.
상기 데이터라인과 상기 화소전극 사이에는 상기 데이터전압과 상기 제2 공통전압 간의 전위차에 의해 스위칭되는 기생 트랜지스터가 형성되며; 상기 제1 레벨은, 상기 부극성의 데이터전압이 상기 데이터라인에 인가되는 기간 동안 상기 기생 트랜지스터를 턴 오프 시킬 수 있는 전압 범위 내에서 결정된다.
상기 제1 레벨은 상기 기생 트랜지스터의 게이트-소스간 전압이 상기 기생 트랜지스터의 문턱 전압보다 낮은 범위 내에서 결정된다.
본 발명에 따른 전기영동 표시장치는 상부 공통전극과 하부 공통전극을 전기적으로 분리하여 형성하고, 상부 공통전극에는 기준 레벨의 제1 공통전압을 일정하게 공급하고, 하부 공통전극에는 데이터전압의 극성에 따라 기준 레벨 또는 기준 레벨보다 낮은 제1 레벨의 제2 공통전압을 공급함으로써, 기생 트랜지스터로 인한 TFT의 오프 커런트 증가를 억제한다. 그 결과, 본 발명에 따른 전기영동 표시장치는 블랙 계조 표시시 기생 트랜지스터로 인해 발생되던 화이트 얼룩과 같은 화질 저하 문제를 효과적으로 방지할 수 있다.
이하, 본 발명의 바람직한 실시예를 도 4 내지 도 10을 참조하여 상세하게 설명하기로 한다.
도 4는 본 발명의 실시예에 따른 전기영동 표시장치를 보여준다.
도 4를 참조하면, 본 발명의 실시예에 따른 전기영동 표시장치는 표시패널(10), 타이밍 콘트롤러(11), 데이터 구동회로(12), 게이트 구동회로(13) 및 공통전압 발생회로(14)를 구비한다.
표시패널(10)은 도 5 및 도 6과 같이 상부 어레이(Upper Array)와, 이 상부 어레이에 대향되는 하부 어레이(Lower Array)와, 상부 및 하부 어레이를 접착시키는 점착층(ADH)을 포함한다.
하부 어레이는 하부기판(SUB2) 상에 게이트 절연막(GI)을 사이에 두고 교차하여 전기 영동셀(Cink)을 정의하는 다수의 게이트 라인들(G1 내지 Gn) 및 데이터 라인들(D1 내지 Dm)과, 그 교차부마다 형성되어 전기 영동셀(Cink)을 구동하는 TFT들과, 상기 교차구조로 마련된 화소 영역에 형성된 화소전극(EP)을 구비한다. TFT는, 게이트 라인에 접속된 게이트전극(G), 데이터 라인에 접속된 소스전극(S), 화소전극(EP)에 접속된 드레인전극(D), 게이트전극(G)과 중첩되고 소스전극(S) 및 드 레인전극(D) 사이에서 채널을 형성하는 반도체층(ACT)을 구비한다. 반도체층(ACT)은 소스전극(S) 및 드레인전극(D) 간 채널 형성을 위한 활성층과, 소스전극(S) 및 드레인전극(D)과의 오믹 접촉을 위한 오믹접촉층을 포함한다. TFT는 게이트라인으로부터의 스캔펄스에 응답하여 턴-온됨으로써 표시하고자 하는 한 수평 라인의 전기 영동셀(Cink)들을 선택한다. 화소전극(EP)은 TFT를 보호하는 보호막(PAS)을 관통하여 드레인전극(D)을 노출시키는 콘택홀(CT)을 통해 드레인전극(D)에 접촉된다.
하부 어레이는 전기 영동셀(Cink)의 전압을 유지하기 위한 스토리지 커패시터(Cst)를 더 구비한다. 스토리지 커패시터(Cst)는 절연막들(GI,PAS)을 사이에 두고 서로 중첩되는 화소전극(EP)과 하부 공통전극(ECD)으로 구성된다. 하부 공통전극(ECD)에는 제2 공통전압(Vcom2)이 인가된다. 전기영동 표시장치는 반사형 디스플레이이고 또한 그 특성상 메모리 기능이 중시되므로, 도 6에 도시된 바와 같이 화소 영역 내에서 하부 공통전극(ECD)이 차지하는 면적이 기타 표시장치에 비해 매우 넓다. 그 결과, 하부 어레이 형성 공정중에 데이터라인과 TFT의 드레인전극(D) 사이에 반도체 잔막(Active Redundancy)(도 1 참조)이 형성될 수 있다. 이 반도체 잔막은 하부 공통전극(ECD)과 데이터라인 사이에 걸리는 전압에 의해 전하 이동 채널로 작용할 수 있다. 따라서, 반도체 잔막에 의해 데이터라인과 TFT의 드레인전극 사이에는 기생 트랜지스터(Tc)가 형성될 수 있다.
상부 어레이는 유연성을 갖는 상부기판(SUB1) 상에 형성된 상부 공통전극(ECU), 상부 공통전극(ECU) 상에 위치하는 전기영동필름(FLM)을 포함한다. 상부 공통전극(ECU)은 빛이 통과할 수 있는 투명 전도성 물질을 포함하며, 하부 공통전 극(ECD)과 전기적으로 분리되도록 형성된다. 하부 공통전극(ECD)에는 제1 공통전압(Vcom1)이 인가된다. 전기영동필름(FLM)은 하전 입자들로 이루어진 다수의 캡슐(20)들을 포함한다. 캡슐(20)에는 도 7과 같이 정극성으로 대전된 화이트 입자(22)들과, 부극성으로 대전된 블랙 입자(21)들이 솔벤트에 섞여 있다. 하전 입자들은 상부 공통전극(ECU)에 인가되는 제1 공통전압(Vcom1)과 화소전극(EP)에 인가되는 데이터전압 간의 전위차에 의해 구동된다. 하전 입자들은 부극성 또는 정극성의 데이터전압에 응답하여 화이트 입자(22)와 블랙 입자(21)로 양분되면서 흑색 또는 백색을 구현한다.
점착층(ADH)은 하부 어레이와 상부 어레이를 접착시킨다. 상하부 어레이는 가압 롤러를 이용한 열간 라미네이팅(Laminating) 공정을 통해, 전기영동필름(FLM)을 사이에 두고 화소전극(EP)과 상부 공통전극(ECU)이 서로 수직으로 대향되도록 점착된다.
타이밍 콘트롤러(11)는 외부의 시스템보드(미도시)로부터 수직/수평 동기신호(V,H)와 클럭신호(CLK)를 입력받아 데이터 구동회로(12)의 동작 타이밍을 제어하기 위한 데이터 제어신호(DDC)와, 게이트 구동회로(13)의 동작 타이밍을 제어하기 위한 게이트 제어신호(GDC)를 발생한다. 타이밍 콘트롤러(11)는 시스템보드로부터 공급되는 제1 디지털 데이터(Data 1)를 저장하기 위한 다수의 메모리, 이 메모리에 저장된 이전 프레임의 이미지와 현재 프레임의 이미지를 비교하고 그 비교결과에 따라 데이터전압의 구동파형을 결정하는 룩업 테이블, 및 프레임 수를 카운터하는 프레임 카운터를 이용하여, 다수의 프레임기간 동안 각 전기 영동셀(Cink)에 공급 될 데이터전압의 구동파형에 대응하는 제2 디지털 데이터(Data 2)를 발생하고 그 디지털 데이터(Data 2)를 데이터 구동회로(12)에 공급한다. 룩업 테이블에서 출력되는 데이터(Data2)는 '00', '01', '10', '11'과 같은 디지털 데이터로써 각 전기 영동셀(Cink)의 화소전극(EP)에 공급되는 세가지 상태의 전압을 지시한다. '00'과 '11'은 0V를, '01'은 +15V를, '10'은 -15V를 지시한다.
데이터 구동회로(12)는 쉬프트 레지스터, 래치, 디코더 및 레벨 쉬프터 등을 각각 포함하는 다수의 데이터 구동 집적회로들로 구성된다. 데이터 구동회로(12)는 타이밍 콘트롤러(11)의 제어 하에 제2 디지털 데이터(Data2)를 래치하고 그 디지털 데이터(Data2)를 디코더와 레벨 쉬프터를 통해 적절한 전압 즉, 화이트 계조 표시를 위한 +15V, 블랙 계조 표시를 위한 -15V, 및 계조 표시에 앞서 하전 입자들의 초기화를 위한 0V로 변환하여 데이터라인들(D1 내지 Dm)에 공급한다.
게이트 구동회로(13)는 쉬프트 레지스터, 쉬프트 레지스터의 출력신호의 스윙폭을 TFT의 구동에 적합한 스윙폭으로 변환하기 위한 레벨 쉬프터 및 레벨 쉬프터와 게이트라인(G1 내지 Gn) 사이에 접속되는 출력 버퍼를 각각 포함하는 다수의 게이트 드라이브 집적회로들로 구성된다. 게이트 구동회로(13)는 타이밍 콘트롤러(11)의 제어 하에 데이터라인들(D1 내지 Dm)에 공급되는 데이터전압에 동기되는 스캔펄스들을 게이트라인들(G1 내지 Gn)에 순차적으로 공급한다.
공통전압 발생회로(14)는 도 8과 같이 제1 공통전압(Vcom1)을 기준 레벨(L0)로 발생하여 상부 공통전극(ECU)에 공급한다. 공통전압 발생회로(14)는 도 8과 같이타이밍 콘트롤러(11)로부터의 제2 디지털 비디오 데이터(Data2)를 참조하여 데이 터전압(Vdata)의 극성을 판단하고, 이 판단 결과에 따라 제2 공통전압(Vcom2)을 기준 레벨(L0) 또는 이 기준 레벨(L0)보다 낮은 제1 레벨(L1)로 발생하여 하부 공통전극(ECD)에 공급한다. 즉, 공통전압 발생회로(14)는 전기 영동셀(Cink)들에 표시될 제2 디지털 비디오 데이터(Data2)가 모두 +15V(정극성)에 대응되는 '01' 값을 가질 때에는 제2 공통전압(Vcom2)을 기준 레벨(L0)로 발생한다. 반면, 공통전압 발생회로(14)는 전기 영동셀(Cink)들에 표시될 제2 디지털 비디오 데이터(Data2) 중 어느 하나라도 -15V(부극성)에 대응되는 '10' 값을 가질 때에는 제2 공통전압(Vcom2)을 제1 레벨(L1)로 발생한다. 제2 공통전압(Vcom2)에 의해 기생 트랜지스터(Tc)의 게이트 전위가 결정되므로, 제1 레벨(L1)은 블랙 계조 표시를 위해 부극성의 데이터전압이 데이터라인에 인가될 때 기생 트랜지스터(Tc)를 턴 오프 시킬 수 있는 전압 범위 내에서 결정된다. 다시 말해, 제1 레벨(L1)은 기생 트랜지스터(Tc)의 게이트-소스간 전압이 기생 트랜지스터(Tc)의 문턱 전압보다 낮은 범위 내에서 결정된다.
도 9a 및 도 9b는 데이터전압의 극성에 따라 제2 공통전압의 레벨이 다르게 인가되는 예를 보여준다.
도 9a에 도시된 바와 같이 화이트 계조 표시를 위해 +15V의 데이터전압(Vdata)이 데이터라인에 인가될 때, 제2 공통전압(Vcom2)은 제1 공통전압(Vcom1)과 동일한 기준 레벨(즉, 0V)로 하부 공통전극에 인가된다. 기생 트랜지스터(Tc)는 자신의 게이트-소스간 전압 즉, 하부 공통전극과 데이터라인 사이에 걸리는 전압(Vcd)이 자신의 문턱전압보다 낮은 -15V로 유지되므로 턴 오프 된다. 이 경우 기생 트랜지스터(Tc)로 인한 화질 저하는 발생되지 않는다.
도 9b에 도시된 바와 같이 블랙 계조 표시를 위해 -15V의 데이터전압(Vdata)이 데이터라인에 인가될 때, 제2 공통전압(Vcom2)은 기생 트랜지스터(Tc)를 턴 오프 시킬 수 있도록 제1 공통전압(Vcom1)보다 낮은 제1 레벨로 하부 공통전극에 인가된다. 예컨대, 기생 트랜지스터(Tc)의 문턱전압이 +10V 라고 가정하면, 제1 레벨은 기생 트랜지스터(Tc)의 게이트-소스간 전압 즉, 하부 공통전극과 데이터라인 사이에 걸리는 전압(Vcd)이 +10V 미만이 되도록 -5V 보다 작은 값으로 인가된다. 그 결과 기생 트랜지스터(Tc)는 턴 오프 되고 도 10과 같이 TFT의 오프 커런트(Off Current) 증가가 억제된다. 도 10에서, 종축은 TFT의 드레인전극에 흐르는 전류(Id)를, 횡축은 TFT의 게이트전극에 인가되는 전압(Vg)을 각각 나타낸다. TFT의 오프 커런트 증가가 억제되면 블랙 계조 표시시 화이트 얼룩과 같은 화질 저하 문제는 효과적으로 방지된다.
상술한 바와 같이, 본 발명에 따른 전기영동 표시장치는 상부 공통전극과 하부 공통전극을 전기적으로 분리하여 형성하고, 상부 공통전극에는 기준 레벨의 제1 공통전압을 일정하게 공급하고, 하부 공통전극에는 데이터전압의 극성에 따라 기준 레벨 또는 기준 레벨보다 낮은 제1 레벨의 제2 공통전압을 공급함으로써, 기생 트랜지스터로 인한 TFT의 오프 커런트 증가를 억제한다. 그 결과, 본 발명에 따른 전기영동 표시장치는 블랙 계조 표시시 기생 트랜지스터로 인해 발생되던 화이트 얼룩과 같은 화질 저하 문제를 효과적으로 방지할 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
도 1은 전기영동 표시장치의 형성 공정에서 반도체 잔막이 형성된 예를 보여주는 도면.
도 2a는 종래 전기영동 표시장치에서 기생 트랜지스터가 턴 오프되는 예를 보여주는 도면.
도 2b는 종래 전기영동 표시장치에서 기생 트랜지스터가 턴 온되는 예를 보여주는 도면.
도 3은 기생 트랜지스터의 턴 온시 TFT의 오프 커런트가 증가되는 것을 보여주는 그래프.
도 4는 본 발명의 실시예에 따른 전기영동 표시장치를 보여주는 도면.
도 5는 도 4에 도시된 표시패널의 조립 단면도.
도 6은 도 5에 도시된 하부 어레이의 평면도.
도 7은 도 5에 도시된 셀의 마이크로 캡슐 구조를 상세히 보여주는 도면.
도 8은 제1 및 제2 공통전압의 레벨을 보여주는 도면.
도 9a 및 도 9b는 본 발명의 실시예에 따른 전기영동 표시장치에서 기생 트랜지스터가 턴 오프되는 예를 보여주는 도면들.
도 10은 기생 트랜지스터의 턴 오프로 인해 TFT의 오프 커런트 증가가 억제된 것을 보여주는 그래프.
< 도면의 주요 부분에 대한 부호의 설명 >
10 : 표시패널 11 : 타이밍 콘트롤러
12 : 데이터 구동회로 13 : 게이트 구동회로
14 : 공통전압 발생회로
Claims (8)
- 상부 공통전극과 전기영동필름을 갖는 상부 어레이와, 데이터라인들과 게이트라인들이 교차되고 그 교차부마다 상기 전기영동필름을 사이에 두고 상기 상부 공통전극과 대향하는 화소전극들, 상기 화소전극들과 중첩되는 하부 공통전극, 및 전기 영동셀들을 구동하는 TFT들이 형성된 하부 어레이를 포함한 표시패널;상기 전기 영동셀들에 표시될 디지털 데이터를 발생하는 타이밍 콘트롤러;상기 디지털 데이터를 데이터전압으로 변환하여 상기 데이터라인들에 공급하는 데이터 구동회로;상기 게이트라인들에 스캔펄스를 공급하는 게이트 구동회로; 및제1 공통전압을 기준 레벨로 발생하여 상기 상부 공통전극에 공급하고, 제2 공통전압을 상기 데이터전압의 극성에 따라 상기 기준 레벨 또는 상기 기준 레벨보다 낮은 제1 레벨로 발생하여 상기 하부 공통전극에 공급하는 공통전압 발생회로를 구비하고,상기 데이터라인과 상기 화소전극 사이에는 상기 데이터전압과 상기 제2 공통전압 간의 전위차에 의해 스위칭되는 기생 트랜지스터가 구비되며,상기 공통전압 발생회로는 상기 디지털 데이터가 부극성 데이터전압에 대응되는 값을 가질 때에는 상기 제2 공통전압을 상기 제1 레벨로 발생하고,상기 제1 레벨은, 상기 부극성의 데이터전압이 상기 데이터라인에 인가되는 기간 동안 상기 기생 트랜지스터를 턴 오프 시킬 수 있는 전압 범위 내에서 결정되는 전기영동 표시장치.
- 제 1 항에 있어서,상기 상부 공통전극과 상기 하부 공통전극은 전기적으로 분리된 전기영동 표시장치.
- 제 1 항에 있어서,상기 공통전압 발생회로는,상기 디지털 데이터를 참조하여 상기 데이터전압의 극성을 판단하고, 이 판단 결과에 따라 상기 제2 공통전압을 상기 기준 레벨 또는 상기 제1 레벨로 발생하는 전기영동 표시장치.
- 제 3 항에 있어서,상기 공통전압 발생회로는,상기 디지털 데이터가 정극성 데이터전압에 대응되는 값을 가질 때에는 상기 제2 공통전압을 상기 기준 레벨로 발생하는 전기영동 표시장치.
- 삭제
- 제 1 항에 있어서,상기 공통전압 발생회로는,상기 전기 영동셀들에 표시될 상기 디지털 데이터 중 어느 하나라도 부극성 데이터전압에 대응되는 값을 가질 때에는 상기 제2 공통전압을 상기 제1 레벨로 발생하는 전기영동 표시장치.
- 삭제
- 제 1 항에 있어서,상기 제1 레벨은 상기 기생 트랜지스터의 게이트-소스간 전압이 상기 기생 트랜지스터의 문턱 전압보다 낮은 범위 내에서 결정되는 전기영동 표시장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020090121761A KR101644188B1 (ko) | 2009-12-09 | 2009-12-09 | 전기영동 표시장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020090121761A KR101644188B1 (ko) | 2009-12-09 | 2009-12-09 | 전기영동 표시장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20110064960A KR20110064960A (ko) | 2011-06-15 |
KR101644188B1 true KR101644188B1 (ko) | 2016-07-29 |
Family
ID=44398309
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020090121761A KR101644188B1 (ko) | 2009-12-09 | 2009-12-09 | 전기영동 표시장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR101644188B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102437757B1 (ko) | 2015-07-20 | 2022-08-30 | 삼성디스플레이 주식회사 | 액정 표시패널 및 액정 표시장치 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100878232B1 (ko) * | 2002-04-26 | 2009-01-13 | 삼성전자주식회사 | 킥백 전압을 보상하기 위한 액정 표시 장치 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101254227B1 (ko) * | 2006-08-29 | 2013-04-19 | 삼성디스플레이 주식회사 | 표시패널 |
KR101432804B1 (ko) * | 2006-12-13 | 2014-08-27 | 엘지디스플레이 주식회사 | 전기영동 표시장치와 그 구동방법 |
KR101363672B1 (ko) * | 2007-03-12 | 2014-02-17 | 엘지디스플레이 주식회사 | 전기영동 표시장치와 그 구동방법 |
-
2009
- 2009-12-09 KR KR1020090121761A patent/KR101644188B1/ko active IP Right Grant
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100878232B1 (ko) * | 2002-04-26 | 2009-01-13 | 삼성전자주식회사 | 킥백 전압을 보상하기 위한 액정 표시 장치 |
Also Published As
Publication number | Publication date |
---|---|
KR20110064960A (ko) | 2011-06-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102232915B1 (ko) | 표시 장치 | |
CN100492476C (zh) | 发光装置的驱动装置和方法,带驱动装置的显示板和装置 | |
US8310638B2 (en) | Pixel circuit and display apparatus | |
US9865217B2 (en) | Method of driving display panel and display apparatus | |
KR100519468B1 (ko) | 평면표시장치 | |
US8411009B2 (en) | Liquid crystal display device and method for driving the same | |
US8077128B2 (en) | Liquid crystal display device | |
JP5351973B2 (ja) | 画素回路及び表示装置 | |
JP2008158488A (ja) | 電気泳動表示装置とその駆動方法 | |
US11238824B2 (en) | Pixel circuit, driving method thereof, display panel, and display apparatus | |
JP2008083211A (ja) | 駆動回路、液晶装置、電子機器、および液晶装置の駆動方法 | |
KR101323049B1 (ko) | 전기영동 표시장치와 그 전원 제어방법 | |
JP4670834B2 (ja) | 電気光学装置、電気光学装置の駆動回路及び電気機器 | |
US7173589B2 (en) | Display device | |
KR102125281B1 (ko) | 표시 장치 및 이의 구동 방법 | |
US12100713B2 (en) | Display device | |
US8791895B2 (en) | Liquid crystal display device and drive method therefor | |
US20060125762A1 (en) | Electro-optical device and electronic apparatus | |
KR101644188B1 (ko) | 전기영동 표시장치 | |
JP2006011004A (ja) | 液晶表示装置ならびにその駆動回路および駆動方法 | |
US12014697B2 (en) | Display device | |
KR102055282B1 (ko) | 전기영동 표시장치와 그 이미지 업데이트 방법 | |
US20240062734A1 (en) | Display device | |
JP2008275969A (ja) | 電気光学装置、電気光学装置の駆動回路及び電気機器 | |
JP2005308942A (ja) | 表示装置および表示装置の駆動方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20190617 Year of fee payment: 4 |