KR101637861B1 - 미앤더드 슬로우 웨이브 테이퍼 정합 네트워크 - Google Patents

미앤더드 슬로우 웨이브 테이퍼 정합 네트워크 Download PDF

Info

Publication number
KR101637861B1
KR101637861B1 KR1020157011717A KR20157011717A KR101637861B1 KR 101637861 B1 KR101637861 B1 KR 101637861B1 KR 1020157011717 A KR1020157011717 A KR 1020157011717A KR 20157011717 A KR20157011717 A KR 20157011717A KR 101637861 B1 KR101637861 B1 KR 101637861B1
Authority
KR
South Korea
Prior art keywords
transmission line
transformer
tapered
port
impedance
Prior art date
Application number
KR1020157011717A
Other languages
English (en)
Other versions
KR20150063560A (ko
Inventor
브라이언 패스트
Original Assignee
레이던 컴퍼니
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 레이던 컴퍼니 filed Critical 레이던 컴퍼니
Publication of KR20150063560A publication Critical patent/KR20150063560A/ko
Application granted granted Critical
Publication of KR101637861B1 publication Critical patent/KR101637861B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/38Impedance-matching networks
    • G06F17/5063
    • G06F17/5072
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/36Circuit design at the analogue level
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/36Circuit design at the analogue level
    • G06F30/373Design optimisation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/392Floor-planning or layout, e.g. partitioning or placement
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01PWAVEGUIDES; RESONATORS, LINES, OR OTHER DEVICES OF THE WAVEGUIDE TYPE
    • H01P3/00Waveguides; Transmission lines of the waveguide type
    • H01P3/02Waveguides; Transmission lines of the waveguide type with two longitudinal conductors
    • H01P3/08Microstrips; Strip lines

Abstract

슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인으로부터 제공되는 정합 네트워크가 여기서 개시된다.

Description

미앤더드 슬로우 웨이브 테이퍼 정합 네트워크 {MEANDERED SLOW WAVE TAPER MATCHING NETWORK}
본 명세서에서 설명된 개념들, 시스템들, 회로들, 장치들과 기술들은 일반적으로 무선 주파수 회로들 및 특히 무선 주파수 정합 회로들에 관한 것이다.
당해 분야에서 공지된 바와 같이, 무선 주파수 회로들과 시스템들의 임피던스 정합은 제1 무선 주파수 회로 또는 시스템의 하나 또는 그 이상의 포트들의 임피던스를 제2 무선 주파수 회로 또는 시스템의 하나 또는 그 이상의 포트들의 임피던스에 정합하는 실시이다. 예를 들어, 상기 무선 주파수 증폭기와 상기 다음의 무선 주파수 컴포넌트 사이에서 전력 전송을 최대화할 목적으로 상기 무선 주파수 증폭기 출력과 연결된 다른 무선 주파수 컴포넌트의 입력 임피던스와 무선 주파수 증폭기 출력 임피던스를 정합하는 것이 바람직하다.
또한 알려진 것처럼, 적절하게 디자인된 트랜스미션 라인(transmission line)은 임피던스 정합 네트워크의 기능을 수행할 수 있다. 임피던스 정합 테이퍼를 갖는 트랜스미션 라인의 한 종류는 1956년 1월에 출판된 the Proceedings of the IRE의 31-35 페이지에 있는 "A Transmission Line Taper of Improved Design"의 제목을 가진 논문에서 R.W. Klopfenstein에 의해 기술된다.
앞서 전술된 논문에 따라 테이퍼를 갖는 것이 제공된 트랜스미션 라인은 대게 "클로펜스타인 트랜스미션 라인 테이퍼(Klopfenstein transmission line tapers)"라고 지칭되거나 “돌프-체비셰프 트랜스미션 라인 테이퍼(Dolph-Tchebycheff transmission line tapers)”라고 지칭된다. 그 같은 트랜스미션 라인 테이퍼는 이상적으로 특정 길이의 테이퍼의 통과 대역에서 최소 반사 계수 크기를 제공한다는 점에서 최적이다. 마찬가지로, 통과 대역 내에서 지정된 최대 크기 반사 계수에 대해 이상적인 돌프-체비셰프 트랜스미션 라인 테이퍼 (a/k/a 클로펜스타인 테이퍼 (a/k/a Klopfenstein taper))는 최대 길이를 갖는다.
도 1을 참조하면, 예시적인 트랜스미션 라인(10)은 제1 엔드(10a)와 제2 엔드(10b)와 제1 엔드에서 제2 엔드까지 확장되는 전통적인 클로펜스타인 트랜스미션 라인 테이퍼를 갖는다. 그 같은 클로펜스타인 트랜스미션 라인(Klopfenstein transmission line)은 다른 다양한 무선 주파수 시스템들, 회로 및 장치들에서 발견된다.
클로펜스타인의 테크닉에 따라, 트랜스미션 라인 (transimission line)(10)은 스미스 차트(Smith chart)의 실수축을 밀접하게 따르는 임피던스 변환을 제시한다. 그러나, 실제적인 어플리케이션들에서 요구되는 임피던스 정합은 대게 리액티브(reacitve)인 컴포넌트를 포함한다. 그러므로, 클로펜스타인 방정식 (equations)으로부터의 일탈(deviation)은 실수축에서 떨어진 지역에서 스미스 차트 상에서 제시된 컴플렉스 임피던스들을 변환하도록 허용한다.
도 2는 선행 기술에서 알려진 그 같은 일탈을 보여주며, 트랜스미션 라인(예를 들어, 도 1의 트랜스미션 라인(10))의 폭과 길이를 임의의 위치들(22a - 22e)에서 실험적으로 늘리거나 줄이는 것은 제1 엔드(20a)와 제2 엔드(20b)를 갖는 트랜스미션 라인(20)으로 귀결된다. 트랜스미션 라인(20)은 트랜스미션 라인 길이를 줄이고 일반적으로 알려진대로 컴플렉스 임피던스 정합을 위한 트랜스미션 라인을 최적화하기 위해 사용되는 범위(22a - 22e)를 포함한다는 것을 주목해야 한다.
클로펜스타인 트랜스미션 라인 테이퍼 (a/k/a the Dolph-Tchebycheff taper)는 어떤 어플리케이션들에서는 좋은 전기적 성능 특성을 제공하는 반면, 전통적인 클로펜스타인 트랜스미션 라인 테이퍼에 의해 제공되는 것보다 짧은 길이를 갖는 정합 회로를 사용하는 것이 때때로 바람직하거나 심지어 필수적일 수 있다. 동시에, 클로펜스타인 트랜스미션 라인 테이퍼에 의해 제공되는 것과 상당히 동일한 전기적 성능 특성을 갖는 정합 회로를 사용하는 것이 바람직하다.
여기에서 기술된 개념들, 시스템들, 회로들, 장치들 및 테크닉들에 따라, 임피던스 정합 네트워크(또는 때때로 여기서 단순히 "정합 네트워크"로 지칭)는 미앤더링(meandering) 및 슬로우 웨이브(slow waving) 테크닉들의 조합을 사용하여 달성된 독창적이고 작은 구조에서 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인(slow wave, wrapped, tapered-transformer transmission line)로부터 제공된다. 이 접근은, 이전에는 크기 제한 때문에 특정 회로 성능 특성을 제공하는 것이 불가능 하여 정합 네트워크를 사용할 수 없었던 어플리케이션들 및 공간들에서 정합 네트워크를 사용할 수 있게 해준다. 그러나, 여기에서 기술된 개념들 및 테크닉들에 따라 제공된 정합 네트워크는 회로 성능이 저하됨 없이 회로를 더 작게 만들 수 있다.
일실시예에서, 임피던스 정합 네트워크는 클로펜스타인, 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인(slow wave, wrapped, Klopfenstein tapered-transformer transmission line)을 포함한다. 이 특정 배열과 함께, 전통적인 임피던스 매칭 네트워크 보다 작은 동시에 상당히 동일하거나 개선된 성능 특성을 제공하는 임피던스 매칭 네트워크가 제공된다. 미앤더드 레이아웃 테크닉 (meandered layout technique) 및 슬로우 웨이브 테크닉(slow wave technique) 양자의 사용은 작은 임피던스 정합 네트워크를 도출한다. 임피던스 정합 네트워크는 라인을 폴딩(folding) 하거나 랩핑(wrapping)함으로써 더 작게 만들 수 있다. 일실시예에서, 클로펜스타인, 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인으로서 제공된 임피던스 정합 네트워크는 모놀리틱 마이크로웨이브 집적 회로(monolithic microwave integrated circuit (MMIC))에서의 사용에 적합하다.
일실시예에서, 임피던스 정합 네트워크는 트랜스미션 라인의 임피던스를 변화시킴으로써 (컴플렉스 임피던스 변환의 리액티브 컴포넌트를 담당(account for)하는) 페이즈 인버젼(phase inversion)를 달성하고 손실을 줄이기 위해 가능한 한 가장 넓은 폭을 갖는 컨덕터들을 채택한다. 페이즈 인버젼은 매우 작은 수준의 손실을 유지하기 때문에, 더 자주 적용될 수 있고, 그러므로 동일한 대역폭에 걸친 임피던스 정합의 수준을 향상시킨다.
일실시예에서, 작은 폴디드 레이아웃(folded layout)을 제공하기 위해 임피던스 정합 네트워크 레이아웃은 폴딩되고(folded) 랩핑되며(wrapped) 슬로우 웨이브 테크닉(slow-wave techniques)이 적용된다. 이상적으로, 작은 폴디드 레이아웃은 언폴디드 레이아웃(unfolded layout) 상의 삽입 손실 특성과 상당히 동일한 삽입 손실 특성을 갖는다. 그 결과는 원하는 어떤 대역폭도 달성할 수 있고, MMIC와 같은 집적 회로(또는 때때로 여기서 단순히 "칩"으로 지칭됨)에도 상당히 적합한 낮은 손실의 정합 네트워크로 귀결된다.
여기에서 기술된 개념들, 회로들, 시스템들 및 테크닉들의 또 다른 양태에 따라, 임피던스 정합 네트워크를 디자인하기 위한 방법은, (a) 제1 임피던스 특성을 상이한 제2 임피던스 특성과 정합하는 제1 클로펜스타인 테이퍼드-트랜스포머 트랜스미션 라인(Klopfenstein tapered-transformer transmission line)을 디자인하는 단계, (b) 제1 임피던스 특성을 상이한 제2 임피던스 특성과 정합하는 제2 테이퍼드-트랜스포머 트랜스미션 라인을 제공하기 위해 슬로우 웨이브 테크닉을 제1 클로펜스타인 테이퍼드-트랜스포머 트랜스미션 라인에 적용하는 단계, (c) 클로펜스타인, 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인을 제공하기 위해 제2 테이퍼드-트랜스포머 트랜스미션 라인을 폴딩 (또는 랩핑)하는 단계를 포함한다.
이 특정 배열과 함께, 작은 임피던스 정합 네트워크를 제공하기 위한 테크닉이 기술된다. 이러한 테크닉의 응용은, 지금까지 유사한 전기적 성능 특성을 갖는 임피던스 정합 네트워크의 구현을 허용하기에는 너무 작은 공간에서도 MMIC상의 작은 미앤더드 슬로우 웨이브 테이퍼 정합 네트워크(meandered slow wave taper matching network)의 구현을 허용한다.
일실시예에서, 제1 테이퍼드-트랜스포머 트랜스미션 라인은 제1 삽입 손실 특성을 갖고, 제2 테이퍼드-트랜스포머 트랜스미션 라인은 제1 삽입 손실 특성과 상당히 동일한 삽입 손실 특성을 갖는 것이 제공된다.
일실시예에서, 제2 테이퍼드-트랜스포머 트랜스미션 라인 디자인은 제1 테이퍼드-트랜스포머 트랜스미션 라인 보다 더 작다.
일실시예에서, 제2 테이퍼드-트랜스포머 트랜스미션 라인을 fold하기 위해 스프트웨어 프로그램이 사용될 수 있다(또는 클로펜스타인, 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인을 제공하기 위해 제2 테이퍼드-트랜스포머 트랜스미션 라인 디자인에서 일련의 벤드(bends)를 계산하기 위해).
클로펜스타인 테이퍼를 사용하는 임피던스 정합은 자주 사용되는 테크닉인 점은 인식되고 있지만, 미앤더드 슬로우 웨이브 테이퍼 정합 네트워크의 실제적 구현을 허용하는 미앤더드 레이아웃 테크닉 및 슬로우 웨이브 테크닉 양자의 응용은 이전에는 전혀 이루어진 적이 없다.
여기에서 기술된 개념들의 또 다른 양태에 따르면, 제1 포트 및 제2 포트를 갖는 임피던스 정합 네트워크는 임피던스 정합 네트워크의 제1 포트의 제1 임피던스 특성을 임피던스 정합 네트워크의 제2 포트의 상이한 제2 임피던스 특성과 정합하기 위해 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인을 포함한다.
이러한 특정 배열에 따르면, 작은 임피던스 정합 네트워크가 제공된다. 일실시예에서, 테이퍼드-트랜스포머 트랜스미션 라인(tapered-transformer transmission line)은 테이퍼드-트랜스포머 트랜스미션 라인을 클로펜스타인 테이퍼드-트랜스포머 트랜스미션 라인으로서 제공하기 위해 클로펜스타인 테이퍼를 갖는 것이 제공된다. 일실시예에서, 클로펜스타인 테이퍼드-트랜스포머 트랜스미션 라인은, 예를 들어 집적 회로(IC)의 기판 또는 모놀리틱 마이크로웨이브 집적 회로(MMIC)의 기판에 대응할 수 있는 기판 위에 배치된다.
일실시예에서, 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인은 주어진 형상에 대해 가능한 가장 넓은 폭에 대응하는 트랜스미션 라인 폭을 갖는 것이 제공되고, 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인은 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인의 길이에 따라 변하는 임피던스들에 대응하는 변하는 폭들을 갖는 것이 제공된다.
여기에서 기술된 개념들의 또 다른 양태에 따르면, 하나 또는 복수의 프로세서들에 의해 실행될 수 있는 컴퓨터 프로그램이 저장된 컴퓨터 판독 가능 매체는 (a) 제1 임피던스 특성을 상이한 제2 임피던스 특성과 정합하기 위해 제1 클로펜스타인 테이퍼드-트랜스포머 트랜스미션 라인을 디자인하는 단계, (b) 제1 임피던스 특성을 상이한 제2 임피던스 특성과 정합하는 제2 테이퍼드-트랜스포머 트랜스미션 라인(tapered-trasformer transmission line)을 제공하기 위하여 제1 클로펜스타인 테이퍼드-트랜스포머 트랜스미션 라인에 슬로우 웨이브 테크닉을 적용하는 단계, (c) 제1 클로펜스타인 테이퍼드-트랜스포머 트랜스미션 라인에 슬로우 웨이브 테크닉을 제공하기 위하여 제2 테이퍼드-트랜스포머 트랜스미션 라인을 폴딩 (또는 랩핑)하는 단계
이러한 특정 배열과 함께, 작은 임피던스 정합 네트워크를 제공하기 위한 프로세서에 의해 조절되는 시스템이 제공된다. 그러한 시스템은 클로펜스타인, 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인으로부터 제공되는 임피던스 정합 네트워크의 디자인에서 사용된다.
이 요약은 몇 가지 개념들을 도입하기 위하여 간단한 형태로 제공된 것이고 아래의 상세한 설명에서 더 기술된다는 것을 알아야 한다. 이 요약은 청구 대상의 주요 특징들 또는 필수적인 특징들을 확인할 목적도 아니고 청구 대상의 범위를 한정하기 위한 목적도 아니다.
본 발명의 및 다른 목적들, 특징들 그리고 장점들은 첨부된 도면에 도시된 바와 같이 본 발명의 특정한 실시예들의 다음 설명으로부터 명백해질 것이고, 도면에서 동일한 참조부호는 다른 도면에 걸쳐서 동일한 부분을 지칭한다. 도면들은 본 발명의 원리를 설명하기 위해 준비된 것이지 반드시 비율이나 강조점을 위한 것이 아니다.
도 1은 클로펜스타인 임피던스 테이퍼를 갖는 트랜스미션 라인으로서 구현되는 선행 기술인 임피던스 정합 네트워크의 다이어그램이다.
도 2는 컴플렉스 임피던스를 정합하기 위해 최적화된 트랜스미션 라인으로서 구현되는 선행 기술인 임피던스 정합 네트워크의 다이어그램이다.
도 3은 임피던스 정합 네트워크를 위해 요구되는 물리적 영역을 줄이기 위한 슬로우 웨이브 구조와 클로펜스타인 테이퍼(Klopfenstein taper)를 갖는 트랜스미션 라인으로서 구현되는 임피던스 정합 네트워크의 다이어그램이다.
도 4는 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인으로부터 제공되는 임피던스 정합 네트워크이다.
도 5는 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인으로부터 제공되는 임피던스 정합 네트워크를 제공하기 위한 프로세스의 플로우 다이어그램이다.
여기에서는 때때로 단순히 "정합 네트워크"라고 지칭되고 심지어 더 단순하게 "네트워크"로 지칭되는 임피던스 정합 네트워크가 기술된다. 임피던스 정합 네트워크는 임피던스 정합 함수를 제공하는 슬로우 웨이브, 테이퍼드-트랜스포머 트랜스미션 라인(슬로우 웨이브, 테이퍼드-트랜스포머 트랜스미션 라인)으로서 제공된다. 몇몇 실시예에서, 임피던스 정합 네트워크는 상대적으로 작은 공간을 차지하도록 "랩핑된(wrapped)" 슬로우 웨이브, 테이퍼드-트랜스포머 트랜스미션 라인으로서 제공된다(예를 들어, 기판 상의 상대적으로 작은 공간). 특히, 모놀리틱 마이크로웨이브 집적 회로(MMIC)와 같은 집적 회로 또는 해당 기술 분야에서 알려진 다른 스트립라인(stripline)/마이크로스트립(microstrip) 무선 주파수 회로 구현 상에서 사용될 수 있을 정도로(단, 여기에 제한되지 않는다) 작은 공간에 적합하도록 적응된 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인이 기술된다.
그러나, MMIC(또는 때때로 여기서 단순히 "칩"으로 지칭)와 같은 집적 회로 상에서 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인의 구현을 여기에서 때때로 참조하더라도, 그 같은 기술은 설명을 위한 것이고, 여기에서 이루어지는 어떤 특정 회로 구현들에 대한 참조는 개시된 개념들, 구조들 및 테크닉들을 기술할 때 명백히 하기 위해 제공되는 것임을 인식해야 한다. 그러므로, 여기에서 기술된 임피던스 정합 네트워크 및 테크닉들은 어떤 특정 타입의 무선 주파수 회로, 무선 주파수 어플리케이션에 제한되지 않는다. 대신에, 여기에서 기술된 임피던스 정합 네트워크는 다양한 무선 주파수 시스템들, 회로들 및 장치들에서 사용되는 것을 발견할 수 있다.
더욱이, 도 3, 4와 함께 여기에서 기술된 예시적인 실시예에서 네트워크는 더 넓은 쪽의 더 낮은 임피던스 부분과 더 좁은 쪽의 더 높은 부분 사이의 정합을 수행한다. 주파수에 관해, 목표는 넓은 대역폭을 제공하는 것이고 정합된 더 넓은 대역폭은 반사 특성의 품질에 반비례한다.
예를 들어, 일실시예에서, 네트워크는 전력 증폭기의 출력 정합 네트워크로서 작동할 수 있다. 그러나, 위에서 언급된 대로, 네트워크의 목표는 트랜스포머(transformer)로서 작동하는 것이고, 또한 몇 가지 리액티브 정합의 추가된 이점을 빌어 상이한 실수축 임피던스들을 정합하는 것이다.
슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인(slow wave, wrapped, tapered-transformer transmission line)과 여기에서 기술된 관련된 테크닉들은 어떤 특정 타입의 무선 주파수 트랜스미션 매체 상에서의 또는 그것을 동반하는 구현에 제한되지 않는 점과 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인은 마이크로스트립, 스트립라인, 단일 평면 웨이브가이드(co-planar waveguide), 서스펜디드 에어 스트립라인(suspended air stripline)을 포함하지만 여기에 제한되지 않는 다른 다양한 무선 주파수 트랜스미션 매체에서 구현될 수 있는 점이 인정되어야 한다.
그러므로 여기에서 기술된 임피던스 정합 네트워크와 테크닉들은 다른 다양한 무선 주파수 어플리케이션들에서 사용될 수 있음이 인정되고 인식되어야 한다.
일반적으로 말하면, 예를 들어 도 1에서 보여지는 것처럼 좁아진 폭에도 불구하고 상대적으로 긴 테이퍼를 가지는 임피던스 정합 회로들 또는 네트워크들은 제한된 양태의 비율 (길이 대 폭 비) 또는 그렇지 않고 제한된 물리적 공간(real estate) 제한들을 가지는 회로, 기판, 또는 MMIC에 잘 맞지 않는다. 더욱이, 위에서 언급된 것처럼, 전통적인 클로펜스타인 테이퍼를 가지는 트랜스미션 라인은 리얼(real) 임피던스들의 효과적인 임피던스 트랜스포메이션(transformation)을 제공하는 반면, 컴플렉스 임피던스 트랜스포메이션(예를 들어, 리얼 및 리액티브 컴포넌트들을 가지는 임피던스)이 필요한 곳에서의 사용에 대해선 훨씬 부적합하다.
바람직한 실시예에서, 트랜스미션 라인의 임피던스를 변화시킴으로써 현재 개시된 네트워크는 (컴플렉스 임피던스 트랜스폼의 리액티브 컴포넌트를 담당하는(account for)) 페이즈 인버젼을 달성하고 삽입 손실을 줄이기 위해 가능한 한 넓은 폭을 갖는 트랜스미션 라인 (또는 트랜스미션 라인 섹션 또는 부분)을 사용한다. 페이즈 인버젼은 매우 낮은 수준의 손실로 유지되기 때문에, 더 자주 적용될 수 있고, 그러므로 동일한 대역폭에 걸쳐 임피던스 정합의 품질을 향상시킬 수 있다.
더욱이, 일부 실시예들 및 하기의 기술로부터 명백해질 것처럼, 네트워크의 레이아웃은 폴딩 (또는 랩핑)될 수 있고 슬로우 웨이브 테크닉들은 레이아웃을 더 작게 만들기 위해 사용될 수 있다. 그 결과는 전통적인 정합 네트워크들과 비교할 때 상대적으로 낮은 삽입 손실 특성을 갖고 원하는 어떤 대역폭도 달성할 수 있는 정합 네트워크이다. 여기에서 기술된 테크닉들에 따라 제공된 정합 네트워크들은 모놀리틱 마이크로웨이브 집적 회로(MMIC)와 같은 집적 회로에 상당히 잘 부합한다.
도 3을 참조하면, 제1 엔드 및 제2 엔드(30a, 30b)를 갖는 슬로우 웨이브, 테이퍼드-트랜스포머 트랜스미션 라인(30)은 슬로우 웨이브 테크닉을 도 2와 함께 위에서 기술되고 제시된 트랜스미션 라인(20)과 같은 트랜스미션 라인에 적용함으로써 제공된다. 슬로우 웨이브 테크닉은 트랜스미션 라인(20) (도 2)에 추가적인 션트 캐패시턴스(shunt capacitance)를 부가하기 위해 채택된다. 슬로우 웨이브(예를 들어, 삽입 추가 션트 캐패시턴스에 제한되지 않지만 이것과 같은 것에 의해 유전체의 파라미터들을 변화시킴으로써 트랜스미션 라인 내의 EM 진행(propagation)을 의도적으로 늦추는 것)은 임피던스 트랜스포메이션을 보존하는 반면 도 1에서 설명된 클로펜스타인 테이퍼에 관하여 임피던스를 낮춘다.
도 3에서 제시된 트랜스미션 라인(30)을 관찰함으로써 알 수 있는 것처럼, 슬로우 웨이브 테크닉으로부터 추가된 캐패시턴스 는 임피던스 특성을 유지하는 반면 라인의 협소함을 허용한다. 동일한 폭들/길이들은 유지되지 않는다. 그러나, 주어진 트랜스미션 매체에 대해(예를 들어, 주어진 두께 및 주어진 상대 유전 상수를 갖는 주어진 기판), 트랜스미션 라인의 폭 및 트랜스미션 라인의 삽입 손실 특성 사이에는 관계가 있다. 특별히, 라인 폭이 좁을수록, 삽입 손실 특성은 더 높다. 결과적으로, 트랜스미션 라인이 너무 좁게 될 경우, 트랜스미션은 원치 않을 정도록 높은 삽입 손실 특성을 갖는 것이 제공된다. 그러므로, 슬로우 웨이브 테크닉은 오직 목표 테이퍼(도 2에서 설명된 부분인 22a-22d에서와 같이)의 더 넓은 섹션에만 적용된다. 해당 기술 분야의 통상의 기술자에게 알려진 어떤 슬로우 웨이브 테크닉이라도 컴플렉스 트랜스포메이션을 제공하기 위해 사용될 수 있다는 것이 인정되어야 한다.
도 4를 참조하면, 슬로우 웨이브, 테이퍼드-트랜스포머 트랜스미션 라인(예를 들어, 슬로우 웨이브, 테이퍼드-트랜스포머 트랜스미션 라인(30)과 같이)은 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인(40)을 제공하기 위해 폴딩 또는 랩핑 되었다.
슬로우 웨이브, 테이퍼드-트랜스포머 트랜스미션 라인을 폴딩 (또는 랩핑)하는 것은 전기적 성능 특성을 저하시키지 않으면서 임피던스 정합 네트워크의 풋프린트(footprint)를 감소시키므로, 실용적인 온-칩 솔루션(on-chip solution)에 테이퍼를 사용하기에 적합한 임피던스 정합 네트워크를 이끈다. 그러한 구현은 입력 임피던스를 출력 임피던스의 리얼 컴포넌트와 정합하기 위해 첫째로 클로펜스타인 테이퍼드-트랜스포머 트랜스미션 라인을 디자인함으로써 달성될 수 있다. 다음으로, 클로펜스타인 테이퍼된 디자인은 출력 임피던스의 컴플렉스 구성을 담당하도록(account for) 적응되어야 한다. 이것은 필수적인데, 클로펜스타인 테이퍼드-트랜스포머 트랜스미션 라인 디자인의 입력으로부터 출력으로의 리얼 임피던스 트랜스폼은 요구되는 원하는 컴플렉스 트랜스포메이션을 담당하기(account for) 위해 반드시 더 트랜스폼 되어야 하기 때문이다. 주어진 회로를 줄이는 데에 있어서 적절한 것을 결정하기 위해 크기, 손실 및 정합 품질 간에 트레이드-오프(trade-off)가 이루어지고, 고려되는 인자들의 상대적 중요성이 어플리케이션에 따라 변할 수 있음을 이해해야 한다.
리얼에서 컴플렉스로의 제2 트랜스포메이션은 (예시적인 실시예에서) 슬로우 웨이브 테크닉을 클로펜스타인 테이퍼드-트랜스포머 트랜스미션 라인 디자인에 적용함으로써 달성될 수 있다. 도출되는 테이퍼드-트랜스포머 트랜스미션 라인 디자인은 슬로우 웨이브 테크닉 덕분에 원래의 클로펜스타인 테이퍼드-트랜스포머 트랜스미션 라인 디자인보다 더 작다. 또한, 도출되는 테이퍼드-트랜스포머 트랜스미션 라인 디자인은 원래의 클로펜스타인 테이퍼드-트랜스포머 트랜스미션 라인 디자인의 삽입 손실 특성과 상당히 동일한 삽입 손실 특성을 갖는다.
도출되는 테이퍼드-트랜스포머 트랜스미션 라인 디자인의 레이아웃을 폴딩하는 것은 집적 회로 또는 MMIC와 같은 회로의 원하는 경계 내에 적합한 미앤더드 테이퍼드-트랜스포머 트랜스미션 라인(meandered tapered-transformer transmission line)을 생성한다. 이 미앤더드 테이퍼드-트랜스포머 트랜스미션 라인은 여기서 클로펜스타인, 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인으로 지칭된다.
테이퍼드-트랜스포머 트랜스미션 라인 디자인의 레이아웃을 폴딩 (또는 미앤더링)하는 것에 대한 특정 프로세스는 사용할 수 있는 칩 공간(리얼 에스테이트), 요구되는 엔트리 및 칩 상의 엑시트(exit) 포인트 위치에 의존한다. 예를 들어, 엔트리 포인트가 수직으로 중심에 위치하는 것이 중요했다. 원하는 대로 미리 정의된 엔트리 및 칩 상의 엑시트 포인트들이 주어진 경우, 가능한 한 많은 지정된 물리적 공간을 채우기 위해 (전형적으로 CAD(computer-aided design)를 사용하여) 일련의 90° 및 180° 턴(turns)이 이루어진다. 신호가 간격을 지나 커플링되는 것을 방지하기 위하여 테이퍼드-트랜스포머 트랜스미션 라인의 접힌 부분들 사이에서 합리적인 간격이 유지되어야 한다. 유사하게, 테이퍼드-트랜스포머 트랜스미션 라인의 평행 라인 부분들 사이에서 상호 커플링되는 것을 줄이기 위해 (이상적으로는 완전히 제거하기 위해) 랩(wrap) 부분들의 길이는 충분히 짧을 필요가 있다. 바람직하게는, 정확한 길이와 폭이 테이퍼드-트랜스포머 트랜스미션 라인 안에 유지되는 것을 보장하기 위하여 (테이퍼드-트랜스포머 트랜스미션 라인 디자인에 적합한 전통적인 모델링과 시뮬레이션 도구들을 이용하여) 각각의 코너의 전기적 경로 길이가 계산된다.
일실시예에서, 임피던스 정합 회로(40)은 주어진 형상에 대해 가능한 가장 넓은 트랜스미션 라인에 대응하는 트랜스미션 라인 폭을 갖는 클로펜스타인, 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인으로서 제공된다.
그러나, 클로펜스타인, 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인은 페이즈 인버젼을 가지는 출력 정합 네트워크를 제공하기 위하여 그 길이를 따라 변하는 임피던스들에 대응하는 변하는 폭들을 가질 수 있다. 페이즈 인버젼이 발생할 때마다, 한 세트의 주파수 응답들이 동일한 정합 포인트(match point) 주위에서 돌게 된다(gets circled). 이 과정이 더 많이 실행될수록, 더 많은 주파수가 동일한 임피던스로 끌리고 결과적으로 향상된 대역폭이 제공된다.
도 5는 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인으로서 제공되는 임피던스 정합 네트워크를 제공하는 테크닉을 설명하는 순서도이다. 제1 테이퍼드-트랜스포머 트랜스미션 라인은 임피던스 정합 네트워크의 제1 포트의 제1 임피던스 특성을 임피던스 정합 네트워크의 제2 포트의 상이한 제2 임피던스 특성과 정합하도록 디자인된 블록(5)에서 보여지는 것처럼 그 테크닉은 시작되고 제1 테이퍼드-트랜스포머 트랜스미션 라인은 제1 입력 손실 특성을 가진다. 바람직한 실시예에서, 제1 테이퍼드-트랜스포머 트랜스미션 라인은 클로펜스타인 테이퍼를 가지는 것이 제공된다.
프로세싱은 그 후 프로세싱 블록(60)으로 진행하고, 거기서 제1 임피던스 특성을 상이한 제2 임피던스 특성과 정합하는 제2 트랜스미션 라인 트랜스포머(transmission line transformer)를 제공하기 위해 슬로우 웨이브 테크닉은 제1 테이퍼드-트랜스포머 트랜스미션 라인(tapered-transfomer transmission line) 디자인에 적용된다. 예를 들어 도 1, 2 및 3과 비교함으로써 알 수 있는 것처럼, 제2 트랜스미션 라인 트랜스포머 디자인은 제1 트랜스미션 라인 트랜스포머 디자인보다 더 작다. 슬로우 웨이브 테크닉을 적용된 후 제2 트랜스미션 라인 트랜스포머는 삽입 손실 특성을 갖고, 그것은 제1 트랜스미션 라인 트랜스포머의 삽입 손실 특성과 상당히 동일하다.
프로세싱은 그 후 프로세싱 블록(70)으로 진행하며, 거기에서 테이퍼드-트랜스포머 트랜스미션 라인 디자인은 슬로우 웨이브, 랩트 트랜스미션 라인 트랜스포머(slow wave, wrapped, transmission line transformer)를 제공하기 위해 랩핑 또는 폴딩된다(예를 들어, 도 4에서 도시된 것처럼).
일실시예에서, 프로세스는 컴퓨터 프로그램을 통해 구현되고, 미리 정의된 경계 안에 잘 부합하는 슬로우 웨이브 클로펜스타인 테이퍼(slow-wave Kopfenstein taper)의 랩핑을 포함하는 상기 프로세스들을 수행하도록 구성된다.
현재 테크닉의 단계들이 수행되는 순서는 본질적으로 순수하게 설명을 위한 것이다. 사살, 단계들은 본 명세서에 의해 금지되지 않는 한 임의의 순서로 또는 병렬적으로 수행될 수 있다.
상기 테크닉들은 그 용어들이 현재 해당 기술분야에서 알려진 대로 하드웨어, 소프트웨어 또는 그들의 조합으로 수행될 수 있음을 이해해야 한다. 특히, 본 방법은 임의의 비 일시적인 소프트웨어, 펌웨어, 및/또는 마이크로코드(microcode) (컴퓨터 또는 임의의 종류의 컴퓨터들 상에서 작동하거나 저장되는 microcode)에 의해 수행될 수 있다. 추가적으로, 본 발명을 수행하는 소프트웨어는 임의의 비 일시적인 컴퓨터 판독 가능 매체 (예를 들어, 롬(ROM), 램(RAM), 마그네틱 매체(magnetic media), 천공 테이프 또는 천공 카드(punched tape or card), 컴팩트 디스크(compact disc (CD)), 디지털 다용도 디스크(digital versatile disc (DVD)), 솔리드 스테이트 디스크(solid state disk (SSD)), 및/또는 이와 유사한 매체들로서 제한이 없다)에 저장된 임의의 형태의 컴퓨터 명령어(예를 들어, 소스 코드, 오브젝트 코드 및/또는 인터프리티드(interpreted) 코드 등등)를 포함할 수 있다. 더욱이, 그 같은 소프트웨어는 또한 캐리어 웨이브(carrier wave)에서 구현되는 컴퓨터 데이터 신호의 형태일 수 있고, 그것은 인터넷에 제한되지 않지만 인터넷과 같은 컴퓨터 네트워크 내에서 및 그 네트워크와 연결된 장치들 사이에서 전송되는 잘 알려진 웹페이지들을 나타낸다.
본 발명의 특정한 실시예들이 도시되거나 기술된 반면, 다음 청구항들에서 정의된 발명의 사상 또는 범위를 넘어서지 않고도 형태 또는 세부사항에 있어 다양한 변화와 수정이 그 안에서 이루어질 수 있음은 해당 기술 분야의 통상의 기술자에게 있어 명백하다. 따라서, 첨부된 청구 범위는 그 범위 내에서 이러한 모든 변경과 수정을 포함한다.
40: 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인

Claims (14)

  1. 제1 포트와 제2 포트를 가지는 임피던스 정합 네트워크에 있어서,
    상기 임피던스 정합 네트워크는,
    기판; 및
    제1 엔드 및 제2 엔드를 가지는 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인을 포함하고 -상기 트랜스미션 라인의 상기 제1 엔드는 상기 임피던스 정합 네트워크의 상기 제1 포트에 대응하고 상기 트랜스미션 라인의 상기 제2 엔드는 상기 임피던스 정합 네트워크의 상기 제2 포트에 대응함-,
    상기 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인은 상기 임피던스 정합 네트워크의 상기 제1 포트의 제1 임피던스 특성을 상기 임피던스 정합 네트워크의 상기 제2 포트의 상이한 제2 임피던스 특성과 정합하기 위하여 제공되고,
    상기 임피던스 정합 네트워크의 상기 제1 포트 및 상기 제2 포트는 각각 컴플렉스 임피던스 값들을 가지는 것이 제공되고 -상기 제1 포트의 상기 컴플렉스 임피던스 값은 상기 제2 포트의 상기 컴플렉스 임피던스 값보다 작음-,
    상기 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인은, 제1 포트에서 상기 제1 임피던스 특성을 가지고 제2 포트에서 상이한 제2 임피던스 특성을 가지며 제1 포트 및 제2 포트 사이에 클로펜스타인 임피던스 테이퍼를 가지는 테이퍼드-트랜스포머 트랜스미션 라인의 길이 보다 짧은 길이를 갖도록 제공되고,
    상기 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인은, 제1 포트와 제2 포트 사이에서 라인의 길이를 따라 클로펜스타인 임피던스 테이퍼를 가지는 테이퍼드-트랜스포머 트랜스미션 라인의 삽입 손실 특성과 동일한 삽입 손실 특성을 가지고,
    상기 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인의 상기 제1 포트로부터 상기 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인의 상기 제2 포트로 움직이는 방향으로 상기 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인의 폭이 증가하지 않도록, 추가적인 션트 캐패시턴스를 추가하기 위하여 상기 기판의 적어도 일부의 유전체의 파라미터들은 상기 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인의 슬로우 웨이브 부분의 길이를 따라 변화되는
    임피던스 정합 네트워크.
  2. 삭제
  3. 삭제
  4. 제1항에 있어서,
    상기 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인을 갖는 상기 기판은 집적회로의 일부로서 제공되는 임피던스 정합 네트워크.
  5. 제1항에 있어서,
    상기 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인은 단일 초고주파 집적회로(MMIC)의 기판 위에 배치되는 임피던스 정합 네트워크.
  6. 제1항에 있어서,
    상기 슬로우 웨이브, 랩트, 테이퍼드-트랜스포머 트랜스미션 라인은 페이즈 인버전을 달성하는 폭을 가지는 임피던스 정합 네트워크.
  7. 제1 포트와 제2 포트를 갖는 임피던스 정합 네트워크를 디자인하는 방법에 있어서,
    상기 방법은,
    (a) 상기 임피던스 정합 네트워크의 상기 제1 포트의 제1 임피던스 특성을 상기 임피던스 정합 네트워크의 상기 제2 포트의 상이한 제2 임피던스 특성과 정합하는 제1 테이퍼드-트랜스포머 트랜스미션 라인을 디자인하는 단계 -상기 제1 테이퍼드-트랜스포머 트랜스미션 라인은 제1 삽입 손실 특성을 포함하고 상기 제1 포트와 상기 제2 포트 사이에 클로펜스타인 임피던스 테이퍼를 포함함-;
    (b) 상기 임피던스 정합 네트워크의 상기 제1 포트와 상기 제2 포트 사이에 컴플렉스 임피던스 정합을 제공하기 위하여 상기 제1 테이퍼드-트랜스포머 트랜스미션 라인의 라인 폭들을 변화시키는 단계;
    (c) 제1 컴플렉스 임피던스 특성을 상이한 제2 컴플렉스 임피던스 특성과 정합하고 상기 제1 테이퍼드-트랜스포머 트랜스미션 라인의 길이보다 짧은 길이를 갖는 제2 트랜스미션 라인 트랜스포머를 제공하기 위해 슬로우 웨이브 테크닉을 상기 제1 테이퍼드-트랜스포머 트랜스미션 라인의 디자인에 적용하는 단계 -상기 제2 트랜스미션 라인 트랜스포머의 디자인은 제1 트랜스미션 라인 트랜스포머의 디자인보다 더 컴팩트한 크기를 가지고, 상기 제2 트랜스미션 라인 트랜스포머는 상기 제1 삽입 손실 특성과 동일한 삽입 손실 특성을 가짐-;
    (d) 기판의 적어도 일부의 유전체의 파라미터들을 변화시키는 단계 - 상기 제2 트랜스미션 라인 트랜스포머의 상기 제1 포트로부터 상기 제2 포트로 움직이는 방향으로 상기 제2 트랜스미션 라인 트랜스포머의 폭이 증가하지 않도록 추가적인 션트 캐패시턴스를 추가하기 위하여, 제1 테이퍼드-트랜스포머 트랜스미션 라인은 상기 제2 트랜스미션 라인 트랜스포머의 슬로우 웨이브 부분의 길이를 따라 상기 기판 위에 배치됨-; 및
    (e) 슬로우 웨이브, 랩트 트랜스미션 라인 트랜스포머를 제공하기 위해 상기 트랜스미션 라인 트랜스포머를 폴딩하는 단계
    를 포함하는 방법.
  8. 삭제
  9. 제7항에 있어서,
    상기 슬로우 웨이브 테크닉을 상기 제1 테이퍼드-트랜스포머 트랜스미션 라인의 디자인에 적용하는 단계는,
    제1 컴플렉스 임피던스 특성을 상이한 제2 컴플렉스 임피던스 특성과 정합하는 제2 클로펜스타인 테이퍼드-트랜스포머 트랜스미션 라인을 제공하기 위하여 슬로우 웨이브 테크닉을 상기 제1 테이퍼드-트랜스포머 트랜스미션 라인에 적용하는 단계를 포함하고,
    상기 제2 클로펜스타인 테이퍼드-트랜스포머 트랜스미션 라인은 상기 제1 테이퍼드-트랜스포머 트랜스미션 라인보다 더 컴팩트한 크기를 가지고,
    상기 제2 클로펜스타인 테이퍼드-트랜스포머 트랜스미션 라인은 상기 제1 삽입 손실 특성과 동일한 삽입 손실 특성을 갖는 방법.
  10. 삭제
  11. (a) 임피던스 정합 네트워크의 제1 포트에서의 제1 임피던스 특성을 상기 임피던스 정합 네트워크의 제2 포트에서의 상이한 제2 임피던스 특성과 정합하는 제1 테이퍼드-트랜스포머 트랜스미션 라인을 디자인하는 단계를 위한 컴퓨터 명령어 -상기 제1 테이퍼드-트랜스포머 트랜스미션 라인은 제1 삽입 손실 특성을 포함하고 상기 제1 포트와 상기 제2 포트 사이에 클로펜스타인 임피던스 테이퍼를 포함함-;
    (b) 상기 임피던스 정합 네트워크의 상기 제1 포트와 상기 제2 포트 사이에 컴플렉스 임피던스 정합을 제공하기 위하여 상기 제1 테이퍼드-트랜스포머 트랜스미션 라인의 라인 폭들을 변화시키는 단계를 위한 컴퓨터 명령어;
    (c) 상기 제1 테이퍼드-트랜스포머 트랜스미션 라인의 길이보다 짧은 길이를 포함하고 상기 제1 임피던스 특성을 상기 상이한 제2 임피던스 특성과 정합하는 제2 트랜스미션 라인 트랜스포머를 제공하기 위해 슬로우 웨이브 테크닉을 상기 제1 테이퍼드-트랜스포머 트랜스미션 라인의 디자인에 적용하는 단계를 위한 컴퓨터 명령어 -상기 제2 트랜스미션 라인 트랜스포머의 디자인은 제1 트랜스미션 라인 트랜스포머의 디자인보다 더 컴팩트한 크기를 가지고, 상기 제2 트랜스미션 라인 트랜스포머는 상기 제1 삽입 손실 특성과 동일한 삽입 손실 특성을 가짐-;
    (d) 기판의 적어도 일부의 유전체의 파라미터들을 변화시키는 단계를 위한 컴퓨터 명령어 -상기 제2 트랜스미션 라인 트랜스포머의 상기 제1 포트로부터 상기 제2 포트로 움직이는 방향으로 상기 트랜스미션 라인의 상기 폭이 증가하지 않도록 추가적인 션트 캐패시턴스를 추가하기 위하여, 상기 기판 위에 제1 테이퍼드-트랜스포머 트랜스미션 라인이 상기 제2 트랜스미션 라인 트랜스포머의 슬로우 웨이브 부분의 길이를 따라 배치됨-; 및
    (e) 슬로우 웨이브, 랩트 트랜스미션 라인 트랜스포머를 제공하기 위해 상기 트랜스미션 라인 트랜스포머를 폴딩하는 단계를 위한 컴퓨터 명령어
    를 포함하고 하나 또는 그 이상의 프로세서들에 의해 실행될 수 있는 컴퓨터 프로그램이 저장된 비 일시적인 컴퓨터 판독 가능 매체
  12. 삭제
  13. 제11항에 있어서,
    상기 슬로우 웨이브 테크닉을 상기 제1 테이퍼드-트랜스포머 트랜스미션 라인에 적용하는 단계는,
    제1 컴플렉스 임피던스 특성을 상이한 제2 컴플렉스 임피던스 특성과 정합하는 제2 클로펜스타인 테이퍼드-트랜스포머 트랜스미션 라인을 제공하기 위하여, 슬로우 웨이브 테크닉을 상기 제1 테이퍼드-트랜스포머 트랜스미션 라인에 적용하는 단계를 포함하고,
    상기 제2 클로펜스타인 테이퍼드-트랜스포머 트랜스미션 라인은 상기 제1 테이퍼드-트랜스포머 트랜스미션 라인보다 더 컴팩트한 크기를 가지고,
    상기 제2 클로펜스타인 테이퍼드-트랜스포머 트랜스미션 라인은 상기 제1 삽입 손실 특성과 동일한 삽입 손실 특성을 갖는
    비 일시적인 컴퓨터 판독 가능 매체.
  14. 제13항에 있어서,
    상기 제1 임피던스 특성 및 상기 제2 임피던스 특성은 컴플렉스 임피던스 특성인 비 일시적인 컴퓨터 판독 가능 매체.
KR1020157011717A 2012-12-14 2013-04-26 미앤더드 슬로우 웨이브 테이퍼 정합 네트워크 KR101637861B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US13/714,718 2012-12-14
US13/714,718 US8933763B2 (en) 2012-12-14 2012-12-14 Meandered slow wave taper matching network
PCT/US2013/038356 WO2014092763A1 (en) 2012-12-14 2013-04-26 Meandered slow wave taper matching network

Publications (2)

Publication Number Publication Date
KR20150063560A KR20150063560A (ko) 2015-06-09
KR101637861B1 true KR101637861B1 (ko) 2016-07-07

Family

ID=48428647

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020157011717A KR101637861B1 (ko) 2012-12-14 2013-04-26 미앤더드 슬로우 웨이브 테이퍼 정합 네트워크

Country Status (5)

Country Link
US (1) US8933763B2 (ko)
EP (1) EP2932595B1 (ko)
KR (1) KR101637861B1 (ko)
IL (1) IL238167B (ko)
WO (1) WO2014092763A1 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102520393B1 (ko) 2015-11-11 2023-04-12 삼성전자주식회사 디지털 신호의 분기에 따른 반사 손실을 감소시키는 임피던스 매칭 소자 및 이를 포함하는 테스트 시스템
CN108028450B (zh) * 2016-05-12 2020-01-31 华为技术有限公司 一种滤波单元及滤波器
US10461384B2 (en) 2017-06-20 2019-10-29 Raytheon Company Frequency selective limiter
US10707547B2 (en) 2018-06-26 2020-07-07 Raytheon Company Biplanar tapered line frequency selective limiter
US10608310B1 (en) 2019-08-02 2020-03-31 Raytheon Company Vertically meandered frequency selective limiter

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US1926807A (en) 1928-04-14 1933-09-12 Rca Corp Impedance transformer
US3419813A (en) 1967-06-22 1968-12-31 Rca Corp Wide-band transistor power amplifier using a short impedance matching section

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
Khalaj-Amirhosseini; Wideband or Mutliband Complex Impedance Matching Using Microstrip Nonuniform Transmission Lines; Progress in Electromagnetics Research; PIER 66; 15-25, 2006; pp. 15-25.
Klopfenstein; "A Transimission Line Taper of Improved Design;" Proceedings of the IRE; vol. 39; No. 1; Jan. 1, 1965; pp. 31-15.
Lestari, et, al.; "Bent Tapered Microstrip Balun Transformer;" IEEE Microwave Conference; APMC; Dec. 7, 2009; pp. 2156-2159.

Also Published As

Publication number Publication date
KR20150063560A (ko) 2015-06-09
US8933763B2 (en) 2015-01-13
US20140167876A1 (en) 2014-06-19
IL238167B (en) 2019-01-31
EP2932595A1 (en) 2015-10-21
EP2932595B1 (en) 2017-01-18
WO2014092763A1 (en) 2014-06-19

Similar Documents

Publication Publication Date Title
KR101637861B1 (ko) 미앤더드 슬로우 웨이브 테이퍼 정합 네트워크
Kim et al. Enhancement impedance transforming ratios of coupled line impedance transformer with wide out‐of‐band suppression characteristics
Chaudhary et al. A finite unloaded quality‐factor resonators based negative group delay circuit and its application to design power divider
Kim et al. Wideband impedance transformer with out‐of‐band suppression characteristics
Sa'ad et al. Compact Wide‐Band Branch‐Line Coupler with Meander Line, Cross, and Two‐Step Stubs
Taravati et al. An efficient method of designing dual‐and wide‐band power dividers with arbitrary power division
Nosrati et al. Novel compact dual‐narrow/wideband branch‐line couplers using T‐Shaped stepped‐impedance‐stub lines
Qi et al. Third‐octave power amplifier using ring based matching network with high efficiency
Salehi et al. Substrate‐integrated waveguide band pass filters with frequency‐dependent coupling elements
Lim et al. Miniaturisation method for coupled‐line bandpass filters with identical and minimal number of reactive elements
Li et al. Indirect boundary element method applied to generalized microstripline analysis with applications to side-proximity effect in MMIC's
JP7253722B2 (ja) 4相電力分配器及び電子機器
Wincza et al. Two‐section asymmetric coupled‐line impedance transforming directional couplers
JP5478102B2 (ja) 高周波遮断回路
Kim et al. Analysis and design of miniaturized multisection crossover with open stubs
Oraizi et al. Optimum design of novel UWB multilayer microstrip hairpin filters with harmonic suppression and impedance matching
JP6109849B2 (ja) ミリメートル波電力増幅器
Ha et al. Generalised capacitive‐loading method for miniaturisation of forward‐wave directional coupled‐line couplers with arbitrary strip impedances and coupling levels
Tsai Triple‐band impedance transformers using equal‐length serial transmission lines
Letavin et al. Usage of lowpass filters for miniaturization of microstrip branch-line hybrid couplers
US8981871B2 (en) High directivity directional coupler
Park et al. Split slant-end stubs for the design of broadband efficient power amplifiers
Chan et al. Design and analysis of a decade bandwidth 180° hybrid coupler
Sharifi Optimum design of 6‐18 GHz ultra‐wideband microstrip filters with arbitrary source and load impedances by the least mean squares Method
Deosarkar et al. Design of Microstrip Line BPF and Preamplifier for Adaptive Antenna System

Legal Events

Date Code Title Description
A201 Request for examination
A302 Request for accelerated examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20190617

Year of fee payment: 4