KR101594059B1 - 정상 데이터 송신과 재시도 데이터 송신 사이에서의 차동 포매팅 - Google Patents
정상 데이터 송신과 재시도 데이터 송신 사이에서의 차동 포매팅 Download PDFInfo
- Publication number
- KR101594059B1 KR101594059B1 KR1020147018502A KR20147018502A KR101594059B1 KR 101594059 B1 KR101594059 B1 KR 101594059B1 KR 1020147018502 A KR1020147018502 A KR 1020147018502A KR 20147018502 A KR20147018502 A KR 20147018502A KR 101594059 B1 KR101594059 B1 KR 101594059B1
- Authority
- KR
- South Korea
- Prior art keywords
- frame
- ephit
- sequence number
- frames
- data
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/12—Arrangements for detecting or preventing errors in the information received by using return channel
- H04L1/16—Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
- H04L1/18—Automatic repetition systems, e.g. Van Duuren systems
- H04L1/1809—Selective-repeat protocols
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L1/00—Arrangements for detecting or preventing errors in the information received
- H04L1/004—Arrangements for detecting or preventing errors in the information received by using forward error control
- H04L1/0056—Systems characterized by the type of code used
- H04L1/0061—Error detection codes
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Detection And Prevention Of Errors In Transmission (AREA)
- Communication Control (AREA)
Abstract
오류 검출 및 재시도 방식을 이용하여 오류 정정된 데이터 송신을 위한 시스템 및 방법이 개시된다. PHIT들로서 포맷되거나 조합된, 압축된, 그리고 ePHIT들로서 포맷된 데이터 프레임들은, 송신 칩으로부터 수신 칩으로 전송된다. ePHIT 포맷팅은, 수신기에서 생성된 시퀀스 넘버로 하나 또는 그 초과의 CRC를 해싱하는 것을 포함한다. 오류 검출 시에, 재시도 동작은 오리지널 송신과는 상이한 포맷으로 데이터를 재송신할 수 있다.
Description
개시된 발명은, 컴퓨터들, 더욱 구체적으로는, 칩들 사이에서의 데이터 송신을 위한 프로토콜들에 관한 것이고; 특히, 잘못(erroneously) 수신된 데이터의 오류 검출 및 재송신을 이용하는 프로토콜들에 관한 것이다.
본 발명은, MIPI(Mobile Industry Processor Interface) 얼라이언스 LLI(Low Latency Interface) 작업 그룹의 맥락에서 인식되었다. LLI 인터페이스 프로토콜 표준은, 칩들 사이에서 낮은 레이턴시 통신을 달성하도록 설계된다. LLI는, 데이터 링크 계층(DL) 및 물리적 적응 계층(PA)을 포함한다. LLI는 손실 물리적 통신 채널을 통해 DL 무손실 오류 송신을 제공한다. LLI는, 오류 검출, 및 수신기가 오류를 검출하여 송신 오류 통지(NACK)를 시그널링할 때 데이터를 재전송하는 송신기의 방식을 이용함으로써 정확한 데이터 송신을 보장한다. 이 방식은, US 실용신안 특허 출원 제13/304153호 및 LLI 버전 1.0에 대한 MIPI 얼라이언스 상세에서 설명된다.
LLI 송신 원자 데이터 단위들(PHIT들)은 레이턴시를 개선하기 위해서는 작지만, 이는 보호 정보가 상당한 쓰루풋 및 전력 소모 오버헤드임을 함축한다. 개선된 프로토콜은 레이턴시에 덜 민감한 데이터에 대해 더 긴 원자 데이터 단위들을 이용할 수 있다.
개선된 프로토콜에서, 다수의 DL 프레임들은, 이들이 특정 리던던시를 포함하면, 예를 들어, 이들이 동일한 채널에 속하거나, 이들이 동일한 유형이거나 또는 이들이 동일한 트랜잭션 ID 필드를 가지면, 확장 PHIT(ePHIT)로 손실 없이(loslessly) 압축된다. 일 실시예에서, 단일 DL 프레임들이 취해질 수 있는데, 이 단일 DL 프레임들에는 프레임 시퀀스 넘버 및 순환 리던던시 체크(CRC들) 필드들이 PHIT들을 형성하기 위해 첨부된다. 대안적으로, 4개의 DL 프레임들의 그룹들이 압축될 수 있다. 시퀀스 넘버들 및 CRC 필드들이 ePHIT들을 형성하기 위해 첨부된다. 프레임들이 조합되어 ePHIT들로서 송신되는지 아니면 별도의 PHIT들로서 송신되는지는, 프레임들의 특성들에 따른다. 프레임들이 ePHIT들로 조합되는 경우, 이들은 4개의 PHIT들과 동일한 DL 데이터를, 그러나 더 적은 오버헤드를 갖고 반송한다. 이는, 더 큰 데이터 쓰루풋을 야기한다. 일 실시예에서, 쓰루풋 개선은 25%이다. 프레임 조합은, 정상 트래픽 패턴들을 이용하는, 더욱 일반적인 경우이다.
이 방식은 큰 문제들을 불러일으킨다. 오직 PHIT들만을 홀딩하는 재시도 버퍼와 비교하면, PHIT들 및 ePHIT들 둘 다를 홀딩하는 재시도 버퍼는 더욱 복잡하다. 이는 더 많은 버퍼링을 요구하는데, 이는, ePHIT들이 더 길기 때문에, 수신기들이 ePHIT들에서의 CRC 오류들을 검출하기 위해 더 많은 시간이 필요하기 때문이다. 재시도 버퍼가 표준 PHIT 폭을 위해 조직되면, ePHIT 엔트리들을 저장하는 것은 다수의 PHIT 엔트리들을 요구하고, 제어는 더욱 복잡하게 되며, ePHIT들로 조직되면, 데이터경로는 매우 크고 규칙적인 PHIT들의 저장은 차선책이 된다.
ePHIT들이 PHIT들보다 길기 때문에, DL 오류 레이트는 PHIT들의 시퀀스에 대해서보다 ePHIT들에 대해서 현저하게 더 높다. 게다가, ePHIT들을 지원하기 위한 CRC 메커니즘은 ePHIT들을 지원하지 않는 송신기 재시도 버퍼들의 이전버전과는(backward) 호환가능하지 않다.
개시된 본 발명은, 재시도 버퍼에 오직 PHIT들만을 저장한다. 이는, 종래 기술의 재시도 버퍼 설계에 어떠한 변화도 요구하지 않는다. 재시도 신뢰도는, 완전하게 유지된다. 게다가, 정상 PHIT들에 대한 종래 기술의 CRC 포맷의 이용은 이전 버전과 호환가능하다. 이는, 종래 기술의 재시도 메커니즘을 이용하고, 잘못된(errant) ePHIT들의 프레임들의 송신을 PHIT들로서 재시도함으로써 달성된다. 게다가, 시퀀스 넘버 및 충분한 CRC 보호를 제공하기 위해 요구되는 비트들의 수를 감소시키기 위해, ePHIT들의 시퀀스 넘버들은, 압축된 DL 프레임들에 첨부되는 물리적 적응(PA; physical adaptation) 계층 CRC들을 형성하기 위해, 예를 들어, 간단한 배타적 논리합 또는(XOR) 함수를 이용함으로써, ePHIT CRC들로 해싱된다(hashed). 압축된 ePHIT들 대신에 별도의 PHIT들로서 재시도들을 전송하는 결과로서 압축의 손실은, 재시도가 드문(rare) 이벤트이기 때문에, 성능 관점에서는 미미하다(inconsequential).
도 1은, 본 발명의 교시들에 따라 PHIT들 및 ePHIT들을 송신하기 위한 송신기를 예시한다.
도 2는, 본 발명의 교시들에 따라 제 2 ePHIT 상에서 오류가 검출되는, 하나의 PHIT 및 2개의 ePHIT들의 송신 및 재시도 송신을 예시하는 타임라인이다.
도 3은, 본 발명의 교시들에 따라 PHIT들을 수신하기 위한 수신기를 예시한다.
도 4는, 본 발명의 교시들에 따라 ePHIT들을 수신할 수 있는 수신기를 예시한다.
도 5는, 본 발명의 교시들에 따라 PHIT의 포맷을 예시한다.
도 6은, 본 발명의 교시들에 따라 ePHIT CRC로의 ePHIT의 PA CRC의 변환(transformation)을 예시한다.
도 2는, 본 발명의 교시들에 따라 제 2 ePHIT 상에서 오류가 검출되는, 하나의 PHIT 및 2개의 ePHIT들의 송신 및 재시도 송신을 예시하는 타임라인이다.
도 3은, 본 발명의 교시들에 따라 PHIT들을 수신하기 위한 수신기를 예시한다.
도 4는, 본 발명의 교시들에 따라 ePHIT들을 수신할 수 있는 수신기를 예시한다.
도 5는, 본 발명의 교시들에 따라 PHIT의 포맷을 예시한다.
도 6은, 본 발명의 교시들에 따라 ePHIT CRC로의 ePHIT의 PA CRC의 변환(transformation)을 예시한다.
본 발명의 일 양상에 따른, 송신기의 일 실시예가 도 1에 도시된다. 송신기(100)에서, DL 로직(120)은 각각의 데이터 프레임에 대해 이것이 조합가능한지 여부를 신호(110)로 나타낸다. 프레임 데이터는, 버스(102)를 통해 멀티플렉서(122) 및 재시도 버퍼(124)에 트랜스퍼되며, 재시도 버퍼(124)에 프레임 데이터가 얼마 동안 저장된다. 멀티플렉서(122)는 버스(106)를 통해 데이터를 PHIT/ePHIT 포매터(126)에 트랜스퍼한다. 병렬 신호(114)는, 각각의 프레임이 다른 프레임들과 ePHIT로 조합될지 또는 그렇지 않으면 PHIT에서 개별적으로 전송될지를 나타낸다. 송신 오류 통지가 시그널링되는 경우, 멀티플렉서(122)는 버스(104)를 통해서 재시도 버퍼(124)로부터 자신의 프레임 입력을 선택하도록 스위칭한다. 재시도 버퍼는 오직, PHIT들로서 프레임들을 전송하는데 필요한 정보만을 저장한다. 결과적으로, 입력 버스(104)를 통해서 멀티플렉서(122)로 판독된 모든 프레임들은, 신호(112)에 의해 조합가능하지 않은 것으로서 표시된다.
본 발명의 일 양상에 따르면, 송신 및 재시도 시퀀스의 타임라인이 도 2에 도시된다. 9개의 DL 프레임들의 시퀀스가 전송된다. 프레임들(0-3)은, 0의 예상되는 시퀀스 넘버로 디코딩될 ePHIT로서 포맷되어, 송신된다. 프레임들(4-7)은, 4의 예상되는 시퀀스 넘버로 디코딩될 ePHIT로서 포맷되어, 송신된다. 프레임 8은, 시퀀스 넘버 필드 8을 갖는 PHIT로서 포맷되어, 송신된다.
제 1 ePHIT는 어떠한 오류도 검출되지 않은 채로 수신 및 디코딩된다. 제 2 ePHIT는 변질(corruption)을 발생시키고, 이는 수신기에서의 ePHIT CRC 체크에 실패한다. 수신기는 NACK를 송신기에 시그널링한다. 시퀀스 넘버 8을 갖는 PHIT가 수신되고, 자신의 시퀀스 넘버가, 실패했던 예상 시퀀스 넘버보다 크기 때문에 폐기된다.
결국 NACK 신호가 송신기에 의해 수신되고, 그때 송신기는 자신의 재시도 시퀀스를 시작한다. 재시도 버퍼에 저장된 모든 각각의 프레임은 조합불가한 프레임으로서 재송신된다. 그 결과, 각각은 포맷되어 고유한 PHIT로서 전송된다. 재송신된 프레임들의 PHIT들이 수신되는 경우, 4 미만의 시퀀스 넘버 필드를 갖는 것들은, (이들을 이미 정확하게 수신했던) 수신기에 의해 폐기된다. 4 또는 그 이상의 시퀀스 넘버를 갖는 것들은, 디코딩되어, 수신기 데이터 링크 모듈로 전달된다.
시퀀스 넘버는, 재시도 데이터가 수신된 경우에, 이미 성공적으로 수신되었던 프레임들과 성공적으로 수신되지 않았던 프레임들 사이를 구별하도록 수신기에 의해 이용된다. ePHIT가 시퀀스 넘버를 1만큼 증가시키면, 재시도 송신과 오리지널 송신 사이에서 넘버링이 다르게 될 수 있기 때문에, 프로토콜은 작동하지 않을 것이다. 본 발명은 ePHIT로 인코딩된 프레임들의 수(이 실시예에서는, 4)만큼 각각의 ePHIT에 대해 시퀀스 넘버를 증가시킨다. 이에 의해, 시퀀스 넘버링은 일치한다.
본 발명은, 포매터가, 재시도된 프레임들을 ePHIT들로 부분적으로 조합되도록 하는 것보다 뛰어난데, 이는:
1. PHIT들이 조합가능한 재시도 버퍼 방식 내에 정보를 저장할 필요가 없기 때문이고,
2. 4개의 프레임들이 조합가능하다면, 이들 모두가 저장되어 재시도 버퍼로부터 원자력적으로 퇴거되도록 해야할 필요가 없기 때문이며,
3. 상이하게 포맷된 여러 가지 PHIT들로 프레임들을 압축하는 새로운 방법들을 수행하는 미래의 프로토콜 개선책은, 재시도 버퍼 방식을 업데이트할 필요가 더 없을 것이기 때문이다.
도 3은, PHIT들(300)에 대한 수신기를 도시한다. PHIT 디코더(310)는, PHIT들로부터 DL 프레임 데이터 및 시퀀스 넘버들을 추출하고, 이들을 DL 로직(350)으로 포워딩한다. 디코더가, NACK 신호를 어써트할지 여부를 결정하기 위해 CRC 로직(320)에 의해 이용되는 CRC 필드를 출력한다.
도 4는, ePHIT들(400)에 대한 수신기를 도시한다. 본 발명의 양상에 따르면, ePHIT 디코더(410)는, ePHIT들로부터 DL 프레임 데이터를 추출하고, 이를 DL 로직(350)으로 포워딩한다. ePHIT 디코더(410)는 해시 모듈(430)에 PA CRC를 포워딩한다. 시퀀스 넘버 생성기(440)는, 다음으로 예상되는 시퀀스 넘버를 게이트(370)에 나타내고, 그후 DL 로직(350) 그리고 해시 모듈(430)에 나타낸다. 해시 모듈(430)은, ePHIT CRC를 생성하기 위해 XOR 함수를 이용하여 PA CRC를 통해 다음으로 예상되는 시퀀스 넘버의 값을 해시한다. ePHIT CRC는, NACK 신호를 어써팅할지 여부를 결정하기 위해 CRC 모듈(320)에 의해 이용된다.
이 실시예에서, ePHIT는, 오류 검출에 의해 충분히 보호되게 하기 위해 PHIT보다 더 많은 CRC 정보를 요구한다. 이는, 시퀀스 넘버를 인코딩하기 위한 ePHIT 포맷 비트들을 너무 적게 남긴다. 이는, 시퀀스 넘버 및 CRC의 논리 XOR 함수를 적용함으로써, 본 발명의 양상에 따라 해결된다. 이는, PA 계층 CRC의 이용이 프레임을 ePHIT로 포맷하도록 허용한다.
정상 동작에서, CRC와 함께 시퀀스 넘버의 XOR 해시 함수를 이용하는 것에 대한 어떠한 단점도 존재하지 않는다. 수신기는, 이전에 정확하게 수신된 PHIT 또는 ePHIT의 시퀀스 넘버에 기초하여 예상되는 시퀀스 넘버를 인지한다. 수신기는, 프레임에 대해 결과적인 ePHIT CRC를 테스팅하기 전에, 수신된 PHIT의 PA 계층 CRC에, 자신의 예상되는 시퀀스 넘버를 갖는 대응하는 XOR 해시 함수를 적용한다. CRC 테스트가 양호하면, ePHIT는 양호하다. 이러한 CRC 테스트가 불량하면, 수신기는, 오류가 있는 CRC 또는 시퀀스 넘버가 존재하는지 여부를 인지할 수 없다. 어떤 경우든, ePHIT는 잘못된 것으로 간주되고, NACK가 시그널링되고, 재시도가 개시된다.
도 2에 도시된 바와 같이, 재시도 동안, 송신기는 이미 적절하게 수신되었던 데이터를 재전송할 수 있다. 수신기는, 이미 정확하게 수신되었던 임의의 재시도된 프레임들을 드롭(drop)해야만 한다. 이는, 오류가 검출되었던 예상 시퀀스 넘버 미만인 시퀀스 넘버를 갖는 임의의 프레임들을 드롭하는 것을 의미한다. 수신기는, 어떤 DL 프레임들이 재전송될 것인지를 인지하지 못한다. 도 2에 도시된 경우에서는, 예상되는 시퀀스 넘버 0을 갖는, ePHIT로부터의 DL 프레임들이, 이들이 이미 적절하게 수신되었다고 할지라도, 재전송된다. 어떤 DL 프레임들이 재전송되는지 인지하기 위해, 수신기는, 예상되는 시퀀스 넘버에 의존하지 않고, 시퀀스 넘버를 직접 추출할 수 있어야만 한다. 이는, 재전송된 프레임들이 ePHIT들이 아닌 PHIT들로서 재전송되어야만 함을 의미한다. ePHIT들이 시퀀스 넘버들을 해시했기 때문에, 실제 시퀀스 넘버들은 PHIT들로부터 오직 정확하게 추출될 수 있다.
CRC가 불량하면, 재시도 그 자체 동안 오류가 존재했고, 그 재시도는 재시도되어야만 한다(반복적인 재시도는 LLI 프로토콜에 의해 지원된다). 재시도 동안, CRC 및 시퀀스 넘버는 해시될 수 없는데, 이는 시퀀스 넘버 오류로부터 CRC 오류를 구별하는 것을 불가능하게 하기 때문이다. 그 이유로, 이는, 이전에 ePHIT들로서 포맷되어 전송되었던 프레임들을 재시도하기 위해 PHIT들을 이용하는 것에 대한 다른 이점이다.
ePHIT들에 CRC를 간단하게 부가하는 하나의 결과는, ePHIT로부터의 제 1 프레임을 다운스트림 DL로 전송하기 전에, 수신기가 전체 ePHIT를 수신하고 CRC를 체크해야만 한다는 것이다. ePHIT들이 PHIT들보다 길기 때문에, 이는 ePHIT들이 더 높은 레이턴시를 갖는다는 것을 의미한다. CRC가 각각의 ePHIT의 부분에 적용되면, 그 부분은 수신기에 의해 디코딩될 수 있고, CRC가 전체 ePHIT에 적용되는 경우보다 더 일찍 다운스트림 DL에 전송될 수 있다. 본 발명의 추가적인 양상에 따르면, CRC는, 리던던트 DL 정보 모두 + 제 1 프레임의 고유한 정보를 포함하는 ePHIT의 일부에 적용된다. 이는, ePHIT의 제 1 프레임에 대해 최소의 레이턴시를 허용한다. ePHIT의 나머지가 단일 프레임을 포함하는 데이터의 각각의 양에 대해 단일 코드로 CRC들을 적용할 수 있거나, 또는 규칙적인 크기 양들의 ePHIT의 부분들이 CRC를 적용할 수 있다.
본 발명의 다양한 양상들은, 소프트웨어, 하드웨어, 애플리케이션 로직, 또는 소프트웨어, 하드웨어, 및 애플리케이션 로직의 조합으로 구현될 수 있다. 소프트웨어, 애플리케이션 로직 및/또는 하드웨어는, 서버, 전자 디바이스, 또는 서비스에 상주할 수 있다. 원하는 경우, 소프트웨어, 애플리케이션 로직 및/또는 하드웨어의 일부는 전자 디바이스에 상주할 수 있고, 소프트웨어, 애플리케이션 로직 및/또는 하드웨어의 일부는 서버에 상주할 수 있다.
본 발명은 그 특정 애플리케이션들을 참조하여 설명되었지만, 당업자들에 의해, 본 발명의 진정한 사상 및 범위를 벗어나지 않고 다양한 변화들이 행해질 수 있고 등가물들이 치환될 수 있다는 것이 이해되어야 한다. 이에 더해, 특정 상황, 재료, 물질의 조성, 프로세스, 프로세스 단계 또는 단계들을 본 발명의 목적, 사상 및 범위에 적응시키기 위해 수많은 변형들이 행해질 수 있다. 모든 이러한 변형들은 이에 첨부된 청구항들의 범위 내에 있는 것으로 의도된다.
이전의 개시들 및 진술들은 오직 본 발명의 예시이며, 본 발명의 범위를 한정 또는 정의하도록 의도되지 않는다. 이전의 설명은 제한적이지 않고 예시적인 것으로 의도된다. 주어진 예시들이 수많은 특수성들을 포함하지만, 이들은 본 발명의 오직 특정 가능한 애플리케이션들의 예시로서 의도된다. 주어진 예시들은 오직 본 발명의 애플리케이션들 중 몇몇의 예시들로서 설명되어야만 하며, 본 발명의 전체 범위는 첨부된 청구항들 및 그들의 합법적 등가물들에 의해 결정되어야만 한다. 당업자들은, 본 발명의 범위 및 사상으로부터 벗어나지 않고 방금-설명된 애플리케이션들의 다양한 각색들 및 변형들이 구성될 수 있다는 것을 이해할 것이다. 따라서, 본 발명이 본원에 구체적으로 설명된 것과는 다르게 실행될 수 있다는 것이 이해된다. 이에 따라, 개시되고 청구된 바와 같은 본 발명의 범위는, 당업자의 지식을 참조하여 그리고 앞서 제시된 개시들의 관점에서 결정되어야 한다.
본 발명의 다양한 양상들이 독립 청구항들에서 착수되지만, 본 발명의 다른 양상들은, 청구항들에서 명료하게 착수된 조합 단독이 아닌 독립 청구항들의 특징들을 갖는 종속 청구항들 및/또는 설명된 실시예들로부터의 특징들의 임의의 조합을 포함한다.
그렇지 않은 것으로 정의되지 않는 한, 본원에 이용된 모든 기술적 그리고 과학적 용어들은 본 발명이 속하는 분야의 당업자에 의해 일반적으로 이해되는 것과 동일한 의미를 갖는다. 또한, 본원에 설명된 것들과 유사하거나 또는 동일한 임의의 방법들 및 내용들이 본 발명의 실제 또는 테스팅에 이용될 수 있다.
이 상세한 설명에서 인용된 모든 간행물들 및 특허들은, 마치 각각의 개별적인 간행물 또는 특허가 인용에 의해 통합되기 위해 구체적으로 그리고 개별적으로 표시되는 것처럼 인용에 의해 본원에 통합되며, 간행물들이 인용된 것과 관련하여 방법들 및/또는 내용들을 개시 및 설명하기 위해 인용에 의해 본원에 통합된다. 임의의 간행물의 인용은, 출원 날짜 이전의 그 개시에 대한 것이며, 본 발명이 종래 발명에 의해 이러한 간행물에 선행하는 것으로 권리부여되지 않는다는 인정(admission)으로서 해석되지 않아야만 한다. 게다가, 제공된 간행물의 날짜들은 개별적으로 확인될 필요가 있을 수 있는 실제 공개 일자들과는 상이할 수 있다.
본원에 이용된 것과 같이 그리고 첨부된 청구항들에서, 단수 형태들은, 문맥이 그렇지 않은 것으로 명료하게 지시하지 않는 한, 복수 지시대상들을 포함한다는 점이 주목된다. 청구항들은 임의의 선택적 엘리먼트를 배제하도록 드래프트될 수 있다는 점에 더 주목한다. 따라서, 이러한 진술은, "부정적인" 한정의 사용, 또는청구항, 엘리먼트들의 인용과 관련하여 "단독으로", "오직" 등과 같은 이러한 배타적인 용어의 이용에 대해 선행 기준으로서 기능하도록 의도된다.
Claims (32)
- 칩들 사이에서 오류 취약(error prone) 인터페이스를 통해 데이터의 프레임들을 송신하는 방법으로서,
제 1 프레임과 제 2 프레임을 확장 프레임(extended frame)으로 조합(combine)하는 단계;
재시도 버퍼에 상기 제 1 프레임 및 상기 제 2 프레임을 입력하고, 그리고 일정 기간 동안 상기 재시도 버퍼(retry buffer)에 상기 제 1 프레임 및 상기 제 2 프레임을 개별적인 별개의 프레임들로서 저장하는 단계;
상기 재시도 버퍼에 상기 제 1 프레임 및 상기 제 2 프레임을 개별적인 별개의 프레임들로서 유지하면서, 상기 확장 프레임을 ePHIT(extended physical digital)로서 캡슐화하고 송신하는 단계;
상기 ePHIT가 오류로(erroneously) 송신된 ePHIT임을 나타내는 송신 오류 통지를 수신하는 단계;
상기 송신 오류 통지에 응답하여, 상기 수신된 송신 오류 통지에 의해 오류로 송신되었다고 나타내진 상기 ePHIT에 캡슐화되어 있던 상기 확장 프레임에 조합되어 있던 상기 제 1 프레임 및 상기 제 2 프레임을 상기 재시도 버퍼로부터 선택하고 그리고 개별적인 별개의 PHIT들로서 재송신하는 단계
를 포함하고,
상기 재송신하는 단계는,
상기 재시도 버퍼로부터 상기 제 1 프레임을 수신하고, 상기 제 1 프레임을 제 1 PHIT(physical digit)로서 캡슐화하고, 그리고 상기 제 1 PHIT를 송신하는 단계; 및
상기 재시도 버퍼로부터 상기 제 2 프레임을 수신하고, 상기 제 2 프레임을 제 2 PHIT(physical digit)로서 캡슐화하고, 그리고 상기 제 2 PHIT를 송신하는 단계를 포함하는,
데이터의 프레임들을 송신하는 방법. - 제 1 항에 있어서,
MIPI(Mobile Industry Processor Interface Alliance) LLI(Low Latency Interface) 프로토콜에 따라서 ePHIT를 송신하는,
데이터의 프레임들을 송신하는 방법. - 제 1 항에 있어서,
상기 제 1 프레임과 상기 제 2 프레임을 확장 프레임으로 조합하는 단계는 손실 없는 압축을 포함하는,
데이터의 프레임들을 송신하는 방법. - 제 1 항에 있어서,
상기 제 1 프레임과 상기 제 2 프레임을 확장 프레임으로 조합하는 단계는,
상기 제 1 프레임과 상기 제 2 프레임이 조합될 수 있는지 여부를 표시하는 대응 신호와 함께, 상기 제 1 프레임 및 상기 제 2 프레임을 수신하는 단계; 및
상기 대응 신호의 로직 YES 값에 적어도 부분적으로 기초하여 상기 제 1 프레임과 상기 제 2 프레임을 상기 확장 프레임으로 조합하고, 그리고 상기 대응 신호의 로직 NO 값에 적어도 부분적으로 기초하여 상기 제 1 프레임과 상기 제 2 프레임을 상기 확장 프레임으로 조합하지 않는 단계를 포함하는,
데이터의 프레임들을 송신하는 방법. - 제 1 항에 있어서,
상기 확장 프레임을, ePHIT 내에 상기 ePHIT에 대한 시퀀스 넘버(sequence number)로서 디코딩될 수 있는 정보를 포함하는 상기 ePHIT로서 캡슐화하고 송신하고,
상기 ePHIT에 대한 시퀀스 넘버로서 디코딩될 수 있는 정보는, 상기 시퀀스 넘버와 해싱되는(hashed with) 순환 리던던시 체크(CRC; cyclic redundancy check) 정보를 포함하는,
데이터의 프레임들을 송신하는 방법. - 제 1 항에 있어서,
복수의 CRC 코드들을 상기 ePHIT에 적용하는 단계를 더 포함하고,
상기 복수의 CRC 코드들의 각각은 상기 ePHIT의 상이한 개별적인 부분에 적용되는,
데이터의 프레임들을 송신하는 방법. - 제 1 항에 있어서,
상기 확장 프레임을, 상기 ePHIT와 함께 상기 ePHIT의 시퀀스 넘버를 포함하는 상기 ePHIT로서 캡슐화하고 송신하고,
상기 제 1 프레임을, 상기 제 1 PHIT와 함께 제 1 시퀀스 넘버를 포함하는 상기 제 1 PHIT로서 캡슐화하고, 상기 제 1 시퀀스 넘버는 상기 ePHIT의 시퀀스 넘버보다 크거나 또는 동일하고,
상기 제 2 프레임을, 상기 제 2 PHIT와 함께 제 2 시퀀스 넘버를 포함하는 상기 제 2 PHIT로서 캡슐화하고, 상기 제 2 시퀀스 넘버는 상기 제 1 시퀀스 넘버와 상이하고 그리고 상기 ePHIT의 시퀀스 넘버보다 크거나 또는 동일한,
데이터의 프레임들을 송신하는 방법. - 칩들 사이에서 인터페이스를 통해 데이터의 프레임들을 전송하고 송신 오류 통지를 수신할 수 있는 송신기로서,
제 1 프레임 및 제 2 프레임을 수신하는 입력 포트;
적어도 상기 입력 포트로부터의 상기 제 1 프레임 및 상기 제 2 프레임을 저장하는 재시도 버퍼(retry buffer);
포매터 입력을 가지는 포매터(formatter); 및
상기 입력 포트로부터의 상기 제 1 프레임 및 상기 제 2 프레임을 상기 포매터 입력에 선택적으로 제공하고, 그리고 수신기로부터 송신 오류 통지를 수신하는 것에 응답하여, 상기 재시도 버퍼로부터의 상기 제 1 프레임 및 상기 제 2 프레임을 상기 포매터 입력에 제공하도록 구성된 멀티플렉서
를 포함하고,
상기 포매터는
상기 입력 포트로부터의 상기 제 1 프레임 및 상기 제 2 프레임을 수신하는 것에 적어도 부분적으로 기초하여, 상기 제 1 프레임과 상기 제 2 프레임을 확장 프레임으로 조합하고, 그리고 상기 확장 프레임을 상기 송신기에 의한 송신을 위해 ePHIT(extended physical digit)로서 캡슐화하고 포맷하도록 구성되고, 그리고
상기 재시도 버퍼로부터의 상기 제 1 프레임 및 상기 제 2 프레임을 수신하면, 상기 제 1 프레임을 상기 송신기에 의한 송신을 위해 제 1 PHIT(physical digit)로서 캡슐화하고 포맷하고, 그리고 상기 제 2 프레임을 상기 송신기에 의한 송신을 위해 제 2 PHIT로서 캡슐화하고 포맷하도록 구성되는,
송신기. - 제 8 항에 있어서,
상기 ePHIT, 상기 제 1 PHIT 및 상기 제 2 PHIT를 캡슐화하고 포맷하도록 구성된 상기 포매터는 MIPI(Mobile Industry Processor Interface Alliance) LLI(Low Latency Interface) 프로토콜에 따라서 ePHIT를 송신하는,
송신기. - 제 8 항에 있어서,
상기 포매터는 손실 없는 압축에 따라서 상기 제 1 프레임과 상기 제 2 프레임을 상기 확장 프레임으로 조합하도록 구성되는,
송신기. - 제 8 항에 있어서,
상기 입력 포트는, 상기 제 1 프레임 및 상기 제 2 프레임과 공동으로, 상기 제 1 프레임과 상기 제 2 프레임이 조합될 수 있음을 표시하는 대응 신호들을 수신하도록 구성되고,
상기 멀티플렉서는, 상기 입력 포트로부터 상기 제 1 프레임과 상기 제 2 프레임이 조합될 수 있음을 표시하는 대응 신호들, 상기 제 1 프레임, 및 상기 제 2 프레임을 상기 포매터 입력에 제공하도록 구성되고, 그리고
상기 재시도 버퍼는, 상기 제 1 프레임과 상기 제 2 프레임이 조합될 수 있음을 표시하는 대응 신호들을 제외하고 상기 제 1 프레임 및 상기 제 2 프레임을 저장하도록 구성되는,
송신기. - 제 11 항에 있어서,
상기 입력 포트는, 상기 제 1 프레임 및 상기 제 2 프레임에 더하여, 복수의 개별적인 프레임들을 수신하도록, 그리고 상기 개별적인 프레임들과 함께 상기 개별적인 프레임들이 다른 개별적인 프레임들과 조합될 수 있는지 여부를 나타내는 대응 신호들을 수신하도록 구성되고,
상기 포매터는,
상기 개별적인 프레임들이 다른 개별적인 프레임들과 조합될 수 있는지 여부를 나타내는 대응 신호들에 기초하여, 상기 입력 포트로부터의 개별적인 프레임들을 하나 이상의 ePHIT들로 조합하도록, 그리고
상기 개별적인 프레임들이 다른 개별적인 프레임들과 조합될 수 있는지 여부를 나타내는 대응 신호들에 관계없이, 상기 재시도 버퍼로부터의 개별적인 프레임들을 개별적인 PHIT들로서 캡슐화하고 포맷하도록 구성되는,
송신기. - 제 8 항에 있어서,
상기 포매터는,
상기 ePHIT를 시퀀스 넘버와 해싱되는(hashed with) 순환 리던던시 체크(CRC; cyclic redundancy check) 정보로 포맷하고,
제 1 시퀀스 넘버를 상기 제 1 PHIT에 첨부하고 ― 상기 제 1 시퀀스 넘버는 상기 CRC 정보와 해싱 되는 시퀀스 넘버보다 크거나 또는 동일함 ―, 그리고
제 2 시퀀스 넘버를 상기 제 2 PHIT에 첨부하도록 ― 상기 제 2 시퀀스 넘버는 상기 제 1 시퀀스 넘버와 상이하고 그리고 상기 CRC 정보와 해싱 되는 시퀀스 넘버보다 크거나 또는 동일함 ― 구성되는,
송신기. - 제 8 항에 있어서,
상기 포매터는 복수의 CRC 코드들을 상기 ePHIT의 상이한 부분들에 적용하도록 추가적으로 구성되는,
송신기. - 제 8 항에 있어서,
상기 포매터는, 상기 ePHIT에 시퀀스 넘버와 해싱되는 순환 리던던시 체크(CRC) 정보를 포함시키도록 추가적으로 구성되는,
송신기. - 칩들 사이에서 인터페이스를 통해 데이터의 프레임들을 수신하는 방법으로서,
수신기는 상기 데이터 내의 오류를 검출하고 그리고 이에 응답하여 재송신 요청을 상기 인터페이스를 통해 전송하고,
상기 방법은,
상기 수신기에서, 상기 인터페이스를 통해서 ePHIT(extended physical digit)를 수신하는 단계 ― 상기 ePHIT는 PA(physical adaptation layer) CRC(cyclical redundancy code) 데이터를 포함함 ―;
상기 수신기에 의해 상기 ePHIT로부터 상기 PA CRC 데이터를 추출하는 단계;
상기 수신기에서, 상기 ePHIT에 대해 기대되는 시퀀스 넘버를 결정하는 단계 ― 상기 결정하는 단계는 선행하는 시퀀스 넘버에 적어도 부분적으로 기초하고, 상기 선행하는 시퀀스 넘버는 이전에 수신된 ePHIT에 대응하거나 또는 이전에 수신된 PHIT(physical digit)에 대응함 ― ;
상기 수신기에서, 상기 PA CRC 데이터를 상기 ePHIT에 대해 기대되는 시퀀스 넘버와 해싱(hashing)하고 그리고 결과로서 ePHIT CRC를 생성하는 단계;
상기 수신기에서, 상기 ePHIT CRC에 기초하여 상기 ePHIT에 송신 오류가 있는지 여부를 검출하는 단계; 및
상기 ePHIT의 송신 오류를 검출하면, 상기 수신기가 송신 오류 통지를 상기 ePHIT의 송신기에 전송하는 단계를 포함하는,
데이터의 프레임들을 수신하는 방법. - 제 16 항에 있어서,
상기 ePHIT는 MIPI(Mobile Industry Processor Interface Alliance) LLI(Low Latency Interface) 프로토콜에 따른 것인,
데이터의 프레임들을 수신하는 방법. - 제 16 항에 있어서,
상기 수신기에서 상기 기대되는 시퀀스 넘버를 결정하는 단계는 수신기 시퀀스 생성기에 의해 수행되는,
데이터의 프레임들을 수신하는 방법. - 제 16 항에 있어서,
상기 수신기에서 상기 PA CRC 데이터를 상기 ePHIT에 대해 기대되는 시퀀스 넘버와 해싱(hashing)하는 단계는 상기 수신기의 해시 모듈에 의해 수행되는,
데이터의 프레임들을 수신하는 방법. - 칩들 사이에서 인터페이스를 통해 데이터의 프레임들을 수신하기 위한 수신기로서,
ePHIT(extended physical digit)를 수신하고, 상기 ePHIT의 데이터에 기초하여 PA(physical adaptation layer) CRC(cyclical redundancy code)를 출력하도록 구성된 ePHIT 디코더;
이전에 수신된 ePHIT에 대응하는 선행하는 시퀀스 넘버에 적어도 부분적으로 기초하여 상기 ePHIT의 기대되는 시퀀스 넘버를 출력하도록 구성된 생성기 ― 상기 생성기는 상기 ePHIT 디코더와 통신함 ― ;
상기 ePHIT 디코더와 통신하는 해시 모듈; 및
상기 ePHIT 디코더와 통신하는 오류 검출 모듈
을 포함하고,
상기 해시 모듈은, 상기 오류 검출 모듈에 대한 ePHIT CRC를 생성하기 위해 상기 기대되는 시퀀스 넘버와 상기 PA CRC를 해싱하도록 구성되고, 그리고
상기 오류 검출 모듈은 상기 ePHIT CRC에 기초하여 상기 ePHIT가 오류를 가지는지 여부를 결정하는,
수신기. - 제 20 항에 있어서,
상기 ePHIT 디코더는 MIPI(Mobile Industry Processor Interface Alliance) LLI(Low Latency Interface) 프로토콜에 따라서 ePHIT 포매터를 디코딩하도록 구성되는,
수신기. - 제 20 항에 있어서,
상기 ePHIT 디코더는 조합된 프레임들을 압축해제하도록 구성되는,
수신기.
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
- 삭제
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201161630391P | 2011-12-08 | 2011-12-08 | |
US61/630,391 | 2011-12-08 | ||
US13/708,715 US9503222B2 (en) | 2011-12-08 | 2012-12-07 | Differential formatting between normal and retry data transmission |
PCT/US2012/068625 WO2013086456A1 (en) | 2011-12-08 | 2012-12-07 | Differential formatting between normal and retry data transmission |
US13/708,715 | 2012-12-07 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20140101408A KR20140101408A (ko) | 2014-08-19 |
KR101594059B1 true KR101594059B1 (ko) | 2016-02-26 |
Family
ID=48574959
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020147018502A KR101594059B1 (ko) | 2011-12-08 | 2012-12-07 | 정상 데이터 송신과 재시도 데이터 송신 사이에서의 차동 포매팅 |
Country Status (6)
Country | Link |
---|---|
US (1) | US9503222B2 (ko) |
JP (1) | JP6042448B2 (ko) |
KR (1) | KR101594059B1 (ko) |
CN (1) | CN104081356B (ko) |
IN (1) | IN2014MN01023A (ko) |
WO (1) | WO2013086456A1 (ko) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8846063B2 (en) * | 2008-12-16 | 2014-09-30 | Kimberly-Clark Worldwide, Inc. | Personal care composition containing a volatile and a terpene alcohol |
FR3014273B1 (fr) | 2013-12-03 | 2016-01-01 | Thales Sa | Systeme de transmission de donnees applicatives avioniques |
WO2016057038A1 (en) * | 2014-10-09 | 2016-04-14 | Hewlett Packard Enterprise Development Lp | A transmitter that does not resend a packet despite receipt of a message to resend the packet |
JP6458505B2 (ja) * | 2015-01-14 | 2019-01-30 | 富士通株式会社 | 伝送装置、伝送システム及び伝送方法 |
US10191798B2 (en) * | 2015-05-11 | 2019-01-29 | Qualcomm Incorporated | Extended interframe space (EIFS) exemptions |
US10353606B2 (en) | 2017-10-12 | 2019-07-16 | International Business Machines Corporation | Partial data replay in a distributed memory buffer system |
US10606777B2 (en) | 2018-08-27 | 2020-03-31 | International Business Machines Corporation | Dropped command truncation for efficient queue utilization in multiprocessor data processing system |
CN117171083B (zh) * | 2023-06-07 | 2024-05-03 | 沐曦集成电路(南京)有限公司 | 基于nak的自适应修复pcie接口互连链路的系统 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020116566A1 (en) * | 2001-02-22 | 2002-08-22 | Yukihiro Saida | Data transmitting and receiving system, and data receiving device |
US20070140259A1 (en) * | 2003-12-23 | 2007-06-21 | Eads Secure Networks | Method and device for transmitting information with verification of unintentional and intentional transmission errors |
US20070226596A1 (en) * | 2006-03-23 | 2007-09-27 | Intel Corporation | Apparatus and method for reduced power consumption communications over a physical interconnect |
Family Cites Families (33)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5623605A (en) * | 1994-08-29 | 1997-04-22 | Lucent Technologies Inc. | Methods and systems for interprocess communication and inter-network data transfer |
US5594732A (en) * | 1995-03-03 | 1997-01-14 | Intecom, Incorporated | Bridging and signalling subsystems and methods for private and hybrid communications systems including multimedia systems |
US5991308A (en) * | 1995-08-25 | 1999-11-23 | Terayon Communication Systems, Inc. | Lower overhead method for data transmission using ATM and SCDMA over hybrid fiber coax cable plant |
JP3499670B2 (ja) * | 1996-02-02 | 2004-02-23 | 株式会社東芝 | 無線通信方法、無線基地局装置及び無線端末装置 |
US5931967A (en) * | 1996-02-22 | 1999-08-03 | Fujitsu, Ltd. | Method and apparatus for detection of errors in multiple-word communications |
GB2357940B (en) * | 1996-07-31 | 2001-08-22 | Inmarsat Ltd | Method and apparatus for transmitting data |
US6359877B1 (en) | 1998-07-21 | 2002-03-19 | Telefonaktiebolaget Lm Ericsson (Publ) | Method and apparatus for minimizing overhead in a communication system |
US6301249B1 (en) * | 1998-08-04 | 2001-10-09 | Opuswave Networks, Inc | Efficient error control for wireless packet transmissions |
FI120125B (fi) * | 2000-08-21 | 2009-06-30 | Nokia Corp | Kuvankoodaus |
US7388852B2 (en) * | 2001-12-13 | 2008-06-17 | Nortel Networks Limited | Physical layer assisted retransmission |
TW200302966A (en) * | 2002-01-29 | 2003-08-16 | Matsushita Electric Ind Co Ltd | Memory device, data processing method and data processing program |
US7145889B1 (en) | 2002-03-28 | 2006-12-05 | Nortel Networks Limited | Efficient frame retransmission in a wireless communication environment |
US8090857B2 (en) | 2003-11-24 | 2012-01-03 | Qualcomm Atheros, Inc. | Medium access control layer that encapsulates data from a plurality of received data units into a plurality of independently transmittable blocks |
WO2005094020A1 (en) * | 2004-03-19 | 2005-10-06 | Telefonaktiebolaget Lm Ericsson (Publ) | Higher layer packet framing using rlp |
US7957428B2 (en) | 2004-05-21 | 2011-06-07 | Intel Corporation | Methods and apparatuses to effect a variable-width link |
US7313712B2 (en) * | 2004-05-21 | 2007-12-25 | Intel Corporation | Link power saving state |
US8532119B2 (en) * | 2004-07-30 | 2013-09-10 | Brocade Communications Systems, Inc. | Interfabric routing header for use with a backbone fabric |
US8059664B2 (en) * | 2004-07-30 | 2011-11-15 | Brocade Communications Systems, Inc. | Multifabric global header |
JP2006191279A (ja) * | 2005-01-05 | 2006-07-20 | Matsushita Electric Ind Co Ltd | 無線通信装置 |
EP2383661A1 (en) | 2005-04-21 | 2011-11-02 | Violin Memory, Inc. | Interconnection system |
EP1913723B1 (en) * | 2005-08-12 | 2019-05-01 | Samsung Electronics Co., Ltd. | Method and apparatus to transmit and/or receive data via wireless network and wireless device |
US7821930B2 (en) * | 2005-09-12 | 2010-10-26 | Microsoft Corporation | Fault-tolerant communications in routed networks |
JP2008053854A (ja) | 2006-08-22 | 2008-03-06 | Fujitsu Ltd | データの再送方法、通信装置、およびコンピュータプログラム |
US20080195912A1 (en) | 2007-02-14 | 2008-08-14 | Nokia Corporation | Method of communicatoin |
US7843929B2 (en) | 2007-04-20 | 2010-11-30 | Cray Inc. | Flexible routing tables for a high-radix router |
US7877514B2 (en) * | 2007-05-03 | 2011-01-25 | Samsung Electronics Co., Ltd. | System and method for time-constrained transmission of video in a communication system |
US8356236B2 (en) * | 2007-07-23 | 2013-01-15 | Lg Electronics Inc. | Digital broadcasting system and method of processing data in digital broadcasting system |
JP4985565B2 (ja) * | 2008-06-30 | 2012-07-25 | 富士通株式会社 | 送受信回路、受信回路及び送受信回路の制御方法 |
KR20100021957A (ko) | 2008-08-18 | 2010-02-26 | 삼성전자주식회사 | 무선통신시스템에서 자동 재전송 요청 피드백 메시지 생성 장치 및 방법 |
US8806551B2 (en) * | 2008-12-03 | 2014-08-12 | Alcatel Lucent | Prioritized retransmission of internet protocol television (IPTV) packets |
US8402343B2 (en) * | 2009-12-04 | 2013-03-19 | St-Ericsson Sa | Reliable packet cut-through |
JP4922442B2 (ja) * | 2010-07-29 | 2012-04-25 | 株式会社東芝 | バッファ管理装置、同装置を備えた記憶装置、及びバッファ管理方法 |
CN103229159A (zh) * | 2010-11-24 | 2013-07-31 | 安通斯公司 | 智能老化重试缓冲器 |
-
2012
- 2012-12-07 US US13/708,715 patent/US9503222B2/en active Active
- 2012-12-07 JP JP2014546155A patent/JP6042448B2/ja active Active
- 2012-12-07 WO PCT/US2012/068625 patent/WO2013086456A1/en unknown
- 2012-12-07 IN IN1023MUN2014 patent/IN2014MN01023A/en unknown
- 2012-12-07 CN CN201280060564.3A patent/CN104081356B/zh not_active Expired - Fee Related
- 2012-12-07 KR KR1020147018502A patent/KR101594059B1/ko not_active IP Right Cessation
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20020116566A1 (en) * | 2001-02-22 | 2002-08-22 | Yukihiro Saida | Data transmitting and receiving system, and data receiving device |
US20070140259A1 (en) * | 2003-12-23 | 2007-06-21 | Eads Secure Networks | Method and device for transmitting information with verification of unintentional and intentional transmission errors |
US20070226596A1 (en) * | 2006-03-23 | 2007-09-27 | Intel Corporation | Apparatus and method for reduced power consumption communications over a physical interconnect |
Non-Patent Citations (1)
Title |
---|
‘Arteris Connected Blog_Interchip Connectivity: HSIC, UniPro, HSI, C2C, LLI...oh my!’, ARTERIS CONNECTED BLOG(2011.03.31.)* |
Also Published As
Publication number | Publication date |
---|---|
US20140136916A1 (en) | 2014-05-15 |
CN104081356A (zh) | 2014-10-01 |
WO2013086456A1 (en) | 2013-06-13 |
IN2014MN01023A (ko) | 2015-05-01 |
KR20140101408A (ko) | 2014-08-19 |
JP6042448B2 (ja) | 2016-12-14 |
CN104081356B (zh) | 2018-04-10 |
US9503222B2 (en) | 2016-11-22 |
JP2015506145A (ja) | 2015-02-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR101594059B1 (ko) | 정상 데이터 송신과 재시도 데이터 송신 사이에서의 차동 포매팅 | |
US8359505B2 (en) | Method and apparatus for decoding | |
TW583841B (en) | Methodology for detecting lost packets | |
US20100138573A1 (en) | System including transmitter and receiver | |
US7609724B1 (en) | Enhanced frame aggregation in a wireless network system | |
CA2588714A1 (en) | Systems and methods for implementing cyclic redundancy checks | |
MXPA06012836A (es) | Metodo y aparato para la reduccion de sobrecarga en un enlace ascendente mejorado en un sistema de comunicacion inalambrica. | |
CN106656424B (zh) | 一种数据传输的校验方法 | |
TWI608491B (zh) | 用於保護資料傳送區塊免於記憶錯誤及傳輸錯誤的方法及裝置 | |
US9654255B2 (en) | Data transmission method and device | |
CN105612697B (zh) | 数据传输中的累积误差检测 | |
CN104639294A (zh) | 一种改进的crc校验实现方法 | |
KR101412174B1 (ko) | 이동통신 시스템의 복호 장치 및 방법 | |
CN1144429C (zh) | 分组校验数据传输法 | |
JP4079940B2 (ja) | データ伝送方式及び方法 | |
CN104038327A (zh) | Fc网络的出错重传方法 | |
WO2002093820A1 (fr) | Procede de communication, dispositif de transmission, dispositif de reception, et systeme de communication equipe de ces dispositifs | |
CN102450051A (zh) | 无线通信装置以及数据接收方法 | |
CN103138881B (zh) | 编解码方法和设备 | |
EP2788874A1 (en) | Differential formatting between normal and retry data transmission | |
CN109417432A (zh) | 数据编解码 | |
WO2015137854A1 (en) | Method and devices for providing feedback in a communication system | |
Saleh et al. | A novel hybrid error detection and correction method using VHDL | |
CN101968962B (zh) | 一种基于faac及faad2的单声道固定比特率的音频实时编解码纠错方法 | |
Gholase et al. | Enhancement of error detection and correction capability using orthogonal code convolution |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |