KR101522641B1 - 고속 송수신을 위한 지그비 통신 장치 및 방법 - Google Patents

고속 송수신을 위한 지그비 통신 장치 및 방법 Download PDF

Info

Publication number
KR101522641B1
KR101522641B1 KR1020070122603A KR20070122603A KR101522641B1 KR 101522641 B1 KR101522641 B1 KR 101522641B1 KR 1020070122603 A KR1020070122603 A KR 1020070122603A KR 20070122603 A KR20070122603 A KR 20070122603A KR 101522641 B1 KR101522641 B1 KR 101522641B1
Authority
KR
South Korea
Prior art keywords
data
transmission
speed
speed data
transmitting
Prior art date
Application number
KR1020070122603A
Other languages
English (en)
Other versions
KR20090027129A (ko
Inventor
황상윤
이석용
임준혁
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Publication of KR20090027129A publication Critical patent/KR20090027129A/ko
Application granted granted Critical
Publication of KR101522641B1 publication Critical patent/KR101522641B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0008Modulated-carrier systems arrangements for allowing a transmitter or receiver to use more than one type of modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/20Modulator circuits; Transmitter circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques
    • H04B1/707Spread spectrum techniques using direct sequence modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/20Modulator circuits; Transmitter circuits
    • H04L27/2032Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner
    • H04L27/2053Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases
    • H04L27/206Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases using a pair of orthogonal carriers, e.g. quadrature carriers
    • H04L27/2067Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases using a pair of orthogonal carriers, e.g. quadrature carriers with more than two phase states
    • H04L27/2075Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases using a pair of orthogonal carriers, e.g. quadrature carriers with more than two phase states in which the data are represented by the change in carrier phase
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/20Modulator circuits; Transmitter circuits
    • H04L27/2032Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner
    • H04L27/2053Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases
    • H04L27/206Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases using a pair of orthogonal carriers, e.g. quadrature carriers
    • H04L27/2067Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases using a pair of orthogonal carriers, e.g. quadrature carriers with more than two phase states
    • H04L27/2078Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases using a pair of orthogonal carriers, e.g. quadrature carriers with more than two phase states in which the phase change per symbol period is constrained
    • H04L27/2082Modulator circuits; Transmitter circuits for discrete phase modulation, e.g. in which the phase of the carrier is modulated in a nominally instantaneous manner using more than one carrier, e.g. carriers with different phases using a pair of orthogonal carriers, e.g. quadrature carriers with more than two phase states in which the phase change per symbol period is constrained for offset or staggered quadrature phase shift keying

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

본 발명은 지그비를 이용한 고속 이터 송수신에 관한 것으로 고속 전송을 지원하는 지그비 송신기의 장치에 있어서 고속 전송을 제어하는 제 1 제어신호 및 일반 전송을 제어하는 제 1 제어신호를 출력하고 상기 장치를 제어하는 제어부와 상기 제 1 제어신호를 수신하는 경우 고속으로 데이터를 전송하는 제 1 전송부와 상기 제 2 제어신호를 수신하는 경우, 일반 속도로 데이터를 전송하는 제 2 전송부를 포함하는 것으로 기존 지그비 시스템에서 안정적으로 1Mbps/2Mbps의 고속 데이터 전송을 가능하게 하는 이점이 있다. 또한, 기존 지그비 시스템을 그대로 유지함으로써 기존 지그비 시스템에 사용되는 RF와 아날로그 ADC/DAC를 그대로 사용할 수 있는 이점이 있다.
Figure R1020070122603
지그비, DQPSK, O_QPSK. Chip Sequence.

Description

고속 송수신을 위한 지그비 통신 장치 및 방법{ZIGBEE COMMUNIATION APPARATUS AND METHOD FOR HIGH SPEED TRANSMISSION AND RECEPTIONS}
본 발명은 근거리 무선 통신 기술(W-PAN:Wireless Personal Area Network) 중의 하나인 지그비(ZigBee) 시스템에서 기존 전송율(250kbps)보다 높은 전송율로 데이터를 송수신하기 위한 장치 및 방법에 관한 것이다.
지그비 시스템은 800MHz/900MHz/2.4GHz 대역에서 근거리 무선 네트워크를 형성하기 위해 사용하는 무선접속 기술 중의 하나이다. 2.4GHz 대역의 지그비 시스템의 경우 최대 250kbps의 전송율을 지원할 수 있으며, 최대 65,536으로 구성된 네트워크를 형성할 수 있다.
도 1은 일반적인 지그비 시스템의 송수신기 구조를 도시한 도면이다.
상기 도 1을 참조하면, 기존 지그비 송신기의 직렬 병렬 변환기(100)는 출력할 직렬 데이터를 병렬 데이터로 변환한다. 비트-심볼 변환기(105)는 상기 병렬 데이터(250kbps의 비트 4개)를 하나의 심볼(62.5kbps)로 변환한다.
심볼-칩 변환기(110)는 상기 심볼을 16개로 구성된 32칩 시퀀스(Chip Sequence)로 변환한다. 상기 변환한 시퀀스는 32배의 확산과정을 거쳐 2Mcps(32×62.5kbps)의 칩 시퀀스로 변환된다. 상기 32칩 시퀀스는 일종의 상호직교(orthogonal) 시퀀스로서 저속의 데이터를 더 넓은 대역폭을 가진 데이터로 변환하여 전송함으로서 채널 코딩이 없는 지그비 시스템에서 안정적인 PER(Packet Error Rate)을 제공하기 위해 사용된다.
상기 지그비 시스템은 저가격으로 구현하기 위해 정확도가 매우 떨어지는 크리스털 오실레이터를 사용하기 때문에 매우 높은 주파수 오차(±192kHz)를 가지므로 논코히런트(Non-coherent) 복조과정을 수행해야 한다. 그러므로, 이러한 상호직교 시퀀스가 수신부에서 가장 높은 에너지를 가진 심볼을 수신 심볼로 판단할 수 있게 하므로, 논코히런트 복조과정을 가능하게 한다.
O-QPSK(Offset Quadrature Phase-Shift Keying)변조기(115)는 O-QPSK 변조 과정을 통해 각 I, Q 채널별로 1Mcps 칩 시퀀스를 전송할 수 있게 한다. 각 채널별로 전송하는 데이터는 1Mcps의 전송율을 가진 16칩 길이의 칩 시퀀스이다. O-QPSK변조 방식은 최대 위상 변이 폭이 ±90도이므로, RF(Radio Frequency)전송 단의 선형범위를 줄일 수 있으므로 지그비 시스템에서 저가격/저복잡도를 달성할 수 있다.
하프 사인(Half-Sine) 펄스 성형기(120)는 O-QPSK 변조과정을 거친 데이터에 대해 하프 사인(Half-sine) 펄스성형을 수행한다. 상기 하프 사인 펄스성형과정은 매우 낮은 복잡도로 구현가능하지만 실제 전송되는 칩 시퀀스의 전송율에 비해 높은 전송 대역을 필요한 단점이 있다. 그리고, 상기 도 1에서는 미도시하였지만 상 기 하프 사인 펄스성형과정 이후에는 디지털 아날로그 변환 과정이 수행된다.
송신 RF(125)는 아날로그로 변환한 데이터를 안테나를 통해 전송한다.
기존 지그비 수신기의 수신 RF부(150)는 데이터를 수신한다. 그리고 상기 도 1에서는 미도시 되었지만, 상기 수신 RF부(150)가 수신한 데이터에 아날로그-디지탈 변환과정이 수행된다. 그리고, 디지털로 변환된 데이터(I/Q 채널의 1Mcps 칩 시퀀스)는 O-QPSK 복조부(155)로 전달된다.
상기 O-QPSK 복조부(155)는 수신하는 칩 시퀀스의 시작지점을 알기 위한 동기 과정을 수행하며 복조한 데이터는 송신 과정의 역과정을 수행하여 칩-심볼 변환기(160), 심볼-비트 변환기(165), 병렬-직렬 변환기(170)를 거쳐 250kbps의 데이터로 변환된다.
기존의 지그비 시스템에서는 1Mbps/2Mbps 전송율을 지원하기 위해서는 직렬-병렬 변환기, 비트-심볼 변환기, 심볼-칩 변환기를 수정하여 확산율을 낮추는 방법만이 가능하다.
예를 들어, 1Mbps 전송율을 지원하기 위해서는 16개의 8칩 시퀀스로의 변환이 필요한데, 이 경우, 실제 I와 Q 채널을 통해 전송되는 칩 시퀀스의 길이는 4가 된다. 즉, 상호직교성을 가진 길이 4인 상호 직교 시퀀스를 16개를 생성해야 한다.
하지만, 이것을 구현하는 것은 현실적으로 곤란하다. 그러므로, 실제 1Mbps 전송율을 지원하기 위해서는 상기 도 1의 직렬-병렬 변환기(100), 상기 비트-심볼 변환기(105), 상기 심볼-칩 변환기(110) 없이 바로 I와 Q 채널에 동일한 1Mbps 데이터를 전송하는 것이 필요하다. 추가적으로, 2Mbps 전송율 지원의 경우에는 I와 Q 채널에 각각 1Mbps 의 전송율로 서로 다른 데이터를 전송함으로써 가능하다.
그러나, 이 경우에는 전술한 바와 같이 논코히런트 복조가 불가능하며, 상호직교 시퀀스를 사용함으로써 얻어지는 PER(Packet Error Rate)상의 성능 개선 효과를 얻을 수 없으므로 안정적인 성능을 기대하기 힘든 문제점이 있다.
그러므로, 실제 기존의 시스템을 사용하여 제공할 수 있는 최대 전송율은 500kbps가 된다. 물론, 8-PSK(Phase-shift keying), QAM(Quadrature amplitude modulation), 멀티코드 시스템을 사용하여 동일한 대역폭에서 전송율을 높이는 것이 가능하지만 이 경우 RF(Radio Frequency) 및 아날로그 ADC/DAC(Analog Digital Converter/Digital Analog Converter)의 성능요구사항 및 이를 시스템 복잡도가 높아지는 문제점이 있다.
또한, 지그비 시스템은 별도의 파일럿 채널이 없어 높은 주파수 오차를 가지고 있으므로, 8-PSK, QAM과 같은 신뢰성이 높은 채널 측정이 요구되는 시스템을 적용하기는 어려운 문제점이 있다.
따라서, 기존의 지그비 시스템을 개선한 높은 전송율을 지원하는 시스템이 필요하다.
기존의 지그비 시스템의 전송 프레임은 크게 동기 과정을 위한 프리앰블 시퀀스, 프레임의 시작점을 알리는 SFD(Start of Frame Delimeter), 프레임 길이를 알리는 필드와 PSDU(Physical Service Data Unit)으로 구성된다. 상기 PSDU에는 프레임 제어 필드, Ad-hoc 관련 정보, MAC 데이터, FCS(Frame Check Sequence) 필드 등이 포함된다.
또한, 기존의 지그비 시스템의 전송 프레임과 호환성을 유지하면서, 높은 전송율을 지원하는 전송 프레임의 구조가 필요하다.
본 발명의 목적은 고속 송수신을 위한 지그비 통신 장치 및 방법을 제공함에 있다.
본 발명의 다른 목적은 지그비 시스템에서 기존 250kbps 의 데이터 전송뿐만 아니라, 1Mbps 이상의 고속의 데이터 송수신이 가능한 지그비 통신 장치 및 방법을 제공함에 있다.
본 발명의 또 다른 목적은 기존의 지그비 시스템의 전송 프레임과 호환성을 유지하면서 높은 전송 율을 지원하는 전송 프레임의 구조 및 방법을 제공함에 있다.
상기 목적을 달성하기 위한 본 발명의 제 1 견지에 따르면, 고속 전송을 지원하는 지그비 송신기의 장치에 있어서 고속 전송을 제어하는 제 1 제어신호 및 일반 전송을 제어하는 제 1 제어신호를 출력하고 상기 장치를 제어하는 제어부와 상기 제 1 제어신호를 수신하는 경우 고속으로 데이터를 전송하는 제 1 전송부와 상기 제 2 제어신호를 수신하는 경우, 일반 속도로 데이터를 전송하는 제 2 전송부를 포함하는 것을 특징으로 한다.
상기 목적을 달성하기 위한 본 발명의 제 2 견지에 따르면, 고속 전송을 지원하는 지그비 수신기의 장치에 있어서 고속 수신을 제어하는 제 1 제어신호 및 일반 수신을 제어하는 제 1 제어신호를 출력하고 상기 장치를 제어하는 제어부와 상기 제 1 제어신호를 수신하는 경우 고속으로 데이터를 수신하는 제 1 수신부와 상기 제 2 제어신호를 수신하는 경우 일반 속도로 데이터를 수신하는 제 2 수신부를 포함하는 것을 특징으로 한다.
본 발명은 기존 지그비 시스템에서 안정적으로 1Mbps/2Mbps의 고속 데이터 전송을 가능하게 하는 이점이 있다. 또한, 기존 지그비 시스템을 그대로 유지함으로써 기존 지그비 시스템에 사용되는 RF와 아날로그 ADC/DAC를 그대로 사용할 수 있는 이점이 있다.
이하 본 발명의 바람직한 실시 예를 첨부된 도면의 참조와 함께 상세히 설명한다. 그리고, 본 발명을 설명함에 있어서, 관련된 공지기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단된 경우 그 상세한 설명은 생략한다.
이하, 본 발명은 고속 송수신을 위한 지그비 통신 장치 및 방법을 제공함에 있다.
도 2는 본 발명의 실시 예에 따른 1Mbps 전송율을 지원하는 지그비 시스템의 송수신기 구조를 도시한 도면이다.
상기 도 2를 참조하면, 본 발명의 지그비 송신기의 직렬 병렬 변환기(200)는 출력할 직렬 데이터를 병렬 데이터로 변환한다. 비트-심볼 변환기(205)는 상기 병렬 데이터(1Mbps의 비트 4개)를 하나의 심볼(250kbps)로 변환한다.
심볼-칩 변환기(210)는 상기 심볼을 16개로 구성된 8칩 시퀀스(Chip Sequence)로 변환한다. 상기 변환한 시퀀스는 8배의 확산과정을 거쳐 2Mcps(8×250kbps)의 칩 시퀀스로 변환된다.
상기 심볼-칩 변환기(210)가 사용하는 16개의 길이 8인 칩 시퀀스는 상호 상관값이 최소가 되도록 선정한다. 상기 심볼-칩 변환기(210)는 4 비트의 심볼을 길이가 8인 칩 시퀀스로 변환하므로 수신부에서 안정적인 PER 성능을 유지할 수 있다.
DQPSK 변조기(215)는 상기 길이가 8칩인 칩 시퀀스를 변조한다. 그리고, π/4 위상 변이부(216)는 상기 변조한 데이터의 위상을 π/4 만큼 바꾼다.
상기 DQPSK 변조기(215) 및 상기 π/4 위상 변이부(216)는 상기 심볼-칩 변환기(210)의 출력에 대해 하기 <수학식 1>과 같이 DQPSK 변조를 수행하고 및 π/4 만큼 위상을 바꾼다.
Figure 112007086078785-pat00001
여기서, c(n)은 칩 시퀀스를 나타낸다. s(n)은 변조 및 위상이 바뀐 신호를 나타내고, d(n)은 변조되기 전의 데이터를 나타낸다. n은 현재의 데이터, n-1은 이전의 데이터를 나타낸다.
아울러, 상기 DQPSK 변조기(215)는 도 3과 같은 성상도 특징을 가지므로, 기존 지그비 시스템처럼 최대 ±90도의 위상 변이만이 존재한다. 상기 도 3의 (b)는 DQPSK 변조 후, π/4 만큼 위상을 변화시킨 것을 나타낸다.
레이즈 코사인 필터(220)는 상기 위상을 바꾼 신호에 대해 레이즈 코사인 펄스 성형을 수행한다.
상기 상기 π/4 위상 변이부(216)가 출력한 데이터는 2Mbps의 전송율을 가지므로 기존 지그비 시스템의 하프 사인 펄스성형을 사용할 경우, 기존 지그비 시스템에 비해 2배의 대역폭이 필요하다.
따라서, 본 발명에서는 하프 사인 펄스 성형보다 전송 데이터 대 대역폭 효율이 좋은 레이즈 코사인 펄스 성형을 사용하여 전송율의 증가에 의한 대역폭 증가를 최소화한다.
이후, 상기 도 2에서는 미도시 되었지만 디지털 아날로그 변환 과정이 수행된다. 송신 RF(225)는 아날로그로 변환한 데이터를 안테나를 통해 전송한다.
본 발명의 지그비 수신기의 수신 RF부(250)는 안테나로부터 데이터를 수신한 다. 이후, 상기 도 2에서는 미도시 되었지만 아날로그 디지털 변환 과정이 수행된다.
디지털로 변환된 데이터(I/Q 채널의 1Mcps 칩 시퀀스)는 π/4 위상변이부(236)로 전달된다. 상기 π/4 위상변이부(236)는 상기 디지털로 변환된 데이터의 위상을 π/4 만큼 변이한다. 이후, π/4 만큼 위상이 변한 데이터는 DQPSK 복조기(236)로 전달된다.
상기 DQPSK 복조기(236)는 수신하는 칩 시퀀스의 시작지점을 알기 위한 동기 과정을 수행하고 복조한다. 상기 DQPSK 복조기(236)는 수신부에서 하기 <수학식 2>와 같은 차등 복조과정을 수행할 수 있게 하므로, 코히런트 복조 과정을 수행할 수 있어 수신부에서 안정적인 성능을 유지할 수 있다.
Figure 112007086078785-pat00002
여기서, y(n)은 복조가 끝난 데이터이고, r(n)은 아날로그에서 디지털로 변환된 데이터이다. n은 현재의 데이터, n-1은 이전의 데이터를 나타낸다.
이후, 복조한 데이터에 대해 송신 과정의 역과정을 수행하여 칩-심볼 변환기(240), 심볼-비트 변환기(245), 병렬-직렬 변환기(250)를 거쳐 1Mbps의 데이터로 변환한다.
즉, 상기 칩-심볼 변환기(240)는 상기 DQPSK 복조기(236)가 출력한 데이터(16개로 구성된 8칩 시퀀스)를 심볼(250kbps)로 변환한다.
상기 심볼-비트 변환기(245)는 상기 칩-심볼 변환기(240)가 출력한 심볼(250kbps)을 4개의 비트(1Mbps)로 변환한다.
상기 병렬-직렬 변환기(250)는 상기 심볼-비트 변환기(245)가 출력한 4개의 비트(1Mbps)를 직렬로 변환한다.
상기 본 발명의 지그비 수신기에서는 차등 복조가 가능하므로, 높은 주파수 오차에서도 안정적인 수신 성능을 가질 수 있다.
도 4는 본 발명의 실시 예에 따른 일반적인 지그비 시스템과 본 발명에 의한 1Mbps 전송율을 지원하는 지그비 시스템의 전송 대역을 비교한 도면이다.
상기 도 4를 참조하면, 본 발명의 지그비 송신기(b)는 레이즈 코사인 필터의 롤 오프(Roll-off)를 0.5로 할 경우, 기존 지그비 시스템(a)과 동일한 전송 대역폭을 가질 수 있음을 알 수 있다.
또한, 본 발명의 지그비 송신기는 기존 시스템과 동일한 위상 변이, 대역폭 및 레벨값을 가지고 있으므로 기존 RF와 아날로그 ADC/DAC를 사용하여 구현 가능하다.
도 5는 본 발명의 실시 예에 따른 2Mbps 전송율을 지원하는 지그비 시스템의 송수신기 구조를 도시한 도면이다.
상기 도 5를 참조하면, 기본적인 동작은 상기 도 2의 1Mbps 전송율을 지원하는 지그비 시스템의 송수신기와 동일하다. 즉 각각의 블럭(505~530, 550~570)의 기 능이 상기 도 2의 블록과 동일하다.
차이점은 전체 블록의 동작 클럭이 2 배이고, 전송 대역이 2Mbps에 비해 2배 증가한다는 것이다.
그러나, 하기 <표 1>에서와 같이 3.5MHz에서 최소 20dB의 감쇠 특성이 있으므로 지그비 전송 대역 표준은 만족한다.
주파수 최소허용 전력주파수밀도 상대치 최소허용 전력주파수밀도 절대치
|f-fc| > 3.5MHz -20 dB -30 dBm
상기 <표 1>은 지그비 표준의 요구사항을 나타낸 것이다.
도 6은 본 발명의 실시 예에 따른 일반적인 지그비 시스템과 본 발명에 의한 2Mbps 전송율을 지원하는 지그비 시스템의 전송 대역을 비교한 도면이다.
상기 도 6을 참조하면, 3.5MHz에서 대략 40dB의 감쇠 특성이 나타나므로, 기존 지그비 표준을 만족하고 있음을 알 수 있다. 그러나, 이 경우 레이즈 코사인 필터의 차수가 1Mbps의 반 정도로 줄어들게 되므로, 선택되는 전송 율에 따라 필터의 차수도 동시에 변경이 필요하다.
도 7은 본 발명의 실시 예에 따른 지그비 시스템의 송수신기 구조를 도시한 도면이다.
상기 도 7을 참조하면, 본 발명에 의한 지그비 시스템은 기존 지그비 송수신기와 본 발명의 고속 데이터 전송을 위한 지그비 송수신기로 구성된다. 그리고, 각 송수신기의 동작은 제어부(735, 780)를 통해 제어된다.
먼저, 송신기에 있어서, 상기 제어부(735)는 고속 전송 모드 시에 멀티플렉서(740)를 제어하여 고속 전송을 위한 지그비 송신기(720)로부터의 데이터를 출력하고, 클럭(730)을 제어하여 고클럭(1MHz, 2MHz)을 상기 고속 전송을 위한 지그비 송신기(720)로 제공한다. 그리고, 상기 제어부(735)는 고속 전송 모드 시에 고속 전송을 위한 지그비 송신기(720)를 구동한다. 그리고, 상기 제어부(735)는 일반적인 모드에서는 기존 지그비 송신기(710)를 동작한다.
상기 고속 전송을 위한 지그비 송신기(720)의 내부 블럭(721~726)의 기능은 상기 도 2 또는 상기 도 5의 블럭의 기능과 동일하고, 상기 기존 지그비 송신기(710)의 내부 블럭(711~715)의 기능은 상기 도 1의 내부 블럭의 기능과 동일하다.
상기 고속 전송을 위한 지그비 송신기(710) 및 상기 기존 지그비 송신기(720)는 송신 RF부(745)를 공유한다.
그리고, 수신기에 있어서, 제어부(780)는 고속 전송 모드 시에 클럭(785)을 제어하여 고클럭(1MHz, 2MHz)을 상기 고속 전송을 위한 지그비 수신기(770)로 제공한다.
그리고, 상기 제어부(780)는 고속 수신 모드 시에 고속 수신을 위한 지그비 수신기(770)를 구동한다.
그리고, 상기 제어부(780)는 일반적인 모드에서는 기존 지그비 수신기(750)를 동작한다.
상기 고속 전송을 위한 지그비 수신기(770)의 내부 블럭(771~775)의 기능은 상기 도 2 또는 상기 도 5의 블럭의 기능과 동일하고, 상기 기존 지그비 수신기(750)의 내부 블럭(751~754)의 기능은 상기 도 1의 내부 블럭의 기능과 동일하다.
상기 고속 전송을 위한 지그비 수신기(770) 및 상기 기존 지그비 수신기(750)는 수신 RF부(790)를 공유한다.
상기 제어부(735, 780)은 하나의 제어부가 그 기능을 대신할 수 있다.
도 8은 본 발명의 실시 예에 따른 지그비 시스템의 송신 과정을 도시한 흐름도이다.
상기 도 8을 참조하면, 본 발명의 지그비 송신기의 직렬 병렬 변환기는 출력할 병렬 데이터를 직렬 데이터(1Mbps의 비트 4개)로 변환한다(810 단계).
이후, 비트-심볼 변환기는 상기 직렬 데이터(1Mbps의 비트 4개)를 하나의 심볼(250kbps)로 변환한다(820 단계).
이후, 심볼-칩 변환기는 상기 심볼을 16개로 구성된 8 칩시퀀스(Chip Sequence)로 변환한다(830 단계). 상기 변환한 시퀀스는 8배의 확산과정을 거쳐 2Mcps(8×250kbps)의 칩 시퀀스로 변환된다. 상기 심볼-칩 변환기가 사용하는 16개의 길이 8인 칩 시퀀스는 상호 상관값이 최소가 되도록 선정한다. 그리고, 상기 심볼-칩 변환기는 4 비트의 심볼을 길이가 8인 칩 시퀀스로 변환하므로 수신부에서 안정적인 PER 성능을 유지할 수 있게 한다.
이후, DQPSK 변조기는 상기 길이가 8칩인 칩 시퀀스를 변조한다(840 단계).
이후, π/4 위상 변이부는 변조한 데이터의 위상을 π/4 만큼 바꾼다(845 단계).
이후, 레이즈 코사인 필터는 상기 위상을 바꾼 신호에 대해 레이즈 코사인 펄스 성형을 수행한다(850 단계).
이후, 상기 도 8에서는 미 도시되었지만 디지털 아날로그 변환과정이 수행된다.
이후, 송신 RF부는 상기 아날로그로 변환된 데이터를, 안테나를 통해 전송하고(860 단계) 본 발명에 따른 알고리즘을 종료한다.
상기 도 7의 제어부(735)의 제어에 따라 본 발명에 따른 고속 동작시 1MHz 또는 2MHz의 클럭이 공급된다.
도 9은 본 발명의 실시 예에 따른 지그비 시스템의 수신 과정을 도시한 흐름도이다.
상기 도 9를 참조하면, 본 발명의 지그비 수신기의 수신 RF부는 I/Q 채널의 1Mcps 칩 시퀀스를 수신하여 π/4 위상 변이부로 전달한다(910 단계).
이후, 상기 π/4 위상 변이부는 전달받은 데이터의 위상을 π/4 만큼 바꾸고(915 단계) DQPSK 복조기로 전달한다.
이후, 상기 DQPSK 복조기는 수신하는 칩 시퀀스의 시작지점을 알기 위한 동기 과정을 수행하고 복조한다(920 단계).
이후, 상기 칩-심볼 변환기는 상기 DQPSK 복조기가 출력한 데이터(16개로 구성된 8칩 시퀀스)를 심볼(250kbps)로 변환한다(930 단계).
이후, 상기 심볼-비트 변환기는 상기 칩-심볼 변환기가 출력한 심볼(250kbps)을 4개의 비트(1Mbps)로 변환한다(940 단계).
이후, 상기 병렬-직렬 변환기는 상기 심볼-비트 변환기가 출력한 4개의 비트(1Mbps)를 직렬로 변환하고(950 단계) 본 발명에 따른 알고리즘을 종료한다.
상기 도 7의 제어부(780)의 제어에 따라 본 발명에 따른 고속 동작시 1MHz 또는 2MHz의 클럭이 공급된다. 상기 본 발명의 지그비 수신기에서는 차등 복조가 가능하므로, 높은 주파수 오차에서도 안정적인 수신 성능을 가질 수 있다.
도 10은 본 발명의 실시 예에 따른 일반적인 지그비 시스템과 본 발명에 의한 지그비 시스템의 성능을 비교한 그래프이다.
상기 도 10을 참조하면, 기존 지그비 시스템과 본 발명에 의한 고속 데이터를 지원하는 지그비 시스템의 성능 비교 결과를 나타낸다. 기존 지그비 시스템은 SNR(Signal to Noise Ratio)이 6dB일 때 최소 PER 1%을 만족해야된다.
본 발명의 고속 데이터를 지원하는 지그비 시스템은 같은 대역폭을 사용할 경우, 기존에 비해 4배의 성능을 보여줄 수 있고, 실제 추가로 요구되는 SNR은 단지 1.5dB뿐이다.
따라서, 본 발명에 의한 지그비 시스템은 안정적인 성능을 보장해주면서 높은 데이터 전송율을 지원할 수 있다.
이하, 본 발명은 종래의 지그비 통신 시스템에서 종래의 데이터 전송율 보다 높은 고속 데이터를 전송할 경우 요구되는 MAC 프로토콜에 관해 설명한다.
종래의 지그비 통신 시스템에서 확장 가능한 데이터 전송율에는 한계가 있으므로, 이를 위해서는 전술한 고속 데이터 전송용 지그비 송수신기가 필요하다.
본 발명은 종래의 패킷과 터보 패킷이 시분할적으로 전송되는 형태이다. 본 발명은MAC 프로토콜에 필요한 터보 패킷의 전송 방식과 터보 패킷의 패킷 구조, 연속모드 시 필요한 터보 패킷 구조, ACK/NACK 패킷 구조 및 필요한 파라미터들에 대해서 설명할 것이다.
본 발명은 패킷 전송에 있어서, 종래의 패킷 전송 후에 고속 데이터 전송용 패킷을 전송하는 방식과(전송 방식 1), 종래의 패킷 중 프레임 시퀀스, SFD (Start of Delimiter), 프레임 길이 필드, 프레임 제어 필드, FCS(Frame Check Sequence) 를 전송하고, 그 이후에 고속 데이터 전송용 패킷을 전송하는 방식과(전송 방식 2)을 선택적으로 사용한다.
그리고 종래의 패킷 중 프레임 시퀀스, SFD(Start of Frame Delimiter), 프레임 길이 필드, FCS를 전송하고, 그 이후에 고속 데이터 전송용 패킷을 전송하는 방식과(전송 방식 3), 종래의 패킷 중 프레임 시퀀스, 종래의 SFD와 다른 SFD를 전송하고, 그 이후에 고속 데이터 전송용 패킷을 전송하는 방식(전송 방식 4)을 선택적으로 사용한다. 각각의 전송 방식은 하기에서 설명될 것이다.
도 11은 본 발명의 실시 예에 따른 고속 데이터 전송용 지그비 패킷 프레임 구조를 도시한 것이다. 본 발명에서 사용하는 전송방식은 전술한 바와 같이 4가지 경우가 존재한다.
본 발명에서 제안하는 패킷 프레임은, 기존 프레임의 프리엠블 시퀀스(Preamble Sequence)와 SFD 및 프레임 길이 필드(Frame Length Field)를 그대로 이용함으로써, 종래 기술의 프레임 동기 부를 공유할 수 있다.
상기 도 11a를 참조하면, 본 발명의 전송 방식 1은 기존의 패킷 프레임울 전달하고, 이어서 고속 데이터용 패킷 프레임을 전달하는 방식이다.
이 방식은 종래의 패킷 프레임에 고속 데이터용 패킷 프레임에 관련된 MAC 정보를 포함시켜 전달하고, 패킷 프레임 길이 필드 뒤의 1비트(Reserved)를 이용하여 종래 패킷 프레임 다음에 고속 데이터용 패킷 프레임(이하 터보 패킷 프레임이라 칭한다)이 전달됨을 알린다.
그리고, 기존의 지그비 프레임의 프레임 제어 필드에서 7~9비트가 아직 정의되어있지 않으므로, 이를 이용하여 고속 데이터 전송과 관련된 MAC 파라미터를 전송할 수 있다.
상기 전송 방식 1에서는, 종래의 패킷 프레임과 터보 패킷 프레임이 시간분할적으로 전송되므로 경우에 따라 TGAP 구간에는 전송되는 신호가 없을 수 있다. 이 경우, 수신 부에서는 TGAP 구간 동안 AGC (Automatic Gain Controller)의 동작을 멈추어야 한다.
상기 도 11b를 참조하면, 본 발명의 전송 방식 2는 데이터 전송 율을 높이기 위해 프리앰블 시퀀스, SFD, 프레임의 길이, 예약 1비트, PSDU 중에서 프레임 제어 필드를 먼저 전송한다.
기존 지그비 패킷 프레임의 프레임 제어 필드 중에서 7~9 비트는 현재 표준이 정해지지 않았으므로, 이러한 3 비트를 이용하여 터보 패킷 프레임에 관련된 MAC 정보를 전달한다. 실제 고속 전송 모드에서는 여러 종류의 전송 속도와 전송 방식이 정의될 수 있으므로, 상기 3비트를 활용해서 고속 전송 모드와 관련된 정보를 전달할 수 있다.
상기 전송 방식 2는 먼저 상기 전송 방식 1을 이용하여 수신 단에 터보 패킷 용 중요 MAC 파라미터를 전송한 후에 사용될 수 있다.
상기 전송 방식 2의 경우 수신 단에서는 기존의 패킷 프레임 다음에 고속 모드용 패킷이 전송됨을 확인하기 위해 프레임 길이 필드가 4 비트인지 그리고, 패킷 프레임 길이 필드 뒤의 1비트(Reserved)를 확인하여 판단한다. 참고로, 기존의 패킷 프레임에서 프레임 길이 필드의 길이는 7 비트이다.
상기 도 11c를 참조하면, 본 발명의 전송 방식3은 데이터 전송 율을 높이기 위해 프리앰블 시퀀스, SFD, 프레임의 길이, 예약 1비트를 먼저 전송한다.
본 발명의 전송 방식 3은 패킷 프레임 길이 필드 뒤의 1비트(Reserved)를 이용하여 종래의 프레임 전송 이후에 터보 패킷 프레임이 전달됨을 알리며, 나머지 고속 모드와 관련된 파라미터는 상기 전송 방식 2와 같이 상기 전송 방식 1을 이용하여 미리 전송한다.
상기 전송 방식 3일 경우, 수신 단에서는 종래 방식의 프레임 다음에 터보 패킷 프레임이 전송됨을 확인하기 위해 프레임 길이 필드가 '0'인지 확인한다.
상기 도 11d를 참조하면, 본 발명의 전송 방식 4는 데이터 전송 율을 높이기 위해 프리앰블 시퀀스, SFD를 먼저 전송한다.
상기 전송 방식 4는 패킷 프레임 길이 필드 뒤의 1비트(Reserved)를 활용하지 않고, 고속 모드용 SFD를 전송함으로써 수신 측에서 SFD 이후의 데이터가 종래의 지그비용 데이터인지 고속 모드용 데이터인지를 구분한다. 나머지 고속 모드와 관련된 파라미터는 상기 전송 방식 2와 같이 상기 전송 방식 1을 이용하여 미리 전송한 경우이다.
도 12는 본 발명의 실시 예에 따른 터보 패킷을 도시한 것이다.
상기 도 12를 참조하면, 고속 데이터 전송용 패킷 프레임, 즉, 터보 패킷 프레임은 1개 이상의 터보 패킷이 종래의 패킷 프레임 다음에 전송되고, 각 터보 패킷은 다시 하나의 프레임 시퀀스와 여러 개의 터보 서브 패킷으로 구성된다.
상기 터보 서브 패킷은 하나의 프레임 시퀀스 번호와 PSDU (Physical Service Data Unit)로 구성된다. 여기서 프레임 시퀀스는 16개의 칩(chip)으로 구성되며, 종래 패킷 프레임의 프레임 시퀀스는 총 128 칩으로 구성된다.
이러한 터보 패킷용 프레임 시퀀스는 주파수 오차가 최대 192kHz인 지그비 시스템에서 긴 패킷을 보낼 경우, 패킷 동기 정보를 잃지 않게한다.
또한, 하나의 터보 패킷 프레임에 여러 개의 터보 서브 패킷을 두는 이유는 PSDU를 너무 큰 사이즈로 할 경우 PER(Packet Error Rate)이 저하되며, 이러한 경우 재전송 율이 높아지므로 이로 인해 전체 데이터 전송 율(throughput)이 나빠지기 때문이다.
도 13은 본 발명의 실시 예에 따른 연속 모드 패킷 프레임의 구조를 도시한 것이다.
상기 도 13을 참조하면, 본 발명의 연속 데이터 전송용 패킷 프레임은 기존 프레임을 먼저 전송하고, 이후에 전송된다. 연속 데이터 전송용 패킷 프레임은 터보 패킷 프레임과 동일한 형태의 프레임 구조를 가지며, 여기에 전송 데이터의 마지막임을 표시하기 위해 상위 네트워크에서 정의된 횟수의 딜리미터(Delimiter)를 터보 서브 패킷에 포함시켜 전송한다.
본 발명의 고속 데이터 전송이 지원될 경우, 그 응용 분야의 폭이 넓어지게 되는데 이는 데이터 통신에만 국한되지는 않는다.
예를 들어, 음성 서비스나 오디오 서비스의 경우 다소 데이터 오류가 있더라도 사용자가 느끼지 못하는 정도의 데이터 품질이면 굳이 데이터 전송율을 낮추어가며 패킷 전송을 할 필요가 없다.
그러므로, 본 발명에서는 연속적인 데이터 전송 모드가 가능하도록 한다.
이 경우, 사용자에게 데이터 전송이 끝남을 알려주는 정보를 전달해야 되는데 이를 위해 데이터 전송이 완료되면 터보 서브 패킷에 데이터 전송이 완료되었음을 알려주는 딜리미터(Delimiter)를 상위계층에서 정의된 횟수만큼 포함시켜 전송하고 수신부에서는 미리 정의된 횟수만큼 딜리미터가 수신되면, 연속모드에서의 데이터 수신을 완료한다.
도 14는 본 발명의 실시 예에 따른 고속 데이터 전송용 ACK/NACK 프레임 구조를 도시한 것이다.
상기 도 14를 참조하면, 고속 데이터 전송용 패킷 프레임을 수신한 경우, 수신기는 다시 전송기에 수신 여부를 알리는 고속 데이터 전송용 ACK/NACK 프레임을 전술한 전송 방식 1을 이용하여 전송한다.
각 터보 서브 패킷은 수신된 또는 수신되지 않은 터보 서브 패킷의 시퀀스 번호를 포함한다. 여기서 각 시퀀스 번호는 상위의 설정에 따라 수신된 시퀀스 번호 또는 수신 되지 않은 시퀀스 번호를 의미한다.
ACK/NACK 프레임 전송은 현재 채널의 상태에 따라 전송이 실패한 터보 서브 패킷, 또는 성공한 터보 서브 패킷의 시퀀스 번호만을 전송하는 것이 효율적일 경우가 있다. 현재 보내는 ACK/NACK 프레임이 ACK용인지 NACK용인지는 종래의 패킷으로 알리며, 터보 패킷용 ACK/ACK 프레임은 기 언급한 4가지의 패킷 전송 방식 중의 전송 방식 1을 이용하여 전송한다.
ACK/NACK 프레임일 경우, 터보 서브 패킷은 종래의 패킷에서 정의한 수 만큼의 시퀀스 번호를 포함하고 있으며, 만일 ACK 프레임일 경우, 각 터보 서브 패킷에 포함된 시퀀스 번호는 성공적으로 수신된 터보 서브 패킷의 시퀀스 번호를 의미한다.
도 15는 본 발명의 실시 예에 따른 터보 패킷 전송을 위한 주요 MAC 파라미터를 도시한 것이다.
상기 도 15를 참조하면, 먼저 "TurboModeClass"는 전송되는 패킷의 전송속도를 규정한다. "TurboTxType"은 터보 패킷의 전송 방식을 의미하며, 전술한 바와 같이 모두 4가지의 경우가 존재한다.
"TurboAckType:은 ACK/NACK 프레임을 전송하는 방식을 의미하며, ACK 프레임을 전송하는 방식, NACK 프레임을 전송하는 방식, ACK/NACK 프레임을 전송하지 않는 방식으로 나뉘어질 수 있다.
"TurboAckSeqNum"는 터보 ACK/NACK 프레임 전송의 경우 터보 서브 패킷 내에 포함된 시퀀스 번호의 수를 정의한다.
"TurboSubPktNum"는 터보패킷에 포함된 터보 서브 패킷의 총 수를 나타내며, "TurboPktNum"는 터보 패킷 전송 시 전송되는 터보 패킷의 총 수를 나타낸다.
"TurboPsduLength"는 각 터보 서브 패킷 내에 포함된 PSDU의 길이를 나타내며, "TurboContModeUse"는 현재 전송되는 패킷이 연속모드인지 여부를 알린다. 그리고, "TurboContPktEndDelimiterNum"는 송신단에서 수신단에 연속모드가 끝남을 알리기 위해 전송하는 패킷 앤드 딜리미터 (Packet End Delimiter)의 수를 알린다.
이러한 파라미터 값은 종래의 패킷 프레임을 통해 터보 패킷 전송 이전에 알려주어야한다.
도 16은 본 발명의 실시 예에 따른 전송 노드에서의 고속 전송을 위한 MAC 프로토콜의 동작과정을 도시한 것이다.
상기 도 16을 참조하면, 전송 노드는 전송 전에 먼저 고속 전송 모드로 전송할 것인지, 아닌 지를 결정한다(1610 단계). 상기 고속 전송 모드는 사용자에 의해 설정 될 수 있고, 응용 프로그램에 의해 설정될 수 있다.
만약, 고속 전송 모드가 아닌 경우, 일반 전송 모드로 전송한다(1615 단계). 즉, 표준 지그비 규격에 따라 전송한다.
만약, 고속 전송 모드인 경우, 전술한 4 가지의 고속 전송 모드 중 하나의 모드를 이용하여 터보 패킷 프레임을 전송한다(1620 단계). 상기 4 가지의 고속 전송 모드 중 하나의 모드에 대한 선택은 사용자에 의해 설정되거나. 구현 상황에 따라 제조자에 의해 설정될 수 있다.
이후, 전송한 데이터에 대해 ACK/NACK 를 수신하는지 검사한다(1625 단계).
만약, ACK를 수신하는 경우, 다음 데이터를 전송한다(1630 단계).
만약, NACK를 수신하는 경우, 상기 전송한 데이터에 대한 재전송을 수행한다(1635 단계).
만약, ACK/NACK이 수신이 필요 없는 경우, 상기 도 16에는 미 도시하였지만, 다음 터보 패킷 프레임을 전송한다.
도 17은 본 발명의 실시 예에 따른 수신 노드에서의 고속 수신을 위한 MAC 프로토콜의 동작과정을 도시한 것이다.
상기 도 17을 참조하면, 수신 노드는 패킷 프레임을 수신한다(1710 단계).
이후, 상기 수신한 패킷 프레임에 포함된 파라미터 값이 터보 패킷 프레임이 전송 될 것이라는 정보를 포함하고 있는지 검사한다(1715 단계).
만약, 터보 패킷 프레임이 전송 될 것이라는 정보가 포함되어 있지 않은 경우, 일반 수신 모드로 수신한다(1720 단계). 즉, 표준 지그비 규격에 따라 수신한다.
만약, 터보 패킷 프레임이 전송 될 것이라는 정보가 포함되어 있는 경우, 이후에 전송되는 터보 패킷 프레임을 수신한다(1725 단계).
이후, 상기 수신한 터보 패킷 프레임에 오류가 없는 경우, ACK를 전송한다 (1735 단게), 상기 수신한 터보 패킷 프레임에 오류가 있는 경우, NACK를 전송한다 (1740 단게), 이후, 다음 수신을 대기한다.
만약, ACK/NACK이 수신이 필요 없는 경우, 상기 도 17에는 미 도시하였지만, 다음 패킷 프레임 수신을 대기한다.
도 18은 본 발명의 실시 예에 따른 MAC 프로토콜을 구동하는 지그비 시스템의 송수신기 구조를 도시한 도면이다.
상기 도 18a를 참조하면, 기존 지그비 송신기(1810), 고속 데이터 전송용 지그비 송신기(1815), 멀티플렉서(1820), 제어부(1827), 송신 RF(1825)의 기능은 전술한 도 7에서의 지그비 송신기와 동일하다.
단, 상기 제어부(1827)는 기존 MAC 처리부(1805) 및 고속 데이터 전송용 MAC 처리부(1807)를 제어할 수 있다.
상기 MAC 처리부(1805)는 일반 전송 시에는 표준 지그비 규격에 따라 동작한다.
상기 고속 데이터 전송용 MAC 처리부(1807)는 고속 전송 시에는 전술한 4가지의 전송 방식 중 하나를 이용하여 고속 전송을 수행한다.
상기 도 18b를 참조하면, 기존 지그비 수신기(1855), 고속 데이터 수신용 지그비 수신기(1860), 제어부(1852), 수신 RF(1850)의 기능은 전술한 도 7에서의 지그비 수신기와 동일하다.
단, 상기 제어부(1852)는 기존 MAC 처리부(1865) 및 고속 데이터 수신용 MAC 처리부(1867)를 제어할 수 있다.
상기 MAC 처리부(1865)는 일반 전송 시에는 표준 지그비 규격에 따라 동작한다.
상기 고속 데이터 수신용 MAC 처리부(1867)는 고속 데이터 수신 시에는 전술한 4 가지의 전송 방식 중 하나를 이용하여 전송한 데이터를 수신한다.
도 19는 본 발명의 실시 예에 따른 전송 방식 별 데이터 전송 량에 대해 도시한 그래프이다.
상기 도 19를 참조하면, 실험 환경은, 고속 모드이고 전송속도는 2Mbps이며 이 때 BER(Bit Error Rate)은 10-5이다. MAC 파라미터는 TurboPktNum=1, TurboSubPktNum=64, TurboPsduLength=32Byte이며, 전송방식 1일 경우의, 종래 패킷의 PSDU 길이는 25 옥텟 이다.
전송방식 2와 3이 전송방식 1보다 높은 데이터 전송율을 보인다. 이 것은 전송방식 1의 경우 종래의 패킷 프레임 전부가 전송되므로, 전체 시간에서 고속 데이터가 전송되는 시간이 상대적으로 줄어들기 때문이다. 만일, 2Mbps로 데이터를 전송할 경우에는 연속모드로 데이터를 전송한다.
한편 본 발명의 상세한 설명에서는 구체적인 실시 예에 관해 설명하였으나, 본 발명의 범위에서 벗어나지 않는 한도 내에서 여러 가지 변형이 가능함은 물론이다. 그러므로 본 발명의 범위는 설명된 실시 예에 국한되어 정해져서는 아니 되며 후술하는 특허청구의 범위뿐만 아니라 이 특허청구의 범위와 균등한 것들에 의해 정해져야 한다.
도 1은 일반적인 지그비 시스템의 송수신기 구조를 도시한 도면,
도 2는 본 발명의 실시 예에 따른 1Mbps 전송율을 지원하는 지그비 시스템의 송수신기 구조를 도시한 도면,
도 3은 본 발명의 실시 예에 따른 O-QPSK 와 π/4 DQPSK 의 성상도를 도시한 도면,
도 4는 본 발명의 실시 예에 따른 일반적인 지그비 시스템과 본 발명에 의한 1Mbps 전송율을 지원하는 지그비 시스템의 전송 대역을 비교한 도면,
도 5는 본 발명의 실시 예에 따른 2Mbps 전송율을 지원하는 지그비 시스템의 송수신기 구조를 도시한 도면,
도 6은 본 발명의 실시 예에 따른 일반적인 지그비 시스템과 본 발명에 의한 2Mbps 전송율을 지원하는 지그비 시스템의 전송 대역을 비교한 도면,
도 7은 본 발명의 실시 예에 따른 지그비 시스템의 송수신기 구조를 도시한 도면,
도 8은 본 발명의 실시 예에 따른 지그비 시스템의 송신 과정을 도시한 흐름도,
도 9은 본 발명의 실시 예에 따른 지그비 시스템의 수신 과정을 도시한 흐름도,
도 10은 본 발명의 실시 예에 따른 일반적인 지그비 시스템과 본 발명에 의한 지그비 시스템의 성능을 비교한 그래프,
도 11은 본 발명의 실시 예에 따른 고속 데이터 전송용 지그비 패킷 프레임 구조를 도시한 도면,
도 12는 본 발명의 실시 예에 따른 터보 패킷을 도시한 도면,
도 13은 본 발명의 실시 예에 따른 연속 모드 패킷 프레임의 구조를 도시한 도면,
도 14는 본 발명의 실시 예에 따른 고속 데이터 전송용 ACK/NACK 프레임 구조를 도시한 도면,
도 15는 본 발명의 실시 예에 따른 터보 패킷 전송을 위한 주요 MAC 파라미터를 도시한 도면,
도 16은 본 발명의 실시 예에 따른 전송 노드에서의 고속 전송을 위한 MAC 프로토콜의 동작과정을 도시한 도면,
도 17은 본 발명의 실시 예에 따른 수신 노드에서의 고속 수신을 위한 MAC 프로토콜의 동작과정을 도시한 도면,
도 18은 본 발명의 실시 예에 따른 MAC 프로토콜을 구동하는 지그비 시스템의 송수신기 구조를 도시한 도면, 및,
도 19는 본 발명의 실시 예에 따른 전송 방식 별 데이터 전송 량에 대해 도시한 그래프.

Claims (76)

  1. 고속 전송을 지원하는 지그비 송신기의 장치에 있어서,
    고속 전송을 제어하는 제 1 제어신호 및 일반 전송을 제어하는 제 2 제어신호를 출력하고 상기 장치를 제어하는 제어부와,
    상기 제 1 제어신호를 수신하는 경우 차등 변조한 데이터의 위상을 π/4 만큼 천이하여 고속으로 데이터를 전송하는 제 1 전송부와,
    상기 제 2 제어신호를 수신하는 경우, 일반 속도로 데이터를 전송하는 제 2 전송부를 포함하는 것을 특징으로 하는 장치.
  2. 제 1항에 있어서,
    제 1 전송부가 고속으로 동작하기 위한 클럭을 공급하는 클럭부를 더 포함하는 것을 특징으로 하는 장치.
  3. 제 1항에 있어서,
    상기 제 1 전송부는,
    전송하고자 하는 데이터에 대해 직렬 병렬 변환을 수행하는 직렬 병렬 변환기와
    처리대상인 4 개의 병렬 데이터를 1개의 심볼로 변환하는 비트-심볼 변환기와,
    상기 1 개의 심볼을 16개의 8칩 시퀀스(Chip Sequence)로 변환하는 심볼-칩 변환기와
    상기 16개의 8 칩 시퀀스를 차등 변조하는 DQPSK(Differential Quadrature Phase Shift keying) 변조기와
    상기 차등 변조한 데이터의 위상을 π/4 만큼 변이하는 π/4 위상 변이부와,
    상기 위상을 변이한 데이터에 대해 레이즈 코사인 펄스 성형을 하여 전송율의 증가에 의한 대역폭 증가를 감소시키는 레이즈 코사인 필터를 포함하는 것을 특징으로 하는 장치.
  4. 제 3항에 있어서,
    상기 제 1 전송부는,
    상기 레이즈 코사인 펄스 성형을 마친 데이터에 대해 디지털 아날로그 변환 과정을 수행하는 디지털 아날로그 변환기와,
    상기 아날로그로 변환된 데이터를 무선 경로로 전송하는 RF(Radio Frequency)를 더 포함하는 것을 특징으로 하는 장치.
  5. 제 3항에 있어서,
    상기 DQPSK 변조기 및 상기 π/4 위상 변이부는 상기 심볼-칩 변환기의 출력에 대해 하기 <수학식 3>과 같이 DQPSK 차등 변조를 수행하고, π/4 만큼 위상을 변이하는 것을 특징으로 하는 장치.
    Figure 112007086078785-pat00003
    여기서, c(n)은 칩 시퀀스를 나타낸다. s(n)은 변조 및 위상이 바뀐 신호를 나타내고, d(n)은 변조되기 전의 데이터를 나타낸다. n은 현재의 데이터, n-1은 이전의 데이터를 나타낸다.
  6. 제 3항에 있어서,
    상기 16개의 8칩 시퀀스는 상호 상관값이 최소인 것을 특징으로 하는 장치.
  7. 고속 전송을 지원하는 지그비 수신기의 장치에 있어서,
    고속 수신을 제어하는 제 1 제어신호 및 일반 수신을 제어하는 제 2 제어신호를 출력하고 상기 장치를 제어하는 제어부와,
    상기 제 1 제어신호를 수신하는 경우 디지털로 변환된 데이터의 위상을 π/4 만큼 천이하여 고속으로 데이터를 수신하는 제 1 수신부와,
    상기 제 2 제어신호를 수신하는 경우 일반 속도로 데이터를 수신하는 제 2 수신부를 포함하는 것을 특징으로 하는 장치.
  8. 제 7항에 있어서,
    제 1 전송부가 고속으로 동작하기 위한 클럭을 공급하는 클럭부를 더 포함하는 것을 특징으로 하는 장치.
  9. 제 7항에 있어서,
    상기 제 1 수신부는,
    디지털로 변환된 데이터의 위상을 π/4 만큼 변이하는 π/4 위상 변이부와,
    상기 위상을 변이한 데이터에 대해 차등 복조 과정을 수행하여 16개의 8칩 시퀀스를 생성하는 DQPSK 복조기와,
    상기 16개의 8칩 시퀀스를 1 개의 심볼로 변환하는 칩-심볼 변환기와,
    상기 1개의 심볼을 4개의 비트로 변환하는 심볼-비트 변환기와,
    상기 4개의 비트를 직렬로 변환하는 병렬-직렬 변환기를 포함하는 것을 특징으로 하는 장치.
  10. 제 9항에 잇어서,
    상기 제 1 수신부는 상기 π/4 위상 변이부가 위상을 변이하기 전에,
    무선 경로를 통해 데이터를 수신하는 RF부와,
    상기 RF부가 출력한 데이터에 대해 아날로그 디지털 변환 과정을 수행하는 아날로그 디지털 변환기를 더 포함하는 것을 특징으로 하는 장치.
  11. 제 9항에 잇어서,
    상기 DQPSK 복조기는 하기 <수학식 4>를 이용하여 차등 복조과정을 수행하는 것을 특징으로 하는 장치.
    Figure 112007086078785-pat00004
    여기서, y(n)은 복조가 끝난 데이터이고, r(n)은 아날로그에서 디지털로 변환된 데이터이다. n은 현재의 데이터, n-1은 이전의 데이터를 나타낸다.
  12. 고속 전송을 지원하는 지그비 송신기의 전송 방법에 있어서,
    고속 전송을 제어하는 제 1 제어신호 또는 일반 전송을 제어하는 제 2 제어신호를 출력하는 과정과.
    상기 제 1 제어신호를 수신하는 경우 차등 변조한 데이터의 위상을 π/4 만큼 천이하여 고속으로 데이터를 전송하는 제 1 전송과정과,
    상기 제 2 제어신호를 수신하는 경우 일반 속도로 데이터를 전송하는 제 2 전송과정을 수행하는 과정을 포함하는 것을 특징으로 하는 방법.
  13. 제 12항에 있어서,
    제 1 전송 과정 전에 고속으로 동작하기 위한 클럭을 공급하는 과정을 더 포함하는 것을 특징으로 하는 방법.
  14. 제 12항에 있어서,
    상기 제 1 전송 과정은,
    전송하고자 하는 데이터에 대해 직렬 병렬 변환을 수행하는 과정과,
    처리대상인 4 개의 병렬 데이터를 1개의 심볼로 변환하는 과정과,
    상기 1 개의 심볼을 16개의 8칩 시퀀스(Chip Sequence)로 변환하는 과정과,
    상기 16개의 8 칩 시퀀스를 DQPSK(Differential Quadrature Phase Shift keying) 차등 변조하는 과정과,
    상기 차등 변조한 데이터의 위상을 π/4 만큼 변이하는 과정과,
    상기 위상을 변이한 데이터에 대해 레이즈 코사인 펄스 성형을 하여 전송율의 증가에 의한 대역폭 증가를 감소시키는 과정을 포함하는 것을 특징으로 하는 방법.
  15. 제 14항에 있어서,
    상기 제 1 전송 과정은,
    상기 레이즈 코사인 펄스 성형을 마친 데이터에 대해 디지털 아날로그 변환을 수행하는 과정과,
    상기 아날로그로 변환된 데이터를 무선 경로로 전송하는 과정을 더 포함하는 것을 특징으로 하는 방법.
  16. 제 14항에 있어서,
    상기 16개의 8 칩 시퀀스를 DQPSK(Differential Quadrature Phase Shift keying) 차등 변조하는 과정과, 상기 변조한 데이터의 위상을 π/4 만큼 변이하는 과정은,
    하기 <수학식 5>과 같이 DQPSK 차등 변조를 수행하고, π/4 만큼 위상을 변이하는 것을 특징으로 하는 방법.
    Figure 112007086078785-pat00005
    여기서, c(n)은 칩 시퀀스를 나타낸다. s(n)은 변조 및 위상이 바뀐 신호를 나타내고, d(n)은 변조되기 전의 데이터를 나타낸다. n은 현재의 데이터, n-1은 이전의 데이터를 나타낸다.
  17. 제 14항에 있어서,
    상기 16개의 8칩 시퀀스는 상호 상관값이 최소인 것을 특징으로 하는 방법.
  18. 고속 전송을 지원하는 지그비 수신기의 수신 방법에 있어서,
    고속 전송을 제어하는 제 1 제어신호 또는 일반 전송을 제어하는 제 2 제어신호를 출력하는 과정과.
    상기 제 1 제어신호를 수신하는 경우 고속으로 데이터를 수신하는 제 1 수신과정과,
    상기 제 2 제어신호를 수신하는 경우 일반 속도로 데이터를 수신하는 제 2 수신과정을 수행하는 과정을 포함하는 것을 특징으로 하는 방법.
  19. 제 18항에 있어서,
    제 1 수신 과정 전에 고속으로 동작하기 위한 클럭을 공급하는 과정을 더 포함하는 것을 특징으로 하는 방법.
  20. 제 18항에 있어서,
    상기 제 1 수신 과정은,
    디지털로 변환된 데이터의 위상을 π/4 만큼 변이하는 과정과,
    상기 위상을 변이한 데이터에 대해 DQPSK 차등 복조 과정을 수행하여 16개의 8칩 시퀀스를 생성하는 과정과,
    상기 16개의 8칩 시퀀스를 1 개의 심볼로 변환하는 과정과,
    상기 1개의 심볼을 4개의 비트로 변환하는 과정과,
    상기 4개의 비트를 직렬로 변환하는 과정을 포함하는 것을 특징으로 하는 방법.
  21. 제 20항에 있어서,
    상기 디지털로 변환된 데이터의 위상을 π/4 만큼 변이하는 과정전에,
    무선 경로를 통해 데이터를 수신하는 과정과,
    상기 수신한 데이터에 대해 아날로그 디지털 변환을 수행하는 과정을 더 포함하는 것을 특징으로 하는 방법.
  22. 제 20항에 잇어서,
    상기 DQPSK 차등 복조과정은 하기 <수학식 6>을 이용하는 것을 특징으로 하는 방법.
    Figure 112007086078785-pat00006
    여기서, y(n)은 복조가 끝난 데이터이고, r(n)은 아날로그에서 디지털로 변환된 데이터이다. n은 현재의 데이터, n-1은 이전의 데이터를 나타낸다.
  23. 고속 전송을 지원하는 지그비 송신기의 송신 방법에 있어서,
    고속 전송을 위한 파라미터를 전송 방식1로 전송하는 과정과,
    고속 전송을 위한 전송 모드가 전송 방식 1인 경우, 상기 전송 방식 1로 고속 데이터를 전송하는 과정과,
    상기 고속 데이터에 대한 응답이 필요한 경우, 성공 응답 메시지 또는 실패 응답 메시지 수신을 대기하는 과정과,
    상기 성공 응답 메시지를 수신하는 경우, 다음 고속 데이터를 전송하는 과정과,
    고속 전송을 위한 전송 모드가 연속 전송 모드인 경우, 연속 전송 모드로 고속 데이터를 전송하는 과정을 포함하는 것을 특징으로 하는 방법.
  24. 제 23항에 있어서,
    상기 실패 응답 메시지를 수신하는 경우, 상기 고속 데이터를 다시 전송하는 과정을 더 포함하는 것을 특징으로 하는 방법.
  25. 제 23항에 있어서,
    상기 고속 데이터에 대한 응답이 필요 없는 경우, 다음 고속 데이터를 전송하는 과정을 더 포함하는 것을 특징으로 하는 방법.
  26. 삭제
  27. 제 23항에 있어서,
    고속 전송을 위한 전송 모드가 전송 방식 2인 경우, 상기 전송 방식 2로 고속 데이터를 전송하는 과정을 더 포함하는 것을 특징으로 하는 방법.
  28. 제 23항에 있어서,
    고속 전송을 위한 전송 모드가 전송 방식 3인 경우, 상기 전송 방식 3으로 고속 데이터를 전송하는 과정을 더 포함하는 것을 특징으로 하는 방법.
  29. 제 23항에 있어서,
    고속 전송을 위한 전송 모드가 전송 방식 4인 경우, 상기 전송 방식 4로 고속 데이터를 전송하는 과정을 더 포함하는 것을 특징으로 하는 방법.
  30. 제 23항에 있어서,
    상기 고속 전송을 위한 파라미터는,
    전송 고속 데이터의 전송속도를 나타내는 파라미터, 고속 데이터의 전송 방식을 나타내는 파라미터, 성공응답메시지/실패응답메시지를 전송하는 방식을 나타내는 파라미터, 상기 성공응답메시지/실패응답메시지 전송시 서브 데이터내에 포함된 시퀀스 번호를 수를 나타내는 파라미터, 상기 고속 데이터에 포함된 서브 데이 터의 총 수를 나타내는 파라미터, 고속 데이터의 총 수를 나타내는 파라미터, 각 서브 데이터내에 포함된 PSDU의 길이를 나타내는 파라미터, 현재 전송 되는 고속 데이터가 연속 모드인지를 나타내는 파라미터, 및, 전송단에서 수신단에 연속모드가 끝남을 알리기 위해 전송하는 패킷 앤드 딜리미터 (Packet End Delimiter)의 수를 나타내는 파아미터 중 적어도 하나를 포함하는 것을 특징으로 하는 방법.
  31. 제 23항에 있어서,
    상기 전송 방식 1은,
    알반 지그비 프레임에 고속 데이터 전송 수행에 대한 정보를 포함시켜 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 시퀀스 번호와, 상기 시퀀스 번호에 해당하고, 전송하고자 하는 정보를 포함하는 PSDU를 포함하는 적어도 하나 이상의 서브 데이터로 구성된 고속 데이터를 전송하는 모드인 것을 특징으로 하는 방법.
  32. 제 27항에 있어서,
    상기 전송 방식 2는,
    프리앰블 시퀀스, SFD, 고속 데이터 전송을 알리는 4 비트의 프레임의 길이, 고속 데이터 전송을 알리는 예약 영역, 프레임 컨트롤, FCS를 포함하는 고속 데이터를 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 시퀀스 번호와, 상기 시퀀스 번호에 해당하고, 전송하고자 하는 정보를 포함하는 PSDU를 포함하는 적어도 하나 이상의 서브 데이터로 구성된 고속 데이터를 전송하는 모드인 것을 특징으로 하는 방법.
  33. 제 28항에 있어서,
    상기 전송 방식 3은,
    프리앰블 시퀀스, SFD, 고속 데이터 전송을 알리는 0 비트의 프레임의 길이, 고속 데이터 전송을 알리는 예약 영역을 포함하는 고속 데이터를 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 시퀀스 번호와, 상기 시퀀스 번호에 해당하고, 전송하고자 하는 정보를 포함하는 PSDU를 포함하는 적어도 하나 이상의 서브 데이터로 구성된 고속 데이터를 전송하는 모드인 것을 특징으로 하는 방법.
  34. 제 29항에 있어서,
    상기 전송 방식 4는,
    프리앰블 시퀀스, SFD,를 포함하는 고속 데이터를 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 시퀀스 번호와, 상기 시퀀스 번호에 해당하고, 전송하고자 하는 정보를 포함하는 PSDU를 포함하는 적어도 하나 이상의 서브 데이터로 구성된 고속 데이터를 전송하는 모드인 것을 특징으로 하는 방법.
  35. 제 23항에 있어서,
    상기 연속 전송 모드는,
    알반 지그비 프레임에 고속 데이터 전송 수행에 대한 정보를 포함시켜 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 시퀀스 번호와, 상기 시퀀스 번호에 해당하고, 전송하고자 하는 정보를 포함하는 PSDU를 포함하는 적어도 하나 이상의 서브 데이터로 구성된 고속 데이터와, 전송 데이터의 마지막임을 표시하기 위해 상위 네트워크에서 정의된 횟수의 딜리미터(Delimiter)를 포함하는 서브 데이터로 구성된 고속 데이터를 전송하는 모드인 것을 특징으로 하는 방법.
  36. 제 23항에 있어서,
    상기 성공 응답 메시지는, 알반 지그비 프레임에 고속 데이터 전송 수행에 대한 정보를 포함시켜 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 성공적으로 수신한 서브 데이터의 시퀀스 번호를 포함하고,
    상기 실패 응답 메시지는, 알반 지그비 프레임에 고속 데이터 전송 수행에 대한 정보를 포함시켜 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 성공적으로 수신하지 못한 서브 데이터의 시퀀스 번호를 포함하는 것을 특징으로 하는 방 법.
  37. 고속 전송을 지원하는 지그비 수신기의 수신 방법에 있어서,
    고속 전송을 위한 파라미터를 전송 방식 1로 수신하는 과정과,
    고속 전송을 위한 전송 모드가 전송 방식 1인 경우, 상기 전송 방식 1로 고속 데이터를 수신하는 과정과,
    상기 고속 데이터에 대한 응답이 필요한 경우, 상기 고속 데이터를 성공적으로 수신했는지 검사하는 과정과,
    상기 고속 데이터를 성공적으로 수신한 경우, 성공 응답 메시지를 전송하는 과정과,
    고속 전송을 위한 전송 모드가 연속 전송 모드인 경우, 연속 전송 모드에 대한 고속 데이터를 수신하는 과정을 포함하는 것을 특징으로 하는 방법.
  38. 제 37항에 있어서,
    상기 고속 데이터를 성공적으로 수신하지 못한 경우, 실패 응답 메시지를 전송하는 과정을 더 포함하는 것을 특징으로 하는 방법.
  39. 삭제
  40. 제 37항에 있어서,
    고속 전송을 위한 전송 모드가 전송 방식 2인 경우, 상기 전송 방식2에 대한 고속 데이터를 수신하는 과정을 더 포함하는 것을 특징으로 하는 방법.
  41. 제 37항에 있어서,
    고속 전송을 위한 전송 모드가 전송 방식 3인 경우, 상기 전송 방식 3에 대한 고속 데이터를 수신하는 과정을 더 포함하는 것을 특징으로 하는 방법.
  42. 제 37항에 있어서,
    고속 전송을 위한 전송 모드가 전송 방식 4인 경우, 상기 전송 방식 4에 대한 고속 데이터를 수신하는 과정을 더 포함하는 것을 특징으로 하는 방법.
  43. 제 37항에 있어서,
    상기 고속 전송을 위한 파라미터는,
    전송 고속 데이터의 전송속도를 나타내는 파라미터, 고속 데이터의 전송 방식을 나타내는 파라미터, 성공응답메시지/실패응답메시지를 전송하는 방식을 나타내는 파라미터, 상기 성공응답메시지/실패응답메시지 전송시 서브 데이터내에 포함된 시퀀스 번호를 수를 나타내는 파라미터, 상기 고속 데이터에 포함된 서브 데이터의 총 수를 나타내는 파라미터, 고속 데이터의 총 수를 나타내는 파라미터, 각 서브 데이터내에 포함된 PSDU의 길이를 나타내는 파라미터, 현재 전송 되는 고속 데이터가 연속 모드인지를 나타내는 파라미터, 및, 전송단에서 수신단에 연속모드가 끝남을 알리기 위해 전송하는 패킷 앤드 딜리미터 (Packet End Delimiter)의 수를 나타내는 파아미터 중 적어도 하나를 포함하는 것을 특징으로 하는 방법.
  44. 제 37항에 있어서,
    상기 전송 방식 1은,
    알반 지그비 프레임에 고속 데이터 전송 수행에 대한 정보를 포함시켜 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 시퀀스 번호와, 상기 시퀀스 번호에 해당하고, 전송하고자 하는 정보를 포함하는 PSDU를 포함하는 적어도 하나 이상의 서브 데이터로 구성된 고속 데이터를 전송하는 모드인 것을 특징으로 하는 방법.
  45. 제 40항에 있어서,
    상기 전송 방식 2는,
    프리앰블 시퀀스, SFD, 고속 데이터 전송을 알리는 4 비트의 프레임의 길이, 고속 데이터 전송을 알리는 예약 영역, 프레임 컨트롤, FCS를 포함하는 고속 데이터를 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 시퀀스 번호와, 상기 시퀀스 번호에 해당하고, 전송하고자 하는 정보를 포함하는 PSDU를 포함하는 적어도 하나 이상의 서브 데이터로 구성된 고속 데이터를 전송하는 모드인 것을 특징으로 하는 방법.
  46. 제 41항에 있어서,
    상기 전송 방식 3은,
    프리앰블 시퀀스, SFD, 고속 데이터 전송을 알리는 0 비트의 프레임의 길이, 고속 데이터 전송을 알리는 예약 영역을 포함하는 고속 데이터를 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 시퀀스 번호와, 상기 시퀀스 번호에 해당하고, 전송하고자 하는 정보를 포함하는 PSDU를 포함하는 적어도 하나 이상의 서브 데이터로 구성된 고속 데이터를 전송하는 모드인 것을 특징으로 하는 방법.
  47. 제 42항에 있어서,
    상기 전송 방식 4는,
    프리앰블 시퀀스, SFD,를 포함하는 고속 데이터를 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 시퀀스 번호와, 상기 시퀀스 번호에 해당하고, 전송하고자 하는 정보를 포함하는 PSDU를 포함하는 적어도 하나 이상의 서브 데이터로 구성된 고속 데이터를 전송하는 모드인 것을 특징으로 하는 방법.
  48. 제 37항에 있어서,
    상기 연속 전송 모드는,
    알반 지그비 프레임에 고속 데이터 전송 수행에 대한 정보를 포함시켜 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 시퀀스 번호와, 상기 시퀀스 번호에 해당하고, 전송하고자 하는 정보를 포함하는 PSDU를 포함하는 적어도 하나 이상의 서브 데이터로 구성된 고속 데이터와, 전송 데이터의 마지막임을 표시하기 위해 상위 네트워크에서 정의된 횟수의 딜리미터(Delimiter)를 포함하는 서브 데이터로 구성된 고속 데이터를 전송하는 모드인 것을 특징으로 하는 방법.
  49. 제 38항에 있어서,
    상기 성공 응답 메시지는, 알반 지그비 프레임에 고속 데이터 전송 수행에 대한 정보를 포함시켜 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 성공적 으로 수신한 서브 데이터의 시퀀스 번호를 포함하고,
    상기 실패 응답 메시지는, 알반 지그비 프레임에 고속 데이터 전송 수행에 대한 정보를 포함시켜 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 성공적으로 수신하지 못한 서브 데이터의 시퀀스 번호를 포함하는 것을 특징으로 하는 방법.
  50. 고속 전송을 지원하는 지그비 송신기의 장치에 있어서,
    고속 전송을 제어하는 제 1 제어신호 및 일반 전송을 제어하는 제 2 제어신호를 출력하고 상기 장치를 제어하는 제어부와,
    상기 제 1 제어신호를 수신하는 경우 고속으로 데이터를 전송하는 제 1 전송부와,
    상기 제 2 제어신호를 수신하는 경우, 일반 속도로 데이터를 전송하는 제 2 전송부와,
    상기 제 1 제어신호를 수신하는 경우, 상기 제 1 전송부로 고속 전송을 위한 파라미터를 전송 방식 1로 전송하고, 고속 전송을 위한 전송 모드가 전송 방식 1인 경우, 상기 전송 방식 1로 고속 데이터를 전송하고, 상기 고속 데이터에 대한 응답이 필요한 경우, 성공 응답 메시지 또는 실패 응답 메시지 수신을 대기하고, 상기 성공 응답 메시지를 수신하는 경우, 다음 고속 데이터를 전송하는 제 1 MAC부와,
    상기 제 2 제어신호를 수신하는 경우, 상기 제 2 전송부로 일반 속도의 데이터를 출력하는 제 2 MAC부를 포함하고,
    상기 제 1 MAC 부는 고속 전송을 위한 전송 모드가 연속 전송 모드인 경우, 연속 전송 모드로 고속 데이터를 전송하는 것을 특징으로 하는 장치.
  51. 제 50항에 있어서,
    상기 제 1 MAC 부는 상기 실패 응답 메시지를 수신하는 경우, 상기 고속 데이터를 다시 전송하는 것을 특징으로 하는 장치.
  52. 제 50항에 있어서,
    상기 제 1 MAC 부는 상기 고속 데이터에 대한 응답이 필요 없는 경우, 다음 고속 데이터를 전송하는 것을 특징으로 하는 장치.
  53. 삭제
  54. 제 50항에 있어서,
    상기 제 1 MAC 부는 고속 전송을 위한 전송 모드가 전송 방식 2인 경우, 상기 전송 방식 2로 고속 데이터를 전송하는 것을 특징으로 하는 장치.
  55. 제 50항에 있어서,
    상기 제 1 MAC 부는 고속 전송을 위한 전송 모드가 전송 방식 3인 경우, 상기 전송 방식 3으로 고속 데이터를 전송하는 것을 특징으로 하는 장치.
  56. 제 50항에 있어서,
    상기 제 1 MAC 부는 고속 전송을 위한 전송 모드가 전송 방식 4인 경우, 상기 전송 방식 4로 고속 데이터를 전송하는 것을 특징으로 하는 장치.
  57. 제 50항에 있어서,
    상기 고속 전송을 위한 파라미터는,
    전송 고속 데이터의 전송속도를 나타내는 파라미터, 고속 데이터의 전송 방식을 나타내는 파라미터, 성공응답메시지/실패응답메시지를 전송하는 방식을 나타내는 파라미터, 상기 성공응답메시지/실패응답메시지 전송시 서브 데이터내에 포함된 시퀀스 번호를 수를 나타내는 파라미터, 상기 고속 데이터에 포함된 서브 데이 터의 총 수를 나타내는 파라미터, 고속 데이터의 총 수를 나타내는 파라미터, 각 서브 데이터내에 포함된 PSDU의 길이를 나타내는 파라미터, 현재 전송 되는 고속 데이터가 연속 모드인지를 나타내는 파라미터, 및, 전송단에서 수신단에 연속모드가 끝남을 알리기 위해 전송하는 패킷 앤드 딜리미터 (Packet End Delimiter)의 수를 나타내는 파아미터 중 적어도 하나를 포함하는 것을 특징으로 하는 장치.
  58. 제 50항에 있어서,
    상기 전송 방식 1은,
    알반 지그비 프레임에 고속 데이터 전송 수행에 대한 정보를 포함시켜 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 시퀀스 번호와, 상기 시퀀스 번호에 해당하고, 전송하고자 하는 정보를 포함하는 PSDU를 포함하는 적어도 하나 이상의 서브 데이터로 구성된 고속 데이터를 전송하는 모드인 것을 특징으로 하는 장치.
  59. 제 54항에 있어서,
    상기 전송 방식 2는,
    프리앰블 시퀀스, SFD, 고속 데이터 전송을 알리는 4 비트의 프레임의 길이, 고속 데이터 전송을 알리는 예약 영역, 프레임 컨트롤, FCS를 포함하는 고속 데이터를 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 시퀀스 번호와, 상기 시퀀스 번호에 해당하고, 전송하고자 하는 정보를 포함하는 PSDU를 포함하는 적어도 하나 이상의 서브 데이터로 구성된 고속 데이터를 전송하는 모드인 것을 특징으로 하는 장치.
  60. 제 55항에 있어서,
    상기 전송 방식 3은,
    프리앰블 시퀀스, SFD, 고속 데이터 전송을 알리는 0 비트의 프레임의 길이, 고속 데이터 전송을 알리는 예약 영역을 포함하는 고속 데이터를 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 시퀀스 번호와, 상기 시퀀스 번호에 해당하고, 전송하고자 하는 정보를 포함하는 PSDU를 포함하는 적어도 하나 이상의 서브 데이터로 구성된 고속 데이터를 전송하는 모드인 것을 특징으로 하는 장치.
  61. 제 56항에 있어서,
    상기 전송 방식 4는,
    프리앰블 시퀀스, SFD,를 포함하는 고속 데이터를 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 시퀀스 번호와, 상기 시퀀스 번호에 해당하고, 전송하고자 하는 정보를 포함하는 PSDU를 포함하는 적어도 하나 이상의 서브 데이터로 구성된 고속 데이터를 전송하는 모드인 것을 특징으로 하는 장치.
  62. 제 50항에 있어서,
    상기 연속 전송 모드는,
    알반 지그비 프레임에 고속 데이터 전송 수행에 대한 정보를 포함시켜 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 시퀀스 번호와, 상기 시퀀스 번호에 해당하고, 전송하고자 하는 정보를 포함하는 PSDU를 포함하는 적어도 하나 이상의 서브 데이터로 구성된 고속 데이터와, 전송 데이터의 마지막임을 표시하기 위해 상위 네트워크에서 정의된 횟수의 딜리미터(Delimiter)를 포함하는 서브 데이터로 구성된 고속 데이터를 전송하는 모드인 것을 특징으로 하는 장치.
  63. 제 51항에 있어서,
    상기 성공 응답 메시지는, 알반 지그비 프레임에 고속 데이터 전송 수행에 대한 정보를 포함시켜 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 성공적으로 수신한 서브 데이터의 시퀀스 번호를 포함하고,
    상기 실패 응답 메시지는, 알반 지그비 프레임에 고속 데이터 전송 수행에 대한 정보를 포함시켜 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 성공적으로 수신하지 못한 서브 데이터의 시퀀스 번호를 포함하는 것을 특징으로 하는 장 치.
  64. 고속 전송을 지원하는 지그비 수신기의 장치에 있어서,
    고속 수신을 제어하는 제 1 제어신호 및 일반 수신을 제어하는 제 2 제어신호를 출력하고 상기 장치를 제어하는 제어부와,
    상기 제 1 제어신호를 수신하는 경우 고속으로 데이터를 수신하는 제 1 수신부와,
    상기 제 2 제어신호를 수신하는 경우 일반 속도로 데이터를 수신하는 제 2 수신부를 포함하는 것을 특징으로 하는 장치.
    상기 제 1 제어신호를 수신하는 경우, 상기 제 1 수신부로부터 고속 전송을 위한 파라미터를 전송 방식 1로 수신하고, 고속 전송을 위한 전송 모드가 전송 방식 1인 경우, 상기 전송 방식 1로 고속 데이터를 수신하고, 상기 고속 데이터에 대한 응답이 필요한 경우, 상기 고속 데이터를 성공적으로 수신했는지 검사하고, 상기 고속 데이터를 성공적으로 수신한 경우, 성공 응답 메시지를 전송하는 제 1 MAC부와,
    상기 제 2 제어신호를 수신하는 경우, 상기 제 2 전송부로 일반 속도의 데이터를 수신하는 제 2 MAC부를 포함하고,
    고속 전송을 위한 전송 모드가 연속 전송 모드인 경우, 연속 전송 모드에 대한 고속 데이터를 수신하는 것을 특징으로 하는 장치.
  65. 제 64항에 있어서,
    상기 제 1 MAC부는 상기 고속 데이터를 성공적으로 수신하지 못한 경우, 실패 응답 메시지를 전송하는 것을 특징으로 하는 장치.
  66. 삭제
  67. 제 64항에 있어서,
    고속 전송을 위한 전송 모드가 전송 방식 2인 경우, 상기 전송 방식 2에 대한 고속 데이터를 수신하는 것을 특징으로 하는 장치.
  68. 제 64항에 있어서,
    고속 전송을 위한 전송 모드가 전송 방식 3인 경우, 상기 전송 방식 3에 대한 고속 데이터를 수신하는 것을 특징으로 하는 장치.
  69. 제 64항에 있어서,
    고속 전송을 위한 전송 모드가 전송 방식 4인 경우, 상기 전송 방식 4에 대한 고속 데이터를 수신하는 것을 특징으로 하는 장치.
  70. 제 64항에 있어서,
    상기 고속 전송을 위한 파라미터는,
    전송 고속 데이터의 전송속도를 나타내는 파라미터, 고속 데이터의 전송 방식을 나타내는 파라미터, 성공응답메시지/실패응답메시지를 전송하는 방식을 나타내는 파라미터, 상기 성공응답메시지/실패응답메시지 전송시 서브 데이터내에 포함된 시퀀스 번호를 수를 나타내는 파라미터, 상기 고속 데이터에 포함된 서브 데이터의 총 수를 나타내는 파라미터, 고속 데이터의 총 수를 나타내는 파라미터, 각 서브 데이터내에 포함된 PSDU의 길이를 나타내는 파라미터, 현재 전송 되는 고속 데이터가 연속 모드인지를 나타내는 파라미터, 및, 전송단에서 수신단에 연속모드가 끝남을 알리기 위해 전송하는 패킷 앤드 딜리미터 (Packet End Delimiter)의 수를 나타내는 파아미터 중 적어도 하나를 포함하는 것을 특징으로 하는 장치.
  71. 제 64항에 있어서,
    상기 전송 방식 1은,
    알반 지그비 프레임에 고속 데이터 전송 수행에 대한 정보를 포함시켜 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 시퀀스 번호와, 상기 시퀀스 번호에 해당하고, 전송하고자 하는 정보를 포함하는 PSDU를 포함하는 적어도 하나 이상의 서브 데이터로 구성된 고속 데이터를 전송하는 모드인 것을 특징으로 하는 장치.
  72. 제 67항에 있어서,
    상기 전송 방식 2는,
    프리앰블 시퀀스, SFD, 고속 데이터 전송을 알리는 4 비트의 프레임의 길이, 고속 데이터 전송을 알리는 예약 영역, 프레임 컨트롤, FCS를 포함하는 고속 데이터를 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 시퀀스 번호와, 상기 시퀀스 번호에 해당하고, 전송하고자 하는 정보를 포함하는 PSDU를 포함하는 적어도 하나 이상의 서브 데이터로 구성된 고속 데이터를 전송하는 모드인 것을 특징으로 하는 장치.
  73. 제 68항에 있어서,
    상기 전송 방식 3은,
    프리앰블 시퀀스, SFD, 고속 데이터 전송을 알리는 0 비트의 프레임의 길이, 고속 데이터 전송을 알리는 예약 영역을 포함하는 고속 데이터를 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 시퀀스 번호와, 상기 시퀀스 번호에 해당하고, 전송하고자 하는 정보를 포함하는 PSDU를 포함하는 적어도 하나 이상의 서브 데이터로 구성된 고속 데이터를 전송하는 모드인 것을 특징으로 하는 장치.
  74. 제 69항에 있어서,
    상기 전송 방식 4는,
    프리앰블 시퀀스, SFD,를 포함하는 고속 데이터를 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 시퀀스 번호와, 상기 시퀀스 번호에 해당하고, 전송하고자 하는 정보를 포함하는 PSDU를 포함하는 적어도 하나 이상의 서브 데이터로 구성된 고속 데이터를 전송하는 모드인 것을 특징으로 하는 장치.
  75. 제 64항에 있어서,
    상기 연속 전송 모드는,
    알반 지그비 프레임에 고속 데이터 전송 수행에 대한 정보를 포함시켜 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 시퀀스 번호와, 상기 시퀀스 번호에 해당하고, 전송하고자 하는 정보를 포함하는 PSDU를 포함하는 적어도 하나 이상의 서브 데이터로 구성된 고속 데이터와, 전송 데이터의 마지막임을 표시하기 위해 상위 네트워크에서 정의된 횟수의 딜리미터(Delimiter)를 포함하는 서브 데이터로 구성된 고속 데이터를 전송하는 모드인 것을 특징으로 하는 장치.
  76. 제 65항에 있어서,
    상기 성공 응답 메시지는, 알반 지그비 프레임에 고속 데이터 전송 수행에 대한 정보를 포함시켜 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 성공적으로 수신한 서브 데이터의 시퀀스 번호를 포함하고,
    상기 실패 응답 메시지는, 알반 지그비 프레임에 고속 데이터 전송 수행에 대한 정보를 포함시켜 전송하고, TGAP 시간 지연 후에, 프리앰블 시퀀스와, 성공적으로 수신하지 못한 서브 데이터의 시퀀스 번호를 포함하는 것을 특징으로 하는 장치.
KR1020070122603A 2007-09-11 2007-11-29 고속 송수신을 위한 지그비 통신 장치 및 방법 KR101522641B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020070091959 2007-09-11
KR20070091959 2007-09-11

Publications (2)

Publication Number Publication Date
KR20090027129A KR20090027129A (ko) 2009-03-16
KR101522641B1 true KR101522641B1 (ko) 2015-05-26

Family

ID=40452202

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070122603A KR101522641B1 (ko) 2007-09-11 2007-11-29 고속 송수신을 위한 지그비 통신 장치 및 방법

Country Status (4)

Country Link
US (1) US20100202564A1 (ko)
EP (1) EP2198561A4 (ko)
KR (1) KR101522641B1 (ko)
WO (1) WO2009035256A1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102664861B (zh) * 2012-04-11 2015-09-16 苏州英菲泰尔电子科技有限公司 提高超低功耗无线通信传输频谱效率的方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060079896A (ko) * 2005-01-03 2006-07-07 삼성전기주식회사 다중 데이터 전송 속도를 제공하는 ZigBee 송수신장치
KR20060081795A (ko) * 2005-01-10 2006-07-13 엘지전자 주식회사 홈 네트워크 프로토콜 인터페이스 방법
KR20070005924A (ko) * 2004-04-20 2007-01-10 마쯔시다덴기산교 가부시키가이샤 통신 네트워크 시스템 및 통신 장치

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7274652B1 (en) * 2000-06-02 2007-09-25 Conexant, Inc. Dual packet configuration for wireless communications
JP3924508B2 (ja) * 2002-07-22 2007-06-06 Necエレクトロニクス株式会社 データ伝送回路及び半導体集積回路
JP3769752B2 (ja) * 2002-12-24 2006-04-26 ソニー株式会社 情報処理装置および情報処理方法、データ通信システム、並びに、プログラム
KR100675840B1 (ko) * 2005-06-29 2007-01-30 한국전자통신연구원 지그비를 이용한 이동 통신 단말기의 핸즈프리 기능 제공장치 및 방법
US8917716B2 (en) * 2006-04-17 2014-12-23 Muse Green Investments LLC Mesh network telephone system
US7990937B2 (en) * 2007-11-05 2011-08-02 Freescale Semiconductor, Inc. Initiation of high speed overlay mode for burst data and real time streaming (audio) applications
US8311490B2 (en) * 2008-12-24 2012-11-13 Johnson Controls Technology Company Systems and methods for configuring and operating a wireless control system in a vehicle for activation of a remote device

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070005924A (ko) * 2004-04-20 2007-01-10 마쯔시다덴기산교 가부시키가이샤 통신 네트워크 시스템 및 통신 장치
KR20060079896A (ko) * 2005-01-03 2006-07-07 삼성전기주식회사 다중 데이터 전송 속도를 제공하는 ZigBee 송수신장치
KR20060081795A (ko) * 2005-01-10 2006-07-13 엘지전자 주식회사 홈 네트워크 프로토콜 인터페이스 방법

Also Published As

Publication number Publication date
EP2198561A4 (en) 2016-01-06
KR20090027129A (ko) 2009-03-16
EP2198561A1 (en) 2010-06-23
US20100202564A1 (en) 2010-08-12
WO2009035256A1 (en) 2009-03-19

Similar Documents

Publication Publication Date Title
AU766326B2 (en) Apparatus and method for gating transmission of a data rate control channel in an HDR mobile communication system
EP1234401B1 (en) Variable rate coding for forward link
AU2006241618B2 (en) Method, apparatus, and system for transmitting and receiving information of an uncoded channel in an orthogonal frequency division multiplexing system
US20160044656A1 (en) Systems and methods for uplink signaling using time-frequency resources
JP5676596B2 (ja) 無線システムのための上りリンク制御信号の設計
AU2006234649B2 (en) Method of supporting multiple codes in a wireless mobile communication system
KR20080058420A (ko) 무선 통신 시스템에서 결합 데이터율 제어 Lock 채널을가능하게 하는 방법
JP2011504669A (ja) 資源割り当てのための方法およびシステム
KR101539521B1 (ko) 무선 주파수 전력 스펙트럼을 사용하는 셀룰러 통신 시스템을 위한 방법 및 장치
EP1614304A2 (en) Method and apparatus for a spectrally compliant cellular communication system
EP1742400A1 (en) Multicarrier transmitter apparatus, multicarrier receiver apparatus, multicarrier transmitting method, and multicarrier receiving method
KR101522641B1 (ko) 고속 송수신을 위한 지그비 통신 장치 및 방법
KR100982147B1 (ko) 직교 주파수 분할 다중 액세스 통신 시스템에 대한 대역내레이트 제어

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180427

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee