KR101418471B1 - 주파수 오프셋 보정 장치 - Google Patents

주파수 오프셋 보정 장치 Download PDF

Info

Publication number
KR101418471B1
KR101418471B1 KR1020140014903A KR20140014903A KR101418471B1 KR 101418471 B1 KR101418471 B1 KR 101418471B1 KR 1020140014903 A KR1020140014903 A KR 1020140014903A KR 20140014903 A KR20140014903 A KR 20140014903A KR 101418471 B1 KR101418471 B1 KR 101418471B1
Authority
KR
South Korea
Prior art keywords
phase
offset
symbol
data
compensation
Prior art date
Application number
KR1020140014903A
Other languages
English (en)
Inventor
김영재
Original Assignee
삼성탈레스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성탈레스 주식회사 filed Critical 삼성탈레스 주식회사
Priority to KR1020140014903A priority Critical patent/KR101418471B1/ko
Application granted granted Critical
Publication of KR101418471B1 publication Critical patent/KR101418471B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2657Carrier synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/26Systems using multi-frequency codes
    • H04L27/2601Multicarrier modulation systems
    • H04L27/2647Arrangements specific to the receiver only
    • H04L27/2655Synchronisation arrangements
    • H04L27/2689Link with other circuits, i.e. special connections between synchronisation arrangements and other circuits for achieving synchronisation
    • H04L27/2692Link with other circuits, i.e. special connections between synchronisation arrangements and other circuits for achieving synchronisation with preamble design, i.e. with negotiation of the synchronisation sequence with transmitter or sequence linked to the algorithm used at the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/0014Carrier regulation
    • H04L2027/0024Carrier regulation at the receiver end
    • H04L2027/0026Correction of carrier offset

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

본 발명은 버스트 모드 패킷 전송 시스템에서의 오프셋 보정 장치로서, 수신되는 데이터 심볼에 대하여 주파수 오프셋을 보정할 수 있는 주파수 오프셋 보정 장치이다. 본 발명의 실시 형태는 페이즈 오프셋 심볼이 기록된 프리앰블 필드와 데이터 심볼이 기록된 데이터 필드를 포함한 버스트 모드 패킷 전송 시스템에서의 주파수 오프셋 보정 장치에 있어서, 수신되는 데이터 심볼 순서대로 미리 설정한 N개의 데이터 심볼에 대한 평균 페이즈를 페이즈 검출기; 상기 평균 페이즈와 기준 페이즈간의 차이값인 편차 페이즈를 산출하는 오프셋 검출기; 상기 편차 페이즈를 상기 N개로 나누어 하나의 심볼당 발생한 평균 페이즈 오프셋을 산출하여, 산출된 평균 페이즈 오프셋에 따른 보상 페이즈 오프셋을 생성하는 페이즈 발생기; 데이터 심볼을 수신하여, 상기 평균 페이즈를 산출한 N개의 데이터 심볼의 다음번째 데이터 심볼부터 상기 보상 페이즈 오프셋을 보상하여 상기 페이즈 검출기에 제공하는 페이즈 제1보상기;를 포함한다.

Description

주파수 오프셋 보정 장치{Apparatus for compensating frequency offset}
본 발명은 버스트 모드 패킷 전송 시스템에서의 오프셋 보정 장치로서, 수신되는 데이터 심볼에 대하여 주파수 오프셋을 보정할 수 있는 주파수 오프셋 보정 장치이다.
발진기(oscillator)에 대한 올바른 주파수 기준을 유지하기 위해서, 단말은 통상적으로 수신한 주파수 오프셋에 근거하여, 전송된 신호의 실제 주파수와 로컬 기준 신호의 편차의 주기적 추정을 실행한다. 최종 주파수 오프셋 추정치들은 정확한 지정 주파수에서 멀어지지(drift away) 않도록, 수신된 신호들에서 실행된 디지털 신호 처리를 보상하기 위해서, 또는 이들 모두를 위해서 발진기에서 기준 주파수를 조정하는 데 이용된다. 따라서 수신된 신호로부터 주파수 오프셋을 정확하게 추정하는 효율적 알고리즘이 이동 단말기의 정상 동작에 필수적이다.
하나의 반송파를 이용하여 통신을 하는 단일 반송파 시스템에서 서로 통신하는 두 단말의 주파수 오프셋을 보상하기 위한 다양한 방법이 존재한다. 그 중에서 송신기와 수신기 간의 시간 동기화와 주파수 동기화를 위하여, 프리앰블(preamble) 신호가 사용된다.
단일 반송파 통신 시스템은 도 1에 도시한 바와 같이 주로 데이터 프레임 앞쪽에 미리 약속된 패턴 심볼인 프리앰블을 사용하는 버스트(burst) 전송 방식을 사용한다. 버스트 전송 방식에서 송신기는 약속된 특정 패턴 심볼을 프리앰블 구간에 보내주고 수신기는 수신된 패턴을 분석한다. 수신기는 분석한 패턴에 따른 주파수 오프셋을 계산하고 도 2에 도시한 바와 같이 계산된 주파수 오프셋 만큼을 전체 데이터 프레임에 곱하여 주파수 오프셋을 보정한다.
예를 들어 1,000,000 개의 심볼을 1초에 보내는 통신시스템이 있는데 100Hz의 주파수 오프셋이 발생했다면 10,000개의 데이터 심볼이 지나가는 동안 수신된 데이터는 성상도에서 360도 회전하게 된다. 이를 보상하기 위하여 첫 번째 심볼은 360/10000 = 0.036도 만큼의 페이즈를 주파수 오프셋이 발생한 반대방향으로 돌려주고 두 번째 심볼은 0.036 * 2 = 0.072도 만큼 페이즈(phase)를 돌려준다. 이 과정을 전체 심볼에 적용하여 주파수 오프셋을 보정한다.
버스트 전송 방식의 프리앰블은 제한된 개수의 패턴 심볼을 보내게 되므로 채널 상에 존재하는 노이즈에 의해 계산된 값의 오차가 발생한다. 따라서 설계를 하는 단계에서 프리앰블의 개수를 많이 넣어서 주파수 오프셋 추정 오차를 줄어들게 하거나 하나의 버스트에 전송되는 데이터 심볼의 개수를 줄여서 주파수 오프셋 추정 오차가 나더라도 수신 성능에 영향을 받지 않도록 한다. 그런데 프리앰블의 개수를 아주 많이 넣거나 하나의 버스트에 들어가는 데이터 심볼의 개수를 줄이게 되면 전체적으로 프리앰블 심볼들의 비중이 커지므로 전송 효율을 떨어뜨리는 문제가 있다.
한국공개특허 10-2011-0088581
본 발명의 기술적 과제는 주파수 오프셋 보정의 오차에 의한 전송 효율이 떨어지지 않도록 하는데 있다. 본 발명의 기술적 과제는 프리앰블 내에 주파수 오프셋 심볼을 포함시키지 않고도 주파수 오프셋을 보정할 수 있는 방안을 제공하는데 있다.
본 발명의 실시 형태는 페이즈 오프셋 심볼이 기록된 프리앰블 필드와 데이터 심볼이 기록된 데이터 필드를 포함한 버스트 모드 패킷 전송 시스템에서의 주파수 오프셋 보정 장치에 있어서, 수신되는 데이터 심볼 순서대로 미리 설정한 N개의 데이터 심볼에 대한 평균 페이즈를 산출하는 페이즈 검출기; 상기 평균 페이즈와 기준 페이즈간의 차이값인 편차 페이즈를 산출하는 오프셋 검출기; 상기 편차 페이즈를 상기 N개로 나누어 하나의 심볼당 발생한 평균 페이즈 오프셋을 산출하여, 산출된 평균 페이즈 오프셋에 따른 보상 페이즈 오프셋을 생성하는 페이즈 발생기; 데이터 심볼을 수신하여, 상기 평균 페이즈를 산출한 N개의 데이터 심볼의 다음번째 데이터 심볼부터 상기 보상 페이즈 오프셋을 보상하여 상기 페이즈 검출기에 제공하는 페이즈 제1보상기;를 포함한다.
상기 보상 페이즈 오프셋이 보상된 데이터 심볼에 대하여 상기 편차 페이즈로서 보상하여 데이터 복조부에 출력하는 페이즈 제2보상기;를 포함하며, 상기 오프셋 검출기는 상기 편차 페이즈를 상기 페이즈 발생기 이외에 페이즈 제2보상기로 함께 출력한다.
상기 페이즈 제1보상기는, 수신되는 최초의 N개의 데이터 심볼에 대해서는 상기 보상 페이즈 오프셋의 보상없이 상기 페이즈 제2보상기로 제공하고 상기 페이즈 제2보상기는 제공받은 최초 N개의 데이터 심볼에 대해서는 상기 보상 페이즈 오프셋의 보상없이 데이터 복조부로 출력한다.
상기 페이즈 제1보상기로 수신되는 데이터 심볼은, 상기 프리앰블 필드의 페이즈 오프셋 심볼에 의한 페이즈 보상이 이루어진 데이터 심볼임을 특징으로 한다.
상기 N개의 데이터 심볼에 대한 평균 페이즈를 산출하는 것은, 각 데이터 심볼에 의해 나타나는 위상점을 제1사분면으로 이동시켜 평균 페이즈를 산출한다.
상기 제1사분면으로 이동된 각 위상점의 벡터 합을 더하여 평균 페이즈를 산출한다.
상기 산출된 평균 페이즈 오프셋에 따른 보상 페이즈 오프셋을 생성하는 것은, 상기 평균 페이즈 오프셋이 위상 지연(phase lag)을 나타내는 '-'값을 가진다면 평균 페이즈 오프셋에 '-1'의 위상을 곱하여 '+'의 위상을 가지는 보상 페이즈 오프셋을 생성하며, 상기 평균 페이즈가 위상 앞섬(phase lead)을 나타내는 '+'값을 가진다면 평균 페이즈 오프셋에 '-1'의 위상을 곱하여 '-'의 위상을 가지는 보상 페이즈 오프셋을 생성한다.
상기 보상 페이즈 오프셋을 보상하는 것은, 보상 대상인 데이터 심볼이 늘어날수록 상기 보상 페이즈 오프셋을 누적하여 보상한다.
상기 기준 페이즈는, BPSK, QPSK, 8PSK 중 어느 하나의 위상 변조 방식에 사용되는 기준 페이즈인 π/4임을 특징으로 한다.
본 발명의 실시 형태에 따르면 프리앰블 내에 주파수 오프셋 심볼을 포함시키지 않아도 주파수 오프셋을 보정할 수 있다. 또한 본 발명의 실시 형태에 따르면, 프리앰블 내에 주파수 오프셋 심볼을 포함시켜 프리앰블을 사용하여 추정된 주파수 오프셋의 오차가 크더라도 수신 성능에 영향을 적게 받는다. 또한 본 발명의 실시 형태에 따르면 하나의 버스트에서 보낼 수 있는 데이터 심볼의 개수가 많아지므로 전송 효율이 높아질 수 있다. 또한 수신되는 데이터 심볼을 계속 추적하여 보상하므로 중간에 주파수 오프셋이 바뀌거나 도플러 편이가 일어나서 주파수가 이동하더라도 안정적인 추적이 가능하다.
도 1은 버스트 전송 방식에서의 프리앰블 심볼과 데이터 심볼을 나타낸 그림이다.
도 2는 프리앰블 심볼을 활용하여 주파수 오프셋 보상이 이루어지는 모습을 도시한 그림이다.
도 3은 본 발명의 실시 예에 따른 무선통신시스템에서 주파수 오프셋을 보상하는 주파수 오프셋 보정 장치를 도시한 블록도이다.
도 4는 본 발명의 실시예에 버스트 모드 패킷 전송시의 그룹별 페이즈 보상이 이루어지는 모습을 도시한 그림이다.
도 5는 본 발명의 실시예에 따라 각 데이터 심볼의 위상점을 나타낸 성상도이다.
도 6은 본 발명의 실시예에 따라 각 데이터 심볼의 위상점을 제1사분면에 이동시켜 표시한 성상도이다.
이하, 첨부된 도면을 참조하여 본 발명의 실시 예를 더욱 상세히 설명하기로 한다. 그러나 본 발명은 이하에서 개시되는 실시 예에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시 예들은 본 발명의 개시가 완전하도록 하며, 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이다. 도면상에서 동일 부호는 동일한 요소를 지칭한다.
도 3은 본 발명의 실시 예에 따른 무선통신시스템에서 주파수 오프셋을 보상하는 주파수 오프셋 보정 장치를 도시한 블록도이며, 도 4는 본 발명의 실시예에 버스트 모드 패킷 전송시의 그룹별 페이즈 보상이 이루어지는 모습을 도시한 그림이다.
주파수 오프셋(frequency off set)이라 함은, 동일 주파수의 반송파를 송신하는 무선국을 많이 설치할 필요가 있을 경우, 수신 측의 장애를 방지하기 위해 반송파의 주파수를 약간 변경하여 송신할 수 있는데, 이때 실제 사용 주파수와 약간 변경하여 사용하는 공칭 주파수 간의 차이. 예를 들어 A가 공칭 주파수이고 A보다 인위적으로 낮거나 높게 한 주파수를 B라 하면, 이러한 B의 주파수를 A의 주파수 오프셋이라고 한다. 이러한 주파수 오프셋 기술은 텔레비전 방송이나 표준 주파수 송출 시 널리 활용되고 있다. 마찬가지로 페이즈 오프셋(phase offset)이라 함은 수신측의 장애를 방지하기 위하여 위상을 약간 변경하여 수신하고, 이를 수신한 수신 단말은 페이즈 오프셋만큼 보상하여 처리하는 것을 말한다.
본 발명의 실시예는 버스트 모드 패킷 전송시에 사용되는 프레임에는 페이즈 오프셋 심볼이 기록된 프리앰블 필드와 데이터 심볼이 기록된 데이터 필드를 포함한 버스트 모스 패킷 전송 시스템에서, 페이즈를 이용하여 주파수 오프셋 보상을 수행하는 것이다. 본 발명의 실시예는 페이즈 오프셋 심볼을 이용하여 페이즈 오프셋 보상과 주파수 오프셋 보상을 수행할 수 있다. 따라서 본 발명의 실시예는 별도의 주파수 오프셋 심볼을 필요로 하지 않기 때문에 도 4에 도시한 바와 같이 프리앰블 필드 내에 주파수 오프셋 심볼 필드가 마련하지 않을 수 있다.
본 발명의 실시예에 따른 주파수 오프셋 보정 장치는, 페이즈 제1보상기(100), 페이즈 검출기(200), 오프셋 검출기(300), 페이즈 발생기(400), 페이즈 제2보상기(500)를 포함한다.
페이즈 제1보상기(100)는 수신되는 데이터 버스트(data burst)에 있는 데이터 심볼을 최초에는 페이즈 검출기(200)와 페이즈 제2보상기(500)로 전달만 한다. 따라서 페이즈 제1보상기(100)는, 수신되는 최초의 N개의 데이터 심볼에 대해서는 보상 페이즈 오프셋의 보상없이 페이즈 제2보상기(500)로 제공하고, 페이즈 제2보상기(500)는 제공받은 최초 N개의 데이터 심볼에 대해서는 보상 페이즈 오프셋의 보상없이 데이터 복조부로 출력한다. 참고로, 페이즈 제1보상기(100)로 입력되는 데이터 심볼은 별도의 페이즈 보상기(미도시)에서 수신된 데이터 버스트에서 프리앰블을 사용하여 페이즈 오프셋을 보상한 데이터 심볼일 수 있다. 따라서 프리앰블에 의하여 페이즈 오프셋이 1차적으로 보상된 데이터 심볼이 페이즈 제1보상기(100)로 입력될 수 있다.
페이즈 검출기(200)는 페이즈 제1보상기(100)로부터 제공되는 데이터 심볼 순서대로 미리 설정한 N개의 데이터 심볼에 대한 평균 페이즈를 산출한다. N개는 평균 페이즈를 산출하기 위한 그룹핑 개수로서, 예컨대 N개가 7개로 설정되는 경우, 도 4에 도시한 바와 같이 제1그룹의 데이터 심볼, 제2그룹의 데이터 심볼, 제M그룹의 데이터 심볼로 나뉠 수 있다. 페이즈 검출기(200)는 첫번째 제1그룹의 7개의 데이터 심볼에 대하여 평균 페이즈를 산출한다.
N개의 데이터 심볼에 대한 평균 페이즈를 산출하는 것은, 각 데이터 심볼에 의해 나타나는 위상점을 성상도의 제1사분면으로 이동시켜 평균 페이즈를 산출한다. 이러한 위상점은 각 심볼에 의해 처음으로 나타나는 피크치를 가질 때의 위상 벡터를 말할 수 있으며 또는 규정된 위상점이 될 수 있는 것으로서, 크기와 페이즈(각도,위상)를 가진다. 예컨대, 제1심볼의 경우 기준되는 45°(π/4)에서 2°씩 페이즈 오프셋이 발생한 피크치 특성을 나타낸다고 할 때, 도 5와 같이 제1사분면에 제1심볼의 위상점이 나타날 수 있다. 마찬가지로 다른 제2,3,4,5,6,7심볼에 의해 나타나는 위상점을 도 5에 도시하였다.
이러한 제1,2,3,4분면에 표시된 위상점을 도 6에 도시한 바와 같이 제1사분면으로 이동시키는 것이다. 예컨대, 제2사분면에 있는 위상점의 경우에는 -90°를 적용하여 제1사분면으로 이동시키며, 제3사분면에 있는 위상점의 경우에는 -180°를 적용하여 제1사분면으로 이동시키며, 제4사분면에 있는 위상점의 경우에는 -270°를 적용하여 제1사분면으로 이동시킬 수 있다. 이와 같이 제1사분면으로 이동된 위상점들에 대하여, 도 6과 같이 제1사분면으로 이동된 위상점들에 대하여 벡터 성분을 더함으로써 평균 페이즈를 구할 수 있다.
오프셋 검출기(300)는, 페이즈 검출기(200)에서 구한 평균 페이즈와 기준 페이즈간의 차이값인 편차 페이즈를 산출한다. 기준 페이즈는, 위상 변조 방식에 사용되는 기준 페이지에 따라 달라질 수 있는데, 예를 들어, BPSK(이진위상편이변조;Binary Phase Shift Keying), QPSK(직교위상편이변조;Quadrature Phase Shift Keying) 8PSK(8위상편이변조;Phase Shift Keying) 중 어느 하나의 위상 변조 방식인 경우에는 기준 페이즈 π/4로 결정된다. 오프셋 검출기(300)는, 평균 페이즈와 기준 페이즈간의 차이값을 구하여 편차 페이즈로서 결정한다.
그 후, 페이즈 발생기(400)는 산출한 편차 페이즈를 평균 페이즈 산출때 사용된 N개로 나누어 하나의 심볼당 발생하는 평균 페이즈 오프셋을 산출하여, 산출된 평균 페이즈 오프셋에 따른 보상 페이즈 오프셋을 생성한다. 만약, 평균 페이즈 오프셋이 위상 지연(phase lag)을 나타내는 '-'값을 가진다면 평균 페이즈 오프셋에 '-1'의 위상을 곱하여 '+'의 위상을 가지는 보상 페이즈 오프셋을 생성하며, 상기 평균 페이즈가 위상 앞섬(phase lead)을 나타내는 '+'값을 가진다면 평균 페이즈 오프셋에 '-1'의 위상을 곱하여 '-'의 위상을 가지는 보상 페이즈 오프셋을 생성한다. 이렇게 출력되는 보상 페이즈 오프셋은 페이즈 제1보상기(100)로 피드백하여 제공된다.
페이즈 제1보상기(100)는 평균 페이즈를 산출한 N개의 데이터 심볼의 다음번째 데이터 심볼부터 산출한 보상 페이즈 오프셋으로서 보상하여 페이즈 검출기(200) 및 페이즈 제2보상기(500)에 제공한다. 즉, 첫번째 그룹인 제1그룹의 7개의 데이터 심볼에 대하여 보상 페이즈 오프셋을 산출한 경우, 그 다음번째인 제2그룹의 7개의 데이터 심볼 각각에 대하여 제1그룹의 보상 페이즈 오프셋으로서 보상한다. 만약, 두번째 그룹인 제2그룹의 7개의 데이터 심볼에 대하여 보상 페이즈 오프셋을 산출한 경우, 그 다음번째인 제3그룹의 7개의 데이터 심볼에 대하여 각각 제2그룹의 보상 페이즈 오프셋으로서 보상한다.
보상 페이즈 오프셋을 보상하는 것은, 보상 대상인 데이터 심볼이 늘어날수록 보상 페이즈 오프셋을 누적하여 보상한다. 이러한 보상 페이즈 오프셋 누적은 보상 페이즈 오프셋에 데이터 심볼의 늘어나는 횟수만큼 곱하여 보상한다.
예를 들어, 제1그룹의 7개의 데이터 심볼을 이용하여 산출한 보상 페이즈 오프셋이 2°인 경우, 제2그룹의 제1데이터 심볼에 대하여 2°의 위상 보정을 수행하며, 제2그룹의 제2데이터 심볼에 대하여 2°× 2 = 4°의 위상 보정을 수행하며, 제2그룹의 제3데이터 심볼에 대하여 2°× 3 = 6°의 위상 보정을 수행하며, 제2그룹의 제4데이터 심볼에 대하여 2°× 4 = 8°의 위상 보정을 수행하며, 제2그룹의 제5데이터 심볼에 대하여 2°× 5 = 10°의 위상 보정을 수행하며, 제2그룹의 제6데이터 심볼에 대하여 2°× 6 = 12°의 위상 보정을 수행하며, 제2그룹의 제7데이터 심볼에 대하여 2°× 7 = 14°의 위상 보정을 수행한다. 이는 위상의 흐름에 따라 위상이 그만큼 더 누적하여 오프셋이 발생하기 때문이다.
한편, 페이즈 제1보상기(100)에서 보상 페이즈 오프셋이 보상되어 출력되는 데이터 심볼에 대해서는 오프셋 검출기(300)에서 산출한 편차 페이즈로서 한번더 보상한다. 이는 최초 N개의 심볼을 계산하는 동안 주파수 오프셋에 의해 발생하여 누적된 페이즈 오프셋을 보상하고 페이즈 제1보상기에서 보상된 이후에 남은 오차를 보상하기 위함이다.
보상 페이즈 오프셋 보상에 따라 발생될 수 있는 오차를 보상하여 정밀한 보상이 이루어지도록 하기 위함이다.
이를 위하여 오프셋 검출기(300)에서 생성된 편차 페이즈는 페이즈 발생기(400) 이외에 페이즈 제2보상기(500)로 제공된다. 즉, 평균 페이즈를 산출한 N개의 데이터 심볼의 다음번째 데이터 심볼에 대하여 페이즈 제1보상기(100)에서 보상 페이즈 오프셋을 통하여 보상이 이루어진 후, 페이즈 제2보상기(500)에서 오프셋 검출기(300)에서 제공받은 편차 페이즈를 이용하여 다시 한번 더 보상이 이루어진다. 예를 들어, 페이즈 제2보상기(500)는 오프셋 검출기(300)로부터 제공받는 제1그룹의 편차 페이즈를 이용하여, 페이즈 제1보상기(100)로부터 제공받는 제2그룹의 데이터 심볼(제1그룹의 보상 페이즈 오프셋에 의해 보상된 제2그룹의 데이터 심볼)에 대하여 보상한다. 이렇게 페이즈 제2보상기(500)에서 편차 페이즈에 대해서 보상되어 출력되어, 데이터 복조부에서 복조가 이루어질 수 있다.
이와 같이 수신되는 데이터 심볼이 종료할 때까지 페이즈 보상을 순차적으로 진행함으로써, 본 발명의 실시예에 따르면 별도의 주파수 오프셋 프리앰블 없이도, 페이즈 보상만을 통하여 주파수 오프셋을 보상할 수 있다.
또한 만약, 프리앰블 내에 주파수 오프셋 심볼을 포함시켜 프리앰블을 사용하여 주파수 오프셋을 추정한다 할 때, 추정된 주파수 오프셋의 오차가 크더라도 본 발명의 실시예에 따른 페이즈 보상을 함으로써 주파수 오프셋을 보정함으로써 수신 성능에 영향을 적게 받게 된다.
본 발명을 첨부 도면과 전술된 바람직한 실시예를 참조하여 설명하였으나, 본 발명은 그에 한정되지 않으며, 후술되는 특허청구범위에 의해 한정된다. 따라서, 본 기술분야의 통상의 지식을 가진 자라면 후술되는 특허청구범위의 기술적 사상에서 벗어나지 않는 범위 내에서 본 발명을 다양하게 변형 및 수정할 수 있다.
100:페이즈 제1보상기 200:페이즈 검출기
300:오프셋 검출기 400:페이즈 발생기
500:페이즈 제2보상기

Claims (8)

  1. 페이즈 오프셋 심볼이 기록된 프리앰블 필드와 데이터 심볼이 기록된 데이터 필드를 포함한 버스트 모드 패킷 전송 시스템에서의 주파수 오프셋 보정 장치에 있어서,
    수신되는 데이터 심볼 순서대로 미리 설정한 N개의 데이터 심볼에 대한 평균 페이즈를 산출하는 페이즈 검출기;
    상기 평균 페이즈와 기준 페이즈간의 차이값인 편차 페이즈를 산출하는 오프셋 검출기;
    상기 편차 페이즈를 상기 N개로 나누어 하나의 심볼당 발생한 평균 페이즈 오프셋을 산출하여, 산출된 평균 페이즈 오프셋에 따른 보상 페이즈 오프셋을 생성하는 페이즈 발생기;
    데이터 심볼을 수신하여, 상기 평균 페이즈를 산출한 N개의 데이터 심볼의 다음번째 데이터 심볼부터 상기 보상 페이즈 오프셋을 보상하여 상기 페이즈 검출기에 제공하는 페이즈 제1보상기;
    상기 보상 페이즈 오프셋이 보상된 데이터 심볼에 대하여 상기 편차 페이즈로서 보상하여 데이터 복조부에 출력하는 페이즈 제2보상기;
    를 포함하며, 상기 페이즈 제1보상기는,
    수신되는 최초의 N개의 데이터 심볼에 대해서는 상기 보상 페이즈 오프셋의 보상없이 상기 페이즈 제2보상기로 제공하는 오프셋 보정 장치.
  2. 삭제
  3. 삭제
  4. 청구항 1에 있어서, 상기 페이즈 제1보상기로 수신되는 데이터 심볼은, 상기 프리앰블 필드의 페이즈 오프셋 심볼에 의한 페이즈 보상이 이루어진 데이터 심볼임을 특징으로 하는 오프셋 보정 장치.
  5. 청구항 1에 있어서, 상기 N개의 데이터 심볼에 대한 평균 페이즈를 산출하는 것은,
    각 데이터 심볼에 의해 나타나는 위상점을 제1사분면으로 이동시켜 평균 페이즈를 산출하는 주파수 오프셋 보정 장치.
  6. 청구항 5에 있어서, 상기 제1사분면으로 이동된 각 위상점의 벡터 합을 더하여 평균 페이즈를 산출하는 주파수 오프셋 보정 장치.
  7. 청구항 1에 있어서, 상기 보상 페이즈 오프셋을 보상하는 것은,
    보상 대상인 데이터 심볼이 늘어날수록 상기 보상 페이즈 오프셋을 누적하여 보상하는 주파수 오프셋 보정 장치.
  8. 청구항 1에 있어서, 상기 기준 페이즈는,
    BPSK, QPSK, 8PSK 중 어느 하나의 위상 변조 방식에 사용되는 기준 페이즈인 π/4임을 특징으로 하는 주파수 오프셋 보정 장치.
KR1020140014903A 2014-02-10 2014-02-10 주파수 오프셋 보정 장치 KR101418471B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020140014903A KR101418471B1 (ko) 2014-02-10 2014-02-10 주파수 오프셋 보정 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140014903A KR101418471B1 (ko) 2014-02-10 2014-02-10 주파수 오프셋 보정 장치

Publications (1)

Publication Number Publication Date
KR101418471B1 true KR101418471B1 (ko) 2014-07-10

Family

ID=51741913

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140014903A KR101418471B1 (ko) 2014-02-10 2014-02-10 주파수 오프셋 보정 장치

Country Status (1)

Country Link
KR (1) KR101418471B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060055225A (ko) * 2004-11-18 2006-05-23 한국전자통신연구원 디지털 초협대역 단말기용 주파수 옵셋 자동 보상 장치 및그 방법과 그를 이용한 수신 시스템

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20060055225A (ko) * 2004-11-18 2006-05-23 한국전자통신연구원 디지털 초협대역 단말기용 주파수 옵셋 자동 보상 장치 및그 방법과 그를 이용한 수신 시스템

Similar Documents

Publication Publication Date Title
CN111095883B (zh) 在正交时频空间信号接收器中实现同步
US9496966B2 (en) Optical communication receiving device and frequency offset compensation method
KR102284089B1 (ko) 무선 센서 네트워크의 센서 노드 발진기의 주파수 보정 방법
US9401765B2 (en) Frequency offset estimation circuit and frequency offset estimation method
US10594535B2 (en) System and method for extracting satellite to ground link quality using satellite telemetry signal and low complexity receiver
US10439732B2 (en) Receiving device and phase-error compensation method
WO2002032067A1 (en) Method for automatic frequency control
WO2013001474A1 (en) Estimation of frequency offset between a base station and mobile terminal
US9413449B2 (en) Diversity reception apparatus, diversity reception method, reception program, and recording medium
JPH06326624A (ja) フェージング歪補償方式及びその回路
US7277509B2 (en) Low complexity frequency-offset correction method
KR101418471B1 (ko) 주파수 오프셋 보정 장치
US7106811B2 (en) Wireless communication method and apparatus for performing post-detection constellation correction
JP4424378B2 (ja) フレーム同期装置及びその制御方法
KR20100072677A (ko) 병렬 자동 주파수 오프셋 추정장치 및 방법
EP3605883B1 (en) Method and apparatus for correcting phase jump
EP2709329B1 (en) Device and corresponding method for differential demodulation
JP3355147B2 (ja) 自動周波数制御方式
KR100390433B1 (ko) 디지털 tv 수신기의 에러 추적 장치
US8942328B2 (en) Timing recovery apparatus and method
US7209513B2 (en) Phase, frequency and gain characterization and mitigation in SCDMA burst receiver using multi-pass processing
WO2011041057A1 (en) Method and apparatus for mitigation of interference
JP2008167230A (ja) データ処理装置及びデータ処理方法
KR101657103B1 (ko) 16apsk 변조 방식에서의 채널 추정 장치 및 방법
US20180262322A1 (en) Demodulation apparatus

Legal Events

Date Code Title Description
A201 Request for examination
A302 Request for accelerated examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20170628

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20190701

Year of fee payment: 6