KR101411692B1 - 액정표시장치 및 그의 구동방법 - Google Patents

액정표시장치 및 그의 구동방법 Download PDF

Info

Publication number
KR101411692B1
KR101411692B1 KR1020070053629A KR20070053629A KR101411692B1 KR 101411692 B1 KR101411692 B1 KR 101411692B1 KR 1020070053629 A KR1020070053629 A KR 1020070053629A KR 20070053629 A KR20070053629 A KR 20070053629A KR 101411692 B1 KR101411692 B1 KR 101411692B1
Authority
KR
South Korea
Prior art keywords
data
liquid crystal
line
control signal
crystal panel
Prior art date
Application number
KR1020070053629A
Other languages
English (en)
Other versions
KR20080105701A (ko
Inventor
김동우
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020070053629A priority Critical patent/KR101411692B1/ko
Publication of KR20080105701A publication Critical patent/KR20080105701A/ko
Application granted granted Critical
Publication of KR101411692B1 publication Critical patent/KR101411692B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0823Several active elements per pixel in active matrix panels used to establish symmetry in driving, e.g. with polarity inversion
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

화질을 향상시킬 수 있는 액정표시장치가 개시된다.
본 발명에 따른 액정표시장치는 액정패널에 표시될 데이터를 입력하기 위한 입력부와, 상기 액정패널에 입력될 데이터에 대응되는 아날로그 신호를 저장하여 상기 입력부로부터의 데이터에 대응되는 아날로그 신호를 출력하는 메모리소자와, 상기 입력부로부터의 데이터를 화소전압으로 변환하여 제 1 또는 제 2 인버젼 방식으로 상기 액정패널을 구동하는 데이터 드라이버 및 상기 메모리소자로부터 출력된 아날로그 신호를 이용해서 상기 데이터 드라이버가 상기 액정패널을 상기 제 1 및 제 2 인버젼 방식 중 어느 하나의 방식으로 선택적으로 구동하도록 하는 선택 제어부를 포함한다.
인버젼 방식, 크로스 토크(Cross Talk), 화질향상

Description

액정표시장치 및 그의 구동방법{Liquid crystal display device and driving method thereof}
도 1a 및 도 1b는 프레임 인버젼 방식의 구동방법을 나타낸 도면.
도 2a 및 도 2b는 라인 인버젼 방식의 구동방법을 나타낸 도면.
도 3a 및 도 3b는 컬럼 인버젼 방식의 구동방법을 나타낸 도면.
도 4a 및 도 4b는 1 도트 인버젼 방식의 구동방법을 나타낸 도면.
도 5a 및 도 5b는 2 도트 인버젼 방식의 구동방법을 나타낸 도면.
도 6은 본 발명에 따른 액정표시장치를 나타낸 도면.
도 7은 도 6의 크로스 토크 판단부를 상세히 나타낸 도면.
도 8은 도 7의 크로스 토크 판단부의 동작을 나타낸 순서도.
도 9는 도 6의 크로스 토크 판단부의 제 2 실시예를 나타낸 도면.
도 10은 도 9의 크로스 토크 판단부의 동작을 나타낸 순서도.
도 11은 도 6의 크로스 토크 판단부의 제 3 실시예를 나타낸 도면.
도 12는 도 6의 크로스 토크 판단부의 제 4 실시예를 나타낸 도면.
도 13은 도 12의 크로스 토크 판단부의 동작을 나타낸 순서도.
도 14는 본 발명의 제 1 내지 제 4 실시예에 따른 크로스 토크 판단부를 구비한 액정표시장치의 구동전압을 나타낸 파형도.
<도면의 주요부분에 대한 간단한 설명>
102:액정패널 104:게이트 드라이버
106:데이터 드라이버 108:타이밍 컨트롤러
110:극성반전 신호 생성부 112:스위치부
114:크로스 토크 판단부 116:룩업 테이블
118:라인 가산부 120:비교부
220, 318:제 1 비교부 222:카운터
224, 322:제 2 비교부 316:직렬-병렬 데이터 정렬부
320:제 1 기준패턴 메모리 324:제 2 기준패턴 메모리
326:제 3 비교부 328:제 3 기준패턴 메모리
330:논리 연산부 416:그레이 변화 곡선 검출부
418:메모리 420:연산장치
본 발명은 액정표시장치에 관한 것으로, 특히 화질을 향상시킬 수 있는 액정표시장치 및 그의 구동방법에 관한 것이다.
액정표시장치는 두 기판 사이에 형성된 이방성 유전율을 갖는 액정 물질에 전계를 인가하고, 이 전계의 세기를 조절하여 기판에 투과되는 빛의 양을 조절함으로써 원하는 화상을 얻는 표시장치이다. 이러한 액정표시장치는 휴대가 간편한 평 판 표시장치 중에서 대표적인 것으로서, 이 중에서도 박막트랜지스터(Thin Film Transistor:TFT)가 스위칭 소자로 이용되는 박막트랜지스터 액정표시장치(TFT-LCD)가 주로 이용되고 있다.
일반적으로 액정표시장치는 스캔신호를 전달하는 다수의 게이트라인과 상기 다수의 게이트라인과 교차하여 데이터 신호를 전달하는 다수의 데이터라인을 포함하며, 상기 게이트라인과 데이터라인에 의해 둘러싸인 영역에 형성되며 각각 게이트라인과 데이터라인 및 스위칭 소자를 통해 연결된 매트릭스(matrix) 형태의 다수의 화소를 포함한다. 이러한 액정표시장치에서 각 화소에 데이터 신호를 인가하는 방법은 다음과 같다.
게이트라인에 순차적으로 스캔신호를 인가하면 대응된 게이트라인에 연결된 스위칭 소자인 박막트랜지스터(TFT)가 순차적으로 턴-온(turn-on) 되고 이와 동시에 대응된 데이터라인에 데이터 신호를 인가하여 상기 다수의 화소가 형성된 액정패널을 구동한다.
상기 액정 물질의 특성상 계속해서 같은 방향의 전계가 인가되면 액정 물질이 열화되는 문제점이 있기 때문에 공통전압에 대한 데이터 신호의 극성을 반전시켜 구동할 필요가 있다. 이러한 이유로 인버젼(inversion) 방식으로 상기 액정패널을 구동하게 된다. 상기 액정패널을 구동하기 위한 인버젼 방식으로는 프레임 인버젼(frame inversion), 라인 인버젼(line inversion), 컬럼 인버젼(column inversion) 및 도트 인버젼(dot inversion) 방식 등이 있다.
프레임 인버젼 방식은 도 1a 및 도 1b에 도시된 바와 같이, 프레임이 변경될 때마다 액정패널 상의 화소들에 공급되는 데이터 신호의 극성을 반전시킨다. 실제적으로, 프레임 인버젼 방식은 극성제어신호(POL)의 극성을 프레임마다 반전시켜 구현한다. 이와 같은 프레임 인버젼 방식은 다른 구동 방식(즉, 라인(컬럼) 및 도트 인버젼 방식)에 비하여 낮은 소비전력으로 구동되는 장점이 있지만, 프레임 단위로 플리커가 발생하는 문제점이 있다.
라인 인버젼 방식은 도 2a 및 도 2b에 도시된 바와 같이, 액정패널에 공급되는 데이터 신호의 극성을 게이트라인 및 프레임마다 반전시킨다. 실제적으로, 라인 인버젼 방식은 극성제어신호(POL)의 극성을 게이트라인 단위로 반전시켜 구현한다. 이러한 라인 인버젼 방식은 수평방향 화소들간의 크로스 토크(Cross Talk)가 존재하여 수평라인들간에 줄무늬 패턴과 같은 화질이상이 발생하는 문제점이 있다.
컬럼 인버젼 방식은 도 3a 및 도 3b에 도시된 바와 같이, 액정패널에 공급되는 데이터 신호의 극성을 데이터라인 및 프레임마다 반전시킨다. 실제적으로 컬럼 인버젼 방식은 극성제어신호(POL)의 극성을 데이터라인 단위로 반전시켜 구현한다. 이러한 컬럼 인버젼 방식은 수직방향 화소들간에 크로스 토크(Cross Talk)가 존재하여 수직라인들간에 줄무늬 패턴과 같은 화질이상이 발생하는 문제점이 있다.
1 도트 인버젼 방식은 도 4a 및 도 4b에 도시된 바와 같이, 액정패널에 공급되는 데이터 신호의 극성을 수평 및 수직방향으로 인접하는 화소 및 프레임마다 반전시킨다. 실제적으로 1 도트 인버젼 방식은 극성제어신호(POL)의 극성을 화소 단위로 반전시켜 구현한다. 2 도트 인버젼 방식은 도 5a 및 도 5b에 도시된 바와 같이, 액정패널에 공급되는 데이터 신호의 극성을 2라인 단위로 수평(수직)방향으로 인접하는 화소들 모두와 상반된 극성의 데이터 신호가 공급되게 하고 프레임마다 상기 데이터 신호의 극성이 반전되게 한다. 2 도트 인버젼 방식은 극성제어신호(POL)의 극성을 2 수평구간마다 반전시켜 구현한다. 이러한 1 도트 및 2 도트 인버젼 구동방식은 프레임(또는 필드) 간에 발생되는 플리커가 서로 상쇄되게 함으로써 다른 인버젼 방식들에 비하여 뛰어난 화질의 화상을 제공한다.
한편, 종래의 액정표시장치는 극성제어신호(POL)에 의해 제어되기 때문에 입력되는 데이터에 상관없이 제조 공정 상에서 액정패널의 모드 및 모델에 따라 하나의 인버젼 방식으로 고정된 상태로 생산된다. 따라서, 고정된 인버젼 방식으로 구동되는 종래의 액정표시장치에서는 크로스 토크(Cross Talk)와 같은 화질이상을 일으키는 특정 패턴들이 입력되는 경우가 존재하게 된다. 이러한 화질이상을 일으키는 특정 패턴들로 인해 화질 저하가 발생된다. 다시말하여, 종래의 액정표시장치는 어느 하나의 인버젼 방식만으로 규칙성을 갖고 구동되기 때문에 크로스 토크(Cross Talk)를 일으키는 특정 패턴에서 화질저하 현상이 발생될 수 있다.
본 발명은 크로스 토크(Cross Talk)를 방지할 수 있는 액정표시장치 및 그의 구동방법을 제공함에 그 목적이 있다.
또한, 본 발명은 화질을 향상시킬 수 있는 액정표시장치 및 그의 구동방법을 제공함에 그 목적이 있다.
상기 목적을 달성하기 위한 본 발명의 제 1 실시예에 따른 액정표시장치는 액정패널에 표시될 데이터를 입력하기 위한 입력부와, 상기 액정패널에 입력될 데이터에 대응되는 아날로그 신호를 저장하여 상기 입력부로부터의 데이터에 대응되는 아날로그 신호를 출력하는 메모리소자와, 상기 입력부로부터의 데이터를 화소전압으로 변환하여 제 1 또는 제 2 인버젼 방식으로 상기 액정패널을 구동하는 데이터 드라이버 및 상기 메모리소자로부터 출력된 아날로그 신호를 이용해서 상기 데이터 드라이버가 상기 액정패널을 상기 제 1 및 제 2 인버젼 방식 중 어느 하나의 방식으로 선택적으로 구동하도록 하는 선택 제어부를 포함한다.
상기 목적을 달성하기 위한 본 발명의 제 2 실시예에 따른 액정표시장치는 액정패널에 표시될 데이터를 입력하기 위한 입력부와, 다수의 기준 패턴 데이터가 저장되어 있는 다수의 기준 패턴 메모리 소자와, 상기 입력부로부터의 데이터를 화소전압으로 변환하여 제 1 또는 제 2 인버젼 방식으로 상기 액정패널을 구동하는 데이터 드라이버 및 상기 입력부로부터의 1 라인분의 데이터와 상기 다수의 기준 패턴 메모리 소자 각각에 저장되어 있는 기준 패턴 데이터를 이용하여 상기 데이터 드라이버가 상기 액정패널을 상기 제 1 및 제 2 인버젼 방식 중 어느 하나의 방식으로 선택적으로 구동하도록 하는 선택 제어부를 포함한다.
상기 목적을 달성하기 위한 본 발명의 제 3 실시예에 따른 액정표시장치는 액정패널에 표시될 데이터를 입력하기 위한 입력부와, 상기 입력부로부터의 데이터 중 1 라인분 데이터의 계조 변화 정도를 나타내는 그레이 변화 곡선을 검출하는 그레이 변화 곡선 검출부와, 크로스 토크(Cross Talk)를 발생시키는 그레이 변화 곡선을 미리 저장하고 있는 메모리 소자와, 상기 입력부로부터의 데이터를 화소전압 으로 변환하여 제 1 또는 제 2 인버젼 방식으로 상기 액정패널을 구동하는 데이터 드라이버 및 상기 그레이 변화 곡선 검출부로부터의 그레이 변화 곡선과 상기 메모리 소자로부터의 그레이 변화 곡선을 이용해서 상기 데이터 드라이버가 상기 액정패널을 상기 제 1 및 제 2 인버젼 방식 중 어느 하나의 방식으로 선택적으로 구동하도록 하는 연산장치를 포함한다.
상기 목적을 달성하기 위한 본 발명의 제 1 실시예에 따른 액정표시장치의 구동방법은 액정패널 상에 표시될 데이터를 입력하는 단계와, 상기 입력된 데이터에 대응되는 아날로그 신호를 출력하는 단계와, 상기 출력된 아날로그 신호를 이용해서 상기 액정패널을 제 1 및 제 2 인버젼 방식 중 어느 하나의 방식으로 선택적으로 구동하도록 하는 제어신호를 생성하는 단계 및 상기 제어신호의 논리에 따라 선택된 인버젼 방식으로 상기 액정패널을 구동하는 단계를 포함한다.
상기 목적을 달성하기 위한 본 발명의 제 2 실시예에 따른 액정표시장치의 구동방법은 다수의 기준 패턴 데이터가 저장되어 있는 다수의 기준 패턴 메모리 소자를 포함하는 액정표시장치의 구동방법에 있어서, 액정패널 상에 표시될 데이터를 입력하는 단계와, 상기 다수의 기준 패턴 메모리 소자로부터 기준 패턴 데이터를 읽어들이는 단계와, 상기 입력된 데이터와 상기 읽어들인 기준 패턴 데이터를 이용해서 상기 액정패널을 제 1 및 제 2 인버젼 방식 중 어느 하나의 방식으로 선택적으로 구동하도록 하는 제어신호를 생성하는 단계 및 상기 제어신호의 논리값에 따라 선택된 인버젼 방식으로 상기 액정패널을 구동하는 단계를 포함한다.
상기 목적을 달성하기 위한 본 발명의 제 3 실시예에 따른 액정표시장치의 구동방법은 크로스 토크(Cross Talk)를 발생시키는 1 라인분 데이터의 그레이 변화 곡선을 미리 저장하고 있는 메모리 소자를 포함하는 액정표시장치의 구동방법에 있어서, 액정패널에 표시될 데이터를 입력하는 단계와, 상기 입력된 데이터의 계조 변화를 나타내는 그레이 변화 곡선을 검출하는 단계와, 상기 메모리 소자로부터 크로스 토크(Cross Talk)를 발생시키는 그레이 변화 곡선을 읽어들이는 단계와, 상기 검출된 그레이 변화 곡선과 상기 메모리 소자로부터 읽어들인 그레이 변화 곡선을 이용하여 상기 액정패널을 제 1 및 제 2 인버젼 방식 중 어느 하나의 방식으로 선택적으로 구동하도록 하는 제어신호를 생성하는 단계 및 상기 제어신호의 논리값에 따라 선택된 인버젼 방식으로 상기 액정패널을 구동하는 단계를 포함한다.
상기 목적들 외에 본 발명의 다른 목적들, 다른 특징들 및 다른 이점들은 첨부한 도면과 결부된 실시 예의 상세한 설명을 통하여 명백하게 드러나게 될 것이다. 이하, 본 발명의 실시 예가 첨부된 도면들과 결부되어 상세하게 설명될 것이다.
도 6은 본 발명에 따른 액정표시장치를 나타낸 도면이다.
도 6에도시된 바와 같이, 본 발명에 따른 액정표시장치는 다수의 게이트라인(GL1 ~ GLn)과 다수의 데이터라인(DL1 ~ DLm)이 배열되어 영상을 표시하는 액정패널(102)과, 상기 다수의 데이터라인(DL1 ~ DLm)을 구동하기 위한 데이터 드라이버(106)와, 상기 다수의 게이트라인(GL1 ~ GLn)을 구동하기 위한 게이트 드라이버(104)와, 상기 게이트 및 데이터 드라이버(104, 106)의 구동 타이밍을 제어하는 타이밍 컨트롤러(108)와, 입력되는 데이터 중에 크로스 토크(Cross talk)를 일으키 는 패턴의 입력여부를 판단하는 크로스 토크 판단부(114) 및 극성반전 신호(POL)를 생성하여 상기 데이터 드라이버(106)로 상기 극성반전 신호(POL)를 공급하는 극성반전 신호 생성부(110)를 포함한다. 또한, 본 발명에 따른 액정표시장치는 상기 크로스 토크 판단부(114)로부터 출력된 신호에 따라 인버젼 방식을 절환시키는 스위치부(112)를 추가로 포함할 수 있다.
상기 액정패널(102)은 다수의 게이트라인(GL1 ~ GLn)과 다수의 데이터라인(DL1 ~ DLm)에 의하여 구분된 영역들에 각각 형성된 화소들을 구비한다. 이들 화소들 각각은, 대응하는 게이트라인(GL)과 대응하는 데이터라인(DL) 간의 교차부에 형성된 박막트랜지스터(TFT) 및 상기 박막트랜지스터(TFT)와 공통전극(Vcom) 전극 사이에 접속된 액정 셀(Clc)을 구비한다. 상기 박막트랜지스터(TFT)는 대응하는 게이트라인(GL) 상의 게이트 스캔신호에 응답하여 대응하는 데이터라인(DL)으로부터 대응하는 액정 셀(Clc)에 공급될 화소 데이터 전압을 절환한다. 상기 액정 셀(Clc)은 액정층을 사이에 두고 대면하는 공통전극과 박막트랜지스터(TFT)에 접속된 화소 전극으로 구성된다. 이러한 액정 셀(Clc)은 대응하는 박막트랜지스터(TFT)를 경유하여 공급되는 화소 데이터 전압을 충전한다. 또한, 상기 액정 셀(Clc)에 충전된 전압은 대응하는 박막트랜지스터(TFT)가 턴-온(turn-on) 될 때마다 갱신되게 된다.
이에 더하여, 상기 액정패널(102) 상의 화소들 각각은 상기 박막트랜지스터(TFT)와 이전 게이트라인 사이에 접속된 스토리지 캐패시터(Cst)를 구비한다. 상기 스토리지 캐패시터(Cst)는 상기 액정 셀(Clc)에 충전된 전압의 자연적인 감소를 최소화 한다. 이때, 상기 액정패널(102)은 1 도트 인버젼 방식으로 구동된다고 가 정하자.
상기 게이트 드라이버(104)는 상기 타이밍 컨트롤러(108)로부터의 게이트 제어신호들에 응답하여, 다수의 게이트 스캔신호들을 다수의 게이트라인(GL1 ~ GLn)에 순차적으로 공급한다. 이들 다수의 게이트 스캔신호들은 다수의 게이트라인(GL1 ~ GLn)이 순차적으로 1 수평동기신호의 구간씩 인에이블(Enable) 되게 한다.
상기 데이터 드라이버(106)는 상기 타이밍 컨트롤러(108)로부터의 데이터 제어신호들에 응답하여, 다수의 게이트라인(DL1 ~ DLm) 중 어느 하나가 인에이블 될 때마다 다수의 화소 데이터 전압들을 발생시켜 상기 액정패널(102) 상의 다수의 데이터라인(DL1 ~ DLm)에 각각 공급한다. 이를 위하여, 상기 데이터 드라이버(106)는 외부의 시스템으로부터 화소 데이터를 1 라인분 씩 입력하고, 감마전압 세트를 이용하여 입력된 1 라인분의 화소 데이터를 아날로그 형태의 화소 데이터 전압들로 변환한다. 상기 데이터 드라이버(106)에서 출력된 화소 데이터 전압들은 부극성 및 정극성을 프레임 주기와 화소마다 번갈아 가지게 된다. 이들 부극성 및 정극성의 화소 데이터 전압의 발생은 극성반전신호(POL)의 논리 값에 의해 결정된다.
상기 타이밍 컨트롤러(108)는 도시하지 않은 외부의 시스템(예를 들면, 컴퓨터 시스템의 그래픽 모듈 또는 텔레비전 수신 시스템의 영상 복조 모듈)으로부터의 데이터 클럭(DCLK), 수평동기신호(Hsync), 수직동기신호(Vsync) 및 데이터 인에이블(Data Enable) 신호(DE)를 이용하여 상기 게이트 제어신호들(GCS), 데이터 제어신호들(DCS)을 생성한다. 상기 게이트 제어신호들(GCS)은 상기 게이트 드라이버(104)에 공급되고, 상기 데이터 제어신호들(DCS)은 상기 데이터 드라이버(106)에 공급된다.
상기 극성반전 신호 생성부(110)는 외부의 시스템으로부터의 수평동기신호(Hsync), 수직동기신호(Vsync) 및 데이터 인에이블(Data Enable) 신호(DE)를 이용하여 극성반전신호(POL)를 생성하여 상기 데이터 드라이버(106)로 상기 극성반전신호(POL)를 공급한다. 이때, 상기 극성반전 신호 생성부(110)는 상기 타이밍 컨트롤러(108)에 포함될 수 있다.
상기 크로스 토크 판단부(114)는 외부의 시스템으로부터 입력된 데이터(Data)를 이용하여 크로스 토크(Cross talk)를 일으키는 데이터인지 아닌지의 여부를 판단하여 각각에 해당되는 제어신호를 생성하여 상기 스위치부(112)를 제어한다. 이때, 상기 크로스 토크 판단부(114)는 상기 타이밍 컨트롤러(108)에 포함될 수 있다.
상기 스위치부(112)는 상기 크로스 토크 판단부(114)로부터 공급된 제어신호의 논리값(예를 들어, 특정논리(High) 또는 기저논리(Low))에 따라 그라운드 전압(GND) 또는 전원전압(Vdd) 중 어느 하나의 전압을 절환하여 상기 데이터 드라이버(106)의 인버젼 도트수 선택핀(옵션핀)으로 절환된 전압을 공급한다. 상기 데이터 드라이버(106)의 인버젼 도트수 선택핀(옵션핀)으로 어떤 레벨의 전압이 공급되느냐에 따라 상기 데이터 드라이버(106)는 상이한 인버젼 방식으로 구동된다.
정확히, 상기 스위치부(112)가 그라운드 전압(GND)과 접속되면 상기 그라운드 전압(GND)은 상기 데이터 드라이버(106)의 인버젼 도트수 선택핀(옵션핀)으로 공급된다. 상기 인버젼 도트수 선택핀(옵션핀)으로 그라운드 전압(GND)이 공급되 면, 상기 데이터 드라이버(106)는 상기 액정패널(102)을 1 도트 인버젼 방식으로 구동한다. 이와 반대로, 상기 스위치부(112)가 전원전압(Vdd)과 접속되어 상기 전원전압(Vdd)이 상기 데이터 드라이버(106)의 인버젼 도트수 선택핀(옵션핀)으로 공급되면, 상기 데이터 드라이버(106)는 2 도트 인버젼 방식으로 상기 액정패널(102)을 구동한다. 앞서 서술한 바와 같이, 상기 액정패널(102)은 평소에 1 도트 인버젼 방식으로 구동되고 있으므로, 상기 스위치부(112)가 전원전압(Vdd)과 접속되느냐에 따라 인버젼 방식이 변경된다. 이때, 상기 스위치부(112)는 상기 데이터 드라이버(106)에 포함되어 구성될 수 있다.
도 7은 도 6의 크로스 토크 판단부를 상세히 나타낸 도면이다.
도 6 및 도 7에 도시된 바와 같이, 본 발명에 따른 크로스 토크 판단부(114)는 외부의 시스템으로부터 입력된 데이터(Data)에 해당되는 아날로그 신호값을 저장하고 있는 룩업 테이블(116)과, 수평동기신호(Hsync) 또는 게이트 쉬프트 클럭(GSC) 신호 중 어느 하나의 신호에 동기되어 상기 룩업 테이블(116)에서 출력된 아날로그 신호를 1 라인분씩 합하는 연산을 수행하는 라인 가산부(118) 및 상기 라인 가산부(118)로부터 연산된 1 라인분의 아날로그 신호의 합이 미리 설정된 기준범위에 해당되는지 여부를 판단하여 그 결과에 따른 제어신호를 생성하는 비교부(120)를 포함한다. 상기 크로스 토크 판단부(114)에 대한 상세한 설명은 다음과 같다.
상기 룩업 테이블(116)은 메모리의 일종으로, 디지털 형태의 데이터(Data)에 대응되는 아날로그 신호를 미리 저장하고 있다. 따라서, 상기 룩업 테이블(116)은 외부의 시스템으로부터 입력된 데이터(Data)에 해당되는 아날로그 신호를 출력하여 상기 라인 가산부(118)로 공급한다. 이때, 상기 룩업 테이블(116) 대신에 입력되는 데이터(Data)를 아날로그 신호로 변환하는 디지털-아날로그 변환기를 추가할 수 있다.
상기 라인 가산부(118)는 상기 룩업 테이블(116)로부터 공급된 아날로그 신호를 수평동기신호(Hsync) 또는 게이트 쉬프트 클럭(GSC) 신호에 동기되어 1 라인분에 해당되는 아날로그 신호를 합하는 연산을 수행하게 된다. 즉, 상기 라인 가산부(118)는 수평동기신호(Hysnc) 또는 게이트 쉬프트 클럭(GSC) 신호의 특정 논리(High)신호에 동기되어 다음 특정 논리(High) 신호가 나타날 때까지 상기 룩업 테이블(116)에서 출력된 아날로그 신호를 더한다. 따라서, 상기 라인 가산부(118)는 1 라인분의 아날로그 신호를 더해서 그 합을 상기 비교부(120)로 공급한다.
상기 비교부(120)는 상기 라인 가산부(118)로부터 공급된 1 라인분의 아날로그 신호의 합과 미리 설정된 기준범위를 비교하여 그 비교결과에 따라 특정 논리(High) 또는 기저 논리(Low)의 제어신호를 생성한다. 이때, 상기 기준범위는 수차례의 실험을 통해 얻어진 크로스 토크 패턴을 발생시키는 아날로그 신호의 임계값이며, 기준범위의 상한값과 하한값을 설정하여 상기 라인 가산부(118)로부터 입력된 1 라인분의 아날로그 신호의 합이 상기 상한값과 하한값 범위에 속하는 경우에는 입력되는 현재의 1 라인분의 데이터가 크로스 토크(Cross Talk)를 발생시킬 수 있다고 가정한다.
구체적으로, 상기 비교부(120)는 상기 라인 가산부(118)로부터 공급된 1 라 인분의 아날로그 신호의 합이 기준범위에 속하는 경우에는 기저 논리(Low)의 제어신호를 생성하고, 그렇지 않는 경우에는 특정 논리(High)의 제어신호를 생성한다. 상기 비교부(120)가 기저 논리(Low)의 제어신호를 생성하는 것은 현재 입력된 1 라인분의 데이터(Data)가 크로스 토크(Cross Talk)를 발생시키는 패턴이 아니라고 판단하는 것이고, 상기 비교부(120)가 특정 논리(High)의 제어신호를 생성하는 것은 현재 입력된 1 라인분의 데이터(Data)가 크로스 토크(Cross Talk)를 발생시키는 패턴이라고 판단하는 것이다. 상기 비교부(120)에서 출력된 특정 논리(High) 또는 기저 논리(Low)의 제어신호는 도 6에 도시된 스위치부(112)로 공급된다.
상기 스위치부(112)는 상기 비교부(120)로부터 기저 논리(Low)의 제어신호가 공급되면, 그라운드 전압(GND)과 접속되어 상기 그라운드 전압(GND)을 상기 데이터 드라이버(106)의 인버젼 도트수 선택핀(옵션핀)으로 공급한다. 상기 데이터 드라이버(106)의 인버젼 도트수 선택핀(옵션핀)으로 공급된 그라운드 전압(GND)에 의해 상기 데이터 드라이버(106)는 상기 액정패널(102)을 1 도트 인버젼 방식으로 구동한다. 또한, 상기 스위치부(112)는 상기 비교부(120)로부터 특정 논리(High)의 제어신호가 공급되면, 전원전압(Vdd)과 접속되어 상기 전원전압(Vdd)을 상기 데이터 드라이버(106)의 인버젼 도트수 선택핀(옵션핀)으로 공급한다. 상기 데이터 드라이버(106)의 인버젼 도트수 선택핀(옵션핀)으로 공급된 전원전압(Vdd)에 의해 상기 데이터 드라이버(106)는 상기 액정패널(102)을 2 도트 인버젼 방식으로 구동한다.
도 8은 도 7의 크로스 토크 판단부의 동작을 나타낸 순서도이다.
도 7 및 도 8에 도시된 바와같이, 크로스 토크 판단부(114)는 외부의 시스템 으로부터 데이터(Data)가 입력되면, 룩업 테이블(도 7의 116) 상에 상기 입력된 데이터(Data)와 대응된 아날로그 신호가 출력된다. 상기 출력된 아날로그 신호들 중 1 라인분에 해당되는 아날로그 신호들의 합을 산출한다. 상기 산출된 1 라인분의 아날로그 신호의 합이 미리 설정된 기준범위에 속하는지 여부를 판단한다. 상기 산출된 1 라인분의 아날로그 신호의 합이 상기 기준범위에 속하지 않는 경우에는 상기 크로스 토크 판단부(114)는 기저 논리(Low)의 제어신호를 생성한다. 또한, 상기 크로스 토크 판단부(114)는 상기 산출된 1 라인분의 아날로그 신호의 합이 상기 기준범위에 속하는 경우에는 특정 논리(High)의 제어신호를 생성하고 위의 과정을 반복한다.
이와 같이, 본 발명에 따른 액정표시장치는 입력되는 데이터(Data)가 크로스 토크(Cross Talk)를 발생하는지 여부를 판단하는 크로스 토크 판단부(114)를 구비하여 입력되는 데이터가 크로스 토크(Cross Talk)를 발생시키는 패턴이라고 판단되는 경우에는 기존의 인버젼 방식을 상이한 인버젼 방식으로 변경시켜 크로스 토크(Cross Talk)가 발생하는 것을 방지할 수 있다. 상기와 같이 크로스 토크(Cross Talk)를 방지함에 따라 본 발명에 따른 액정표시장치는 화질이 향상될 수 있다.
도 9는 도 6의 크로스 토크 판단부의 제 2 실시예를 나타낸 도면이다. 이때, 제 2 실시예에 따른 크로스 토크 판단부의 구성에 대한 설명 중 도 7에 도시된 크로스 토크 판단부의 구성과 동일한 부분에 대해서는 간략히 설명하기로 한다.
도 6 및 도 9에 도시된 바와 같이, 크로스 토크 판단부(114)는 외부의 시스템으로부터 입력된 데이터(Data)에 해당되는 아날로그 신호값을 저장하고 있는 룩 업 테이블(116)과, 수평동기신호(Hsync) 또는 게이트 쉬프트 클럭(GSC) 신호에 동기되어 상기 룩업 테이블(116)에서 출력된 아날로그 신호를 1 라인분씩 합하는 연산을 수행하는 라인 가산부(118) 및 상기 라인 가산부(118)로부터 연산된 1 라인분의 아날로그 신호의 합이 미리 설정된 기준범위에 해당되는지 여부를 판단하여 그 결과에 따른 제 1 제어신호를 생성하는 제 1 비교부(220)와, 상기 제 1 비교부(120)로부터 출력된 제 1 제어신호 중 특정 논리(High)의 제 1 제어신호를 카운트 하는 카운터(222)와, 상기 카운터(222)로부터 카운트된 라인수와 기준라인수를 비교하여 그 비교결과에 따른 제 2 제어신호를 생성하는 제 2 비교부(224)를 포함한다.
상기 룩업 테이블(116)은 외부의 시스템으로부터 입력된 데이터(Data)에 해당되는 아날로그 신호를 출력하여 상기 라인 가산부(118)로 공급한다. 상기 라인 가산부(118)는 상기 룩업 테이블(116)로부터 공급된 아날로그 신호를 수평동기신호(Hsync) 또는 게이트 쉬프트 클럭(GSC) 신호에 동기되어 1 라인분에 해당되는 아날로그 신호를 합하는 연산을 수행하게 된다. 상기 룩업 테이블(116)로부터의 1 라인분의 아날로그 신호의 합은 상기 제 1 비교부(220)로 공급된다. 이때, 상기 룩업 테이블(116) 대신에 입력되는 데이터(Data)를 아날로그 신호로 변환하는 디지털-아날로그 변환기를 추가할 수 있다.
상기 제 1 비교부(220)는 수평동기신호(Hsync) 또는 게이트 쉬프트 클럭(GSC) 신호에 동기되어 상기 라인 가산부(118)로부터 공급된 1 라인분의 아날로그 신호의 합과 미리 설정된 기준범위와 비교하여 그 비교결과에 따른 제 1 제어신 호를 상기 카운터(222)로 공급한다. 이때, 상기 기준범위는 도 7에 도시된 비교부(120)의 기준범위와 마찬가지로 수차례의 실험을 통해 얻어진 크로스 토크(Cross Talk) 패턴을 발생시키는 아날로그 신호의 임계값이며, 상한값과 하한값을 설정하여 상기 라인 가산부(118)로부터 입력된 1 라인분의 아날로그 신호의 합이 상기 상한값과 하한값 범위에 속하는 경우에는 입력되는 현재의 1 라인분의 데이터가 크로스 토크(Cross Talk)를 발생시킬 수 있다고 가정한다.
상기 카운터(222)는 수평동기신호(Hsync) 또는 게이트 쉬프트 클럭(GSC) 신호에 동기되어 상기 제 1 비교부(220)로부터 출력된 제 1 제어신호 중 특정 논리(High)의 제 1 제어신호가 출력된 횟수를 카운트 한다. 상기 카운터(222)에서 카운트된 특정 논리(High)의 제 1 제어신호의 횟수는 상기 제 2 비교부(224)로 공급된다. 상기 제 1 비교부(220)로부터 기저 논리(Low)의 제 1 제어신호가 공급되면 상기 카운터(222)는 리셋되어 이전까지 카운트 한 특정 논리(High)의 횟수를 상실한다. 이때, 상기 카운터(222)에서 카운트된 특정 논리(High)의 제 1 제어신호의 횟수는 라인수를 의미한다. 결국, 상기 카운터(222)는 현재 입력된 1 라인분의 데이터가 크로스 토크(Cross Talk)를 발생시킨다고 판단되는 경우에 그 횟수를 카운트 하고 그렇지 않는 경우에는 리셋되어 이전에 카운트 한 횟수를 상실하게 된다.
상기 제 2 비교부(224)는 상기 카운터(222)로부터 출력된 특정 논리(High)의 제 1 제어신호의 횟수(크로스 토크(Cross Talk)를 발생시키는 라인수)와 미리 설정된 기준 라인수를 비교하여 그 비교결과에 따른 제 2 제어신호를 생성한다. 상기 제 2 비교부(224)는 상기 카운터(222)로부터 크로스 토크(Cross Talk)를 발생시키 는 라인수가 상기 기준 라인수보다 많은 경우에는 특정 논리(High)의 제 2 제어신호를 생성하고, 그렇지 않는 경우에는 기저 논리(Low)의 제 2 제어신호를 생성한다. 이때, 상기 기준 라인수는 수 차례에 실험을 통해 얻어진 임계값이며, 크로스 토크(Cross Talk)를 발생하는 라인 수와 상기 기준 라인수를 비교하여 인버젼 방식의 변경 여부를 판단한다.
구체적으로, 상기 카운터(222)로부터 카운트된 크로스 토크(Cross Talk)를 발생시키는 라인수가 상기 기준 라인수보다 많으면 상기 제 2 비교부(224)는 특정 논리(High)의 제 2 제어신호를 생성하여 도 6에 도시된 스위치부(112)로 공급한다. 상기 스위치부(112)는 상기 특정 논리(High)의 제 2 제어신호에 의해 전원전압(Vdd)과 접속되어 데이터 드라이버(106)가 기존의 1 도트 인버젼 방식과 상이한 2 도트 인버젼 방식으로 액정패널(도 6의 102)을 구동하도록 한다.
이와 달리, 상기 카운터(222)로부터 카운트된 크로스 토크(Cross Talk)를 발생시키는 라인수가 상기 기준 라인수보다 많으면 상기 제 2 비교부(224)는 기저 논리(Low)의 제 2 제어신호를 생성하여 상기 스위치부(112)로 공급한다. 상기 스위치부(112)는 상기 기저 논리(Low)의 제 2 제어신호에 의해 그라운드 전압(GND)과 접속되어 데이터 드라이버(106)가 기존과 동일한 1 도트 인버젼 방식으로 액정패널(102)을 구동하도록 한다.
도 10은 도 9의 크로스 토크 판단부의 동작을 나타낸 순서도이다.
도 9 및 도 10에 도시된 바와 같이, 크로스 토크 판단부(114)는 외부의 시스템으로부터 데이터(Data)가 입력되면, 룩업 테이블(도 9의 116) 상에 상기 입력된 데이터(Data)와 대응된 아날로그 신호를 출력한다. 이어, 상기 출력된 아날로그 신호들 중 1 라인분에 해당되는 아날로그 신호들의 합을 산출하고, 상기 산출된 1 라인분의 아날로그 신호가 미리 설정된 기준범위에 속하는지 여부를 판단한다. 연속하여, 상기 산출된 1 라인분의 아날로그 신호의 합이 상기 기준범위에 속하지 않는 경우에 상기 크로스 토크 판단부(114)는 기저 논리(Low)의 제 1 제어신호를 생성한다. 상기 산출된 1 라인분의 아날로그 신호의 합이 상기 기준범위에 속하는 경우에는 특정 논리(High)의 제 1 제어신호를 생성한다.
상기 기저 논리(Low) 및 특정 논리(High)의 제 1 제어신호는 카운터(222)로 공급된다. 상기 카운터(222)에 기저 논리(Low)의 제 1 제어신호가 공급되면, 상기 카운터(222)는 리셋(reset)되어 초기화 상태가 된다. 상기 카운터(222)에 특정논리(High)의 제 1 제어신호가 공급되면, 상기 카운터(222)는 상기 특정 논리(High)의 제 1 제어신호가 입력된 횟수를 카운트한다. 이때, 상기 특정 논리(High)의 제 1 제어신호는 1 라인분에 데이터에 해당되는 값이다. 상기 카운터(222)에서 카운트된 특정 논리(High)의 제 1 제어신호의 횟수가 기준 라인수보다 큰지 여부를 판단한다.
상기 카운터(222)에서 카운트된 특정 논리(High)의 제 1 제어신호의 횟수가 기준 라인수 보다 작은 경우 제 2 비교부(도 9의 224)는 기저 논리(Low)의 제 2 제어신호를 생성한다. 또한, 상기 카운터(222)에서 카운트된 특정 논리(High)의 제 1 제어신호의 횟수가 기준 라인수보다 큰 경우에 제 2 비교부(224)는 특정 논리(High)의 제 2 제어신호를 생성한다. 상기 제 2 비교부(224)에서 생성된 기저 논 리(Low) 및 특정 논리(High)의 제 2 제어신호는 도 6에 도시된 스위치부(112)로 공급된다. 상기 스위치부(112)에 기저 논리(Low)의 제 2 제어신호가 공급되면 상기 스위치부(112)는 그라운드 전압(GND)과 접속되고, 상기 스위치부(112)에 특정 논리(High)의 제 2 제어신호가 공급되면 상기 스위치부(112)는 전원전압(Vdd)과 접속된다.
상기 스위치부(112)가 그라운드 전압(GND)과 접속되면 도 6에 도시된 데이터 드라이버(106)의 인버젼 도트수 선택핀(옵션핀)에 그라운드 전압(GND)이 공급되기 때문에, 상기 데이터 드라이버(106)는 액정패널(도 6의 102)을 1 도트 인버젼 방식으로 구동하게 된다. 또한, 상기 스위치부(112)가 전원전압(Vdd)과 접속되면 데이터 드라이버(106)의 인버젼 도트수 선택핀(옵션핀)에 전원전압(Vdd)이 공급되기 때문에, 상기 데이터 드라이버(106)는 상기 액정패널(102)을 2 도트 인버젼 방식으로 구동하게 된다.
입력되는 데이터(Data)가 크로스 토크(Cross Talk)를 발생시키는지 여부를 판단하여 다음 프레임동안 액정패널을 현재 프레임과 상이한 인버젼 방식으로 구동되게 함으로써, 크로스 토크(Cross Talk)가 발생하는 것을 방지할 수 있다. 상기 크로스 토크(Cross Talk)를 방지함에 따라 본 발명에 따른 액정표시장치는 화질을 향상시킬 수 있다.
도 11은 도 6의 크로스 토크 판단부의 제 3 실시예를 나타낸 도면이다.
도 6 및 도 11에 도시된 바와 같이, 크로스 토크 판단부(114)는 직렬로 입력된 1 라인분의 데이터(Data)를 동시에 처리할 수 있도록 병렬로 정렬하는 직렬-병 렬 데이터 정렬부(316)와, 상기 직렬-병렬 데이터 정렬부(316)에서 정렬된 1 라인분의 데이터(Data)를 크로스 토크(Cross Talk)를 발생시키는 다수의 기준 패턴과 비교하여 그 비교결과에 따른 제어신호를 생성하는 다수의 비교부(318, 322, 326)와 상기 다수의 기준 패턴을 각각 저장하고 있는 다수의 기준패턴 메모리(320, 324, 328)과, 상기 다수의 비교부(318, 322, 326)로부터 생성된 제어신호들을 논리연산하여 그 연산결과에 해당되는 특정 논리(예를 들어, 하이(High)) 또는 기저 논리(예를 들어, 로우(Low))의 제어신호를 생성하는 논리 연산부(330)를 포함한다. 상기 크로스 토크 판단부(114)에 대한 구체적인 설명은 다음과 같다.
상기 직렬-병렬 데이터 정렬부(316)는 직렬로 입력된 1 라인분의 데이터(Data)를 동시에 처리할 수 있도록 병렬로 정렬한다. 상기 직렬-병렬 데이터 정렬부(316)에서 병렬로 정렬된 1 라인분의 데이터는 동시에 다수의 비교부(318, 322, 326)로 공급된다. 이때, 상기 다수의 비교부(318, 322, 326)는 각각 제 1 내지 제 3 비교부(318, 322, 326)로 나뉠 수 있다. 따라서, 상기 직렬-병렬 데이터 정렬부(316)에서 병렬로 정렬된 1 라인분의 데이터는 동시에 상기 제 1 내지 제 3 비교부(318, 322, 326)로 공급된다.
상기 다수의 기준패턴 메모리(320, 324, 328)는 각각 제 1 내지 제 3 기준패턴 메모리(320, 324, 328)로 나뉠 수 있다. 상기 제 1 기준패턴 메모리(320)에는 크로스 토크(Cross Talk)를 발생시키는 제 1 기준패턴에 해당되는 1 라인분의 데이터가 미리 저장되어 있다. 상기 제 2 기준패턴 메모리(324)에는 크로스 토크(Cross Talk)를 발생시키는 제 2 기준패턴에 해당되는 1 라인분의 데이터가 미리 저장되어 있다. 상기 제 3 기준패턴 메모리(328)에는 크로스 토크(Cross Talk)를 발생시키는 제 3 기준패턴에 해당되는 1 라인분의 데이터가 미리 저장되어 있다. 상기 제 1 내지 제 3 기준패턴에 해당되는 1 라인분의 데이터는 서로 상이하다. 상기 제 1 기준패턴 메모리(320)에 저장된 제 1 기준패턴에 해당되는 1 라인분의 데이터는 상기 제 1 비교부(318)로 공급되고, 상기 제 2 기준패턴(324)에 저장된 제 2 기준패턴에 해당되는 1 라인분의 데이터는 상기 제 2 비교부(322)로 공급되며, 상기 제 3 기준패턴(328)에 저장된 제 3 기준패턴에 해당되는 1 라인분의 데이터는 상기 제 3 비교부(326)로 각각 공급된다.
상기 제 1 비교부(318)에는 상기 직렬-병렬 데이터 정렬부(316)로부터 정렬된 1 라인분의 데이터 및 상기 제 1 기준패턴 메모리(320)로부터 입력된 제 1 기준패턴에 해당되는 1 라인분의 데이터가 공급된다. 상기 제 1 비교부(318)는 위의 두 데이터가 동일한지 여부를 판단하여 그 결과에 따라 특정 논리(High) 또는 기저 논리(Low)의 제 1 비교신호를 생성한다. 상기 직렬-병렬 데이터 정렬부(316)로부터 정렬된 1 라인분의 데이터와 제 1 기준패턴에 해당되는 1 라인분의 데이터가 동일한 경우에 상기 제 1 비교부(318)는 특정 논리(High)의 제 1 비교신호를 생성한다. 그렇지 않는 경우 즉, 직렬-병렬 데이터 정렬부(316)로부터 정렬된 1 라인분의 데이터와 제 1 기준패턴에 해당되는 1 라인분의 데이터가 동일하지 않는 경우에 상기 제 1 비교부(318)는 기저 논리(Low)의 제 1 비교신호를 생성한다. 상기 제 1 비교부(318)에서 생성된 특정 논리(High) 및 기저 논리(Low)의 제 1 비교신호는 상기 논리 연산부(330)로 공급된다. 이때, 상기 직렬-병렬 데이터 정렬부(316)로부터 정 렬된 1 라인분의 데이터가 상기 제 1 기준패턴에 해당되는 1 라인분의 데이터와 동일하면 크로스 토크(Cross Talk)를 발생시킬 수 있다.
상기 제 2 비교부(322)에는 상기 직렬-병렬 데이터 정렬부(316)로부터 정렬된 1 라인분의 데이터 및 상기 제 2 기준패턴 메모리(324)로부터 입력된 제 2 기준패턴에 해당되는 1 라인분의 데이터가 공급된다. 상기 제 2 비교부(322)는 상기 제 1 비교부(318)와 마찬가지로 위의 두 데이터가 동일한지 여부를 판단하여 그 결과에 따라 특정 논리(High) 또는 기저 논리(Low)의 제 2 비교신호를 생성한다. 상기 직렬-병렬 데이터 정렬부(316)로부터 정렬된 1 라인분의 데이터와 제 2 기준패턴에 해당되는 1 라인분의 데이터가 동일한 경우에 상기 제 2 비교부(322)는 특정 논리(High)의 제 2 비교신호를 생성한다. 상기 직렬-병렬 데이터 정렬부(316)로부터 정렬된 1 라인분의 데이터와 제 2 기준패턴에 해당되는 1 라인분의 데이터가 동일하지 않는 경우에 상기 제 2 비교부(322)는 기저 논리(Low)의 제 2 비교신호를 생성한다. 상기 제 2 비교부(322)에서 생성된 특정 논리(High) 및 기저 논리(Low)의 제 2 비교신호는 상기 논리 연산부(330)로 공급된다. 이때, 상기 직렬-병렬 데이터 정렬부(316)로부터 정렬된 1 라인분의 데이터가 상기 제 2 기준패턴에 해당되는 1 라인분의 데이터와 동일하면 크로스 토크(Cross Talk)를 발생시킬 수 있다.
상기 제 3 비교부(326)에는 상기 직렬-병렬 데이터 정렬부(316)로부터 정렬된 1 라인분의 데이터 및 상기 제 3 기준패턴 메모리(328)로부터 입력된 제 3 기준패턴에 해당되는 1 라인분의 데이터가 공급된다. 상기 제 3 비교부(326)는 상기 제 1 및 제 2 비교부(318, 322)와 마찬가지로 위의 두 데이터가 동일한지 여부를 판단 하여 그 결과에 따라 특정 논리(High) 또는 기저 논리(Low)의 제 3 비교신호를 생성한다. 상기 직렬-병렬 데이터 정렬부(316)로부터 정렬된 1 라인분의 데이터와 제 3 기준패턴에 해당되는 1 라인분의 데이터가 동일한 경우에 상기 제 3 비교부(326)는 특정 논리(High)의 제 3 비교신호를 생성한다. 상기 직렬-병렬 데이터 정렬부(316)로부터 정력된 1 라인분의 데이터와 제 3 기준패턴에 해당되는 1 라인분의 데이터가 동일하지 않는 경우에 상기 제 3 비교부(326)는 기저 논리(Low)의 제 3 비교신호를 생성한다. 상기 제 3 비교부(326)에서 생성된 특정 논리(High) 및 기저 논리(Low)의 제 3 비교신호는 상기 논리 연산부(330)로 공급된다. 이때, 상기 직렬-병렬 데이터 정렬부(316)로부터 정렬된 1 라인분의 데이터가 상기 제 3 기준패턴에 해당되는 1 라인분의 데이터와 동일하면 크로스 토크(Cross Talk)를 발생시킬 수 있다.
상기 논리 연산부(330)는 상기 제 1 내지 제 3 비교부(318, 322, 326)로부터 공급된 특정 논리(High) 또는 기저 논리(Low)의 제 1 내지 제 3 비교신호를 논리연산하여 그 결과에 해당되는 제어신호를 생성한다. 이때, 상기 논리 연산부(330)는 상기 제 1 내지 제 3 비교부(318, 322, 326)로부터 공급된 제 1 내지 제 3 비교신호 중 하나의 특정 논리(High)가 공급되면 특정 논리(High)의 제어신호를 생성하는 OR 게이트일 수 있다. 즉, 상기 논리 연산부(330)는 상기 제 1 내지 제 3 비교부(318, 322, 326)로부터 공급된 제 1 내지 제 3 비교신호를 OR 연산을 하여 제어신호를 생성한다. 따라서, 상기 논리 연산부(330)는 상기 제 1 내지 제 3 비교부(318, 322, 326)로부터 특정 논리(High)를 갖는 하나의 비교신호가 공급되면, 특 정 논리(High)의 제어신호를 생성한다. 상기 논리 연산부(330)는 상기 제 1 내지 제 3 비교부(318, 322, 326)로부터 기저 논리(Low)의 제 1 내지 제 3 비교신호가 공급되는 경우에만 기저 논리(Low)의 제어신호를 생성한다. 상기 논리 연산부(330)에서 생성된 특정 논리(High) 또는 기저 논리(Low)의 제어신호는 도 6에 도시된 스위치부(112)로 공급되어 상기 스위치부(112)를 제어한다.
상기 스위치부(112)에 기저 논리(Low)의 제어신호가 공급되면 상기 스위치부(112)는 그라운드 전압(GND)과 접속되고, 상기 특정 논리(High)의 제어신호가 공급되면 상기 스위치부(112)는 전원전압(Vdd)과 접속된다.
상기 스위치부(112)가 그라운드 전압(GND)과 접속되면 상기 그라운드 전압(GND)은 도 6에 도시된 데이터 드라이버(106)의 인버젼 도트수 선택핀(옵션핀)으로 공급된다. 상기 데이터 드라이버(106)의 인버젼 도트수 선택핀(옵션핀)으로 그라운드 전압(GND)이 공급되면, 상기 데이터 드라이버(106)는 액정패널(102)을 1 도트 인버젼 방식으로 구동하게 된다. 상기 스위치부(112)가 전원전압(Vdd)과 접속되면 상기 전원전압(Vdd)은 도 6에 도시된 데이터 드라이버(106)의 인버젼 도트수 선택핀(옵션핀)으로 공급된다. 상기 데이터 드라이버(106)의 인버젼 도트수 선택핀(옵션핀)으로 전원전압(Vdd)이 공급되면, 상기 데이터 드라이버(106)는 액정패널(102)을 2 도트 인버젼 방식으로 구동하게 된다.
한편, 상기 직렬-병렬 데이터 정렬부(316)로부터 정렬된 1 라인분의 데이터가 상기 제 1 내지 제 3 기준패턴과 동일한 경우에 상기 제 1 내지 제 3 비교부(318, 322, 326)에서 각각 기저 논리(Low)의 제 1 내지 제 3 비교신호를 생성하 는 경우에 상기 논리 연산부(330)는 AND 게이트일 수 있다. 구체적으로, 상기 논리 연산부(330)는 상기 제 1 내지 제 3 비교부(318, 322, 326)로부터의 제 1 내지 제 3 비교신호를 AND 연산하여 그 결과에 해당되는 특정 논리(High) 또는 기저 논리(Low)의 제어신호를 생성한다. 상기 제 1 내지 제 3 비교부(318, 322, 326)로부터 공급된 제 1 내지 제 3 비교신호 중 어느 하나라도 기저 논리(Low)를 갖는 경우에 상기 논리 연산부(330)는 기저 논리(Low)의 제어신호를 생성한다. 상기 제 1 내지 제 3 비교부(318, 322, 326)로부터 공급된 제 1 내지 제 3 비교신호가 모두 특정 논리(High)를 갖는 경우에 상기 논리 연산부(330)는 특정 논리(High)의 제어신호를 생성한다. 상기 논리 연산부(330)에서 생성된 특정 논리(High) 또는 기저 논리(Low)의 제어신호는 상기 스위치부(112)로 공급되어 상기 스위치부(112)를 제어한다.
이와 같이, 입력되는 1 라인분의 데이터와 크로스 토크(Cross Talk)를 발생시키는 다수의 기준패턴을 비교하여 그 결과에 따라 다음 프레임에서 액정패널(102)을 현재프레임과 상이한 인버젼 방식으로 구동시킴으로써, 크로스 토크(Cross Talk)가 발생하는 것을 방지할 수 있다. 상기 크로스 토크(Cross Talk)를 방지함에 따라 본 발명에 따른 액정표시장치는 화질을 향상시킬 수 있다.
도 12는 도 6의 크로스 토크 판단부의 제 4 실시예를 나타낸 도면이다.
도 6 및 도 12에 도시된 바와 같이, 크로스 토크 판단부(114)는 입력되는 1 라인분의 데이터(Data)의 그레이 변화 곡선을 검출하는 그레이 변화 곡선 검출부(416)와, 크로스 토크(Cross Talk)를 발생시키는 데이터의 그레이 변화 곡선을 미리 저장하고 있는 메모리(418)와, 상기 그레이 변화 곡선 검출부(416)에서 검출된 1 라인분의 데이터의 그레이 변화 곡선과 메모리(418)에 저장되어 있는 크로스 토크(Cross Talk)를 발생시키는 데이터의 그레이 변화 곡선을 연산하여 도 6에 도시된 스위치부(112)를 제어하는 제어신호를 생성하는 연산장치(420)를 포함한다.
상기 그레이 변화 곡선 검출부(416)는 입력된 1 라인분의 데이터가 픽셀 별로 계조 변화가 어느 정도인지를 그레이 변화 곡선으로 검출한다. 상기 그레이 변화 곡선 검출부(416)에서 검출된 그레이 변화 곡선은 상기 연산장치(420)로 공급된다.
상기 메모리(418)는 크로스 토크(Cross Talk)를 발생시키는 데이터의 그레이 변화 곡선을 미리 저장하여 상기 그레이 변화 곡선을 상기 연산장치(420)로 공급한다. 이때, 상기 크로스 토크(Cross Talk)를 발생시키는 데이터의 그레이 변화 곡선은 하나가 아니라, 다수개로 상기 메모리(418) 상에 저장될 수 있다.
상기 연산장치(420)는 중앙처리장치(Central Processing Unit:CPU)일 수 있다. 상기 중앙처리장치(CPU, 420)는 상기 그레이 변화 곡선 검출부(416)로부터의 입력된 1 라인분 데이터의 그레이 변화 곡선과 상기 메모리(418)로부터의 크로스 토크(Cross Talk)를 발생시키는 데이터의 그레이 변화 곡선의 동일 여부를 판단하여 그 결과에 따른 특정 논리(High) 또는 기저 논리(Low)의 제어신호를 생성한다. 상기 중앙처리장치(CPU, 420)에서 생성된 특정 논리(High) 또는 기저 논리(Low)의 제어신호는 도 6에 도시된 스위치부(112)로 공급되어 상기 스위치부(112)를 제어한다.
구체적으로, 상기 그레이 변화 곡선 검출부(416)로부터의 입력된 1 라인분 데이터의 그레이 변화 곡선이 상기 메모리(418) 상의 크로스 토크(Cross Talk)를 발생시키는 데이터의 그레이 변화 곡선과 동일한 경우에 상기 중앙처리장치(CPU, 420)는 특정 논리(High)의 제어신호를 생성한다. 상기 그레이 변화 곡선 검출부(416)로부터의 입력된 1 라인분 데이터의 그레이 변화 곡선이 상기 메모리(418) 상의 크로스 토크(Cross Talk)를 발생시키는 데이터의 그레이 변화 곡선과 동일하지 않는 경우에 상기 중앙처리장치(CPU, 420)는 기저 논리(Low)의 제어신호를 생성한다. 상기 중앙처리장치(CPU, 420)에서 생성된 특정 논리(High) 또는 기저 논리(Low)의 제어신호는 상기 스위치부(112)로 공급된다.
상기 스위치부(112)는 상기 중앙처리장치(CPU, 420)로부터 특정 논리(High)의 제어신호가 공급되면 전원전압(Vdd)과 접속되고, 기저 논리(Low)의 제어신호가 공급되면 그라운드 전압(GND)과 접속된다. 상기 스위치부(112)가 전원전압(Vdd)과 접속되면 상기 전원전압(Vdd)은 도 6에 도시된 데이터 드라이버(106)의 인버젼 도트수 선택핀(옵션핀)으로 공급되고, 상기 데이터 드라이버(106)는 액정패널(102)을 2 도트 인버젼 방식으로 구동한다. 또한, 상기 스위치부(112)가 그라운드 전압(GND)과 접속되면 상기 그라운드 전압(GND)은 데이터 드라이버(106)의 인버젼 도트수 선택핀(옵션핀)으로 공급되고, 상기 데이터 드라이버(106)는 상기 액정패널(102)을 1 도트 인버젼 방식으로 구동한다.
이와 같이, 입력되는 1 라인분의 데이터와 크로스 토크(Cross Talk)를 발생시키는 다수의 기준패턴을 비교하여 그 결과에 따라 다음 프레임에서 액정패 널(102)을 현재프레임과 동일한 또는 상이한 인버젼 방식으로 구동시킴으로써, 크로스 토크(Cross Talk)가 발생하는 것을 방지할 수 있다. 상기 크로스 토크(Cross Talk)를 방지함에 따라 본 발명에 따른 액정표시장치는 화질을 향상시킬 수 있다.
도 13은 도 12의 크로스 토크 판단부의 동작을 나타낸 순서도이다.
도 12 및 도 13에 도시된 바와 같이, 상기 크로스 토크 판단부(114)의 그레이 변화 곡선 검출부(416)는 1 라인분의 데이터가 입력되면, 상기 1 라인분의 데이터가 어느 정도의 계조 변화가 발생하는지를 그레이 변화 곡선을 통해 검출한다. 이어, 상기 중앙처리장치(420)가 상기 메모리(418) 상에 미리 저장되어 있는 기준 패턴의 기준 그레이 변화 곡선들을 판독한다. 연속하여, 상기 중앙처리장치(420)가 상기 입력된 1 라인분 데이터의 그레이 변화 곡선과 상기 메모리(418) 상의 기준 패턴의 그레이 변화 곡선을 비교한다.
상기 입력된 1 라인분 데이터의 그레이 변화 곡선과 상기 기준 그레이 변화 곡선이 동일하지 않는 경우에 상기 중앙처리장치(CPU, 420)는 입력된 1 라인분의 데이터가 크로스 토크(Cross Talk)를 발생시키지 않는 정상 패턴의 데이터로 인식하여 기저 논리(Low)의 제어신호를 생성한다. 상기 입력된 1 라인분 데이터의 그레이 변화 곡선과 상기 기준 그레이 변화 곡선이 동일한 경우에 상기 중앙처리장치(CPU, 420)는 입력된 1 라인분의 데이터가 크로스 토크(Cross Talk)를 발생시키는 패턴임을 인식하여 특정 논리(High)의 제어신호를 생성한다. 상기 중앙처리장치(CPU, 420)에서 생성된 기저 논리(Low) 및 특정 논리(High)의 제어신호는 도 6에 도시된 스위치부(112)로 공급되어 상기 스위치부(112)를 제어한다. 상기 스위치 부(112)에 기저 논리(Low)의 제어신호가 공급되면 도 6에 도시된 액정패널(102)은 1 도트 인버젼 방식으로 구동되고, 상기 스위치부(112)에 특정논리(High)의 제어신호가 공급되면 상기 액정패널(102)은 2 도트 인버젼 방식으로 구동된다.
도 14는 본 발명의 제 1 내지 제 4 실시예에 따른 크로스 토크 판단부를 구비한 액정표시장치의 구동전압을 나타낸 파형도이다.
도 14에 도시된 바와 같이, 본 발명의 제 1 내지 제 4 실시예에 따른 크로스 토크 판단부(114) 중 어느 하나를 구비한 액정표시장치는 종래의 액정표시장치에 비해 공통전압(Vcom)의 신호왜곡이 발생되지 않기 때문에 크로스 토크(Cross Talk)가 발생하지 않게 된다. 데이터가 입력되면 상기 크로스 토크 판단부(114)는 상기 입력된 데이터가 크로스 토크(Cross Talk)를 발생시키는지 여부를 미리 판단하여 크로스 토크(Cross Talk)를 발생시키는 데이터로 판단되면, 현재 프레임과 달리 다음 프레임 동안 상이한 인버젼 방식으로 액정패널을 구동하기 때문에 크로스 토크(Cross Talk)를 방지할 수 있다. 따라서, 본 발명의 제 1 내지 제 4 실시예에 따른 크로스 토크 판단부(114) 중 어느 하나를 구비한 액정표시장치의 구동전압을 파형도로 나타내보면, 입력된 데이터(Data)에 의해 공통전압(Vcom)의 신호왜곡이 발생하지 않는다.
이와 같이, 입력되는 1 라인분의 데이터와 크로스 토크(Cross Talk)를 발생시키는 데이터를 비교하여 그 결과에 따라 다음 프레임에서 액정패널(102)을 현재프레임과 동일한 또는 상이한 인버젼 방식으로 구동시킴으로써, 크로스 토크(Cross Talk)가 발생하는 것을 방지할 수 있다. 상기 크로스 토크(Cross Talk)를 방지함에 따라 본 발명에 따른 액정표시장치는 화질을 향상시킬 수 있다.
서술한 바와 같이, 본 발명에 따른 액정표시장치는 입력된 데이터가 크로스 토크(Cross Talk)를 발생시키는지 여부를 판단하는 크로스 토크 판단부를 구비하여 크로스 토크(Cross Talk)가 발생되는 경우와 그렇지 않는 경우에 따라 각각 인버젼 방식을 상이하게 함으로써, 크로스 토크(Cross Talk)의 발생을 방지할 수 있다.
또한, 본 발명에 따른 액정표시장치는 크로스 토크(Cross Talk)가 방지됨에 따라 화질을 향상시킬 수 있다.
이상과 같이, 본 발명이 도면에 도시된 실시 예들로 국한하여 설명되었으나, 본 발명이 속하는 기술 분야에 대한 통상의 지식을 가진 자라면 본 발명의 기술적 사상 및 범위를 일탈하지 않으면서 다양한 변형, 변경 및 균등한 타 실시 예들이 가능하다는 것을 명백하게 알 수 있을 것이다.

Claims (18)

  1. 액정패널에 표시될 데이터를 입력하기 위한 입력부;
    상기 액정패널에 입력될 데이터에 대응되는 아날로그 신호를 저장하여 상기 입력부로부터의 데이터에 대응되는 아날로그 신호를 출력하는 메모리소자;
    상기 입력부로부터의 데이터를 화소전압으로 변환하여 제 1 또는 제 2 인버젼 방식으로 상기 액정패널을 구동하는 데이터 드라이버; 및
    상기 메모리소자로부터 출력된 아날로그 신호를 이용해서 상기 데이터 드라이버가 상기 액정패널을 상기 제 1 및 제 2 인버젼 방식 중 어느 하나의 방식으로 선택적으로 구동하도록 하는 선택 제어부;를 포함하고,
    상기 선택 제어부는,
    상기 메모리소자로부터의 아날로그 신호 중 1 라인분의 아날로그 신호들의 합을 산출하는 가산부; 및
    상기 가산부로부터의 1 라인분의 아날로그 신호들의 합과 상한 값과 하한 값을 가지는 기준범위를 비교하여 상기 1 라인분의 아날로그 신호들의 합이 상기 상한 값과 하한 값의 범위에 포함되는지 여부에 따른 제어신호를 생성하여 상기 제어신호의 논리값에 따라 상기 데이터 드라이버가 상기 제 1 및 제 2 인버젼 방식 중 어느 하나의 방식을 선택하도록 하는 비교부;를 포함하며,
    상기 기준범위는 크로스 토크(Cross Talk)를 발생시키는 1 라인분의 아날로그 신호의 합인 것을 특징으로 하는 액정표시장치.
  2. 삭제
  3. 삭제
  4. 제 1항에 있어서,
    상기 비교부에서 생성된 제어신호에 의해 전원전압(Vdd) 또는 그라운드 전압(GND) 중 어느 하나의 전압에 접속되어 상기 데이터 드라이버가 상기 제 1 및 제 2 인버젼 방식 중 어느 하나의 방식을 선택하여 상기 액정패널을 선택된 인버젼 방식으로 구동하도록 절환하는 스위치부를 더 포함하는 것을 특징으로 하는 액정표시장치.
  5. 제 1항에 있어서,
    상기 비교부는 상기 가산부로부터의 1 라인분 아날로그 신호들의 합이 상기 기준범위에 해당되는 경우에 특정 논리(High)의 제어신호를 생성하고, 상기 가산부로부터의 1 라인분 아날로그 신호들의 합이 상기 기준범위에 속하지 않는 경우에 기저 논리(Low)의 제어신호를 생성하는 것을 특징으로 하는 액정표시장치.
  6. 제 5항에 있어서,
    상기 비교부로부터의 제어신호 중 특정 논리(High)를 갖는 제어신호의 횟수 를 카운트 하는 카운터;
    상기 카운터에서 카운트된 특정 논리(High)를 갖는 제어신호의 횟수와 기준 라인수를 비교하여 그 비교결과에 따른 제 2 제어신호를 생성하여 상기 제 2 제어신호를 상기 데이터 드라이버로 출력하는 제 2 비교부;를 더 포함하는 것을 특징으로 하는 액정표시장치.
  7. 제 6항에 있어서,
    상기 기준 라인수는 크로스 토크(Cross Talk)를 발생하는 1 라인분의 데이터를 포함하는 라인수인 것을 특징으로 하는 액정표시장치.
  8. 삭제
  9. 삭제
  10. 삭제
  11. 삭제
  12. 삭제
  13. 액정패널 상에 표시될 데이터를 입력하는 단계;
    상기 입력된 데이터에 대응되는 아날로그 신호를 출력하는 단계;
    상기 출력된 아날로그 신호를 이용해서 상기 액정패널을 제 1 및 제 2 인버젼 방식 중 어느 하나의 방식으로 선택적으로 구동하도록 하는 제어신호를 생성하는 단계; 및
    상기 제어신호의 논리에 따라 선택된 인버젼 방식으로 상기 액정패널을 구동하는 단계;를 포함하고,
    상기 제어신호를 생성하는 단계는,
    수평동기신호 또는 게이트 쉬프트 클럭신호 중 어느 하나의 신호에 동기되어 상기 출력된 아날로그 신호 중 1 라인분의 아날로그 신호들의 합을 산출하는 단계; 및
    상기 산출된 1 라인분의 아날로그 신호들의 합과 상한 값과 하한 값을 가지는 기준범위를 비교하여 상기 1 라인분의 아날로그 신호들의 합이 상기 상한 값과 하한 값의 범위에 포함되는지 여부에 따른 제어신호를 생성하는 단계;를 포함하는 것을 특징으로 하는 액정표시장치의 구동방법.
  14. 삭제
  15. 제 13항에 있어서,
    상기 제어신호 중 특정 논리(High)를 갖는 제어신호의 횟수를 카운트 하는 단계; 및
    상기 카운트된 특정 논리(High)를 갖는 제어신호의 횟수와 기준 라인수를 비교하여 그 비교결과에 따른 제 2 제어신호를 생성하는 단계;를 더 포함하는 것을 특징으로 하는 액정표시장치의 구동방법.
  16. 삭제
  17. 삭제
  18. 삭제
KR1020070053629A 2007-06-01 2007-06-01 액정표시장치 및 그의 구동방법 KR101411692B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070053629A KR101411692B1 (ko) 2007-06-01 2007-06-01 액정표시장치 및 그의 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070053629A KR101411692B1 (ko) 2007-06-01 2007-06-01 액정표시장치 및 그의 구동방법

Publications (2)

Publication Number Publication Date
KR20080105701A KR20080105701A (ko) 2008-12-04
KR101411692B1 true KR101411692B1 (ko) 2014-06-25

Family

ID=40366948

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070053629A KR101411692B1 (ko) 2007-06-01 2007-06-01 액정표시장치 및 그의 구동방법

Country Status (1)

Country Link
KR (1) KR101411692B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102348701B1 (ko) 2015-05-31 2022-01-06 엘지디스플레이 주식회사 액정 표시 장치
KR102465372B1 (ko) 2015-09-30 2022-11-09 삼성디스플레이 주식회사 타이밍 컨트롤러, 이를 포함하는 표시 장치 및 이 표시 장치의 구동 방법
CN112130390A (zh) * 2020-10-09 2020-12-25 格科微电子(上海)有限公司 具有双栅极结构的显示面板、液晶显示器及其驱动方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000029282A (ko) * 1998-10-27 2000-05-25 아끼구사 나오유끼 표시 패널의 구동 방법, 표시 패널의 구동 회로 및 액정표시 장치
KR20010062355A (ko) * 1999-12-14 2001-07-07 아끼구사 나오유끼 액정 표시 장치, 구동 방법 및 구동 회로
KR20040024710A (ko) * 2002-09-16 2004-03-22 삼성전자주식회사 반전 모드 선택 기능을 갖는 액정 표시 장치
KR20040078298A (ko) * 2003-03-03 2004-09-10 삼성전자주식회사 액정 표시 장치의 구동 방법 및 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20000029282A (ko) * 1998-10-27 2000-05-25 아끼구사 나오유끼 표시 패널의 구동 방법, 표시 패널의 구동 회로 및 액정표시 장치
KR20010062355A (ko) * 1999-12-14 2001-07-07 아끼구사 나오유끼 액정 표시 장치, 구동 방법 및 구동 회로
KR20040024710A (ko) * 2002-09-16 2004-03-22 삼성전자주식회사 반전 모드 선택 기능을 갖는 액정 표시 장치
KR20040078298A (ko) * 2003-03-03 2004-09-10 삼성전자주식회사 액정 표시 장치의 구동 방법 및 장치

Also Published As

Publication number Publication date
KR20080105701A (ko) 2008-12-04

Similar Documents

Publication Publication Date Title
JP4856052B2 (ja) 液晶表示装置とその駆動方法
KR101329438B1 (ko) 액정표시장치
US10497329B2 (en) Device for changing driving frequency
CN101436392B (zh) 驱动液晶显示设备的装置和方法
US8736532B2 (en) Liquid crystal display device having a 1-dot inversion or 2-dot inversion scheme and method thereof
US20110102471A1 (en) Method and device for driving liquid crystal display
KR20080113579A (ko) 액정표시장치와 그 구동 방법
JP2009301001A (ja) 液晶表示装置及びその駆動方法
KR20030091303A (ko) 액정 표시 장치 및 그 구동 방법
KR20080056905A (ko) 액정표시장치 및 그의 구동 방법
US20080001870A1 (en) Reference voltage generating circuit and liquid crystal display device using the same
US20070195045A1 (en) Liquid crystal display device
KR101765798B1 (ko) 액정표시장치 및 그 구동방법
US8035591B2 (en) Display device and method of driving the same
KR100995631B1 (ko) 액정 표시 장치의 데이터 처리 방법 및 장치
KR20130131162A (ko) 액정표시장치 및 이의 구동방법
KR101411692B1 (ko) 액정표시장치 및 그의 구동방법
KR101332062B1 (ko) 선택적 프리-차징 기능을 가지는 액정 표시 장치
KR20080049329A (ko) 액정표시장치 및 그의 구동 방법
KR101174783B1 (ko) 액정 표시장치의 구동장치 및 구동방법
KR101651290B1 (ko) 액정표시장치와 그 데이터 극성 제어방법
KR101341784B1 (ko) 액정표시장치와 그 구동방법
KR20130011265A (ko) 액정표시장치 및 그 구동 방법
KR101311668B1 (ko) 액정표시장치
KR100891496B1 (ko) 액정표시장치와 그 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20180515

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20190515

Year of fee payment: 6