KR101409571B1 - 이동통신시스템의 데이터 송/수신 장치 및 방법 - Google Patents

이동통신시스템의 데이터 송/수신 장치 및 방법 Download PDF

Info

Publication number
KR101409571B1
KR101409571B1 KR1020070088209A KR20070088209A KR101409571B1 KR 101409571 B1 KR101409571 B1 KR 101409571B1 KR 1020070088209 A KR1020070088209 A KR 1020070088209A KR 20070088209 A KR20070088209 A KR 20070088209A KR 101409571 B1 KR101409571 B1 KR 101409571B1
Authority
KR
South Korea
Prior art keywords
group data
block
bit
mapping
bits
Prior art date
Application number
KR1020070088209A
Other languages
English (en)
Other versions
KR20080110442A (ko
Inventor
최종수
신옌
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to EP08010913.5A priority Critical patent/EP2003836B1/en
Priority to US12/139,816 priority patent/US8356234B2/en
Publication of KR20080110442A publication Critical patent/KR20080110442A/ko
Application granted granted Critical
Publication of KR101409571B1 publication Critical patent/KR101409571B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/32Carrier systems characterised by combinations of two or more of the types covered by groups H04L27/02, H04L27/10, H04L27/18 or H04L27/26
    • H04L27/34Amplitude- and phase-modulated carrier systems, e.g. quadrature-amplitude modulated carrier systems
    • H04L27/36Modulator circuits; Transmitter circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0057Block codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/003Arrangements for allocating sub-channels of the transmission path
    • H04L5/0058Allocation criteria
    • H04L5/006Quality of the received signal, e.g. BER, SNR, water filling
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/0091Signaling for the administration of the divided path
    • H04L5/0092Indication of how the channel is divided

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Quality & Reliability (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

본 발명은 이동통신시스템에서 심볼들을 송신하기 위한 장치는, 상기 심볼들은 제1 그룹 데이터 블록 및 상기 제1 그룹 데이터 블록과 중요도가 다른 제2 그룹 데이터 블록으로 구성되며, 상기 제1 그룹 데이터 블록 및 상기 제2 그룹 데이터 블록을 각각 복수 개의 서브블록들로 분할하고, 상기 분할된 제1 그룹 데이터 서브블록들 중 하나와 상기 분할된 제2 데이터 서브블록들 중 하나를 조합하여 각 버스트에 매핑하는 다중화 및 버스트 매핑부와 상기 매핑된 상기 제1 그룹 데이터 서브블록을 구성하는 비트들과 상기 제2 그룹 데이터 서브블록을 구성하는 비트들을 하나의 심볼에 대응하여, 변조 심볼에 대한 비트 신뢰도 패턴에 따라서 매핑하는 변조기를 포함한다.
Figure R1020070088209
이동통신시스템, 데이터 송신, 데이터 수신, 다중화, 역다중화, 버스트 매핑, 버스트 역매핑

Description

이동통신시스템의 데이터 송/수신 장치 및 방법{APPRATUS AND METHOD FOR TRANSMITTING/RECEIVING DATA IN MOBILE COMMUNICATION SYSTEM}
본 발명은 이동통신시스템의 데이터 송/수신 장치 및 방법에 관한 것으로서, 특히 이동통신시스템의 시스템 성능 향상을 위한 이동통신시스템의 데이터 송신 장치 및 방법과 이에 대응하는 이동통신시스템의 데이터 수신 장치 및 방법에 관한 것이다.
일반적으로 부호분할다중접속(CDMA)등의 이동통신시스템에서는 고속 데이터 송/수신에 있어서 신호의 왜곡이나 잡음의 영향을 줄이기 위한 노력의 일환으로 오차 정정 보호화 기법이 사용되고 있다.
일반적인 송신부에서는 오차 정정 보호화 기법을 적용하기 위해서 병렬구조를 갖는 복수개의 인터리버들을 이용하여 인접한 심볼 또는 비트들을 불규칙한 채널 페이딩의 영향을 받게 함으로써 군집에러(burst error)발생하기 않도록 한다. 그리고 송신부는 인터리빙된 데이터 블록들을 다중화 및 버스트 매핑하고, 8PSK, 16QAM, 32QAM, 64QAM 등의 고차 변조방식에 적합하도록 심볼 매핑하여 전송한다.
종래 송신부에서 채널 부호화를 통해 출력되는 부호화된 비트들을 사용하는 부호화 기법에 따라 구분된 시스티매틱 비트(Systematic bits, 이하 "S 비트"라 함)와 패리티 비트(Parity bits, 이하 "P 비트"라 함)의 중요도(Priority)를 고려한 심볼 매핑을 통해 시스템 성능을 향상시키는 방법(Symbol Mapping based on Priority, 이하 "SMP"라 함)이 제안된 바 있다.
상기 SMP 기술을 적용함에 있어서, 종래에는 복수개의 인터리버들 중에서 제1 인터리버는 S 비트에 대한 인터리빙을, 제2 인터리버는 P 비트에 대한 인터리빙을 수행한 후, 부호율 및 고차 변조방식의 신뢰도 패턴에 따라 심볼을 매핑 하였다. 전송하는 데이터 블럭에 대하여 SMP를 적용하는 경우에는 신뢰도가 높은 비트로 고려할 수 있는 비트 개수는 사용하는 변조 방식의 신뢰도 패턴(예를 들면, 16QAM의 경우 [H H L L], 64QAM의 경우 [H H M M L L] )에 의해서 결정된다.
이때, 변조 방식의 신뢰도 패턴에 따라 SMP를 용이하게 적용할 수 있도록 하기 위하여 S 비트 및 P 비트를 두 개의 서브블록(sub-block)으로 분할하는 기법이 적용될 수 있다. 상기 서브블록 분할 기법은 다양한 부호율 및 데이터 전송률을 지원하는 시스템에 적합하도록 채널 인코더를 통해 부호화된 비트(또는 비트열) 블록을 인터리버로 분할하여 보낼 때, 단지 S 비트 및 P 비트로 분류하여 전송하는 것이 아니라, 분배기에서 효율적으로 두 개의 서브블록을 분할하는 방법이다. 상기 서브 블록 분할 기법에 따라 분할된 두 서브블럭은 독립적으로 인터리빙이 수행된 후, 상기 다중화부 및 버스트 매핑부(160)도니다.
그리고 송신부에서 채널 부호화된 데이터 비트열은 상기 분배기를 통해서 S 비트와 P 비트로 구성된 데이터 비트열이 두 개의 서브블럭들로 분할되어 각각 제1 인터리버 및 제2 인터리버로 입력된다. 상기 제1 인터리버 및 제2 인터리버에서 독립적으로 인터리빙된 두 개의 데이터 블록들은 페이딩 채널 상에서 전송되면서 발생할 수 있는 군집에러를 극복할 수 있도록 여러 개의 버스트들로 데이터를 분산시켜야 한다. 또한 각 버스트 내의 데이터들은 고차 변조방식에 적용할 수 있는 SMP와 같은 심볼 매핑 방법을 통해서 성능을 개선할 수 있도록 설계하는 것이 바람직하다.
따라서, 시스템 성능 향상을 위해 채널 페이딩 환경에 덜 민감하면서도 S 비트 및 P 비트의 중요도를 고려한 SMP와 같은 심볼 매핑 기법을 적용할 수 있도록 설계된 데이터 송/수신 장치 및 방법이 요망된다.
본 발명은 이동통신시스템에서 고차 변조방식의 비트 신뢰도 패턴에 근거하여 서브블럭 분할이 결정된 후, 병렬 인터리버 구조를 통해 인터리빙된 두 개의 서브블럭을 채널 패이딩에 덜 민감하도록 여러 개의 버스트로 다중화하는 이동통신시스템의 데이터 송신 장치 및 방법과 이에 대응하는 이동통신시스템의 데이터 수신 장치 및 방법을 제공한다.
또한 본 발명은은 다중화된 버스트 내에서 고차변조 심볼을 매핑하는데 있어서, 고차변조 심볼의 비트 신뢰도 패턴에 따라 효율적으로 버스트에 심볼을 매핑할 수 있도록 심볼 단위 및 블록 단위로 비트 매핑을 수행하는 이동통신시스템의 데이터 송신 장치 및 방법과 이에 대응하는 이동통신시스템의 데이터 수신 장치 및 방법을 제공한다.
본 발명에 따른 이동통신시스템에서 심볼들을 송신하기 위한 장치는, 상기 심볼들은 제1 그룹 데이터 블록 및 상기 제1 그룹 데이터 블록과 중요도가 다른 제2 그룹 데이터 블록으로 구성되며, 상기 제1 그룹 데이터 블록 및 상기 제2 그룹 데이터 블록을 각각 복수 개의 서브블록들로 분할하고, 상기 분할된 제1 그룹 데이터 서브블록들 중 하나와 상기 분할된 제2 데이터 서브블록들 중 하나를 조합하여 각 버스트에 매핑하는 다중화 및 버스트 매핑부와 상기 매핑된 상기 제1 그룹 데이터 서브블록을 구성하는 비트들과 상기 제2 그룹 데이터 서브블록을 구성하는 비트들을 하나의 심볼에 대응하여, 변조 심볼에 대한 비트 신뢰도 패턴에 따라서 매핑하는 변조기를 포함한다.
또한, 본 발명에 따른 이동통신시스템에서 심볼들을 송신하기 위한 방법은, 상기 심볼들은 제1 그룹 데이터 블록 및 상기 제1 그룹 데이터 블록과 중요도가 다른 제2 그룹 데이터 블록으로 구성되며, 상기 제1 그룹 데이터 블록과 상기 제2 그룹 데이터 블록을 각각 복수 개의 서브블록들로 분할하고, 상기 분할된 제1 그룹 데이터 서브블록들 중 하나와 상기 분할된 제2 데이터 서브블록들 중 하나를 조합하여 각 버스트에 매핑하는 과정과, 상기 매핑된 상기 제1 그룹 데이터 서브블록을 구성하는 비트들과 상기 제2 그룹 데이터 서브블록을 구성하는 비트들을 하나의 심볼에 대응하여, 변조 심볼에 대한 비트 신뢰도 패턴에 따라서 매핑하는 변조과정;을 포함한다.
또한, 본 발명에 따른 이동통신시스템에서 심볼들을 수신하기 위한 방법은, 제1 그룹 데이터 블록 및 상기 제1 그룹 데이터 블록과 중요도가 다른 제2 그룹 데이터 블록을 각각 복수 개의 서브블록들로 분할하고, 상기 분할된 제1 그룹 데이터 서브블록들 중 하나와 상기 분할된 제2 데이터 서브블록들 중 하나를 조합하여 각 버스트에 매핑하고, 상기 매핑된 상기 제1 그룹 데이터 서브블록을 구성하는 비트들과 상기 제2 그룹 데이터 서브블록을 구성하는 비트들을 변조 심볼에 대한 비트 신뢰도 패턴에 따라서 매핑한 심볼들을 수신하여 복수개의 버스트로 복조하는 등화부와, 상기 등화부에서 복조된 복수개의 버스트를 두 개의 데이터 블록으로 분할하는 역다중화부 및 역버스트매핑부와, 상기 분할된 두 개의 데이터 블록을 각각 역인터리빙하는 제1역인터리버 및 제2역인터리버와, 상기 역인터리빙된 데이터들을 제1 그룹 데이터 및 제2 그룹 데이터로 분리하는 역분배부와, 상기 제1 그룹 데이터 및 상기 제2 그룹 데이터를 저장하는 버퍼와, 상기 버퍼에 저장된 제1 그룹 데이터 및 제2 그룹 데이터를 상기 제1 그룹 데이터 블록 및 상기 제2 그룹 데이터 블록으로 복원하는 채널 복호화부를 포함한다.
또한, 본 발명에 따른 이동통신시스템에서 심볼들을 수신하기 위한 방법은, 제1 그룹 데이터 블록 및 상기 제1 그룹 데이터 블록과 중요도가 다른 제2 그룹 데이터 블록을 각각 복수 개의 서브블록들로 분할하고, 상기 분할된 제1 그룹 데이터 서브블록들 중 하나와 상기 분할된 제2 데이터 서브블록들 중 하나를 조합하여 각 버스트에 매핑하고, 상기 매핑된 상기 제1 그룹 데이터 서브블록을 구성하는 비트들과 상기 제2 그룹 데이터 서브블록을 구성하는 비트들을 변조 심볼에 대한 비트 신뢰도 패턴에 따라서 매핑한 심볼들을 수신하여 복수개의 버스트로 복조하는 과정과, 상기 복조된 복수개의 버스트를 두 개의 데이터 블록으로 분할하는 과정과,상기 분할된 두 개의 데이터 블록을 각각 역인터리빙하는 과정과, 상기 역인터리빙된 데이터들을 제1 그룹 데이터 및 제2 그룹 데이터로 분리하는 과정과, 상기 제1 그룹 데이터 및 상기 제2 그룹 데이터를 저장하는 과정과, 상기 저장된 제1 그룹 데이터 및 제2 그룹 데이터를 상기 제1 그룹 데이터 블록 및 상기 제2 그룹 데이터 블록으로 복원하는 과정을 포함한다.
삭제
삭제
상술한 바와 같이 본 발명은 이동통신시스템에서 고차 변조방식의 비트 신뢰도 패턴에 근거하여 서브블럭 분할이 결정된 후, 병렬 인터리버 구조를 통해 인터리빙된 두 개의 서브블럭을 여러 개의 버스트로 다중화함으로써, 채널 패이딩에 덜 민감한 이동통신시스템의 데이터 송/수신 장치 및 방법을 제공하는 효과가 있다.
또한, 본 발명은 다중화된 버스트 내에서 고차변조 심볼을 매핑하는데 있어서, 고차변조 심볼의 비트 신뢰도 패턴에 따라 효율적으로 버스트에 심볼을 매핑할 수 있도록 심볼 단위 및 블록 단위로 비트 매핑을 수행하는 데이터 송신장치 및 이에 대응하는 데이터 수신장치를 제공함으로써 시스템의 성능을 향상시키는 효과가 있다.
이하 본 발명의 실시예를 첨부한 도면과 함께 상세히 설명한다. 또한 본 발명을 설명함에 있어서 관련된 공지 기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단된 경우 그 상세한 설명은 생략한다. 그리고 후술되는 용어들은 본 발명에서의 기능을 고려하여 정의된 용어들로서 이는 사용자, 운용자의 의도 또는 관례 등에 따라 달라질 수 있다. 그러므로 그 정의는 본 명세서 전반에 걸친 내용을 토대로 내려져야 할 것이다.
도 1은 본 발명에 따른 이동통신시스템의 송신부를 나타낸 도면이다.
도 1을 참조하면, 채널 부호화부(110, Channel Encoder)에서는 길쌈부호(Convolutional Codes) 또는 터보부호 (Turbo Codes) 등이 사용된다. 상기 채널 부호화부(110)에서 출력되는 부호화된 비트들은 사용하는 부호화 기법에 따라 S 비트와 P 비트로 구분된다. 상기 부호화된 비트들인 S 비트 및 P 비트는 레이트 매칭부(120, Rate Matching part)로 입력된다. 상기 레이트 매칭부(120)는 상기 부호화된 비트들인 S 비트 및 P 비트를 비트 천공 또는 비트 반복을 통해서 데이터 전송률에 적합하도록 레이트 매칭을 수행한다. 상기 레이트 메칭이 수행된 비트들인 S비트 및 P비트는 다시 분배부(130, Distributor)를 통해서 두 개의 서브블럭들(A,B)로 분할되어, 상기 두 개의 서브블럭들(A, B)은 제1 및 제2 인터리버들(140, 150, Interleavers)로 입력된다. 상기 제1 및 제2 인터리버들(140, 150)에 의해서 상기 두 종류의 데이터 비트들(A, B)는 각각 독립되게 인터리빙된다. 상기 제1 및 제2 인터리버들(140, 150)은 인접한 심볼 또는 비트들을 불규칙한 채널 패이딩의 영향을 받게 함으로써 군집에러(burst error)가 발생하지 않도록 해준다. 그리고 인터리빙된 두 개의 데이터 블록들(C, D)은 다중화부 및 버스트 매핑부(160, Multiplexer and Burst Mapping part)를 통해 M-어레이 변조부(170, M-ary Modulator)로 입력되고, 상기 인터리빙된 부호화 비트들은 상기 M-어레이 변조기(170)에 의해 8PSK, 16QAM, 32QAM, 64QAM 등의 고차 변조방식에 적합하도록 심볼 매핑되어 전송된다.
도 2는 본 발명에 따른 다중화 및 버스트 매핑을 통해서 복수개의 데이터 버스트를 생성하는 과정을 설명하기 위한 도면이다.
도 2를 참조하면, 두 개의 데이터 블록들(C, D)은 다중화부 및 버스트 매핑부(160)에서의 다중화 및 버스트 매핑을 통해서 N의 버스트들로 할당되어 M-어레이 변조기(170)로 보내진다.
도 3은 본 발명에 따른 다중화부 및 버스트 매핑부(160)에서 두 개의 데이터 블록을 복수개의 버스트로 다중화하는 방식을 설명하기 위한 도면으로서, 도 2의 다중화부 및 버스트 매핑부(160)에서 두 개의 데이터 블록들(C, D)을 N 개의 버스트로 다중화하는 과정을 상세히 도시하였다.
도 3을 참조하면, 블록 C(310) 및 블록 D(320)는 각각 N개의 서브블럭들로 균등 분할된다. 즉, 각 서브블럭 내의 비트 수 = (블록의 총 비트 수 / N) 이다. 예를 들면, C1 비트 수 = C2 비트수 = … = CN 비트 수 = (C의 총 비트수 / N) 가 된다. 다음에, 블록 C(310)의 서브블럭 1개와 블록 D(320)의 서브블럭 1개를 한 개의 쌍으로 조합하여 한 개의 버스트에 매핑시킨다.
도 3에 도시된 바와 같이, 첫 번째 버스트(Burst 1)는 서브블럭 C1 과 서브블럭 D1 를 조합하여 구성되고, 두 번째 버스트(Burst 2)는 서브블럭 C2 와 서브블럭 D2 를 조합하여 구성된다. 상기한 다중화 방식은 GSM(Global System for Mobile Telecommunication) 시스템과 같은 TDMA(Time Division Multiple Access) 방식에 특히 유용하게 적용될 수 있다. 즉, GSM 전송장치의 경우 버스트 수는 N=4로 구성되며, 각 버스트를 8개의 타임슬롯(time slot)으로 구성되는 TDMA 프레임 내의 한 개의 타임슬롯에 할당하여 데이터를 전송할 수 있다. 또한, 상기한 다중화 방식은 블록 C(310) 및 블록D(320)에 각각 S 비트 및 P 비트가 반영되어 있으므로 버스트 매핑 시 SMP와 같은 심볼 매핑을 적용할 수 있다.
도 4는 본 발명에 따른 M-어레이 변조부(170)에서 적용되는 심볼에 대한 비트 신뢰도 패턴을 나타낸 도면으로서, 이하 도 4를 참조하여 M-어레이 변조부(170)에서 데이터 블럭 C(310)와 D(320)의 서브블럭 결합으로 구성된 버스트에 고차 변조 심볼 매핑을 적용하는 방식을 상세히 설명한다.
도 4에 도시된 바와 같이 고차 M-어레이 변조(M>7) 심볼은 비트 오차 확률에 따라 신뢰도가 높은 비트(Higher reliable bit : 이하, "H")의 위치, 신뢰도가 중간 정도인 비트(Medium reliable bit : 이하, "M")의 위치, 신뢰도가 낮은 비트(Lower reliable bit : 이하, "L")의 위치로 구분할 수 있다.
삭제
삭제
삭제
삭제
삭제
그러나, 변조방식의 성상도에 사용된 그레이 심볼 패턴 및 심볼 전송 시 I/Q(In-phase/Quadrature) 비트의 배치에 따라 또 다른 형태의 비트 신뢰도 패턴이 존재함은 자명하다.
일례로 SMP 기술을 심볼 매핑에 적용함에 있어서, 중요도가 높은 비트(예를 들면, S 비트)는 H의 위치에 할당되고 중요도가 낮은 비트(예를 들면, P 비트)는 L의 위치에 할당되어 심볼을 전송한다. 그러나, 32/64/128QAM 등의 고차 변조 심볼은 M의 위치에 존재한다. 다시 말하면, M의 비트 오차 확률이 H의 비트오차 확률과 L의 비트 오차 확률의 평균 정도에 해당한다. 따라서, M은 상황에 따라 H의 위치 또는 L의 위치로 할당하여 심볼을 매핑할 수 있다. 예를 들면, M-어레이 변조부(170)는 전송하고자 하는 데이터 블록에 P 비트 수에 비해 S 비트 수가 많을 경우, M을 H의 위치로 배정하여 심볼 매핑을 수행할 수 있다. 반면에, M-어레이 변조부(170)는 데이터 블록에 S 비트 수에 비해 P 비트 수가 많을 경우 M)을 L의 위치로 배정하여 심볼 매핑을 수행할 수 있다.
도 5a 내지 도 5c는 본 발명의 실시 예에 따른 M-어레이 변조부(170)에서 심볼 단위의 비트 매핑 방식을 도시한 도면으로서, 도 5a는 8PSK 변조방식에 대한 심볼 단위의 비트 매핑 방식, 도 5b는 16QAM 변조방식에 대한 심볼 단위의 비트 매핑 방식, 그리고 도 5c는 32QAM 변조방식에 대한 심볼 단위의 비트 매핑 방식을 도시한 것이다.
도 5a 내지 도 5c에 도시한 실시예들은 M-어레이 변조부(170)에서 인터리빙된 두 데이터 서브블럭 Ci(510a, 510b, 510c)과 Di(520a, 520b, 520c), (i=1,2,…,N) 의 조합으로 구성된 i번째 버스트(Burst i : 530a, 530b, 530c)에 대한 고차 변조 방식에 대한 심벌 단위의 비트 매핑을 수행하는 방식을 나타낸다.
도 5a에 도시된 바와 같이, 서브블럭 Ci(510a) 와 Di(520a)는 각각 J 개 및 K 개 비트로 구성되었다고 가정한다. 도 4에 도시된 바와 같이, 8PSK 변조방식의 경우 비트 신뢰도 패턴(410)은 [H H L]이므로, M-어레이 변조부(170)는 한 개의 심볼에 대한 비트 단위의 매핑을 실시함에 있어서, 순차적으로 Ci(510)로부터 두 개의 비트를 취하고 Di(520a)로부터 한 개의 비트를 취하여 심볼을 구성한다.
그리고 도 5b에 도시된 바와 같이, M-어레이 변조부(170)에서 16QAM 변조방식에 대하여도 동일한 방식으로 심볼 단위의 비트 매핑을 수행할 수 있다. 즉, 도 4에 도시된 바와 같이, 16QAM 변조방식의 비트 신뢰도 패턴(420)은 [H H L L] 이므로, M-어레이 변조부(170)는 각각 두 개의 비트씩 Ci(510b)와 Di(520b)로부터 순차적으로 취하여 버스트 i(520c)내의 비트 매핑을 수행한다.
한편, 도 5c에 도시된 바와 같이, 도 5a의 8PSK 변조방식 및 도 5b의 16QAM 변조방식의 경우와 달리, 도 5c의 32QAM 변조방식에는 중간 정도의 신뢰도를 갖는 M이 존재한다. 따라서, 도 5c의 실시 예는 M-어레이 변조부(170)에서 M을 H의 위치로 배정하여 비트 단위 매핑을 실시한 경우를 나타낸 것이다. 한편, M-어레이 변조부(170)는 M을 L의 위치로 배정하고 심볼 단위 비트 매핑을 수행하는 방법도 상기 설명한 심볼 단위의 매핑방식에 의하여 수행할 수 있다.. 또한, 상술한 방식으로 M-어레이 변조부(170)에서 64QAM 및 128QAM에 대한 심볼 단위의 비트 매핑도 용이하게 수행할 수 있음은 자명하다.
도 6a 내지 도 6c는 본 발명의 실시 예에 따른 M-어레이 변조부(170)에서 블록 단위의 비트 매핑방식을 도시한 도면이다.
도 6a 내지 도 6c에 도시한 변형 예들은 M-어레이 변조부(170)에서 인터리빙된 두 데이터 서브블럭 Ci(610a, 610b, 610c)와 Di(620a, 620b, 620c), (i=1,2,…,N) 의 조합으로 구성된 i번째 버스트(Burst i : 630a, 630b, 630c)에 대하여 고차 변조방식에 대응한 블럭 단위의 비트 매핑을 수행하는 실시 예를 보여준다. 즉, M-어레이 변조부(170)는 버스트를 행렬 형태(matrix form)로 표현하고, 해당 변조방식의 비트 신뢰도 패턴을 따라 블럭 단위로 첫 번째 행부터 시작하여 행렬의 열(row)을 채워 나가는 방식으로 심볼을 매핑한다. 이때, 행렬에서 각 행(column)은 한 개의 심볼을 의미한다. 따라서, 버스트 내의 심볼은 첫 번째 행부터 위에서 아래로 읽어 차례로 배치하면, 도 6a 내지 도 6c에서 예시한 형태의 버스트로 표현할 수 있다.
도 6a는 8PSK 변조방식에 대한 블록 단위의 비트 매핑 방식을 도시한 것으로, 서브블럭 Ci(610a) 와 Di(620a)는 각각 J 개 및 K 개 비트로 구성되었다고 가정한다. 도 4에 도시된 바와 같이, 8PSK 변조방식의 비트 신뢰도 패턴(410)은 [H H L]에 매핑하는 방법이므로, M-어레이 변조부(170)는 서브블럭 Ci(610a) 내의 비트를 두 개 블록으로 균등 분할한 다음 각 블록을 행렬의 첫 번째 및 두 번째 열에 순차적으로 매핑하고, 서브블럭 Di(620a)의 블록 분할 없이 행렬의 세 번째 열에 매핑하여 블록 단위의 8PSK 비트 매핑을 수행한다.
한편, 도 6b는 16QAM 변조방식에 대한 블록 단위의 매핑 방식을 도시한 것이고, 도 6c는 32QAM 변조방식에 대한 블록 단위의 비트 매핑 방식으로서, 16QAM 및 32QAM 비트 매핑 방식의 경우에도 M-어레이 변조부(170)에서 상기한 블록 단위의 비트 매핑 방법을 활용하여 변조 방식의 비트 신뢰도 패턴에 따라 블록 단위의 비트 매핑을 수행할 수 있음을 보여준다.
또한, 앞서 언급한 바와 같이, 변조방식의 비트 신뢰도 패턴은 성상도에 사용된 그레이 심볼 패턴 및 심볼 전송 시 I/Q 채널 비트의 배치에 따라 다양한 형태를 가질 수 있다. 예를 들면, 16-QAM의 경우 상기 도 5b 및 도 6b에서 설명한 신뢰도 패턴 [H H L L]는, 성상도의 비트 배치에 따라 또 다른 형태인 [H L H L] 이 될 수 있음은 잘 알려진 사실이다.
따라서 신뢰도 패턴 [H H L L] 에 대하여 도 5b 및 도 6b에 도시한 16-QAM 비트 매핑 방식은 신뢰도 패턴이 [H L H L]로 변경될 경우 각각 도 7a 및 도 7b에 도시한 바와 같이 변경된다.
도 7a는 본 발명의 실시 예에 따른 M-어레이 변조부(170)에서 16QAM 변조방식에 대한 다른 심볼 단위의 비트 매핑방식을 도시한 도면이고, 도 7b는 본 발명의 실시 예에 따른 M-어레이 변조부(170)에서 16QAM 변조방식에 대한 다른 블록 단위의 비트 매핑방식을 도시한 도면이다.
도 7a를 참조하면, 16QAM 변조방식에 대하여 다른 심볼 단위의 비트 매핑방식은 16QAM 변조방식의 비트 신뢰도 패턴이 [H L H L]로 변경될 경우, M-어레이 변조부(170)에서 각각 한 개의 비트씩 Ci(710a)와 Di(720a)로부터 순차적으로 취하여 i번째 버스트(Burst i : 730a)에 대한 고차 변조 방식에 대한 심벌 단위의 비트 매핑을 수행하는 것이다.
그리고 도 7b를 참조하면, 16QAM 변조방식에 대하여 다른 블록 단위의 비트 매핑방식은 16QAM 변조방식의 비트 신뢰도 패턴이 [H L H L]로 변경될 경우, M-어레이 변조부(170)에서 서브블럭 Ci(710b)는 블록 분할 없이 행렬의 첫 번째 및 세 번째 열에 매핑하고, 서브블럭 Di(720b)sms 블록 분할 없이 행렬의 두 번째 및 네 번째 열에 매핑하여 i번째 버스트(Burst i : 730b)에 대한 고차 변조 방식에 대한 심벌 단위의 비트 매핑을 수행하는 것이다.
한편, 8PSK나 32QAM 등의 변조 방식에도 비트 신뢰도 패턴에 따라 동일한 방식으로 변경할 수 있음은 자명하다.
이하에서 상기에서 도 5a 내지 도 7b를 참조하여 설명한 심볼 및 블록 단위의 비트 매핑을 수행하는 실시 예들을 8PSK, 16QAM 및 32QAM 변조방식에 대하여 GSM/EDGE 에서 사용되는 버스트 매핑 방식을 더욱 상세히 설명한다.
<8PSK 변조방식>
8PSK 변조방식의 경우, 전송되는 사용자 데이터 비트 수는 1248 비트이며 4개의 버스트에 분배하여 헤더파트 데이터들과 함께 전송된다. 8PSK 변조방식에 대한 비트 신뢰도 패턴은 [H H L]이 적용될 경우, 아래 수식과 같이 서브블럭 C는 832 비트를, 서브블럭 D의 416 비트를 각각 포함한다.
C = C1, C2, C3, C4 = c(k), k = 0, 1,…, 831
D = D1, D2, D3, D4 = d(k), k = 0, 1,…, 415
두 서브블록 C와 D에 포함된 데이터 비트는 GSM/EDGE에서 사용하는 4개의 버스트로 다중화된다. 다중화를 실시함에 있어서 상기에서 설명한 본 발명에 따른 8PSK 변조방식에 대한 심볼 단위의 비트 매핑방식 및 블록 단위의 비트 매핑방식을 적용할 수 있다.
첫째로, 8PSK 변조방식에 대한 심볼 단위의 비트 매핑방식을 적용하면, 비트 매핑을 적용한 데이터를 DI라 할 때, DI는 아래 수식과 같이 표현된다.
DI = DI1, DI2, DI3, DI4
= c(0) c(1) d(0), c(2) c(3) d(1), c(4) c(5) d(2),…,
c(830) c(831) d(415)
= di(k), k = 0, 1,…, 1247.
둘째로, 8PSK 변조방식에 대한 블록 단위의 비트 매핑방식을 적용하면, 우선 C 및 D의 데이터를 신뢰도 패턴 [H H L]에 따라 블록 단위로 행렬을 만든다. 즉, 아래 행렬과 같이 첫 번째 행 및 두 번째 행은 H 의 위치에 해당하므로 블록 C를 분할하여 배치하고, 세 번째 행은 L의 위치에 해당하므로 블록 D로 배치한다.
Figure 112007063597540-pat00001
다음에, 비트 매핑을 적용한 데이터 DI는 위의 행렬을 c(0)부터 d(415)까지 열 단위로 순차적으로 읽어내서 만든다. 비트 매핑을 적용한 데이터를 DI라 하면, DI는 아래 수식과 같이 표현된다.
DI = DI1, DI2, DI3, DI4
= c(0) c(416) d(0), c(1) c(417) d(1), c(2) c(418) d(2), …,
c(415) c(831) d(415)
= d(k), k = 0, 1, …, 1247.
4개의 버스트로 다중화 및 비트 매핑을 적용한 결과, 상기 <수학식 1> 및 <수학식 2>의 사용자 데이터 비트 DI는 각 버스트에 아래의 데이터가 할당된다.
첫 번째 버스트 : DI1 = di(0) di(1) … di(311)
두 번째 버스트 : DI2 = di(312) di(313) … di(623)
세 번째 버스트 : DI3 = di(624) di(625) … di(935)
네 번째 버스트 : DI4 = di(936) di(937) … di(1247)
GSM/EDGE 버스트 매핑 방식에 따라 데이터 DI에 대한 매핑은 헤더파트 데이터 (hi, u, q) 를 포함하여 수행할 수 있다. 즉,
For B=0,1,2,3, let
e(B,j) = di(312B+j) for j = 0,1, …,155
e(B,j) = hi(25B+j-156) for j = 156,157, …,167
e(B,j) = u(9B+j-168) for j = 168,169, …,173
e(B,j) = q(2B+j-174) for j = 174,175
e(B,j) = u(9B+j-170) for j = 176,177,178
e(B,j) = hi(25B+j-167) for j = 179,180, …,191
e(B,j) = di(312B+j-36) for j = 192,193, …,347
여기에서, B (B=0, 1,2,3)는 첫번째 버스트 (B=0)부터 네번째 버스트 (B=3)를 표시한다. 따라서, e(B, j)는 B번째 버스트의 j번째 비트를 표시한다.
<16QAM 변조방식의 경우>
16QAM 변조방식의 경우, 전송되는 사용자 데이터 비트 수는 1664 비트이며, 4개의 버스트에 분배하여 헤더파트 데이터들과 함께 전송된다. 16QAM 변조방식에 대한 비트 신뢰도 패턴은 [H H L L] 또는 [H L H L]이 적용될 수 있다. [H H L L]에 예로 들어 실시 예를 수행할 경우, 아래 수식과 같이 서브블럭 C 및 D는 각각 832 비트를 각각 포함한다.
C = C1, C2, C3, C4 = c(k), k = 0, 1, …, 831
D = D1, D2, D3, D4 = d(k), k = 0, 1, …, 831
두 데이터 블록 C 와 D에 포함된 데이터 비트를 GSM/EDGE에서 사용하는 4개의 버스트에 다중화를 실시함에 있어서 상기에서 설명한 본 발명에 따른 16QAM 변조방식에 대한 심볼 단위의 비트 매핑방식 및 블록 단위의 비트 매핑방식을 적용할 수 있다.
첫째로, 16QAM 변조방식에 대한 심볼 단위의 비트 매핑방식을 적용하면, 비트 매핑을 적용한 데이터를 DI라 할 때, DI는 아래 수식과 같이 표현된다.
DI = DI1, DI2, DI3, DI4
= c(0) c(1) d(0) d(1) c(2) c(3) d(2) d(3), c(4) c(5) d(4)
d(5), …, c(830) c(831) d(830) d(831)
= di(k), k = 0, 1, …, 1663.
둘째로, 16QAM 변조방식에 대한 블록 단위의 비트 매핑방식을 적용하면, 우선 C 및 D의 데이터를 신뢰도 패턴 [H H L L]에 따라 블록 단위로 행렬을 만든다. 즉, 아래 수식과 같이 첫 번째 행 및 두 번째 행은 H의 위치에 해당하므로 블록 C를 분할하여 배치하고, 세 번째 행 및 네 번째 행은 L의 위치에 해당하므로 블록 D를 분할하여 배치한다.
다음에, 비트 매핑을 적용한 데이터 DI는 위의 행렬을 c(0)부터 d(831) 까지 열 단위로 순차적으로 읽어내서 만든다. 즉,
DI = c(0) c(416) d(0) d(416), c(1) c(417) d(1) d(417), …,
c(415) c(831) d(415) d(831)
= d(k), k = 0, 1, …, 1663.
4개의 버스트로 다중화 및 비트 매핑을 적용한 결과, 상기 <수학식 3> 및 <수학식 4>의 사용자 데이터 비트 DI는 각 버스트에 아래의 데이터가 할당된다.
첫 번째 버스트 : DI1 = di(0) di(1) … di(415)
두 번째 버스트 : DI2 = di(416) di(417) … di(831)
세 번째 버스트 : DI3 = di(832) di(833) … di(1247)
네 번째 버스트 : DI4 = di(1248) di(1249) … di(1663)
GSM/EDGE 버스트 매핑 방식에 따라 데이터 DI에 대한 매핑은 헤더파트 데이터 (hi, u, q) 를 포함하여 수행할 수 있다.
For B=0,1,2,3, let
e(B,j) = di(416B+j) for j = 0,1, …,207
e(B,j) = hi(34B+j-208) for j = 208,209, …,229
e(B,j) = q(2B+j-230) for j = 230,231
e(B,j) = u(12B+j-232) for j = 232, 233, …, 243
e(B,j) = hi(34B+j-222) for j = 244,245, …,255
e(B,j) = di(416B+j-48) for j = 256,257, …, 463
여기에서, B (B=0, 1,2,3)는 첫번째 버스트 (B=0) 부터 네번째 버스트 (B=3)를 표시한다. 따라서, e(B, j)는 B번째 버스트의 j번째 비트를 표시한다.
< 32QAM 변조방식의 경우 >
32QAM 변조방식의 경우, 전송되는 사용자 데이터 비트 수는 2120 비트이며, 4개의 버스트에 분배하여 헤더파트 데이터들과 함께 전송된다. 32QAM 변조방식에 대한 비트 신뢰도 패턴은 [H L M H L]이 적용될 수 있다. 상기 신뢰도 패턴에 대하여 실시 예를 수행할 경우, 아래 수식과 같이 서브블럭 C는 1272 및 D는 각각 848 비트를 각각 포함한다. 즉, M를 H 로 취급하여 C:D 데이터 분할 비율을 3:2로 적용한 것이다.
C = C1, C2, C3, C4 = c(k), k = 0, 1, …, 1271
D = D1, D2, D3, D4 = d(k), k = 0, 1, …, 847
두 데이터 블록 C 와 D에 포함된 데이터 비트를 GSM/EDGE에서 사용하는 4개의 버스트에 다중화를 실시함에 있어서 상기에서 설명한 본 발명에 따른 32QAM 변조방식에 대한 심볼 단위의 비트 매핑방식 및 블록 단위의 비트 매핑방식을 적용할 수 있다.
첫째로, 32QAM 변조방식에 대한 심볼 단위의 비트 매핑방식을 적용하면, 비트 매핑을 적용한 데이터를 DI라 할 때, DI는 아래 수식과 같이 표현된다.
DI = DI1, DI2, DI3, DI4
= c(0) d(0) c(1) c(2) d(1), c(3) d(2) c(4) c(5) d(3), …,
c(1269) d(846) c(1270) c(1271) d(847)
= di(k), k = 0, 1, …, 2119.
둘째로, 32QAM 변조방식에 대한 블록 단위의 비트 매핑방식을 적용하면, 우선 C 및 D의 데이터를 신뢰도 패턴 [H L M H L]에 따라 블록 단위로 행렬을 만든다. 즉, 아래 수식과 같이 첫 번째 행(H), 세 번째 행(M) 및 네 번째 행(H)은 H (또는 M)의 위치에 해당하므로 블록 C를 세 등분으로 분할하여 배치하고, 두 번째 행 및 다섯 번째 행은 L의 위치에 해당하므로 블록 D를 분할하여 배치한다.
다음에, 비트 매핑을 적용한 데이터 DI는 위의 행렬을 c(0) 부터 c(1271) 까지 열 단위로 순차적으로 읽어내서 만든다. 즉,
DI = c(0) d(0) c(424) c(848) d(424), c(1) d(1) c(425) c(849) d(425),
…, c(423) d(423) c(847) c(1271) d(847)
= d(k), k = 0, 1, …, 2119.
4개의 버스트로 다중화 및 비트 매핑을 적용한 결과, 상기 <수학식 5> 및 <수학식 6>의 사용자 데이터 비트 DI는 각 버스트에 다음과 같이 데이터가 할당된다.
첫 번째 버스트 : DI1 = di(0) di(1) … di(529)
두 번째 버스트 : DI2 = di(530) di(531) … di(1059)
세 번째 버스트 : DI3 = di(1060) di(1061) … di(1589)
네 번째 버스트 : DI4 = di(1590) di(1591) … di(2119)
GSM/EDGE 버스트 매핑 방식에 따라 데이터 DI에 대한 매핑은 헤더파트 데이터 (hi, u, q)를 포함하여 수행할 수 있다.
For B=0,1,2,3, let
e(B,j) = di(530B+j) for j = 0,1, …,264
e(B,j) = hi(33B+j-265) for j = 265,266, …,287
e(B,j) = q(2B+j-288) for j = 288, 289
e(B,j) = u(15B+j-290) for j = 290, 291, …, 304
e(B,j) = hi(33B+j-282) for j = 305,306, …,314
e(B,j) = di(530B+j-50) for j = 315,316, …, 579
여기에서, B (B=0, 1,2,3)는 첫번째 버스트 (B=0) 부터 네번째 버스트 (B=3)를 표시한다. 따라서, e(B, j)는 B번째 버스트의 j번째 비트를 표시한다.
한편, 구체적인 실시예를 들어 설명하지 않았으나, 64QAM 및 128QAM 변조 방식에 대해서도 상술한 방식으로 심볼 및 블록 단위의 비트 매핑을 용이하게 수행할 수 있음은 당업자에게 자명하다.
도 8은 본 발명에 따른 이동통신시스템의 수신부를 나타낸 도면으로서, 본 발명에 따른 다중화 및 버스트 매핑부(160) 및 M-어레이 변조부(170)가 적용된 송신부에 대응하는 수신부의 일 예를 도시한 것이다.
도 8을 참조하면, 등화부(810, 또는 복조부)는 수신단에서 수신된 데이터로부터 채널간섭 및 수신단 잡음을 제거한다. 상기 등화부(810)에서 간섭 및 잡음이 제거된 N개의 데이터 버스트는 역다중화부 및 버스트 역매핑부(820)를 통해서 두 개의 데이터 블록(C, D)으로 다시 분할된다. 상기 역다중화부 및 버스트 역매핑부(820)에서 분할된 두 개의 데이터 블록(C, D)은 제1역인터리버(830) 및 제2역인터리버(840) 각각을 통해서 원래의 비트 위치로 복원된다. 역인터리빙이 수행된 데이터들(A, B)은 역분배부(850)에서 다시 원래의 S 비트 및 P 비트로 분리되어 버퍼(860)에 저장된다. 상기 버퍼(860)에 저장된 데이터들은 채널 복호화부(870)에 의하여, 송신단에서 전송한 데이터 블럭으로 복원된다.
도 9는 본 발명의 실시 예에 따른 이동통신시스템의 송신부에서 수행되는 제어 흐름도이다.
도 1 및 도 9a를 참조하면, 먼저 901단계에서 채널 부호화부(110)는 전송하는 데이터를 부호화한다. 상기 901단계에서 부호화된 데이터는 레이트 매칭부(120)로 입력되고, 903 단계에서 상기 레이트 매칭부(120)는 상기 부호화된 데이터를 레이트 매칭 또는 펑처링하여 S 비트와 P 비트로 분리하여 분배부(130)로 출력한다. 그리고 905 단계에서 상기 분배부(130)는 상기 S 비트 및 P비트를 일정 비율로 분할(또는 분배)하여 각각 채널 인터리버(140, 150)로 출력한다(905단계). 이어, 907단계에서 채널 인터리버(140, 150)에서 채널 인터리빙을 거친 두 데이터 블록(C, D)들은 909단계로 진행하여, 909 단계에서 다중화 및 버스트 매핑부(160)는 본 발명의 실시 예에 따라 N개의 버스트로 다중화한다. 그리고 911 단계에서 M-어레이 변조부(170)는 본 발명의 실시 예에 따라 심볼 단위의 비트 매핑방식 또는 블록 단위의 비트 매핑방식을 통해 고차 변조방식에 적합하도록 다중화된 버스트 내에서 심볼 매핑수행하여 각 버스트들을 무선 채널을 통해서 전송한다
도 10은 본 발명의 실시 예에 따른 이동통신시스템의 수신부에서 수행되는 제어 흐름도이다.
도 10에 도시된 바와 같이, 본 발명의 실시 예에 따른 수신부의 동작은 도 9에 도시한 송신부에서 수행한 역동작을 수행함으로서 전송된 데이터를 복원한다.
도 8 및 도 10을 참조하면, 먼저 1001단계에서 등화부(810)는 수신되는 신호로부터 데이터를 복조한다. 상기 데이터 복조 시 상기 등화부(810)는 수신단에서 수신된 데이터로부터 채널간섭 및 수신단 잡음을 제거한다. 그리고 1003 단계에서 역다중화부 및 버스트 역매핑부(820)는 상기 채널간섭 및 수신단 잡음이 제거된 N개의 데이터 버스트를 통해서 두 개의 데이터 블럭으로 다시 분할한다.. 상기 1003단계에서 제1역인터리버(830) 및 제2역인터리버(840)는 상기 역다중화부 및 버스트 역매핑부(820)에 의해 분할된 두 데이터 블록을 각각 원래의 비트 위치로 복원한다. 그리고 1007단계에서 역분배부(850)는 상기 역인터리빙이 수행된 데이터들을 다시 원래의 S 및 P 비트로 분리하고, 분리된 데이터들을 1009단계에서 버퍼(860)에 저장한다. 그리고 1011단계에서 채널 복호화부(870)는 상기 버퍼(860)에 저장된 데이터들을 송신단에서 전송한 데이터 블럭으로 복원한다.
도 1은 본 발명에 따른 이동통신시스템의 송신부를 나타낸 도면,
도 2는 본 발명에 따른 다중화 및 버스트 매핑을 통해서 복수개의 데이터 버스트를 생성하는 과정을 설명하기 위한 도면,
도 3은 본 발명에 따른 다중화부 및 버스트 매핑부(160)에서 두 개의 데이터 블록을 복수개의 버스트로 다중화하는 방식을 설명하기 위한 도면,
도 4는 본 발명에 따른 M-어레이 변조부(170)에서 적용되는 심볼에 대한 비트 신뢰도 패턴을 나타낸 도면,
도 5a 내지 도 5c는 본 발명의 실시 예에 따른 M-어레이 변조부(170)에서 심볼 단위의 비트 매핑 방식을 도시한 도면,
삭제
삭제
도 6a 내지 도 6c는 본 발명의 실시 예에 따른 M-어레이 변조부(170)에서 블록 단위의 비트 매핑방식,
삭제
삭제
도 7a는 본 발명의 실시 예에 따른 M-어레이 변조부(170)에서 16QAM 변조방식에 대한 다른 심볼 단위의 비트 매핑방식을 도시한 도면,
도 7b는 본 발명의 실시 예에 따른 M-어레이 변조부(170)에서 16QAM 변조방식에 대한 다른 블록 단위의 비트 매핑방식을 도시한 도면,
도 8은 본 발명에 따른 이동통신시스템의 수신부를 나타낸 도면,
도 9는 본 발명의 실시 예에 따른 이동통신시스템의 송신부에서 수행되는 제어 흐름도,
도 10은 본 발명의 실시 예에 따른 이동통신시스템의 수신부에서 수행되는 제어 흐름도.

Claims (18)

  1. 이동통신시스템에서 심볼들을 송신하기 위한 장치에 있어서,
    상기 심볼들은 제1 그룹 데이터 블록 및 상기 제1 그룹 데이터 블록과 중요도가 다른 제2 그룹 데이터 블록을 포함하며, 상기 제1 그룹 데이터 블록 및 상기 제2 그룹 데이터 블록을 각각 복수 개의 서브블록들로 분할하고, 상기 분할된 제1 그룹 데이터 서브블록들 중 하나와 상기 분할된 제2 그룹 데이터 서브블록들 중 하나를 조합하여 복수 개의 버스트들 각각에 매핑하는 다중화 및 버스트 매핑부; 및
    상기 복수 개의 버스트들 각각에 대한 변조 심볼들의 비트 신뢰도 패턴에 따라, 상기 제1 그룹 데이터 서브블록이 포함하는 비트들과 상기 제2 그룹 데이터 서브블록이 포함하는 비트들을 하나의 심볼에 매핑하는 변조기를 포함하며,
    상기 변조기는, 상기 제1 그룹 데이터 서브블록이 포함하는 비트들을 적어도 하나의 제1블록으로 분할하고, 상기 제2 그룹 데이터 서브블록이 포함하는 비트들을 적어도 하나의 제2블록으로 분할하고, 상기 비트 신뢰도 패턴에 따라 상기 적어도 하나의 제1블록과 상기 적어도 하나의 제2블록을 행렬의 열에 매핑함으로써 심볼 매핑을 수행함을 특징으로 하는 송신장치.
  2. 제 1항에 있어서,
    상기 변조기는, 상기 비트 신뢰도 패턴에 따라, 신뢰도가 높은 비트 위치에 상기 중요도가 임계값보다 높은 비트를 매핑하고, 상기 신뢰도가 낮은 비트 위치에 상기 중요도가 상기 임계값보다 낮은 비트를 매핑하고, 시스티메틱 비트 개수가 패리티 비트 개수에 비해 많을 경우, 상기 신뢰도가 중간 정도인 비트 위치에 상기 중요도가 높은 비트를 매핑하고, 상기 시스티메틱 비트 개수가 상기 패리티 비트 개수에 비해 적을 경우, 상기 신뢰도가 중간 정도인 비트 위치에 상기 중요도가 낮은 비트를 매핑하고,
    상기 신뢰도가 높은 비트 위치, 상기 신뢰도가 낮은 비트 위치 및 상기 신뢰도가 중간 정도인 비트 위치는 비트 에러 확률에 따라 결정됨을 특징으로 하는 송신장치.
  3. 삭제
  4. 삭제
  5. 삭제
  6. 삭제
  7. 제 1 항에 있어서,
    상기 제1 그룹 데이터 블록은 시스티매틱 데이터 블록임을 특징으로 하는 송신장치.
  8. 제 1 항에 있어서,
    상기 제2 그룹 데이터 블록은 패리티 데이터 블록임을 특징으로 하는 송신장치.
  9. 이동통신시스템에서 심볼들을 송신하기 위한 방법에 있어서,
    상기 심볼들은 제1 그룹 데이터 블록 및 상기 제1 그룹 데이터 블록과 중요도가 다른 제2 그룹 데이터 블록을 포함하며, 상기 제1 그룹 데이터 블록 및 상기 제2 그룹 데이터 블록을 각각 복수 개의 서브블록들로 분할하고, 상기 분할된 제1 그룹 데이터 서브블록들 중 하나와 상기 분할된 제2 그룹 데이터 서브블록들 중 하나를 조합하여 복수 개의 버스트들 각각에 매핑하는 과정; 및
    상기 복수 개의 버스트들 각각에 대한 변조 심볼들의 비트 신뢰도 패턴에 따라, 상기 제1 그룹 데이터 서브블록이 포함하는 비트들과 상기 제2 그룹 데이터 서브블록이 포함하는 비트들을 하나의 심볼에 매핑하는 변조과정을 포함하며,
    상기 변조과정은,
    상기 제1 그룹 데이터 서브블록이 포함하는 비트들을 적어도 하나의 제1블록으로 분할하는 과정과,
    상기 제2 그룹 데이터 서브블록이 포함하는 비트들을 적어도 하나의 제2블록으로 분할하는 과정과,
    상기 비트 신뢰도 패턴에 따라 상기 적어도 하나의 제1블록과 상기 적어도 하나의 제2블록을 행렬의 열에 매핑하는 과정을 포함함을 특징으로 하는 송신방법.
  10. 제 9 항에 있어서,
    상기 변조과정은,
    상기 비트 신뢰도 패턴에 따라 신뢰도가 높은 비트 위치에 상기 중요도가 임계값보다 높은 비트를 매핑하는 과정과,
    상기 비트 신뢰도 패턴에 따라 상기 신뢰도가 낮은 비트 위치에 상기 중요도가 상기 임계값보다 낮은 비트를 매핑하는 과정과,
    시스티메틱 비트 개수가 패리티 비트 개수에 비해 많을 경우, 상기 신뢰도가 중간 정도인 비트 위치에 상기 중요도가 높은 비트를 매핑하고,
    상기 시스티메틱 비트 개수가 상기 패리티 비트 개수에 비해 적을 경우, 상기 신뢰도가 중간 정도인 비트 위치에 상기 중요도가 낮은 비트를 매핑하는 과정을 포함함을 특징으로 하는 송신방법.
  11. 삭제
  12. 삭제
  13. 삭제
  14. 삭제
  15. 제 9 항에 있어서,
    상기 제1 그룹 데이터 블록은 시스티매틱 데이터 블록임을 특징으로 하는 송신방법.
  16. 제 9 항에 있어서,
    상기 제2 그룹 데이터 블록은 패리티 데이터 블록임을 특징으로 하는 송신방법.
  17. 이동통신시스템에서 심볼들을 수신하기 위한 장치에 있어서,
    제1 그룹 데이터 블록 및 상기 제1 그룹 데이터 블록과 중요도가 다른 제2 그룹 데이터 블록을 각각 복수 개의 서브블록들로 분할하고, 상기 분할된 제1 그룹 데이터 서브블록들 중 하나와 상기 분할된 제2 그룹 데이터 서브블록들 중 하나를 조합하여 복수 개의 버스트들 각각에 매핑하고, 상기 매핑된 상기 제1 그룹 데이터 서브블록이 포함하는 비트들과 상기 제2 그룹 데이터 서브블록이 포함하는 비트들을 상기 복수 개의 버스트들 각각에 대한 변조 심볼들의 비트 신뢰도 패턴에 따라서 매핑한 심볼들을 수신하여 복수 개의 버스트들로 복조하는 등화부;
    상기 등화부에서 복조된 복수개의 버스트들을 두 개의 데이터 블록들로 분할하는 역다중화부 및 역버스트매핑부;
    상기 분할된 두 개의 데이터 블록들을 각각 역인터리빙하는 제1역인터리버 및 제2역인터리버;
    상기 역인터리빙된 데이터 블록들을 제1 그룹 데이터 및 제2 그룹 데이터로 분리하는 역분배부;
    상기 제1 그룹 데이터 및 상기 제2 그룹 데이터를 저장하는 버퍼; 및
    상기 버퍼에 저장된 제1 그룹 데이터 및 제2 그룹 데이터를 상기 제1 그룹 데이터 블록 및 상기 제2 그룹 데이터 블록으로 복원하는 채널 복호화부를 포함하며,
    상기 심볼 매핑은 상기 제1 그룹 데이터 서브블록이 포함하는 비트들을 적어도 하나의 제1블록으로 분할하고, 상기 제2 그룹 데이터 서브블록이 포함하는 비트들을 적어도 하나의 제2블록으로 분할하고, 상기 비트 신뢰도 패턴에 따라 상기 적어도 하나의 제1블록과 상기 적어도 하나의 제2블록을 행렬의 열에 매핑함으로써 수행됨을 특징으로 하는 수신장치.
  18. 이동통신시스템에서 심볼들을 수신하기 위한 방법에 있어서,
    제1 그룹 데이터 블록 및 상기 제1 그룹 데이터 블록과 중요도가 다른 제2 그룹 데이터 블록을 각각 복수 개의 서브블록들로 분할하고, 상기 분할된 제1 그룹 데이터 서브블록들 중 하나와 상기 분할된 제2 그룹 데이터 서브블록들 중 하나를 조합하여 복수 개의 버스트들 각각에 매핑하고, 상기 매핑된 상기 제1 그룹 데이터 서브블록이 포함하는 비트들과 상기 제2 그룹 데이터 서브블록이 포함하는 비트들을 상기 복수 개의 버스트들 각각에 대한 변조 심볼들의 비트 신뢰도 패턴에 따라서 매핑한 심볼들을 수신하여 복수개의 버스트들로 복조하는 과정;
    상기 복조된 복수개의 버스트들을 두 개의 데이터 블록들로 분할하는 과정;
    상기 분할된 두 개의 데이터 블록들을 각각 역인터리빙하는 과정;
    상기 역인터리빙된 데이터 블록들을 제1 그룹 데이터 및 제2 그룹 데이터로 분리하는 과정;
    상기 제1 그룹 데이터 및 상기 제2 그룹 데이터를 저장하는 과정; 및
    상기 저장된 제1 그룹 데이터 및 제2 그룹 데이터를 상기 제1 그룹 데이터 블록 및 상기 제2 그룹 데이터 블록으로 복원하는 과정을 포함하며,
    상기 심볼 매핑은 상기 제1 그룹 데이터 서브블록이 포함하는 비트들을 적어도 하나의 제1블록으로 분할하고, 상기 제2 그룹 데이터 서브블록이 포함하는 비트들을 적어도 하나의 제2블록으로 분할하고, 상기 비트 신뢰도 패턴에 따라 상기 적어도 하나의 제1블록과 상기 적어도 하나의 제2블록을 행렬의 열에 맵핑함으로써 수행됨을 특징으로 하는 수신방법.
KR1020070088209A 2007-06-15 2007-08-31 이동통신시스템의 데이터 송/수신 장치 및 방법 KR101409571B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
EP08010913.5A EP2003836B1 (en) 2007-06-15 2008-06-16 Data transmission and reception of data comprising symbols of different priorities
US12/139,816 US8356234B2 (en) 2007-06-15 2008-06-16 Apparatus and method for transmitting and receiving data in a mobile communication system

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR20070059165 2007-06-15
KR1020070059165 2007-06-15
KR20070080929 2007-08-10
KR1020070080929 2007-08-10

Publications (2)

Publication Number Publication Date
KR20080110442A KR20080110442A (ko) 2008-12-18
KR101409571B1 true KR101409571B1 (ko) 2014-06-23

Family

ID=40369354

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070088209A KR101409571B1 (ko) 2007-06-15 2007-08-31 이동통신시스템의 데이터 송/수신 장치 및 방법

Country Status (1)

Country Link
KR (1) KR101409571B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030120995A1 (en) * 2001-12-21 2003-06-26 Samsung Electronics Co., Ltd. Interleaving apparatus and method for symbol mapping in an HSDPA mobile communication system

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20030120995A1 (en) * 2001-12-21 2003-06-26 Samsung Electronics Co., Ltd. Interleaving apparatus and method for symbol mapping in an HSDPA mobile communication system

Also Published As

Publication number Publication date
KR20080110442A (ko) 2008-12-18

Similar Documents

Publication Publication Date Title
EP2003836B1 (en) Data transmission and reception of data comprising symbols of different priorities
EP2127093B1 (en) Method and system of single carrier block transmission with parallel encoding and decoding
JP6441129B2 (ja) 移動通信システムにおけるデータインターリービング方法及び装置
JP3748550B2 (ja) 高速ダウンリンクパケットアクセス移動通信システムにおけるシンボルマッピングのためのインターリービング装置及び方法
KR100474682B1 (ko) 무선통신시스템에서 패킷 재전송을 위한 송수신 장치 및 방법
EP1189380B1 (en) Transmission method and system with unequal error protection
JP3984246B2 (ja) 移動通信システムにおける送/受信装置及び方法
US7684362B2 (en) MIMO multiple transmission device and method
US9712279B2 (en) Method and apparatus for interleaving data in a mobile communication system
US20070115960A1 (en) De-interleaver for data decoding
KR101608573B1 (ko) 무선 송수신기 디바이스, 통신 시스템, 및 그 디바이스 및 시스템에서 이용되는 채널 코딩 프로세싱 방법
JP4278520B2 (ja) 送信側と受信側との間でビットレート整合パターンをシグナリングするデータ伝送方法とデータ伝送装置
WO2006018678A1 (en) Code domain bit interleaving and reordering in ds-cdma mimo
JP5451757B2 (ja) 無線通信装置及び無線通信方法
JP4224329B2 (ja) 符号化装置および符号化方法
GB2419789A (en) Interleaver for MIMO-OFDM which interleaves bits between data blocks, to provide spatial interleaving across a plurality of antennae
KR101409571B1 (ko) 이동통신시스템의 데이터 송/수신 장치 및 방법
KR101785726B1 (ko) 선형 블록 부호를 사용하는 통신 또는 방송 시스템에서 데이터 송수신 장치 및 방법
KR101411079B1 (ko) 이동통신 시스템에서의 데이터 송수신 방법 및 장치
WO2008153330A1 (en) Method and apparatus for transmitting/receiving data in mobile communication system
CN104717039A (zh) 一种基于空时旋转的三维比特交织方法及装置
KR20100105222A (ko) 통신시스템에서 인터리빙을 위한 장치 및 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
FPAY Annual fee payment

Payment date: 20170529

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20180530

Year of fee payment: 5