KR101336633B1 - Gamma reference voltage generating circuit - Google Patents

Gamma reference voltage generating circuit Download PDF

Info

Publication number
KR101336633B1
KR101336633B1 KR1020060119081A KR20060119081A KR101336633B1 KR 101336633 B1 KR101336633 B1 KR 101336633B1 KR 1020060119081 A KR1020060119081 A KR 1020060119081A KR 20060119081 A KR20060119081 A KR 20060119081A KR 101336633 B1 KR101336633 B1 KR 101336633B1
Authority
KR
South Korea
Prior art keywords
voltage
resistor
gamma reference
reference voltage
driving voltage
Prior art date
Application number
KR1020060119081A
Other languages
Korean (ko)
Other versions
KR20080048732A (en
Inventor
강동우
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020060119081A priority Critical patent/KR101336633B1/en
Publication of KR20080048732A publication Critical patent/KR20080048732A/en
Application granted granted Critical
Publication of KR101336633B1 publication Critical patent/KR101336633B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters
    • H03M1/34Analogue value compared with reference values
    • H03M1/36Analogue value compared with reference values simultaneously only, i.e. parallel type
    • H03M1/361Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type
    • H03M1/362Analogue value compared with reference values simultaneously only, i.e. parallel type having a separate comparator and reference value for each quantisation level, i.e. full flash converter type the reference values being generated by a resistive voltage divider
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0833Several active elements per pixel in active matrix panels forming a linear amplifier or follower
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2200/00Indexing scheme relating to amplifiers
    • H03F2200/234Indexing scheme relating to amplifiers the input amplifying stage being one or more operational amplifiers

Abstract

본 발명은 감마기준전압 생성회로에 관한 것으로서, 특히 필요에 따라 다양한 감마 커브를 생성할 수 있도록 감마전압의 변경이 가능한 감마기준전압 생성회로에 관한 것이다.

이는 구동전압을 입력받으며, 스위치소자에 의해 선택되어진 저항으로 상기 구동전압을 분압하여 출력하는 제1분압저항군과; 상기 구동전압을 입력받아 분압하여 출력하는 제2분압저항군을 포함하는 감마기준전압 생성회로로 제안되며, 상기 스위치소자에 의해 감마기준전압의 변경이 용이한 상기 제1분압저항군으로 명칭된 회로를 응용하여, 특히 고계조/저계조 영역의 특화된 감마 특성 향상을 수행할 수 있으며, 회로부 교체 등의 번거러움 없이도 프레임별 또는 계조별 다양한 영상품질을 제공할 수 있는 장점이 있다.

Figure R1020060119081

The present invention relates to a gamma reference voltage generation circuit, and more particularly, to a gamma reference voltage generation circuit capable of changing a gamma voltage to generate various gamma curves as needed.

A first voltage divider group for receiving a driving voltage and dividing the driving voltage into a resistor selected by a switch element and outputting the divided voltage; It is proposed as a gamma reference voltage generation circuit including a second voltage divider resistance group that receives the driving voltage and divides the output voltage, and applies a circuit named as the first voltage divider group to which the gamma reference voltage can be easily changed by the switch element. In particular, the improved gamma characteristics of the high gradation / low gradation region can be improved, and there is an advantage of providing various image quality by frame or gradation without the trouble of replacing circuit parts.

Figure R1020060119081

Description

감마기준전압 생성회로{Gamma reference voltage generating circuit}Gamma reference voltage generating circuit

도 1은 일반적인 액정표시장치의 기본 구성을 도시한 블록구성도1 is a block diagram showing a basic configuration of a general liquid crystal display device

도 2는 일반적인 액티브 매트릭스형 액정표시장치의 액정패널의 구성을 도시한 도면2 is a view showing the configuration of a liquid crystal panel of a general active matrix liquid crystal display device

도 3은 전원 전압에 따라 구동 전압을 출력하는 종래의 LCD 구동 감마회로를 등가 도시한 도면3 is an equivalent view of a conventional LCD driving gamma circuit outputting a driving voltage according to a power supply voltage.

도 4a와 도 4b는 각각 본 발명에 따른 감마기준전압 생성회로를 구성하는 제1분압저항군(50)과 제2분압저항군(60)의 회로 구성을 도시한 회로도4A and 4B are circuit diagrams showing a circuit configuration of the first divided resistor group 50 and the second divided resistor group 60 constituting the gamma reference voltage generation circuit according to the present invention, respectively.

도 5는 본 발명의 제1실시예에 따른 감마기준전압 생성회로(100)에 대한 회로도5 is a circuit diagram of a gamma reference voltage generation circuit 100 according to a first embodiment of the present invention.

도 6은 본 발명의 제2실시예에 따른 감마기준전압 생성회로(200)에 대한 회로도6 is a circuit diagram of a gamma reference voltage generation circuit 200 according to a second embodiment of the present invention.

<도면의 주요부분에 대한 간단한 설명>BRIEF DESCRIPTION OF THE DRAWINGS FIG.

50 : 제1분압저항군 60 : 제2분압저항군50: first divided resistor group 60: second divided resistor group

100,200 : 제1,제2실시에 따른 감마기준전압 생성회로100,200: gamma reference voltage generation circuit according to the first and second embodiments

Vgma1~Vgma6 : 제1 내지 제6감마기준전압Vgma1 to Vgma6: first to sixth gamma reference voltages

VDD : 구동전압VDD: drive voltage

본 발명은 감마기준전압 생성회로에 관한 것으로서, 특히 필요에 따라 다양한 감마 커브를 생성할 수 있도록 감마전압의 변경이 가능한 감마기준전압 생성회로에 관한 것이다. The present invention relates to a gamma reference voltage generation circuit, and more particularly, to a gamma reference voltage generation circuit capable of changing a gamma voltage to generate various gamma curves as needed.

액정표시장치는 소형 및 박형화와 저전력 소모의 장점을 가지며, 노트북 컴퓨터, 사무자동화 기기, 오디오/비디오 기기 등으로 이용되고 있다. 특히, 스위치 소자로서 박막 트랜지스터(Thin Film Transistor : 이하 "TFT"라 함)가 이용되는 액티브 매트릭스 타입의 액정표시장치는 동적인 이미지를 표시하기에 적합하다.LCDs have advantages of small size, thinness, and low power consumption, and are being used as notebook computers, office automation devices, and audio / video devices. In particular, an active matrix type liquid crystal display device using a thin film transistor (hereinafter referred to as "TFT") as a switching element is suitable for displaying dynamic images.

도 1은 일반적인 액정표시장치의 기본 구성을 도시한 블록구성도이다.1 is a block diagram showing a basic configuration of a general liquid crystal display device.

도 1을 참조하면, 인터페이스(10)는 퍼스널 컴퓨터등과 같은 구동시스템으로부터 입력되는 데이터(RGB Data) 및 제어신호(입력클럭, 수평동기신호, 수직동기신호, 데이터 인에이블 신호)들을 입력받아 타이밍 컨트롤러(12)로 공급한다. 주로 구동 시스템으로부터 데이터 및 제어 신호전송을 위해서 LVDS(Low Voltage Differential Signal) 인터페이스와 TTL 인터페이스 등이 사용되고 있다. 이러한, 인터페이스 기능을 모아서 타이밍컨트롤러(12)와 함께 단일 칩(Chip)으로 집적시켜 사용하고 있다.Referring to FIG. 1, the interface 10 receives and receives data (RGB Data) and control signals (input clock, horizontal sync signal, vertical sync signal, and data enable signal) input from a driving system such as a personal computer. Supply to the controller 12. LVDS (Low Voltage Differential Signal) interface and TTL interface are mainly used for data and control signal transmission from the drive system. The interface functions are collected and used together with the timing controller 12 in a single chip.

타이밍 컨트롤러(12)는 인터페이스(10)를 통해 입력되는 제어신호를 이용하여 복수개의 드라이브 집적회로들로 구성된 데이터드라이버(18)와 복수개의 게이트 드라이버 집적회로들로 구성된 게이트 드라이버(20)를 구동하기 위한 제어신호를 생성한다. 또한, 인터페이스(10)를 통해 입력되는 데이터들을 데이터 드라이버(18)로 전송한다.The timing controller 12 drives the data driver 18 of the plurality of drive integrated circuits and the gate driver 20 of the plurality of gate driver integrated circuits by using a control signal input through the interface 10. Generate a control signal for In addition, the data input through the interface 10 is transmitted to the data driver 18.

감마기준전압생성부(16)는 데이터 드라이버(18)에서 사용되는 DAC(Digital To Analog Converter)의 감마기준전압들을 생성하며 통상 데이터 드라이버(18)에 포함되어 구성된다. 감마기준전압들은 패널의 투과율-전압특성을 기준으로 생산자에 의해서 설정된다.The gamma reference voltage generator 16 generates gamma reference voltages of a digital to analog converter (DAC) used in the data driver 18 and is typically included in the data driver 18. Gamma reference voltages are set by the producer based on the transmittance-voltage characteristics of the panel.

데이터 드라이버(18)는 타이밍 컨트롤러(12)로부터 입력되는 제어신호들에 응답하여 입력 데이터의 감마기준전압들을 선택하고, 선택된 감마기준전압을 액정패널(2)에 공급하여 액정 분자의 회전 각도를 제어한다.The data driver 18 selects gamma reference voltages of the input data in response to control signals input from the timing controller 12, and controls the rotation angle of the liquid crystal molecules by supplying the selected gamma reference voltage to the liquid crystal panel 2. do.

게이트 드라이버(20)는 타이밍 컨트롤러(12)로부터 입력되는 제어신호들에 응답하여 액정패널(2)상에 배열된 박막트랜지스터(TFT)들의 온/오프 제어를 수행하며, 상기 데이터 드라이버(18)로부터 공급되는 아날로그 영상신호들이 각 TFT들에 접속된 픽셀들로 인가되도록 한다. The gate driver 20 performs on / off control of thin film transistors TFTs arranged on the liquid crystal panel 2 in response to control signals input from the timing controller 12, and from the data driver 18. The supplied analog image signals are applied to the pixels connected to the respective TFTs.

전원전압생성부(14)는 각 구성부들의 동작전원을 공급하고 액정패널(2)의 공통전극 전압을 생성하여 공급한다.The power supply voltage generating unit 14 supplies the operating power of each of the components and generates and supplies the common electrode voltage of the liquid crystal panel 2.

액정패널(2)은 도 2와 같이, 다수의 데이터라인(DL1~DLn)과 다수의 게이트라 인(GL1~GLm)이 교차되어 다수의 화소영역을 형성하며, 각각의 화소영역에는 박막트랜지스터(TFT)와 액정(LC)이 구성되어 화면을 표시한다.In the liquid crystal panel 2, as illustrated in FIG. 2, a plurality of data lines DL1 to DLn and a plurality of gate lines GL1 to GLm cross each other to form a plurality of pixel regions, and each pixel region includes a thin film transistor ( TFT) and liquid crystal LC are configured to display the screen.

상기한 구성에서 감마기준전압을 생성하여 출력하는 상기 감마기준전압생성부(16)의 감마기준전압 발생회로를 도 3을 참조하여 설명한다.The gamma reference voltage generation circuit of the gamma reference voltage generation unit 16 which generates and outputs a gamma reference voltage in the above configuration will be described with reference to FIG. 3.

종래의 LCD 구동 회로는 구동전압(VDD)을 분배하기 위하여 상기 구동전압(VDD)에 직렬로 연결된 다수의 저항(예를 들어, R1 내지 R5)과, 상기 다수의 저항들 사이에 비반전 입력 단자(+)가 연결되고, 출력단이 반전 입력 단자(-)로 피드백(Feedback)되어 다수의 구동 전압(GMA1, ... , GMA4)을 출력하는 다수의 OP앰프(Operational Amplifier: OP1, ... , OP4)로 이루어진 감마기준전압 발생회로를 이용한다. The conventional LCD driving circuit has a plurality of resistors (for example, R1 to R5) connected in series with the driving voltage VDD to distribute the driving voltage VDD, and a non-inverting input terminal between the plurality of resistors. (+) Is connected, and the output terminal is fed back to the inverting input terminal (-) to output a plurality of driving voltages (GMA1, ..., GMA4) a plurality of operational amplifiers (OP1, ... , A gamma reference voltage generator circuit composed of OP4) is used.

상기 도 3에서는 4 개의 감마기준전압(GMA1, ... , GMA4)을 발생시키는 경우를 도시하였으며, 상기 직렬 연결된 저항의 개수를 증가시키면 더욱 많은 수의 감마기준전압을 발생시킬 수 있다. In FIG. 3, four gamma reference voltages GMA1, ..., GMA4 are generated. When the number of resistors connected in series increases, more gamma reference voltages may be generated.

상기한 구조에서 상기 구동전압(VDD)을 8 볼트라고 가정하고, 제 1 내지 제 4 감마기준전압(GMA1, ... , GMA4)을 각각 7 볼트, 5 볼트, 3 볼트, 1 볼트의 값으로 발생하기 위하여 저항값을 계산해보면 다음과 같다.In the above structure, it is assumed that the driving voltage VDD is 8 volts, and the first to fourth gamma reference voltages GMA1, ..., GMA4 are set to 7 volts, 5 volts, 3 volts, and 1 volt, respectively. The resistance value is calculated as follows.

상기 도 1에서 다수의 저항(R1~R5)을 통하여 흐르는 전류가 2 mA의 값을 가지도록 하려면, 전체 저항 RT = R1 + R2 + R3 + R4 + R5 = 8 V/2 mA = 4 ㏀의 값이 되어야 한다. 이 때, 제 1 감마기준전압(GMA1)은, In FIG. 1, if the current flowing through the plurality of resistors R1 to R5 has a value of 2 mA, the total resistance RT = R1 + R2 + R3 + R4 + R5 = 8 V / 2 mA = 4 μs Should be At this time, the first gamma reference voltage GMA1 is

GMA1 = VDD×{(R2+R3+R4+R5)/(R1+R2+R3+R4+R5)} = 7 V이 된다.GMA1 = VDD × {(R2 + R3 + R4 + R5) / (R1 + R2 + R3 + R4 + R5)} = 7V.

상기에서, 제 1 내지 제 4 OP앰프(OP1~OP4)는 입력단의 전압을 그대로 출력단으로 전달하는 전압 플로워(Voltage Follower)의 역할을 한다.In the above description, the first to fourth OP amplifiers OP1 to OP4 serve as voltage followers that directly transfer the voltage of the input terminal to the output terminal.

이 때, R1 + R2 + R3 + R4 + R5 = 4 ㏀이기 때문에, R2 + R3 + R4 + R5 = 3.5 ㏀이 된다. 따라서 저항 R1의 값은 4 ㏀ - 3.5 ㏀ = 0.5 ㏀이 된다.At this time, since R1 + R2 + R3 + R4 + R5 = 4 ms, R2 + R3 + R4 + R5 = 3.5 ms. Thus, the value of resistor R1 is 4 kW-3.5 kW = 0.5 kW.

같은 방법으로 제 2 감마기준전압(GMA2)은, In the same way, the second gamma reference voltage GMA2 is

GMA2 = VDD× {(R3+R4+R5)/(R1+R2+R3+R4+R5)} = 5 V가 된다.GMA2 = VDD x {(R3 + R4 + R5) / (R1 + R2 + R3 + R4 + R5)} = 5V.

이 때, R1 + R2 + R3 + R4 + R5 = RT = 4 ㏀이기 때문에, R3 + R4 + R5 = 2.5 ㏀이 되고, 저항 R2의 값은 R2 = 3.5 ㏀ - 2.5 ㏀ = 1 ㏀이 된다. At this time, since R1 + R2 + R3 + R4 + R5 = RT = 4 kHz, R3 + R4 + R5 = 2.5 kHz, and the value of the resistor R2 becomes R2 = 3.5 kHz-2.5 kHz = 1 kHz.

상기와 같은 방식으로, 제 3 내지 제 5 저항값을 구해보면, 각각 R3 = R4 = 1 ㏀, R5 = 0.5 ㏀이 된다. In this manner, when the third to fifth resistance values are obtained, R3 = R4 = 1 ㏀ and R5 = 0.5 각각, respectively.

상기와 같은 방식으로 생성된 감마기준전압은 미도시된 버퍼(buffer)를 통해 상기 데이터 드라이버(18)로 입력된다. The gamma reference voltage generated in the above manner is input to the data driver 18 through a buffer (not shown).

따라서 구동전압(VDD)에 직렬로 연결된 각 저항의 저항값 및 개수를 조정함으로써, LCD 모듈의 구동 전압, 즉 감마기준전압을 각각 조정할 수 있다. Therefore, by adjusting the resistance value and the number of the resistors connected in series with the driving voltage VDD, the driving voltage of the LCD module, that is, the gamma reference voltage, can be adjusted.

그런데, 상기와 같이 다수의 저항을 직렬 연결하여 감마기준전압 생성회로를 구성할 경우, 상기 저항 및 상기 감마기준전압생성부용 대용량 버퍼 등의 부품수 증가가 수반되며 이는 결국 제조비용의 상승과 인쇄회로기판 상의 회로 설계 공간의 제약을 초래하게 된다. 또한 통상 2.0~2.4 사이에서의 감마값으로 고정되어 실장된 감마기준전압 생성회로는 변경이 불가능하여 프레임별 영상 조정 등의 상황이 발생하여도 영상의 감마값은 변경할 수 없는 문제점이 있다. However, when a plurality of resistors are connected in series to form a gamma reference voltage generation circuit, an increase in the number of components, such as the resistor and the large-capacity buffer for the gamma reference voltage generator, results in an increase in manufacturing cost and a printed circuit. This results in constraints of circuit design space on the substrate. In addition, since the gamma reference voltage generation circuit fixedly mounted at a gamma value between 2.0 and 2.4 cannot be changed, the gamma value of an image cannot be changed even when a situation such as frame adjustment is performed.

본 발명은 상기와 같은 문제점을 해결하기 위해 안출된 것으로서, 영상의 표시 상황에 따라 다양한 감마값을 가지는 영상을 표시할 수 있도록 감마기준전압의 변경 출력이 가능한 감마기준전압 생성회로를 제공하는 것을 목적으로 한다. An object of the present invention is to provide a gamma reference voltage generation circuit capable of changing and outputting a gamma reference voltage so that an image having various gamma values can be displayed according to an image display situation. do.

상기와 같은 목적을 달성하기 위해 본 발명은, 구동전압을 입력받으며, 스위치소자에 의해 선택되어진 저항으로 상기 구동전압을 분압하여 출력하는 제1분압저항군과; 상기 구동전압을 입력받아 분압하여 출력하는 제2분압저항군을 포함하는 감마기준전압 생성회로를 제공한다. In order to achieve the above object, the present invention includes: a first divided resistor group for receiving a driving voltage and dividing the driving voltage into a resistor selected by a switch element and outputting the divided voltage; A gamma reference voltage generation circuit including a second voltage divider resistor group for receiving the driving voltage and dividing the driving voltage is provided.

상기 제1분압저항군은, 제1스위치소자에 의해 상기 구동전압이 인가되는 제1저항과; 제2스위치소자에 의해 상기 구동전압이 인가되고, 상기 제1저항과 연결되어 출력노드를 형성하는 제2저항과; 상기 출력노드에 연결되고, 제3스위치소자에 의해 접지단에 연결되는 제3저항과; 상기 출력노드에 연결되고, 제4스위치소자에 의해 상기 접지단에 연결되는 제4저항을 포함한다. The first voltage divider group includes: a first resistor to which the driving voltage is applied by a first switch element; A second resistor applied by the second switch element and connected to the first resistor to form an output node; A third resistor connected to the output node and connected to the ground terminal by a third switch element; And a fourth resistor connected to the output node and connected to the ground terminal by a fourth switch element.

상기 제1 내지 제4저항은 서로 다른 저항값을 가지거나 또는 둘 이상이 동일한 저항값을 가지는 것을 특징으로 한다. The first to fourth resistors may have different resistance values, or two or more resistors may have the same resistance value.

상기 각 스위치소자는 박막트랜지스터인 것을 특징으로 한다.Each switch element is characterized in that the thin film transistor.

상기 제2분압저항군은, 상기 구동전압이 인가되는 제5저항과, 상기 제5저항 과 접지단 사이에 구성된 제6저항으로 구성되는 것을 특징으로 한다.The second voltage divider group includes a fifth resistor to which the driving voltage is applied, and a sixth resistor configured between the fifth resistor and the ground terminal.

상기 제5저항과 제6저항은 서로 다른 저항값을 가지거나 또는 동일한 저항값을 가지는 것을 특징으로 한다. The fifth and sixth resistors may have different resistance values or the same resistance value.

상기 스위치소자의 선택은 멀티플렉서를 통해 수행되는 것을 특징으로 한다.The selection of the switch element is characterized in that it is performed via a multiplexer.

이하 첨부된 도면을 참조하여 본 발명에 대해 상세하게 설명한다. DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS The present invention will now be described in detail with reference to the accompanying drawings.

도 4a와 도 4b는 각각 본 발명에 따른 감마기준전압 생성회로를 구성하는 제1분압저항군(50)과 제2분압저항군(60)의 회로 구성을 도시한 회로도이다.4A and 4B are circuit diagrams illustrating a circuit configuration of the first divided resistor group 50 and the second divided resistor group 60 constituting the gamma reference voltage generating circuit according to the present invention, respectively.

도 4a에 도시한 제1분압저항군(50)은, 제1 내지 제4스위치(sw1~sw4)와 제1저항 내지 제4저항(R1~R4)으로 구성된다. 상기 제1내지 제4저항(R1~R4)은 각각 서로 다른 저항값을 가지거나, 둘 이상이 동일한 저항값을 가지도록 구성될 수 있다. The first voltage divider group 50 shown in FIG. 4A includes first to fourth switches sw1 to sw4 and first to fourth resistors R1 to R4. Each of the first to fourth resistors R1 to R4 may have a different resistance value, or two or more may have the same resistance value.

상기 제1저항(R1)과 제2저항(R2)의 일단은 각각 제1스위치(sw1)와 제2스위치(sw2)와 연결되어 상기 제1스위치(sw1)와 제2스위치(sw2)의 스위칭에 의해 구동전압(VDD)이 인가되며, 또한 타단은 서로 연결되어 감마기준전압 출력노드인 제1노드(N1)를 형성한다. One end of the first resistor R1 and the second resistor R2 is connected to the first switch sw1 and the second switch sw2, respectively, to switch the first switch sw1 and the second switch sw2. The driving voltage VDD is applied and the other ends thereof are connected to each other to form a first node N1 which is a gamma reference voltage output node.

상기 제1노드(N1)에는 상기 제3저항(R3) 내지 제4저항(R4)의 일단이 각각 연결되어 있으며, 상기 제3저항(R3)의 타단은 제3스위치(sw3)의 스위칭에 의해 접지단(GND)과 연결되고 상기 제4저항(R4)은 제4스위치(sw4)의 스위칭에 의해 접지단(GND)과 연결된다. One end of the third resistor R3 to the fourth resistor R4 is connected to the first node N1, and the other end of the third resistor R3 is switched by the third switch sw3. The fourth terminal R4 is connected to the ground terminal GND, and the fourth resistor R4 is connected to the ground terminal GND by switching of the fourth switch sw4.

이때 상기 각 스위치(sw1~sw4)는 해당 저항(R1~R4)의 양측 중 선택된 측단에 구성될 수 있다. In this case, each of the switches sw1 to sw4 may be configured at selected ends of both sides of the corresponding resistors R1 to R4.

상기와 같은 구성과 연결에 의한 제1분압저항군(50)은 멀티플랙서(MUX)와 같은 회로를 통해 상기 제1 내지 제4스위치(sw1~sw4)를 제어하여 상기 제1저항 내지 제4저항(R1~R4) 중 2개의 저항을 선택하고, 상기 선택된 2개의 저항을 통해 상기 구동전압(VDD)이 분압되어 상기 제1노드(N1)로 출력된다.The first divided resistor group 50 by the configuration and connection as described above controls the first to fourth switches sw1 to sw4 through a circuit such as a multiplexer MUX to control the first to fourth resistors. Two resistors R1 to R4 are selected, and the driving voltage VDD is divided through the selected two resistors and output to the first node N1.

이때 상기 선택되는 2개의 저항은, 상기 제1저항과 제2저항(R1, R2) 중 하나가 선택되고 또한 상기 제3저항과 제4저항(R3, R4) 중 하나가 선택된다.In this case, one of the first and second resistors R1 and R2 is selected as the selected two resistors, and one of the third and fourth resistors R3 and R4 is selected.

예를 들어, 상기 제1 내지 제4저항(R1~R4) 중 제1저항(R1)과 제3저항(R3)이 선택되었을 경우 상기 제1노드(N1)를 통해 출력되는 전압(VG)은 다음과 같다.For example, when the first resistor R1 and the third resistor R3 of the first to fourth resistors R1 to R4 are selected, the voltage VG output through the first node N1 is As follows.

제1노드(N1) 출력전압 VG1 = VDD×{R3/(R1+R3)} First node N1 output voltage VG1 = VDD × {R3 / (R1 + R3)}

따라서 상기 제1분압저항군(50)을 이용하면 R1-R3, R1-R4, R2-R3, R2-R4 와 같이 4가지 조합이 나오므로 상기 구동전압(VDD)에 대해 4가지의 감마기준전압을 생성할 수 있다. Therefore, when the first voltage divider group 50 is used, four combinations such as R 1 -R 3, R 1 -R 4, R 2 -R 3, and R 2 -R 4 come out, and thus four gamma reference voltages are applied to the driving voltage VDD. Can be generated.

도 4b에 도시된 제2분압저항군(60)은, 서로 직렬 연결된 제5저항(R5)과 제6저항(R6)으로 구성되며, 상기 구동전압(VDD)을 분압하여 제2노드(N2)로 출력한다.The second divided resistor group 60 illustrated in FIG. 4B includes a fifth resistor R5 and a sixth resistor R6 connected in series with each other, and divides the driving voltage VDD into the second node N2. Output

상기 제2분압저항군(60)에 의해 분압되는 전압은 다음과 같다.The voltage divided by the second voltage divider resistance group 60 is as follows.

제2노드(N2) 출력전압 VG2 = VDD×{R6/(R5+R6)}Second node (N2) output voltage VG2 = VDD × {R6 / (R5 + R6)}

이때 상기 제5저항과 제6저항(R5, R6)은 서로 다른 저항값을 가지거나 또는 동일한 저항값을 가지도록 구성될 수 있다.In this case, the fifth and sixth resistors R5 and R6 may have different resistance values or may be configured to have the same resistance value.

상기 설명한 바와 같은 제1분압저항군(50)과 제2분압저항군(60)을 이용하면 다양한 형태의 감마기준전압 생성회로를 제시할 수 있다.By using the first divided resistor group 50 and the second divided resistor group 60 as described above, various types of gamma reference voltage generation circuits can be provided.

이에 상기 제1분압저항군(50)과 제2분압저항군(60)의 조합을 통해 제시 가능한 감마기준전압 생성회로 중 선택된 제1 및 제2실시예에 대해 설명한다. Thus, the first and second embodiments selected from the gamma reference voltage generation circuits that can be presented through the combination of the first divided resistor group 50 and the second divided resistor group 60 will be described.

제1실시예First Embodiment

도 5는 본 발명의 제1실시예에 따른 감마기준전압 생성회로(100)에 대한 회로도로서, 6채널의 감마기준전압(Vgma1~Vgma6)을 생성하기 위해 5개의 제1분압저항군(110~150)과 1개의 제2분압저항군(160)을 응용한다.FIG. 5 is a circuit diagram of a gamma reference voltage generation circuit 100 according to a first embodiment of the present invention, and includes five first voltage divider groups 110 to 150 to generate six gamma reference voltages Vgma1 to Vgma6. ) And one second voltage divider resistance group 160 are applied.

상기 각각의 제1분압저항군(110~150)은 제1 내지 제5 감마기준전압(Vgma1~Vgma5)을 출력하고 상기 제2분압저항군(160)은 제6감마기준전압(Vgma6)을 출력한다. Each of the first divided resistor groups 110 to 150 outputs first to fifth gamma reference voltages Vgma1 to Vgma5, and the second divided resistor group 160 outputs a sixth gamma reference voltage Vgma6.

상기 제1실시예에 따른 감마기준전압 생성회로(100)는 6개의 감마기준전압 생성 채널 중 5개의 채널 각각에 대해 최대 4가지의 서로 다른 감마기준전압을 출력하도록 구성되어 있다. 특히, 고전위 감마기준전압을 출력하는 상위 5개의 채널에 대해 감마기준전압의 출력 변경이 용이한 제1분압저항군(110~150)을 사용하기 때문에 표시패널에 출력되는 데이터의 전체 계조에 대해 감마값의 변경이 용이하다. The gamma reference voltage generation circuit 100 according to the first embodiment is configured to output up to four different gamma reference voltages for each of five channels of the six gamma reference voltage generation channels. In particular, since the first voltage divider groups 110 to 150 that easily change the output of the gamma reference voltage are used for the top five channels that output the high potential gamma reference voltage, the gamma value for the entire gray level of the data output to the display panel. It is easy to change.

또한, 상기 제2분압저항군(160)은 바람직하게는 그 구성 저항을 서로 저항값이 같은 저항으로 구성하여 출력되는 제6감마기준전압(Vgma6)을 상기 구동전압(VDD)의 1/2 전압레벨인 {(1/2)VDD}와 같이 출력하도록 함으로써, 다음단 감마기준전압 생성회로(미도시함)의 구동전압으로 입력하면 더욱 많은 채널의 감마기준전압을 생성할 수 있다.In addition, the second voltage dividing resistor group 160 preferably sets the sixth gamma reference voltage Vgma6 outputted by configuring the resistances of the components with the same resistance value to one-half the voltage level of the driving voltage VDD. By outputting as {(1/2) VDD}, a gamma reference voltage of more channels can be generated by inputting the driving voltage of the next stage gamma reference voltage generation circuit (not shown).

제2실시예Second Embodiment

도 6은 본 발명의 제2실시예에 따른 감마기준전압 생성회로(200)에 대한 회로도로서, 6채널의 감마기준전압(Vgma1~Vgma6)을 생성하기 위해 3개의 제1분압저항군(230~250)과 3개의 제2분압저항군(210,220,260)을 응용한다.FIG. 6 is a circuit diagram of a gamma reference voltage generation circuit 200 according to a second embodiment of the present invention. In order to generate six gamma reference voltages Vgma1 to Vgma6, three first voltage divider groups 230 to 250 are shown. ) And three second voltage divider resistor groups 210, 220, and 260.

상기 각각의 제1분압저항군(230~250)은 제3 내지 제5 감마기준전압(Vgma3~Vgma5)을 출력하고 상기 각각의 제2분압저항군(210,220,260)은 제1, 제2, 제6감마기준전압(Vgma1, Vgma2, Vgma6)을 출력한다. Each of the first divided resistor groups 230 to 250 outputs the third to fifth gamma reference voltages Vgma3 to Vgma5, and each of the second divided resistor groups 210, 220, and 260 corresponds to the first, second, and sixth gamma standards. The voltages Vgma1, Vgma2, and Vgma6 are output.

상기 제2실시예에 따른 감마기준전압 생성회로(200)는 6개의 감마기준전압 생성 채널 중 하위 3개의 채널(230~ 250)에 대해 최대 4가지의 서로 다른 감마기준전압을 출력하는 제1분압저항군으로 구성되어 있다. 이에, 저계조 영역의 데이터에 대한 감마기준전압의 변경이 용이하여 저계조 영역의 화질 개선에 특히 더 용이하다. The gamma reference voltage generation circuit 200 according to the second embodiment outputs up to four different gamma reference voltages for the lower three channels 230 to 250 among the six gamma reference voltage generation channels. It consists of resistance groups. Accordingly, the gamma reference voltage can be easily changed with respect to the data of the low gradation region, which is particularly easy to improve the image quality of the low gradation region.

또한, 상기 각 제2분압저항군(210, 220, 260)은 바람직하게는 그 구성 저항을 서로 저항값이 같은 저항으로 구성하여 출력되는 제6감마기준전압(Vgma6)을 상기 구동전압(VDD)의 1/2 전압레벨인 {(1/2)VDD}와 같이 출력하도록 함으로써, 다음단 감마기준전압 생성회로(미도시함)의 구동전압으로 입력하면 더욱 많은 채널의 감마기준전압을 생성할 수 있다.In addition, each of the second voltage divider resistors 210, 220, and 260 preferably includes a sixth gamma reference voltage Vgma6 outputted by configuring the resistances of the components with the same resistance value. By outputting it as {(1/2) VDD} which is 1/2 voltage level, it is possible to generate more gamma reference voltages by inputting the driving voltage of the next stage gamma reference voltage generation circuit (not shown). .

상기와 같이 설명한 본 발명에 따른 감마기준전압 생성회로는, 스위치소자에 의해 감마기준전압의 변경이 용이한 제1분압저항군으로 명칭된 회로를 응용하여, 특히 고계조/저계조 영역의 특화된 감마 특성 향상을 수행할 수 있으며, 회로부 교체 등의 번거러움 없이도 프레임별 또는 계조별 다양한 영상품질을 제공할 수 있는 장점이 있다. In the gamma reference voltage generation circuit according to the present invention described above, a special gamma characteristic of the high gradation / low gradation region is applied by applying a circuit named as the first voltage divider resistance group in which the gamma reference voltage can be easily changed by the switch element. The improvement can be performed, and there is an advantage of providing various image quality by frame or gray level without the trouble of replacing circuit parts.

Claims (9)

각각이, 구동전압을 입력받으며, 다수의 스위치소자에 의해 선택되어진 다수의 저항으로 상기 구동전압을 분압하여 출력하는 다수의 제1분압저항군과;A plurality of first voltage divider groups each receiving a driving voltage and dividing the driving voltage with a plurality of resistors selected by a plurality of switch elements to output the divided voltage; 각각이, 상기 구동전압을 입력받아 분압하여 출력하는 다수의 제2분압저항군A plurality of second voltage divider groups, each of which receives the driving voltage and divides the driving voltage; 을 포함하고,/ RTI &gt; 상기 다수의 제1분압저항군 각각은, Each of the plurality of first voltage divider groups is 제1스위치소자에 의해 상기 구동전압이 인가되는 제1저항과; A first resistor to which the driving voltage is applied by a first switch element; 제2스위치소자에 의해 상기 구동전압이 인가되고, 상기 제1저항과 연결되어 출력노드를 형성하는 제2저항과; A second resistor applied by the second switch element and connected to the first resistor to form an output node; 상기 출력노드에 연결되고, 제3스위치소자에 의해 접지단에 연결되는 제3저항과;A third resistor connected to the output node and connected to the ground terminal by a third switch element; 상기 출력노드에 연결되고, 제4스위치소자에 의해 상기 접지단에 연결되는 제4저항A fourth resistor connected to the output node and connected to the ground terminal by a fourth switch element; 을 포함하고,/ RTI &gt; 상기 제1 및 제2스위치소자는, 멀티플랙서에 의하여 제어되어 각각 상기 제1저항과 상기 구동전압의 연결 및 제2저항과 상기 구동전압의 연결을 제어하고,The first and second switch elements are controlled by a multiplexer to control the connection of the first resistor and the driving voltage and the connection of the second resistor and the driving voltage, respectively, 상기 제3 및 제4스위치소자는, 상기 멀티플랙서에 의하여 제어되어 각각 상기 제3저항과 상기 접지단의 연결 및 제4저항과 상기 접지단의 연결을 제어하는 감마기준전압 생성회로The third and fourth switch elements are controlled by the multiplexer to control the connection of the third resistor and the ground terminal and the connection of the fourth resistor and the ground terminal, respectively. 삭제delete 청구항 제 1 항에 있어서,The method according to claim 1, 상기 제1 내지 제4저항은 서로 다른 저항값을 가지거나 또는 둘 이상이 동일한 저항값을 가지는 것을 특징으로 하는 감마기준전압 생성회로The first to fourth resistors have different resistance values or two or more gamma reference voltage generation circuits, characterized in that they have the same resistance value. 청구항 제 1 항에 있어서,The method according to claim 1, 상기 제1 내지 제4스위치소자 각각은 박막트랜지스터인 것을 특징으로 하는 감마기준전압 생성회로Gamma reference voltage generation circuit, characterized in that each of the first to fourth switch element is a thin film transistor 청구항 제 1 항에 있어서,The method according to claim 1, 상기 다수의 제2분압저항군 각각은,Each of the plurality of second voltage divider resistance groups, 상기 구동전압이 인가되는 제5저항과, 상기 제5저항과 상기 접지단 사이에 구성된 제6저항으로 구성되는 것을 특징으로 하는 감마기준전압 생성회로A gamma reference voltage generation circuit comprising a fifth resistor to which the driving voltage is applied and a sixth resistor configured between the fifth resistor and the ground terminal 청구항 제 5 항에 있어서,The method according to claim 5, 상기 제5저항과 제6저항은 서로 다른 저항값을 가지거나 또는 동일한 저항값을 가지는 것을 특징으로 하는 감마기준전압 생성회로The fifth resistor and the sixth resistor have different resistance values or have the same resistance value. 삭제delete 청구항 제 6 항에 있어서,The method of claim 6, 상기 제5 및 제6저항은 동일한 저항값을 가지고, The fifth and sixth resistors have the same resistance value, 상기 다수의 제2분압저항군 각각은 상기 구동전압의 1/2 전압레벨인 전압을 출력하여 다음단 감마기준전압 생성회로의 구동전압으로 입력하는 것을 특징으로 하는 감마기준전압 생성회로Each of the plurality of second voltage dividing resistor groups outputs a voltage that is 1/2 the voltage level of the driving voltage and inputs the driving voltage of the next stage of the gamma reference voltage generation circuit. 청구항 제 1 항에 있어서,The method according to claim 1, 상기 다수의 제1분압저항군은, 6개의 감마기준전압 생성 채널 중 저계조 영역의 데이터에 대한 하위 3개의 채널에 대해 서로 다른 감마기준전압을 출력하는 것을 특징으로 하는 감마기준전압 생성회로The plurality of first voltage divider groups output a different gamma reference voltage for the lower three channels of the data of the low gray level among the six gamma reference voltage generation channels.
KR1020060119081A 2006-11-29 2006-11-29 Gamma reference voltage generating circuit KR101336633B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060119081A KR101336633B1 (en) 2006-11-29 2006-11-29 Gamma reference voltage generating circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060119081A KR101336633B1 (en) 2006-11-29 2006-11-29 Gamma reference voltage generating circuit

Publications (2)

Publication Number Publication Date
KR20080048732A KR20080048732A (en) 2008-06-03
KR101336633B1 true KR101336633B1 (en) 2013-12-03

Family

ID=39804789

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060119081A KR101336633B1 (en) 2006-11-29 2006-11-29 Gamma reference voltage generating circuit

Country Status (1)

Country Link
KR (1) KR101336633B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106409256A (en) * 2016-11-03 2017-02-15 昆山龙腾光电有限公司 Gamma voltage generation circuit and liquid crystal display device

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106384579B (en) * 2016-08-31 2019-03-12 深圳市华星光电技术有限公司 Gamma reference voltage generation circuit, liquid crystal display panel
CN109036278B (en) * 2018-10-10 2020-05-19 深圳市华星光电技术有限公司 OLED display and driving method thereof
CN113409732B (en) * 2021-06-30 2022-08-02 惠州华星光电显示有限公司 Drive circuit and drive method of drive circuit

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100568590B1 (en) * 2003-07-02 2006-04-07 엘지전자 주식회사 Apparatus of generating gamma voltage

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100568590B1 (en) * 2003-07-02 2006-04-07 엘지전자 주식회사 Apparatus of generating gamma voltage

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106409256A (en) * 2016-11-03 2017-02-15 昆山龙腾光电有限公司 Gamma voltage generation circuit and liquid crystal display device

Also Published As

Publication number Publication date
KR20080048732A (en) 2008-06-03

Similar Documents

Publication Publication Date Title
US7006114B2 (en) Display driving apparatus and display apparatus using same
KR100536871B1 (en) Display driving device and display using the same
JP4193771B2 (en) Gradation voltage generation circuit and drive circuit
US8648884B2 (en) Display device
JP5137321B2 (en) Display device, LCD driver, and driving method
US8094108B2 (en) Liquid crystal display device and liquid crystal display driving circuit
US20050012700A1 (en) Gamma correction circuit, liquid crystal driving circuit, display and power supply circuit
JP2005165102A (en) Display device, driving circuit therefor, and driving method therefor
JP2001166751A (en) Reference voltage generation circuit for displaying gray scale and liquid crystal display device using the same
JP2002014656A (en) Driving circuit for displaying multi-level digital video data and its method
JP4179194B2 (en) Data driver, display device, and data driver control method
KR101438586B1 (en) LCD and method of compensating gamma curve of the same
KR101336633B1 (en) Gamma reference voltage generating circuit
US20060087485A1 (en) Electro-optic device
JP2007086153A (en) Driving circuit, electrooptical device, and electronic equipment
KR101446999B1 (en) Driving Circuit And Liquid Crystal Display Device Including The Same
JPH08211367A (en) Liquid crystal display device
KR101057786B1 (en) Liquid crystal display
JP4675485B2 (en) Semiconductor integrated circuit for driving liquid crystal and liquid crystal display device
KR101534015B1 (en) Driving circuit unit for liquid crystal display device
JPH09198012A (en) Liquid crystal display device
KR100997512B1 (en) Liquid crystal display device
KR20040069836A (en) Source Driver Integrated Circuit And Source Driving System using That Circuit Of Liquid Crystal Display Module
KR20100060202A (en) Liquid crystal display device
KR20050113852A (en) Source driver with programmable gamma reference voltage generator and display device thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20161012

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20171016

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20181015

Year of fee payment: 6