KR101295877B1 - 유기발광다이오드 표시장치 및 그의 구동 방법 - Google Patents

유기발광다이오드 표시장치 및 그의 구동 방법 Download PDF

Info

Publication number
KR101295877B1
KR101295877B1 KR1020070008400A KR20070008400A KR101295877B1 KR 101295877 B1 KR101295877 B1 KR 101295877B1 KR 1020070008400 A KR1020070008400 A KR 1020070008400A KR 20070008400 A KR20070008400 A KR 20070008400A KR 101295877 B1 KR101295877 B1 KR 101295877B1
Authority
KR
South Korea
Prior art keywords
thin film
film transistor
voltage
reset
data voltage
Prior art date
Application number
KR1020070008400A
Other languages
English (en)
Other versions
KR20080070381A (ko
Inventor
김창연
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020070008400A priority Critical patent/KR101295877B1/ko
Priority to TW096151002A priority patent/TWI376667B/zh
Priority to CN2007103083580A priority patent/CN101231822B/zh
Priority to US12/003,716 priority patent/US8120553B2/en
Publication of KR20080070381A publication Critical patent/KR20080070381A/ko
Application granted granted Critical
Publication of KR101295877B1 publication Critical patent/KR101295877B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B33/00Electroluminescent light sources
    • H05B33/12Light sources with substantially two-dimensional radiating surfaces
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes

Abstract

본 발명은 각 픽셀에 구비된 유기발광다이오드의 구동전압인 고전위 전원전압이 전원라인 상의 저항성분에 의해 강하되는 것을 보상할 수 있는 유기발광다이오드 표시장치를 제공하는 것으로, m개의 제 1 데이터라인들과 n개의 게이트라인들이 교차되고, m개의 제 2 데이터라인들과 n개의 게이트라인들이 교차되고, 공통된 교차영역들에 픽셀이 형성되며, 상기 n개의 게이트라인들과 일대일로 대응되게 배치되어 인접한 픽셀들에 접속된 n개의 리셋라인들이 형성된 표시패널; 입력된 디지털 데이터를 반대 극성을 갖는 실제 데이터전압 및 역상 데이터전압으로 변환시켜 상기 제 1 및 제 2 데이터라인들에 선택적으로 공급하는 데이터 구동회로; 스캔펄스를 순차적으로 상기 게이트라인들에 공급하는 게이트 구동부; 및 리셋펄스를 순차적으로 상기 리셋라인들에 공급하는 리셋펄스 공급부를 포함한다.
유기발광다이오드, 리셋, 고전위전원전압, 보상

Description

유기발광다이오드 표시장치 및 그의 구동 방법{OLED display apparatus and drive method thereof}
도 1은 일반적인 유기발광다이오드 표시장치의 각 픽셀의 등가 회로도.
도 2는 본 발명의 일실시예에 따른 유기발광다이오드 표시장치의 구성도.
도 3은 본 발명의 일실시예에 따른 유기발광다이오드 표시장치의 신호 특성도.
도 4는 도 2에 도시된 각 픽셀의 등가 회로도.
도 5는 본 발명의 일실시예에 따른 유기발광다이오드 표시장치의 각 픽셀의 동작에 대한 흐름도.
도 6은 본 발명의 다른 실시예에 따른 유기발광다이오드 표시장치의 구성도.
도 7은 본 발명의 다른 실시예에 따른 유기발광다이오드 표시장치의 신호 특성도.
도 8은 도 6에 도시된 각 픽셀의 등가 회로도.
도 9는 본 발명의 다른 실시예에 따른 유기발광다이오드 표시장치의 각 픽셀의 동작에 대한 흐름도.
* 도면의 주요 부분에 대한 부호의 설명 *
100, 200: 유기발광다이오드 표시장치
110, 210: 표시패널 120, 220: 타이밍 컨트롤러
130: 제 1 데이터 구동부 140: 제 2 데이터 구동부
150: 게이트 구동부 160, 260: 리셋펄스 공급부
230: 데이터 구동부 240: 제 1 게이트 구동부
250: 제 2 게이트 구동부
본 발명은 유기발광다이오드 표시장치에 관한 것으로, 특히 각 픽셀에 구비된 유기발광다이오드의 구동전압인 고전위 전원전압이 전원라인 상의 저항성분에 의해 강하되는 것을 보상할 수 있는 유기발광다이오드 표시장치 및 그의 구동 방법에 관한 것이다.
최근 음극선관(Cathode Ray Tube)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시 장치들이 대두되고 있다. 이러한 평판 표시 장치로는 액정표시 장치(Liquid Crystal Display), 전계방출 표시장치(Field Emission Display), 플라즈마 표시패널(Plasma Display Panel) 및 일렉트로-루미네센스(Electro-Luminescence : 이하, "EL"이라 함) 표시소자 등이 있다.
이들 중 EL 표시소자는 전자와 정공의 재결합으로 형광체를 발광시키는 자발광 소자로, 그 형광체로 무기 화합물을 사용하는 무기 EL과 유기 화합물을 사용하는 유기 EL로 대별된다. 이러한 EL 표시소자는 저전압 구동, 자기발광, 박막형, 넓은 시야각, 빠른 응답속도 및 높은 콘트라스트 등의 많은 장점을 가지고 있어 차세대 표시장치로 기대되고 있다.
유기 EL 표시소자는 통상 음극과 양극 사이에 적층된 전자 주입층, 전자 수송층, 발광층, 정공 수송층, 정공 주입층으로 구성된다. 이러한 유기 EL 표시소자에서는 양극과 음극 사이에 소정의 전압을 인가하는 경우 음극으로터 발생된 전자가 전자 주입층 및 전자 수송층을 통해 발광층 쪽으로 이동하고, 양극으로부터 발생된 정공이 정공 주입층 및 정공 수송층을 통해 발광층 쪽으로 이동한다. 이에 따라, 발광층에서는 전자 수송층과 정공 수송층으로부터 공급되어진 전자와 정공이 재결합함에 의해 빛을 방출하게 된다.
이러한 유기 EL을 이용한 일반적인 유기발광다이오드 표시장치의 각 픽셀의 회로 구성을 도 1을 참조하여 살펴본다.
도 1은 일반적인 유기발광다이오드 표시장치를 구성하는 픽셀의 등가 회로도이다.
도 1을 참조하면, 유기발광다이오드 표시장치의 각 픽셀은, 게이트라인(GL)을 통해 공급되는 스캔펄스에 의해 턴온되어 데이터라인(DL)을 통해 공급되는 데이터전압을 스위칭시키기 위한 스위치 박막트랜지스터(S_TR1)와, 스위치 박막트랜지스터(S_TR1)를 통해 공급되는 데이터전압을 충전하기 위한 스토리지 커패시터(Cst) 와, 고전위 전원전압(VDD)이 인가된 전원단으로부터 공급되는 구동전류에 의해 턴온되어 발광하는 유기발광다이오드(OLED)와, 스위치 박막트랜지스터(S_TR1)를 통해 공급되는 데이터전압이나 스토리지 커패시터(Cst)의 충전 전압에 의해 턴온되어 유기발광다이오드(OLED)를 구동시키기 위한 구동 박막트랜지스터(D_TR1)를 구비한다.
스위치 박막트랜지스터(S_TR1)는 게이트라인(GL)에 접속된 게이트, 데이터라인(DL)에 접속된 드레인, 스토리지 커패시터(Cst)와 구동 박막트랜지스터(D_TR1)의 게이트에 공통 접속된 소스를 갖는 N모스 박막트랜지스터이다. 이러한 스위치 박막트랜지스터(S_TR1)는 게이트라인(GL)을 통해 공급되는 스캔펄스에 의해 턴온되어 데이터라인(DL)을 통해 공급되는 데이터전압을 스토리지 커패시터(Cst)와 구동 박막트랜지스터(D_TR1)의 게이트에 공급한다.
스토리지 커패시터(Cst)는 일측이 스위치 박막트랜지스터(S_TR1)와 구동 박막트랜지스터(D_TR1)의 게이트에 공통 접속되고 타측이 접지에 접속되어 스위치 박막트랜지스터(S_TR1)를 통해 공급되는 데이터전압에 의해 충전된다. 이러한 스토리지 커패시터(Cst)는 스위치 박막트랜지스터(S_TR1)를 통해 공급 중인 데이터전압이 구동 박막트랜지스터(D_TR1)의 게이트로 인가되지 않은 시점, 즉 구동 박막트랜지스터(D_TR1)의 게이트 전압이 낮아지는 시점부터 자신의 충전 전압을 방전하여 구동 박막트랜지스터(D_TR1)의 게이트 전압을 홀딩시켜 준다. 이에 따라, 구동 박막트랜지스터(D_TR1)는 스위치 박막트랜지스터(S_TR1)를 통해 공급되는 데이터전압의 공급이 중단되더라도, 스토리지 커패시터(Cst)에 의한 홀딩기간 동안 스토리지 커패시터(Cst)의 충전 전압에 의해 턴온 상태를 유지한다.
유기발광다이오드(OLED)는 고전위 전원전압(VDD)이 인가된 전원단에 접속된 애노드와 구동 박막트랜지스터(D_TR1)의 드레인에 접속된 캐소드를 갖는다.
구동 박막트랜지스터(D_TR1)는 스위치 박막트랜지스터(S_TR1)의 소스와 스위치 박막트랜지스터(S_TR1)에 공통 접속된 게이트, 유기발광다이오드(OLED)의 캐소드에 접속된 드레인, 접지에 접속된 소스를 갖는 N모스 박막트랜지스터이다. 이러한 구동 박막트랜지스터(D_TR1)는 스위치 박막트랜지스터(S_TR1)를 통해 게이트로 공급되는 데이터전압이나 게이트에 공급되는 스위치 박막트랜지스터(S_TR1)의 충전 전압에 의해 턴온되어 유기발광다이오드(OLED)에 흐르는 구동전류를 접지로 스위칭시킴으로써, 유기발광다이오드(OLED)가 고전위 전원전압(VDD)에 의해 발생되는 구동전류에 의해 발광되도록 한다.
이와 같은 등가 회로를 갖는 픽셀들을 구비한 종래의 유기발광다이오드 표시장치는, 하나의 구동 박막트랜지스터를 채용하고 있기 때문에, 구동 박막트랜지스터의 게이트에 계속적으로 인가되는 바이어스에 의해 구동 박막트랜지스터가 스트레스를 받아 열화되는 문제점을 갖는다.
이러한 문제점을 개선하기 위하여 각 픽셀에 두 개의 구동 박막트랜지스터들을 형성시킨 종래의 유기발광다이오드 표시장치가 개발되었으며, 여기서 각 픽셀에 구비된 두 개의 구동 박막트랜지스터들은 바이어스에 의한 스트레스를 감소시키기 위하여 교번적으로 구동된다. 이러한 종래의 유기발광다이오드 표시장치는 유기발광다이오드의 구동전압인 고전위 전원전압(VDD)을 표시패널(미도시) 상에 형성된 하나의 전원라인을 통해 각 픽셀의 유기발광다이오드에 공급하기 때문에, 전원라인 의 저항 성분으로 인해 고전위 전원전압(VDD)이 강하되어 각 픽셀로 공급된다. 이렇게 고전위 전원전압(VDD)이 강하됨으로써, 각 픽셀에 두 개의 박막트랜지스터들이 형성된 종래의 유기발광다이오드 표시장치는 각 픽셀에 원하는 계조를 구현하지 못하는 문제점을 갖는다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출된 것으로서, 본 발명의 목적은 각 픽셀에 구비된 유기발광다이오드의 구동전압인 고전위 전원전압이 전원라인 상의 저항성분에 의해 강하되는 것을 보상할 수 있는 유기발광다이오드 표시장치 및 그의 구동 방법을 제공하는 데 있다.
본 발명의 다른 목적은 전원라인 상의 저항 성분으로 인해 강하된 유기발광다이오드의 구동전압인 고전위 전원전압을 보상함으로써, 각 픽셀에 원하는 계조를 구현할 수 있는 유기발광다이오드 표시장치 및 그의 구동 방법을 제공하는 데 있다.
이와 같은 목적을 달성하기 위한 본 발명의 일실시예에 따른 유기발광다이오드 표시장치는, m개의 제 1 데이터라인들과 n개의 게이트라인들이 교차되고, m개의 제 2 데이터라인들과 n개의 게이트라인들이 교차되고, 공통된 교차영역들에 픽셀이 형성되며, 상기 n개의 게이트라인들과 일대일로 대응되게 배치되어 인접한 픽셀들 에 접속된 n개의 리셋라인들이 형성된 표시패널; 입력된 디지털 데이터를 반대 극성을 갖는 실제 데이터전압 및 역상 데이터전압으로 변환시켜 상기 제 1 및 제 2 데이터라인들에 선택적으로 공급하는 데이터 구동회로; 스캔펄스를 순차적으로 상기 게이트라인들에 공급하는 게이트 구동부; 및 리셋펄스를 순차적으로 상기 리셋라인들에 공급하는 리셋펄스 공급부를 포함한다.
본 발명의 일실시예에 따른 유기발광다이오드 표시장치는, m개의 제 1 데이터라인들과 n개의 게이트라인들이 교차되고, m개의 제 2 데이터라인들과 n개의 게이트라인들이 교차되고, 공통된 교차영역들에 픽셀이 형성되며, 상기 n개의 게이트라인들과 일대일로 대응되게 배치되어 인접한 픽셀들에 접속된 n개의 리셋라인들이 형성된 표시패널을 구비하며, 상기 픽셀은, 고전위 전원전압을 인가받아 발광하는 유기발광다이오드; 게이트라인을 통해 공급된 스캔펄스에 의해 턴온되어, 제 1 데이터라인 상의 실제 데이터전압이나 역상 데이터전압을 스위칭시키기 위한 제 1 스위칭 박막트랜지스터; 게이트라인을 통해 공급된 스캔펄스에 의해 턴온되어, 제 2 데이터라인 상의 상기 실제 데이터전압이나 상기 역상 데이터전압을 스위칭시키기 위한 제 2 스위칭 박막트랜지스터; 상기 실제 데이터전압이 상기 제 1 스위칭 박막트랜지스터를 통해 스위칭되는 경우, 턴온되어 상기 고전위 전원전압을 상기 유기발광다이오드로 공급하는 제 1 구동 박막트랜지스터; 상기 실제 데이터전압이 상기 제 2 스위칭 박막트랜지스터를 통해 스위칭되는 경우, 턴온되어 상기 고전위 전원전압을 상기 유기발광다이오드로 공급하는 제 2 구동 박막트랜지스터; 리셋라인을 통해 공급되는 리셋펄스에 의해 턴온되어, 상기 고전위 전원전압을 스위칭시켜 상 기 제 1 구동 박막트랜지스터의 게이트를 리셋시키기 위한 제 1 리셋 박막트랜지스터; 리셋라인을 통해 공급되는 상기 리셋펄스에 의해 턴온되어, 상기 고전위 전원전압을 스위칭시켜 상기 제 2 구동 박막트랜지스터의 게이트를 리셋시키기 위한 제 2 리셋 박막트랜지스터; 상기 제 1 스위칭 박막트랜지스터를 통해 스위칭되는 상기 실제 데이터전압을 충전하기 위한 제 1 커패시터; 상기 제 1 커패시터의 전압을 유지시켜 주는 제 2 커패시터; 상기 제 2 스위칭 박막트랜지스터를 통해 스위칭되는 상기 실제 데이터전압을 충전하기 위한 제 3 커패시터; 및 상기 제 3 커패시터의 전압을 유지시켜 주는 제 4 커패시터를 포함한다.
본 발명의 일실시예에 따른 유기발광다이오드 표시장치의 구동 방법은, 입력된 디지털 데이터를 반대 극성을 갖는 실제 데이터전압 및 역상 데이터전압으로 변환시키는 단계; 공급된 리셋펄스에 따라 고전위 전원전압을 공급하여 각 픽셀의 제 1 및 제 2 구동 박막트랜지스터를 리셋시키는 단계; 공급된 스캔펄스에 따라, 상기 실제 데이터전압과 역상 데이터전압을 선택적으로 공급하여 리셋된 상기 제 1 구동 박막트랜지스터나 리셋된 상기 제 2 구동 박막트랜지스터을 턴온시키는 단계; 및 상기 제 1 구동 박막트랜지스터나 상기 제 2 구동 박막트랜지스터는 택일적으로 턴온되어 상기 고전위 전원전압을 각 픽셀의 유기발광다이오드로 공급하는 단계를 포함한다.
본 발명의 다른 실시예에 따른 유기발광다이오드 표시장치는, m개의 데이터라인들과 n개의 제 1 게이트라인들이 교차되고, 상기 m개의 데이터라인들과 n개의 제 2 게이트라인들이 교차되고, 공통된 교차영역들에 픽셀이 형성되며, 상기 n개의 제 1 및 제 2 게이트라인들과 대응되게 배치되어 인접한 픽셀들에 접속된 n개의 리셋라인들이 형성된 표시패널; 1수평단위로 입력된 디지털 데이터를 반대극성을 갖는 아날로그 실제 데이터전압과 역상 데이터전압으로 변환시켜 1수평기간 동안 순차적으로 상기 데이터라인들에 공급하는 데이터 구동부; 제 1 스캔펄스를 상기 제 1 게이트라인들에 순차적으로 공급하고, 제 2 스캔펄스를 상기 제 2 게이트라인들에 순차적으로 공급하는 게이트 구동회로; 및 리셋펄스를 순차적으로 상기 리셋라인들에 공급하는 리셋펄스 공급부를 구비하며, 상기 게이트 구동회로는 동일 수평라인에 포함된 제 1 및 제 2 게이트라인에 각각 상기 제 1 및 제 2 스캔펄스를 순서대로 공급하는 것을 특징으로 한다.
본 발명의 다른 실시예에 따른 유기발광다이오드 표시장치는, m개의 데이터라인들과 n개의 제 1 게이트라인들이 교차되고, 상기 m개의 데이터라인들과 n개의 제 2 게이트라인들이 교차되고, 공통된 교차영역들에 픽셀이 형성되며, 상기 n개의 제 1 및 제 2 게이트라인들과 대응되게 배치되어 인접한 픽셀들에 접속된 n개의 리셋라인들이 형성된 표시패널; 상기 픽셀은, 고전위 전원전압을 인가받아 발광하는 유기발광다이오드; 제 1 게이트라인을 통해 공급된 제 1 스캔펄스에 의해 턴온되어, 데이터라인 상의 실제 데이터전압이나 역상 데이터전압을 스위칭시키기 위한 제 1 스위칭 박막트랜지스터; 제 2 게이트라인을 통해 공급된 제 2 스캔펄스에 의해 턴온되어, 데이터라인 상의 실제 데이터전압이나 역상 데이터전압을 스위칭시키기 위한 제 2 스위칭 박막트랜지스터; 상기 실제 데이터전압이 상기 제 1 스위칭 박막트랜지스터를 통해 스위칭될 때 턴온되어, 상기 고전위 전원전압을 상기 유기 발광다이오드로 공급하는 제 1 구동 박막트랜지스터; 상기 실제 데이터전압이 상기 제 2 스위칭 박막트랜지스터를 통해 스위칭될 때 턴온되어, 상기 고전위 전원전압을 상기 유기발광다이오드로 공급하는 제 2 구동 박막트랜지스터; 상기 리셋펄스에 의해 턴온되어, 상기 고전위 전원전압을 스위칭시켜 상기 제 1 구동 박막트랜지스터의 게이트를 리셋시키기 위한 제 1 리셋 박막트랜지스터; 상기 리셋펄스에 의해 턴온되어, 상기 고전위 전원전압을 스위칭시켜 상기 제 2 구동 박막트랜지스터의 게이트를 리셋시키기 위한 제 2 리셋 박막트랜지스터; 상기 제 1 스위칭 박막트랜지스터를 통해 스위칭되는 상기 실제 데이터전압을 충전하기 위한 제 1 커패시터; 상기 제 1 커패시터의 전압을 유지시켜 주는 제 2 커패시터; 상기 제 2 스위칭 박막트랜지스터를 통해 스위칭되는 상기 실제 데이터전압을 충전하기 위한 제 3 커패시터; 및 상기 제 3 커패시터의 전압을 유지시켜 주는 제 4 커패시터를 포함한다.
본 발명의 다른 실시예에 따른 유기발광다이오드 표시장치의 구동 방법은, 1수평라인 단위로 입력된 디지털 데이터를 반대 극성을 갖는 아날로그 실제 데이터전압과 역상 데이터전압으로 변환시켜 1수평기간 동안 순차적으로 데이터라인들에 공급하는 단계; 공급된 리셋펄스에 따라 고전위 전원전압을 공급하여 각 픽셀의 제 1 및 제 2 구동 박막트랜지스터를 리셋시키는 단계; 제 1 및 제 2 스캔펄스를 하나의 수평라인에 포함된 제 1 및 제 2 게이트라인에 순차적으로 공급하는 단계; 상기 제 1 게이트라인을 통해 공급된 상기 제 1 스캔펄스에 따라, 데이터라인 상의 상기 실제 데이터전압이나 역상 데이터전압을 공급하여 리셋된 상기 제 1 구동 박막트랜지스터을 턴온시키거나 턴오프시키는 단계; 상기 제 2 게이트라인을 통해 공급된 상기 제 2 스캔펄스에 따라, 데이터라인 상의 상기 실제 데이터전압이나 역상 데이터전압을 공급하여 리셋된 상기 제 2 구동 박막트랜지스터을 턴온시키거나 턴오프시키는 단계; 및 상기 제 1 구동 박막트랜지스터나 제 2 구동 박막트랜지스터는 택일적으로 턴온되어 상기 고전위 전원전압을 각 픽셀의 유기발광다이오드에 순차적으로 공급하는 단계를 포함한다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세하게 설명한다.
도 2는 본 발명의 일실시예에 따른 유기발광다이오드 표시장치의 구성도이다.
도 2를 참조하면, 본 발명의 일실시예에 따른 유기발광다이오드 표시장치(100)는, m개의 제 1 데이터라인들(DL1-1 내지 DL1-m)과 n개의 게이트라인들(GL1 내지 GLn)이 교차되고, m개의 제 2 데이터라인들(DL2-1 내지 DL2-m)과 n개의 게이트라인들(GL1 내지 GLn)이 교차되고, 공통된 교차영역들에 픽셀이 형성되며, n개의 게이트라인들(GL1 내지 GLn)과 일대일로 대응되게 배치되어 인접한 픽셀들에 접속된 n개의 리셋라인들(RL1 내지 RLn)이 형성된 표시패널(110)과, 표시패널(110)에 데이터 구현을 제어하는 타이밍 컨트롤러(120)와, 타이밍 컨트롤러(120)의 제어에 따라 타이밍 컨트롤러(120)로부터 공급된 디지털 데이터를 아날로그 데이터전압으로 변환시켜 m개의 제 1 데이터라인들(DL1-1 내지 DL1-m)에 공급하고 아울러 아날로그 데이터전압의 극성을 1프레임 단위로 반전시켜 공급하는 제 1 데이터 구동부(130)와, 타이밍 컨트롤러(120)의 제어에 따라 타이밍 컨트롤러(120)로부터 공급 된 디지털 데이터를 아날로그 데이터전압으로 변환시켜 m개의 제 2 데이터라인들(DL2-1 내지 DL2-m)에 공급하고 아울러 아날로그 데이터전압의 극성을 1프레임 단위로 반전시켜 공급하는 제 2 데이터 구동부(140)와, 타이밍 컨트롤러(120)의 제어에 따라 스캔펄스를 순차적으로 n개의 게이트라인들(GL1 내지 GLn)에 공급하는 게이트 구동부(150)와, 타이밍 컨트롤러(120)의 제어에 따라 리셋펄스를 순차적으로 n개의 리셋라인들(RL1 내지 RLn)에 공급하는 리셋펄스 공급부(160)를 구비한다.
표시패널(110)에는 m개의 제 1 데이터라인들(DL1-1 내지 DL1-m), n개의 게이트라인들(GL1 내지 GLn), m개의 제 2 데이터라인들(DL2-1 내지 DL2-m) 및 n개의 리셋라인들(RL1 내지 RLn)이 배치된다. 여기서, m개의 제 1 데이터라인들(DL1-1 내지 DL1-m)과 m개의 제 2 데이터라인들(DL2-1 내지 DL2-m)은 n개의 게이트라인들(GL1 내지 GLn)과 교차되어 공통된 교차영역들이 형성되도록 하고, 이 교차영역들에는 두 개의 구동박막트랜지스터들을 구비한 픽셀이 형성된다. 그리고, n개의 리셋라인들(RL1 내지 RLn)은 n개의 게이트라인들(GL1 내지 GLn)과 일대일로 대응되게 배치되어 인접한 픽셀들에 접속된다.
타이밍 컨트롤러(120)는 시스템으로부터 입력된 디지털 비디오 데이터(RGB 데이터나 RGBW 데이터 등)를 제 1 및 제 2 데이터 구동부(130, 140)에 공급하고, 또한 시스템으로부터의 메인클럭(CLK)에 따라 시스템으로부터 입력된 수평동기신호(Hsync)와 수직동기신호(Vsync)를 이용하여 데이터구동제어신호(DDC)와 게이트구동제어신호(GDC)를 발생하고 아울러 리셋제어신호(RSC)를 발생한다. 그리고, 타이밍 컨트롤러(120)는 발생한 데이터구동제어신호(DDC)를 제 1 및 제 2 데이터 구동 부(130, 140)로 공급하고, 또한 발생한 게이트구동제어신호(GDC)와 리셋제어신호(RSC)를 각각 게이트 구동부(140)와 리셋펄스 공급부(160)로 공급한다. 여기서, 데이터구동제어신호(DDC)에는 소스스타트펄스(SSP), 소스쉬프트클럭(SSC) 및 극성제어신호(PCS) 등이 포함되며, 그리고 게이트구동제어신호(GDC)에는 게이트스타트펄스(GSP), 게이트쉬프트클럭(GSC) 및 게이트출력인에이블신호(GOE) 등이 포함된다.
특히, 타이밍 컨트롤러(120)는 디지털 데이터와 함께 극성제어신호(PCS)를 제 1 및 제 2 데이터 구동부(130, 140)에 공급하는데, 극성제어신호(PCS)를 이용하여 제 1 및 제 2 데이터 구동부(130, 140)로부터 출력되는 아날로그 데이터전압들이 서로 반대 극성을 갖도록 제어한다.
제 1 데이터 구동부(130)는 타이밍 컨트롤러(120)로부터의 데이터구동제어신호(DDC)에 응답하여 타이밍 컨트롤러(120)로부터 공급된 디지털 데이터를 아날로그 데이터전압으로 변환시켜 m개의 제 1 데이터라인들(DL1-1 내지 DL1-m)에 공급하며, 특히 타이밍 컨트롤러(120)로부터의 극성제어신호(PCS)에 따라 아날로그 데이터전압의 극성을 1프레임 단위로 반전시켜 공급한다. 도 3에 도시된 바와 같이, 제 1 데이터 구동부(130)는 계조 구현에 이용되는 실제 데이터전압(R_Vdata)과 계조 구현에 이용되지 않는 역상 데이터전압(S_Vdata)을 1프레임 단위로 교번되게 공급한다.
제 2 데이터 구동부(140)는 타이밍 컨트롤러(120)로부터의 데이터구동제어신호(DDC)에 응답하여 타이밍 컨트롤러(120)로부터 공급된 디지털 데이터를 아날로그 데이터전압으로 변환시켜 m개의 제 2 데이터라인들(DL2-1 내지 DL2-m)에 공급하며, 특히 타이밍 컨트롤러(120)로부터의 극성제어신호(PCS)에 따라 아날로그 데이터전압의 극성을 1프레임 단위로 반전시켜 공급한다. 도 3에 도시된 바와 같이, 제 2 데이터 구동부(140)는 계조 구현에 이용되는 실제 데이터전압(R_Vdata)과 계조 구현에 이용되지 않는 역상 데이터전압(S_Vdata)을 1프레임 단위로 교번되게 공급한다.
그리고, 제 1 및 제 2 데이터 구동부(130, 140)는 서로 반대 극성을 갖는 아날로그 데이터전압을 공급하는데, 동일한 1수평기간(1H) 동안에 제 1 데이터 구동부(130)가 실제 데이터전압(R_Vdata)을 공급하면 제 2 데이터 구동부(140)는 역상 데이터전압(S_Vdata)을 공급한다. 마찬가지로 동일한 1수평기간(1H) 동안에, 제 1 데이터 구동부(130)가 역상 데이터전압(S_Vdata)을 공급하면 제 2 데이터 구동부(140)는 실제 데이터전압(R_Vdata)을 공급한다.
게이트 구동부(150)는 타이밍 컨트롤러(120)로부터의 게이트구동제어신호(GDC)에 따라 스캔펄스를 순차적으로 n개의 게이트라인들(GL1 내지 GLn)에 공급한다. 그리고 도 3에 도시된 바와 같이, 게이트 구동부(150)는 1수평기간 동안 로우레벨의 스캔펄스를 하나의 게이트라인에 공급하고 그 이외의 기간에 하이레벨신호를 게이트라인에 공급한다.
리셋펄스 공급부(160)는 타이밍 컨트롤러(120)로부터의 리셋제어신호(RSC)에 응답하여 리셋펄스를 순차적으로 n개의 리셋라인들(RL1 내지 RLn)에 공급한다. 그리고 도 3에 도시된 바와 같이, 리셋펄스 공급부(160)는 각 게이트라인에 스캔펄스 가 공급되기 전에 일정기간 동안 로우레벨의 리셋펄스를 공급한다.
도 4는 도 2에 도시된 각 픽셀의 등가 회로도로서, 첫번째 제 1 및 제 2 데이터라인(DL1-1, DL2-1)과 첫번째 게이트라인(GL1)의 교차영역에 형성된 첫번째 픽셀의 등가 회로를 나타낸 것이다. 이는 각 픽셀이 동일한 등가 회로를 갖으므로, 도 4에서 설명의 편의를 위해 첫번째 픽셀의 등가 회로를 예시적으로 나타낸 것이다.
도 4를 참조하면, 유기발광다이오드 표시장치(100)의 각 픽셀은, 고전위 전원전압(VDD)을 인가받아 발광하는 유기발광다이오드(OLED1)와, 제 1 데이터라인(DL1-1) 상의 실제 데이터전압(R_Vdata)이나 역상 데이터전압(S_Vdata)을 스위칭시키기 위한 스위칭 박막트랜지스터(S_TFT1)와, 제 2 데이터라인(DL2-1) 상의 실제 데이터전압(R_Vdata)이나 역상 데이터전압(S_Vdata)을 스위칭시키기 위한 스위칭 박막트랜지스터(S_TFT2)와, 교번적으로 구동되어 고전위 전원전압(VDD)을 유기발광다이오드(OLED1)로 공급하기 위한 구동 박막트랜지스터들(D_TFT1, D_TFT2)과, 고전위 전원전압(VDD)을 스위칭시켜 구동 박막트랜지스터(D_TFT1)의 게이트를 리셋시키기 위한 리셋 박막트랜지스터(R_TFT1)와, 고전위 전원전압(VDD)을 스위칭시켜 구동 박막트랜지스터(D_TFT2)의 게이트를 리셋시키기 위한 리셋 박막트랜지스터(R_TFT2)를 구비한다.
또한, 유기발광다이오드 표시장치(100)의 각 픽셀은, 스위칭 박막트랜지스터(S_TFT1)를 통해 스위칭되는 실제 데이터전압(R_Vdata)을 충전하기 위한 커패시터(C1)와, 커패시터(C1)의 전압이 안정적으로 구동 박막트랜지스터(D_TFT1)의 게이 트에 공급되도록 유지(Holding)시켜 주는 커패시터(C2)와, 스위칭 박막트랜지스터(S_TFT2)를 통해 스위칭되는 실제 데이터전압(R_Vdata)을 충전하기 위한 커패시터(C3)와, 커패시터(C3)의 전압이 안정적으로 구동 박막트랜지스터(D_TFT2)의 게이트에 공급되도록 유지(Holding)시켜 주는 커패시터(C4)를 구비한다.
여기서, 스위칭 박막트랜지스터(S_TFT1)의 드레인과 커패시터(C1) 사이에는 노드(N1)가 위치되고, 커패시터들(C1, C2)과 구동 박막트랜지스터(D_TFT1)의 게이트에 사이에는 노드(N2)가 위치된다. 그리고, 스위칭 박막트랜지스터(S_TFT2)의 드레인과 커패시터(C3) 사이에는 노드(N3)가 위치되고, 커패시터들(C3, C4)과 구동 박막트랜지스터(D_TFT2)의 게이트에 사이에는 노드(N4)가 위치된다.
유기발광다이오드(OLED1)는 병렬 접속된 구동 박막트랜지스터들(D_TFT1, D_TFT2)의 드레인에 공통 접속된 애노드와 접지에 접속된 캐소드를 갖는다. 이러한 유기발광다이오드(OLED1)는 1프레임 단위로 교번되게 구동되는 구동 박막트랜지스터(D_TFT1)나 구동 박막트랜지스터(D_TFT2)를 통해 공급되는 고전위 전원전압(VDD)과 그 크기에 비례되는 구동전류에 의해 구동되어 발광한다.
스위칭 박막트랜지스터(S_TFT1)는 게이트라인(GL1)에 접속된 게이트, 제 1 데이터라인(DL1-1)에 접속된 소스 및 노드(N1)를 통해 커패시터(C1)의 일측에 접속된 드레인을 갖는다. 이러한 스위칭 박막트랜지스터(S_TFT1)는 게이트라인(GL1)을 통해 공급되는 로우레벨의 스캔펄스에 의해 턴온되어 제 1 데이터라인(DL1-1) 상의 실제 데이터전압(R_Vdata)이나 역상 데이터전압(S_Vdata)을 노드(N1)로 스위칭시킨다.
스위칭 박막트랜지스터(S_TFT2)는 게이트라인(GL1)에 접속된 게이트, 제 2 데이터라인(DL2-1)에 접속된 소스 및 노드(N3)를 통해 커패시터(C3)의 일측에 접속된 드레인을 갖는다. 이러한 스위칭 박막트랜지스터(S_TFT3)는 게이트라인(GL1)을 통해 공급되는 로우레벨의 스캔펄스에 의해 턴온되어 제 2 데이터라인(DL2-1) 상의 실제 데이터전압(R_Vdata)이나 역상 데이터전압(S_Vdata)을 노드(N3)로 스위칭시킨다.
스위칭 박막트랜지스터들(S_TFT1, S_TFT2)은 하나의 게이트라인(GL1)에 공통 접속되므로, 동시에 턴온되거나 턴오프된다.
구동 박막트랜지스터(D_TFT1)는 고전위 전원전압(VDD)이 인가되는 전원단에 접속된 소스, 유기발광다이오드(OLED1)의 애노드에 접속된 드레인, 그리고 노드(N2)를 통해 커패시터들(C1, C2)의 일측과 리셋 박막트랜지스터(R_TFT1)의 드레인에 공통 접속된 게이트를 갖는다. 이러한 구동 박막트랜지스터(D_TFT1)는 리셋라인(RL1)에 리셋펄스가 공급되는 동안 리셋 박막트랜지스터(R_TFT1)를 통해 자신의 게이트로 공급되는 고전위 전원전압(VDD)에 의해 리셋된다. 리셋 기간이 경과된 후 게이트라인(GL1)에 로우레벨의 스캔펄스가 공급되는 동안, 역상 데이터전압(S_Vdata)이 스위칭 박막트랜지스터(S_TFT1)를 통해 노드(N1)로 공급되면, 구동 박막트랜지스터(D_TFT1)는 노드(N1)에 인가된 역상 데이터전압(S_Vdata)에 의해 노드(N2)의 전압이 고전위 전원전압(VDD)보다 높아져 턴오프 상태를 유지한다.
이와 반대로, 리셋 기간이 경과된 후 게이트라인(GL1)에 로우레벨의 스캔펄스가 공급되는 동안, 실제 데이터전압(R_Vdata)이 스위칭 박막트랜지스터(S_TFT1) 를 통해 노드(N1)로 공급되면, 노드(N1)에 인가된 실제 데이터전압(R_Vdata)과 노드(N2)의 고전위 전원전압(VDD) 간에 전위차가 발생되어 노드(N2)의 전압이 실제 데이터전압(R_Vdata)의 레벨에 비례하여 낮아짐으로써, 구동 박막트랜지스터(D_TFT1)는 턴온되어 고전위 전원전압(VDD)을 유기발광다이오드(OLED1)의 애노드로 공급한다. 여기서, 구동 박막트랜지스터(D_TFT1)가 유기발광다이오드(OLED1)의 애노드로 공급하는 전압의 레벨은 스위칭 박막트랜지스터(S_TFT1)를 통해 공급되는 실제 데이터전압(R_Vdata)의 레벨에 비례하여 증감된다.
구동 박막트랜지스터(D_TFT2)는 고전위 전원전압(VDD)이 인가되는 전원단에 접속된 소스, 유기발광다이오드(OLED1)의 애노드에 접속된 드레인, 그리고 노드(N4)를 통해 커패시터들(C3, C4)의 일측과 리셋 박막트랜지스터(R_TFT2)의 드레인에 공통 접속된 게이트를 갖는다. 이러한 구동 박막트랜지스터(D_TFT2)는 리셋라인(RL1)에 리셋펄스가 공급되는 동안 리셋 박막트랜지스터(R_TFT2)를 통해 자신의 게이트로 공급되는 고전위 전원전압(VDD)에 의해 리셋된다. 리셋 기간이 경과된 후 게이트라인(GL1)에 로우레벨의 스캔펄스가 공급되는 동안, 역상 데이터전압(S_Vdata)이 스위칭 박막트랜지스터(S_TFT2)를 통해 노드(N3)로 공급되면, 구동 박막트랜지스터(D_TFT2)는 노드(N3)에 인가된 역상 데이터전압(S_Vdata)에 의해 노드(N4)의 전압이 고전위 전원전압(VDD)보다 높아져 턴오프 상태를 유지한다.
이와 반대로, 리셋 기간이 경과된 후 게이트라인(GL1)에 로우레벨의 스캔펄스가 공급되는 동안, 실제 데이터전압(R_Vdata)이 스위칭 박막트랜지스터(S_TFT2)를 통해 노드(N3)로 공급되면, 노드(N3)에 인가된 실제 데이터전압(R_Vdata)과 노 드(N4)의 고전위 전원전압(VDD) 간에 전위차가 발생되어 노드(N4)의 전압이 실제 데이터전압(R_Vdata)의 레벨에 비례하여 낮아짐으로써, 구동 박막트랜지스터(D_TFT2)는 턴온되어 고전위 전원전압(VDD)을 유기발광다이오드(OLED1)의 애노드로 공급한다. 여기서, 구동 박막트랜지스터(D_TFT2)가 유기발광다이오드(OLED1)의 애노드로 공급하는 전압의 레벨은 스위칭 박막트랜지스터(S_TFT2)를 통해 공급되는 실제 데이터전압(R_Vdata)의 레벨에 비례하여 증감된다.
구동 박막트랜지스터들(D_TFT1, D_TFT2)은 병렬로 접속되어 1프레임 단위로 교번되게 구동된다.
리셋 박막트랜지스터(R_TFT1)는 리셋라인(RL1)에 접속된 게이트, 고전위 전원전압(VDD)이 인가되는 전원단에 접속된 소스, 그리고 노드(N2)를 통해 커패시터들(C1, C2)과 구동 박막트랜지스터(D_TFT1)의 게이트에 공통 접속된 드레인을 갖는다. 이러한 리셋 박막트랜지스터(R_TFT1)는 리셋라인(RL1)을 통해 공급되는 로우레벨의 리셋펄스에 의해 구동되어 고전위 전원전압(VDD)을 구동 박막트랜지스터(D_TFT1)의 게이트로 공급한다.
리셋 박막트랜지스터(R_TFT2)는 리셋라인(RL1)에 접속된 게이트, 고전위 전원전압(VDD)이 인가되는 전원단에 접속된 소스, 그리고 노드(N2)를 통해 커패시터들(C3, C4)과 구동 박막트랜지스터(D_TFT2)의 게이트에 공통 접속된 드레인을 갖는다. 이러한 리셋 박막트랜지스터(R_TFT2)는 리셋라인(RL1)을 통해 공급되는 로우레벨의 리셋펄스에 의해 구동되어 고전위 전원전압(VDD)을 구동 박막트랜지스터(D_TFT2)의 게이트로 공급한다.
리셋 박막트랜지스터들(R_TFT1, R_TFT2)은 하나의 리셋라인(RL1)에 공통 접속되므로, 동시에 턴온되거나 턴오프된다.
커패시터(C1)의 일측은 노드(N1)를 통해 스위칭 박막트랜지스터(S_TFT1)의 드레인에 접속되며, 그리고 커패시터(C1)의 타측은 노드(N2)를 통해 구동 박막트랜지스터(D_TFT1)의 게이트, 리셋 박막트랜지스터(R_TFT1)의 드레인 및 커패시터(C2)에 공통 접속된다. 이러한 커패시터(C1)에는 스위칭 박막트랜지스터(S_TFT1)를 통해 공급되는 실제 데이터전압(R_Vdata)이 저장되는데, 실질적으로 노드(N1)에 걸린 실제 데이터전압(R_Vdata)과 노드(N2)에 걸린 고전위 전원전압(VDD)의 전위차에 해당하는 전압이 충전되며, 이렇게 충전된 커패시터(C1)의 전압은 1프레임 기간 동안 유지된다.
커패시터(C2)의 일측은 소정의 기준전압(VSUS)이 걸린 기준전원단에 접속되며, 그리고 커패시터(C2)의 타측은 노드(N2)를 통해 구동 박막트랜지스터(D_TFT1)의 게이트, 리셋 박막트랜지스터(R_TFT1)의 드레인 및 커패시터(C1)에 공통 접속된다. 이러한 커패시터(C2)는 커패시터(C1)의 전압을 유지(Holding)시켜, 커패시터(C1)의 전압이 안정적으로 구동 박막트랜지스터(D_TFT1)의 게이트에 공급되도록 한다.
커패시터(C3)의 일측은 노드(N3)를 통해 스위칭 박막트랜지스터(S_TFT2)의 드레인에 접속되며, 그리고 커패시터(C3)의 타측은 노드(N4)를 통해 구동 박막트랜지스터(D_TFT2)의 게이트, 리셋 박막트랜지스터(R_TFT2)의 드레인 및 커패시터(C4)에 공통 접속된다. 이러한 커패시터(C3)에는 스위칭 박막트랜지스터(S_TFT2)를 통 해 공급되는 실제 데이터전압(R_Vdata)이 저장되는데, 실질적으로 노드(N3)에 걸린 실제 데이터전압(R_Vdata)과 노드(N4)에 걸린 고전위 전원전압(VDD)의 전위차에 해당하는 전압이 충전되며, 이렇게 충전된 커패시터(C3)의 전압은 1프레임 기간 동안 유지된다.
커패시터(C4)의 일측은 소정의 기준전압(VSUS)이 걸린 기준전원단에 접속되며, 그리고 커패시터(C4)의 타측은 노드(N4)를 통해 구동 박막트랜지스터(D_TFT2)의 게이트, 리셋 박막트랜지스터(R_TFT2)의 드레인 및 커패시터(C4)에 공통 접속된다. 이러한 커패시터(C4)는 커패시터(C3)의 전압을 유지(Holding)시켜, 커패시터(C3)의 전압이 안정적으로 구동 박막트랜지스터(D_TFT2)의 게이트에 공급되도록 한다.
한편, 본 발명에서는 각 픽셀에 구비된 모든 박막트랜지스터들을 P모스 박막트랜지스터로 구현하였으나, 이에 한정되는 것은 아니다. 즉, 각 픽셀의 박막트랜지스터들은 N모스 박막트랜지스터로 구현될 수도 있다.
이와 같은 구성을 갖는 본 발명의 일실시예에 따른 유기발광다이오드 표시장치의 각 픽셀의 동작을 흐름도를 참조하여 설명한다. 단, 각 픽셀은 동일하게 동작되므로, 설명의 편의를 위해 도 5에 도시된 첫번째 픽셀의 동작을 예시적으로 설명한다.
도 5는 본 발명의 일실시예에 따른 유기발광다이오드 표시장치의 각 픽셀의 동작에 대한 흐름도이다.
도 5를 참조하면, 기수번째 프레임에서, 로우레벨의 리셋펄스가 일정 기간 동안 리셋라인(RL1)을 통해 리셋 박막트랜지스터들(R_TFT1, R_TFT2)의 게이트에 공급되면(S101), 리셋 박막트랜지스터(R_TFT1)는 턴온되어 고전위 전원전압(VDD)를 구동 박막트랜지스터(D_TFT1)의 게이트로 공급하여 구동 박막트랜지스터(D_TFT1)의 게이트전압을 리셋시키고, 동시에 리셋 박막트랜지스터(R_TFT2)도 턴온되어 고전위 전원전압(VDD)를 구동 박막트랜지스터(D_TFT2)의 게이트로 공급하여 구동 박막트랜지스터(D_TFT2)의 게이트전압을 리셋시킨다(S102).
이렇게 기수번째 프레임에서 구동 박막트랜지스터들(D_TFT1, D_TFT2)이 리셋된 후, 로우레벨의 스캔펄스가 1수평기간(1H) 동안 게이트라인(GL1)을 통해 스위칭 박막트랜지스터들(S_TFT1, S_TFT2)의 게이트에 공급되고, 동시에 실제 데이터전압(R_Vdata)과 역상 데이터전압(S_Vdata)이 각각 제 1 및 제 2 데이터라인(DL1-1, DL2-1)에 공급된다(S103). 이때, 제 1 데이터라인(DL1-1) 상의 실제 데이터전압(R_Vdata)이 스위칭 박막트랜지스터(S_TFT1)를 통해 노드(N1)로 공급됨과 동시에, 제 2 데이터라인(DL2-1) 상의 역상 데이터전압(S_Vdata)이 스위칭 박막트랜지스터(S_TFT2)를 통해 노드(N3)로 공급된다(S104).
고전위 전원전압(VDD)이 노드들(N2, N4)에 걸린 상태에서 실제 데이터전압(R_Vdata)이 노드(N1)에 공급되고 동시에 역상 데이터전압(S_Vdata)이 노드(N3)에 공급됨으로써, 노드들(N1, N2) 간에 전위차가 발생되어 노드(N2)의 전압이 실제 데이터전압(R_Vdata)의 레벨에 비례하여 낮아지고, 낮아진 노드(N2)의 전압에 의해 구동 박막트랜지스터(D_TFT1)는 턴온되어 고전위 전원전압(VDD)을 유기발광다이오드(OLED1)의 애노드로 공급하고, 이와 달리 노드(N3)에 인가된 역상 데이터전 압(S_Vdata)에 의해 노드(N4)의 전압이 고전위 전원전압(VDD)보다 높아지고, 높아진 노드(N4)의 전압에 의해 구동 박막트랜지스터(D_TFT2)는 턴오프 상태를 유지한다(S105).
이와 같이 기수번째 프레임에서 각 픽셀이 구동된 후, 우수번째 프레임에서, 로우레벨의 리셋펄스가 일정 기간 동안 리셋라인(RL1)을 통해 리셋 박막트랜지스터들(R_TFT1, R_TFT2)의 게이트에 공급되면(S106), 리셋 박막트랜지스터(R_TFT1)는 턴온되어 고전위 전원전압(VDD)를 구동 박막트랜지스터(D_TFT1)의 게이트로 공급하여 구동 박막트랜지스터(D_TFT1)의 게이트전압을 리셋시키고, 동시에 리셋 박막트랜지스터(R_TFT2)도 턴온되어 고전위 전원전압(VDD)를 구동 박막트랜지스터(D_TFT2)의 게이트로 공급하여 구동 박막트랜지스터(D_TFT2)의 게이트전압을 리셋시킨다(S107).
이렇게 우수번째 프레임에서 구동 박막트랜지스터들(D_TFT1, D_TFT2)이 리셋된 후, 로우레벨의 스캔펄스가 1수평기간(1H) 동안 게이트라인(GL1)을 통해 스위칭 박막트랜지스터들(S_TFT1, S_TFT2)의 게이트에 공급되고, 동시에 역상 데이터전압(S_Vdata)과 실제 데이터전압(R_Vdata)이 각각 제 1 및 제 2 데이터라인(DL1-1, DL2-1)에 공급된다(S108). 이때, 제 1 데이터라인(DL1-1) 상의 역상 데이터전압(S_Vdata)이 스위칭 박막트랜지스터(S_TFT1)를 통해 노드(N1)로 공급됨과 동시에, 제 2 데이터라인(DL2-1) 상의 실제 데이터전압(R_Vdata)이 스위칭 박막트랜지스터(S_TFT2)를 통해 노드(N3)로 공급된다(S109).
고전위 전원전압(VDD)이 노드들(N2, N4)에 걸린 상태에서 역상 데이터전 압(S_Vdata)이 노드(N1)에 공급되고 동시에 실제 데이터전압(R_Vdata)이 노드(N3)에 공급됨으로써, 노드(N1)에 인가된 역상 데이터전압(S_Vdata)에 의해 노드(N2)의 전압이 고전위 전원전압(VDD)보다 높아지고, 높아진 노드(N2)의 전압에 의해 구동 박막트랜지스터(D_TFT1)는 턴오프 상태를 유지하고, 이와 달리 노드들(N3, N4) 간에 전위차가 발생되어 노드(N4)의 전압이 실제 데이터전압(R_Vdata)의 레벨에 비례하여 낮아지고, 낮아진 노드(N4)의 전압에 의해 구동 박막트랜지스터(D_TFT2)는 턴온되어 고전위 전원전압(VDD)을 유기발광다이오드(OLED1)의 애노드로 공급한다(S110).
전술한 바와 같이 본 발명의 일실시예에 따른 유기발광다이오드 표시장치는, 각 픽셀에 구비된 두 개의 구동 박막트랜지스터들(D_TFT1, D_TFT2)이 턴온되기 전에 그들의 게이트를 리셋시킴으로써, 전원라인 상의 저항 성분으로 인해 강하된 유기발광다이오드의 구동전압인 고전위 전원전압을 보상하고, 이로 인해 각 픽셀에 원하는 계조를 구현할 수 있도록 한다.
도 6은 본 발명의 다른 실시예에 따른 유기발광다이오드 표시장치의 구성도이다.
도 6을 참조하면, 본 발명의 일실시예에 따른 유기발광다이오드 표시장치(100)는, m개의 데이터라인들(DL1 내지 DLm)과 n개의 제 1 게이트라인들(GL1-1 내지 GL1-n)이 교차되고, m개의 데이터라인들(DL1 내지 DLm)과 n개의 제 2 게이트라인들(GL2-1 내지 GL2-n)이 교차되고, 공통된 교차영역들에 픽셀이 형성되며, n개의 제 1 및 제 2 게이트라인들(GL1-1 내지 GL1-n, GL2-1 내지 GL2-n)과 대응되게 배치되어 인접한 픽셀들에 접속된 n개의 리셋라인들(RL1 내지 RLn)이 형성된 표시패널(210)과, 표시패널(210)에 데이터 구현을 제어하는 타이밍 컨트롤러(220)와, 타이밍 컨트롤러(220)의 제어에 따라 타이밍 컨트롤러(220)로부터 공급된 디지털 데이터를 아날로그 실제 데이터전압(R_Vdata)과 역상 데이터전압(S_Vdata)으로 변환시켜 순차적으로 m개의 데이터라인들(DL1 내지 DLm)에 공급하는 데이터 구동부(230)와, 타이밍 컨트롤러(220)의 제어에 따라 제 1 스캔펄스를 순차적으로 n개의 제 1 게이트라인들(GL1-1 내지 GL1-n)에 공급하는 제 1 게이트 구동부(240)와, 타이밍 컨트롤러(220)의 제어에 따라 제 2 스캔펄스를 순차적으로 n개의 제 2 게이트라인들(GL2-1 내지 GL2-n)에 공급하는 제 2 게이트 구동부(250)와, 타이밍 컨트롤러(220)의 제어에 따라 리셋펄스를 순차적으로 n개의 리셋라인들(RL1 내지 RLn)에 공급하는 리셋펄스 공급부(260)를 구비한다.
표시패널(210)에는 m개의 데이터라인들(DL1 내지 DLm), n개의 제 1 게이트라인들(GL1-1 내지 GL1-n), n개의 제 2 게이트라인들(GL2-1 내지 GL2-n) 및 n개의 리셋라인들(RL1 내지 RLn)이 배치된다. 여기서, n개의 제 1 게이트라인들(GL1-1 내지 GL1-n)과 n개의 제 2 게이트라인들(GL2-1 내지 GL2-n)은 m개의 데이터라인들(DL1-1 내지 DL1-m)과 교차되어 공통된 교차영역들이 형성되도록 하고, 이 교차영역들에는 두 개의 구동박막트랜지스터들을 구비한 픽셀이 형성된다. 그리고, n개의 리셋라인들(RL1 내지 RLn)은 n개의 제 1 및 제 2 게이트라인들(GL1-1 내지 GL1-n, GL2-1 내지 GL2-n)과 대응되게 배치되어 인접한 픽셀들에 접속된다.
타이밍 컨트롤러(220)는 시스템으로부터 입력된 디지털 비디오 데이터(RGB 데이터나 RGBW 데이터 등)를 데이터 구동부(230)에 공급하고, 또한 시스템으로부터의 메인클럭(CLK)에 따라 시스템으로부터 입력된 수평동기신호(Hsync)와 수직동기신호(Vsync)를 이용하여 데이터구동제어신호(DDC)와 게이트구동제어신호(GDC)를 발생하고 아울러 리셋제어신호(RSC)를 발생한다. 그리고, 타이밍 컨트롤러(220)는 발생한 게이트구동제어신호(GDC)를 제 1 및 제 2 게이트 구동부(240, 250)로 공급하고, 또한 발생한 데이터구동제어신호(DDC)와 리셋제어신호(RSC)를 각각 데이터 구동부(230)와 리셋펄스 공급부(260)로 공급한다. 여기서, 데이터구동제어신호(DDC)에는 소스스타트펄스(SSP) 및 소스쉬프트클럭(SSC) 등이 포함되며, 그리고 게이트구동제어신호(GDC)에는 게이트스타트펄스(GSP), 게이트쉬프트클럭(GSC) 및 게이트출력인에이블신호(GOE) 등이 포함된다.
데이터 구동부(230)는 타이밍 컨트롤러(220)로부터의 데이터구동제어신호(DDC)에 응답하여 타이밍 컨트롤러(220)로부터 공급된 디지털 데이터를 아날로그 실제 데이터전압(R_Vdata)과 역상 데이터전압(S_Vdata)으로 변환시켜 순차적으로 m개의 데이터라인들(DL1 내지 DLm)에 공급한다. 도 7에 도시된 바와 같이, 데이터 구동부(230)는 1수평라인 단위로 실제 데이터전압(R_Vdata)과 역상 데이터전압(S_Vdata)을 순차적으로 공급하는데, 1수평기간(1H) 중 1/2수평기간(H/2) 동안 실제 데이터전압(R_Vdata)을 공급한 후 1수평기간(1H) 중 나머지 1/2수평기간(H/2) 동안 역상 데이터전압(S_Vdata)을 공급한다.
데이터 구동부(230)는 1수평기간 동안 순차적으로 공급하는 실제 데이터전압(R_Vdata)과 역상 데이터전압(S_Vdata)의 공급 순서를 1프레임 단위로 변경한다. 즉, 이웃한 프레임 중 하나의 프레임에서, 데이터 구동부(230)는 1수평기간 동안 실제 데이터전압(R_Vdata)과 역상 데이터전압(S_Vdata)을 1수평라인에 순차적으로 공급하고, 이어 이웃한 프레임 중 다른 프레임에서, 데이터 구동부(230)는 1수평기간 동안 역상 데이터전압(S_Vdata)과 실제 데이터전압(R_Vdata)을 1수평라인에 순차적으로 공급한다.
제 1 게이트 구동부(240)는 타이밍 컨트롤러(220)로부터의 게이트구동제어신호(GDC)에 따라 제 1 스캔펄스를 순차적으로 n개의 제 1 게이트라인들(GL1-1 내지 GL1-n)에 공급하는데, 특히 도 7에 도시된 바와 같이 1/2수평기간(H/2) 동안 로우레벨의 제 1 스캔펄스를 하나의 제 1 게이트라인에 공급하고 그 이외의 기간에 하이레벨신호를 공급한다. 그리고, 제 1 게이트 구동부(240)는 이웃한 두 개의 제 1 게이트라인들 중 전단의 제 1 게이트라인에 제 1 스캔펄스를 1/2 수평기간 동안 공급한 후 1/2수평기간이 경과된 다음, 후단의 제 1 게이트라인에 제 1 스캔펄스를 1/2수평기간 동안 공급한다.
제 2 게이트 구동부(250)는 타이밍 컨트롤러(220)로부터의 게이트구동제어신호(GDC)에 따라 제 2 스캔펄스를 순차적으로 n개의 제 2 게이트라인들(GL2-1 내지 GL2-n)에 공급하는데, 특히 도 7에 도시된 바와 같이 1/2수평기간(H/2) 동안 로우레벨의 제 2 스캔펄스를 하나의 제 2 게이트라인에 공급하고 그 이외의 기간에 하이레벨신호를 공급한다. 그리고, 제 2 게이트 구동부(250)는 이웃한 두 개의 제 2 게이트라인들 중 전단의 제 2 게이트라인에 제 2 스캔펄스를 1/2 수평기간 동안 공급한 후 1/2수평기간이 경과된 다음, 후단의 제 2 게이트라인에 제 2 스캔펄스를 1/2수평기간 동안 공급한다.
제 1 및 제 2 게이트라인이 공통 접속된 각 픽셀에는, 도 7에 도시된 바와 같이 1수평기간(1H) 동안 제 1 및 제 2 스캔펄스가 순차적으로 공급된다.
리셋펄스 공급부(260)는 타이밍 컨트롤러(220)로부터의 리셋제어신호(RSC)에 응답하여 리셋펄스를 순차적으로 n개의 리셋라인들(RL1 내지 RLn)에 공급한다. 그리고 도 7에 도시된 바와 같이, 리셋펄스 공급부(260)는 각 제 1 게이트라인에 제 1 스캔펄스가 공급되기 전에 일정기간 동안 로우레벨의 리셋펄스를 공급한다.
도 8은 도 6에 도시된 각 픽셀의 등가 회로도로서, 첫번째 제 1 및 제 2 게이트라인(GL1-1, GL2-1)과 첫번째 데이터라인(DL1)의 교차영역에 형성된 첫번째 픽셀의 등가 회로를 나타낸 것이다. 이는 각 픽셀이 동일한 등가 회로를 갖으므로, 도 8에서 설명의 편의를 위해 첫번째 픽셀의 등가 회로를 예시적으로 나타낸 것이다.
도 8을 참조하면, 유기발광다이오드 표시장치(200)의 각 픽셀은, 도 4에 도시된 유기발광다이오드 표시장치(100)의 각 픽셀과 동일하게, 유기발광다이오드(OLED1), 스위칭 박막트랜지스터들(S_TFT1, S_TFT2), 구동 박막트랜지스터들(D_TFT1, D_TFT2) 및 리셋 박막트랜지스터들(R_TFT1, R_TFT2), 커패시터들(C1 내지 C4)을 구비한다.
그리고, 도 4에서와 동일하게, 유기발광다이오드 표시장치(200)의 각 픽셀에는, 노드(N1)가 스위칭 박막트랜지스터(S_TFT1)의 드레인과 커패시터(C1) 사이에 위치되고, 노드(N2)가 커패시터들(C1, C2)과 구동 박막트랜지스터(D_TFT1)의 게이 트에 사이에 위치된다. 또한, 유기발광다이오드 표시장치(200)의 각 픽셀에는, 노드(N3)가 스위칭 박막트랜지스터(S_TFT2)의 드레인과 커패시터(C3) 사이에 위치되고, 노드(N4)가 커패시터들(C3, C4)과 구동 박막트랜지스터(D_TFT2)의 게이트에 사이에 위치된다.
도 4에 도시된 유기발광다이오드 표시장치(100)의 각 픽셀에서는, 하나의 게이트라인(GL1)이 스위칭 박막트랜지스터들(S_TFT1, S_TFT2)의 게이트에 공통접속되고, 아울러 제 1 및 제 2 데이터라인(DL1-1, DL2-1)이 각각 구동 박막트랜지스터들(D_TFT1, D_TFT2)의 소스에 접속된다. 이와 달리, 도 8에 도시된 유기발광다이오드 표시장치(200)의 각 픽셀에서는, 하나의 데이터라인(DL1)이 구동 박막트랜지스터들(D_TFT1, D_TFT2)의 소스에 공통 접속되며, 그리고 제 1 및 제 2 게이트라인(GL1-1, GL2-1)이 각각 스위칭 박막트랜지스터들(S_TFT1, S_TFT2)의 게이트에 접속된다.
한편, 유기발광다이오드 표시장치(200)의 각 픽셀에 구비된 모든 박막트랜지스터들을 P모스 박막트랜지스터로 구현하였으나, 이에 한정되는 것은 아니다. 즉, 각 픽셀의 박막트랜지스터들은 N모스 박막트랜지스터로 구현될 수도 있다.
이와 같은 구성을 갖는 본 발명의 다른 실시예에 따른 유기발광다이오드 표시장치의 각 픽셀의 동작을 흐름도를 참조하여 설명한다. 단, 각 픽셀은 동일하게 동작되므로, 설명의 편의를 위해 도 8에 도시된 첫번째 픽셀의 동작을 예시적으로 설명한다.
도 9는 본 발명의 다른 실시예에 따른 유기발광다이오드 표시장치의 각 픽셀 의 동작에 대한 흐름도이다.
도 9를 참조하면, 로우레벨의 리셋펄스가 일정 기간 동안 리셋라인(RL1)을 통해 리셋 박막트랜지스터들(R_TFT1, R_TFT2)의 게이트에 공급되면(S201), 리셋 박막트랜지스터(R_TFT1)는 턴온되어 고전위 전원전압(VDD)를 구동 박막트랜지스터(D_TFT1)의 게이트로 공급하여 구동 박막트랜지스터(D_TFT1)의 게이트전압을 리셋시키고, 동시에 리셋 박막트랜지스터(R_TFT2)도 턴온되어 고전위 전원전압(VDD)를 구동 박막트랜지스터(D_TFT2)의 게이트로 공급하여 구동 박막트랜지스터(D_TFT2)의 게이트전압을 리셋시킨다(S202).
이렇게 구동 박막트랜지스터들(D_TFT1, D_TFT2)이 리셋된 후, 로우레벨의 제 1 스캔펄스가 1/2수평기간 동안 제 1 게이트라인(GL1-1)을 통해 스위칭 박막트랜지스터(S_TFT1)의 게이트에 공급되고, 동시에 실제 데이터전압(R_Vdata)이 데이터라인(DL1)에 공급된다(S203). 이때, 데이터라인(DL1) 상의 실제 데이터전압(R_Vdata)이 스위칭 박막트랜지스터(S_TFT1)를 통해 노드(N1)로 공급된다(S204).
고전위 전원전압(VDD)이 노드(N2)에 걸린 상태에서 실제 데이터전압(R_Vdata)이 노드(N1)에 공급됨으로써, 노드들(N1, N2) 간에 전위차가 발생되어 노드(N2)의 전압이 실제 데이터전압(R_Vdata)의 레벨에 비례하여 낮아지고, 낮아진 노드(N2)의 전압에 의해 구동 박막트랜지스터(D_TFT1)는 턴온되어 고전위 전원전압(VDD)을 유기발광다이오드(OLED1)의 애노드로 공급한다(S205).
이어서, 도 7에 도시된 바와 같이, 제 2 스캔펄스가 1/2 수평기간 동안 제 2 게이트라인(GL2-1)을 통해 스위칭 박막트랜지스터(S_TFT2)의 게이트에 공급되고, 동시에 역상 데이터전압(S_Vdata)이 데이터라인(DL)에 공급된다(S206). 이때, 데이터라인(DL1) 상의 역상 데이터전압(S_Vdata)이 스위칭 박막트랜지스터(S_TFT2)를 통해 노드(N3)로 공급된다(S207). 고전위 전원전압(VDD)이 노드(N4)에 걸린 상태에서 역상 데이터전압(S_Vdata)이 노드(N3)에 공급됨으로써, 노드(N3)에 인가된 역상 데이터전압(S_Vdata)에 의해 노드(N4)의 전압이 고전위 전원전압(VDD)보다 높아지고, 높아진 노드(N4)의 전압에 의해 구동 박막트랜지스터(D_TFT2)는 턴오프 상태를 유지한다(S208).
도 9를 참조하여 설명된 바와 같은 각 픽셀의 구동 박막트랜지스터들(D_TFT1, D_TFT2)의 구동 순서는 1프레임 단위로 바뀌며, 아울러 1수평기간 동안 각 픽셀에 순차적으로 공급되는 실제 데이터전압(R_Vdata)과 역상 데이터전압(S_Vdata)의 공급 순서도 1프레임 단위로 변경된다.
전술한 바와 같이 본 발명의 다른 실시예에 따른 유기발광다이오드 표시장치는, 각 픽셀에 구비된 두 개의 구동 박막트랜지스터들(D_TFT1, D_TFT2)이 턴온되기 전에 그들의 게이트를 리셋시킴으로써, 전원라인 상의 저항 성분으로 인해 강하된 유기발광다이오드의 구동전압인 고전위 전원전압을 보상하고, 이로 인해 각 픽셀에 원하는 계조를 구현할 수 있도록 한다.
이상에서 설명한 바와 같이 본 발명은, 각 픽셀에 구비된 두 개의 구동 박막트랜지스터들이 턴온되기 전에 그들의 게이트를 리셋시킴으로써, 전원라인 상의 저 항 성분으로 인해 강하된 유기발광다이오드의 구동전압인 고전위 전원전압을 보상하고, 이로 인해 각 픽셀에 원하는 계조를 구현할 수 있다.
본 발명의 기술사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으나, 상기한 실시예는 그 설명을 위한 것이며, 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술분야의 통상의 전문가라면 본 발명의 기술사상의 범위에서 다양한 실시예가 가능함을 이해할 수 있을 것이다.

Claims (31)

  1. m개의 제 1 데이터라인들과 n개의 게이트라인들이 교차되고, m개의 제 2 데이터라인들과 n개의 게이트라인들이 교차되고, 공통된 교차영역들에 픽셀이 형성되며, 상기 n개의 게이트라인들과 일대일로 대응되게 배치되어 인접한 픽셀들에 접속된 n개의 리셋라인들이 형성된 표시패널;
    입력된 디지털 데이터를 서로 반대 극성을 갖는 실제 데이터전압과 역상 데이터전압으로 변환시키고, 상기 실제 데이터전압과 역상 데이터전압을 1프레임 단위로 교번되게 상기 제 1 데이터라인들에 공급하는 제 1 데이터 구동부;
    상기 입력된 디지털 데이터를 상기 실제 데이터전압과 상기 역상 데이터전압으로 변환시키고, 상기 실제 데이터전압과 역상 데이터전압을 1프레임 단위로 교번되게 상기 제 2 데이터라인들에 공급하는 제 2 데이터 구동부;
    스캔펄스를 순차적으로 상기 게이트라인들에 공급하는 게이트 구동부; 및
    리셋펄스를 순차적으로 상기 리셋라인들에 공급하는 리셋펄스 공급부를 포함하고;
    상기 제 1 데이터 구동부와 상기 제 2 데이터 구동부는 서로 반대 극성의 데이터전압을 공급하는 유기발광다이오드 표시장치.
  2. 제 1 항에 있어서,
    상기 각 픽셀은,
    고전위 전원전압을 인가받아 발광하는 유기발광다이오드;
    게이트라인을 통해 공급된 스캔펄스에 의해 턴온되어, 제 1 데이터라인 상의 상기 실제 데이터전압이나 상기 역상 데이터전압을 스위칭시키기 위한 제 1 스위칭 박막트랜지스터;
    게이트라인을 통해 공급된 스캔펄스에 의해 턴온되어, 제 2 데이터라인 상의 상기 실제 데이터전압이나 상기 역상 데이터전압을 스위칭시키기 위한 제 2 스위칭 박막트랜지스터;
    상기 실제 데이터전압이 상기 제 1 스위칭 박막트랜지스터를 통해 스위칭되는 경우, 턴온되어 상기 고전위 전원전압을 상기 유기발광다이오드로 공급하는 제 1 구동 박막트랜지스터;
    상기 실제 데이터전압이 상기 제 2 스위칭 박막트랜지스터를 통해 스위칭되는 경우, 턴온되어 상기 고전위 전원전압을 상기 유기발광다이오드로 공급하는 제 2 구동 박막트랜지스터;
    상기 리셋펄스에 의해 턴온되어, 상기 고전위 전원전압을 스위칭시켜 상기 제 1 구동 박막트랜지스터의 게이트를 리셋시키기 위한 제 1 리셋 박막트랜지스터;
    상기 리셋펄스에 의해 턴온되어, 상기 고전위 전원전압을 스위칭시켜 상기 제 2 구동 박막트랜지스터의 게이트를 리셋시키기 위한 제 2 리셋 박막트랜지스터;
    상기 제 1 스위칭 박막트랜지스터를 통해 스위칭되는 상기 실제 데이터전압을 충전하기 위한 제 1 커패시터;
    상기 제 1 커패시터의 전압을 유지시켜 주는 제 2 커패시터;
    상기 제 2 스위칭 박막트랜지스터를 통해 스위칭되는 상기 실제 데이터전압을 충전하기 위한 제 3 커패시터; 및
    상기 제 3 커패시터의 전압을 유지시켜 주는 제 4 커패시터
    를 포함하는 유기발광다이오드 표시장치.
  3. 제 2 항에 있어서,
    상기 리셋펄스 공급부는 상기 제 1 및 제 2 스위칭 박막트랜지스터의 게이트에 상기 스캔펄스가 공급되기 전에 상기 리셋펄스를 일정 시간 동안 상기 제 1 및 제 2 리셋 박막트랜지스터의 게이트에 공급하여 상기 제 1 및 제 2 구동 박막트랜지스터를 동시에 상기 고전위 전원전압으로 리셋시키는 것을 특징으로 하는 유기발광다이오드 표시장치.
  4. 제 2 항에 있어서,
    제 n 프레임에서,
    상기 제 1 스위칭 박막트랜지스터는 상기 스캔펄스에 응답하여 제 1 데이터라인 상의 상기 실제 데이터전압을 스위칭시키고 동시에, 상기 제 2 스위칭 박막트랜지스터는 상기 스캔펄스에 응답하여 역상 데이터라인 상의 상기 역상 데이터전압을 스위칭시키고;
    상기 제 1 구동 박막트랜지스터는 상기 실제 데이터전압에 의해 턴온되어 상기 고전위 전원전압을 상기 유기발광다이오드로 공급하고 동시에, 상기 제 2 구동 박막트랜지스터는 상기 역상 데이터전압에 의해 턴오프되는 것을 특징으로 하는 유기발광다이오드 표시장치.
  5. 제 4 항에 있어서,
    제 n+1 프레임에서,
    상기 제 1 스위칭 박막트랜지스터는 상기 스캔펄스에 응답하여 제 1 데이터라인 상의 상기 역상 데이터전압을 스위칭시키고 동시에, 상기 제 2 스위칭 박막트랜지스터는 상기 스캔펄스에 응답하여 제 2 데이터라인 상의 상기 실제 데이터전압을 스위칭시키고;
    상기 제 1 구동 박막트랜지스터는 상기 역상 데이터전압에 의해 턴오프되고 동시에, 상기 제 2 구동 박막트랜지스터는 상기 실제 데이터전압에 의해 턴온되어 상기 고전위 전원전압을 상기 유기발광다이오드로 공급하는 것을 특징으로 하는 유기발광다이오드 표시장치.
  6. 입력된 디지털 데이터를 반대 극성을 갖는 실제 데이터전압 및 역상 데이터전압으로 변환시키는 단계;
    공급된 리셋펄스에 따라 고전위 전원전압을 공급하여 각 픽셀의 제 1 및 제 2 구동 박막트랜지스터를 리셋시키는 단계;
    공급된 스캔펄스에 따라, 상기 실제 데이터전압과 역상 데이터전압을 선택적으로 공급하여 리셋된 상기 제 1 구동 박막트랜지스터나 리셋된 상기 제 2 구동 박막트랜지스터을 턴온시키는 단계; 및
    상기 제 1 구동 박막트랜지스터나 상기 제 2 구동 박막트랜지스터는 택일적으로 턴온되어 상기 고전위 전원전압을 각 픽셀의 유기발광다이오드로 공급하는 단계
    를 포함하는 유기발광다이오드 표시장치의 구동 방법.
  7. 제 6 항에 있어서,
    상기 리셋펄스는 상기 스캔펄스가 공급되기 전에 일정 시간 동안 공급되는 것을 특징으로 하는 유기발광다이오드 표시장치의 구동 방법.
  8. 제 6 항에 있어서,
    상기 실제 데이터전압과 상기 역상 데이터전압은 1프레임 단위로 교번되게 상기 제 1 및 제 2 구동 박막트랜지스터로 공급되는 것을 특징으로 하는 유기발광다이오드 표시장치의 구동 방법.
  9. m개의 데이터라인들과 n개의 제 1 게이트라인들이 교차되고, 상기 m개의 데이터라인들과 n개의 제 2 게이트라인들이 교차되고, 공통된 교차영역들에 픽셀이 형성되며, 상기 n개의 제 1 및 제 2 게이트라인들과 대응되게 배치되어 인접한 픽셀들에 접속된 n개의 리셋라인들이 형성된 표시패널;
    입력된 디지털 데이터를 반대극성을 갖는 아날로그 실제 데이터전압과 역상 데이터전압으로 변환시켜 1수평기간 동안 순차적으로 상기 데이터라인들에 공급하되, 상기 실제 데이터전압과 역상 데이터전압의 공급 순서를 소정 기간을 주기로 바꾸는 데이터 구동부;
    제 1 스캔펄스를 상기 제 1 게이트라인들에 순차적으로 공급하는 제 1 게이트 구동부;
    제 2 스캔펄스를 상기 제 2 게이트라인들에 순차적으로 공급하는제 2 게이트 구동부; 및
    리셋펄스를 순차적으로 상기 리셋라인들에 공급하는 리셋펄스 공급부를 구비하며,
    상기 제 1 스캔펄스는 하나의 제 1 게이트라인에 1/2 수평기간동안 공급되고 상기 제 2 스캔펄스는 하나의 제 2 게이트라인에 1/2 수평기간동안 공급되는 것을 특징으로 하는 유기발광다이오드 표시장치.
  10. 제 9 항에 있어서,
    상기 각 픽셀은,
    고전위 전원전압을 인가받아 발광하는 유기발광다이오드;
    제 1 게이트라인을 통해 공급된 상기 제 1 스캔펄스에 의해 턴온되어, 데이터라인 상의 데이터전압을 스위칭시키기 위한 제 1 스위칭 박막트랜지스터;
    제 2 게이트라인을 통해 공급된 상기 제 2 스캔펄스에 의해 턴온되어, 데이터라인 상의 데이터전압을 스위칭시키기 위한 제 2 스위칭 박막트랜지스터;
    상기 데이터전압이 상기 제 1 스위칭 박막트랜지스터를 통해 스위칭될 때 턴온되어, 상기 고전위 전원전압을 상기 유기발광다이오드로 공급하는 제 1 구동 박막트랜지스터;
    상기 데이터전압이 상기 제 2 스위칭 박막트랜지스터를 통해 스위칭될 때 턴온되어, 상기 고전위 전원전압을 상기 유기발광다이오드로 공급하는 제 2 구동 박막트랜지스터;
    상기 리셋펄스에 의해 턴온되어, 상기 고전위 전원전압을 스위칭시켜 상기 제 1 구동 박막트랜지스터의 게이트를 리셋시키기 위한 제 1 리셋 박막트랜지스터;
    상기 리셋펄스에 의해 턴온되어, 상기 고전위 전원전압을 스위칭시켜 상기 제 2 구동 박막트랜지스터의 게이트를 리셋시키기 위한 제 2 리셋 박막트랜지스터;
    상기 제 1 스위칭 박막트랜지스터를 통해 스위칭되는 상기 데이터전압을 충전하기 위한 제 1 커패시터;
    상기 제 1 커패시터의 전압을 유지시켜 주는 제 2 커패시터;
    상기 제 2 스위칭 박막트랜지스터를 통해 스위칭되는 상기 데이터전압을 충전하기 위한 제 3 커패시터; 및
    상기 제 3 커패시터의 전압을 유지시켜 주는 제 4 커패시터
    를 포함하는 유기발광다이오드 표시장치.
  11. 제 10 항에 있어서,
    상기 리셋펄스 공급부는 상기 제 1 스위칭 박막트랜지스터의 게이트에 상기 제 1 스캔펄스가 공급되기 전에 상기 리셋펄스를 일정 시간 동안 상기 제 1 및 제 2 리셋 박막트랜지스터의 게이트에 공급하여 상기 제 1 및 제 2 구동 박막트랜지스터를 동시에 상기 고전위 전원전압으로 리셋시키는 것을 특징으로 하는 유기발광다이오드 표시장치.
  12. 제 11 항에 있어서,
    상기 제 1 및 제 2 구동 박막트랜지스터가 리셋되고 나면, 상기 제 1 스위칭 박막트랜지스터가 상기 제 1 스캔펄스에 의해 턴온된 다음, 상기 제 2 스위칭 박막트랜지스터가 상기 제 2 스캔펄스에 의해 턴온되는 것을 특징으로 하는 유기발광다이오드 표시장치.
  13. 제 9 항에 있어서,
    상기 데이터 구동부는 상기 실제 데이터전압과 역상 데이터전압의 공급 순서를 1프레임 단위로 변경시키며, 상기 실제 데이터전압과 역상 데이터전압을 각각 1/2수평기간 동안 공급하는 것을 특징으로 하는 유기발광다이오드 표시장치.
  14. 입력된 디지털 데이터를 반대 극성을 갖는 아날로그 실제 데이터전압과 역상 데이터전압으로 변환시켜 1수평기간 동안 순차적으로 데이터라인들에 공급하되, 상기 실제 데이터전압과 역상 데이터전압의 공급 순서를 소정 기간을 주기로 바꾸는 단계;
    공급된 리셋펄스에 따라 고전위 전원전압을 공급하여 각 픽셀의 제 1 및 제 2 구동 박막트랜지스터를 리셋시키는 단계;
    제 1 및 제 2 스캔펄스를 하나의 수평라인에 포함된 제 1 및 제 2 게이트라인에 순차적으로 공급하는 단계;
    상기 제 1 게이트라인을 통해 공급된 상기 제 1 스캔펄스에 따라, 데이터라인 상의 상기 실제 데이터전압이나 역상 데이터전압을 공급하여 리셋된 상기 제 1 구동 박막트랜지스터을 턴온시키거나 턴오프시키는 단계;
    상기 제 2 게이트라인을 통해 공급된 상기 제 2 스캔펄스에 따라, 데이터라인 상의 상기 실제 데이터전압이나 역상 데이터전압을 공급하여 리셋된 상기 제 2 구동 박막트랜지스터을 턴온시키거나 턴오프시키는 단계; 및
    상기 제 1 구동 박막트랜지스터나 제 2 구동 박막트랜지스터는 택일적으로 턴온되어 상기 고전위 전원전압을 각 픽셀의 유기발광다이오드에 순차적으로 공급하는 단계
    를 포함하는 유기발광다이오드 표시장치의 구동 방법.
  15. 제 14 항에 있어서,
    상기 리셋펄스는 상기 제 1 스캔펄스가 공급되기 전에 일정 시간 동안 공급되는 것을 특징으로 하는 유기발광다이오드 표시장치의 구동 방법.
  16. 제 14 항에 있어서,
    상기 제 1 및 제 2 스캔펄스는 각각 1/2수평기간 동안 공급되는 것을 특징으로 유기발광다이오드 표시장치의 구동 방법.
  17. 제 14 항에 있어서,
    1수평기간 동안 순차적으로 공급하는 상기 실제 데이터전압과 역상 데이터전압의 공급 순서는 1프레임 단위로 반전되는 것을 특징으로 하는 유기발광다이오드 표시장치의 구동 방법.
  18. 제 14 항에 있어서,
    상기 실제 데이터전압과 역상 데이터전압은 각각 1/2수평기간 동안 공급되는 것을 특징으로 하는 유기발광다이오드 표시장치의 구동 방법.
  19. 삭제
  20. 삭제
  21. 삭제
  22. 삭제
  23. 삭제
  24. 삭제
  25. 삭제
  26. 삭제
  27. 삭제
  28. 삭제
  29. 삭제
  30. 삭제
  31. 삭제
KR1020070008400A 2007-01-26 2007-01-26 유기발광다이오드 표시장치 및 그의 구동 방법 KR101295877B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020070008400A KR101295877B1 (ko) 2007-01-26 2007-01-26 유기발광다이오드 표시장치 및 그의 구동 방법
TW096151002A TWI376667B (en) 2007-01-26 2007-12-28 Organic light emitting diode display device and a driving method thereof
CN2007103083580A CN101231822B (zh) 2007-01-26 2007-12-29 有机发光二极管显示器件及其驱动方法
US12/003,716 US8120553B2 (en) 2007-01-26 2007-12-31 Organic light emitting diode display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070008400A KR101295877B1 (ko) 2007-01-26 2007-01-26 유기발광다이오드 표시장치 및 그의 구동 방법

Publications (2)

Publication Number Publication Date
KR20080070381A KR20080070381A (ko) 2008-07-30
KR101295877B1 true KR101295877B1 (ko) 2013-08-12

Family

ID=39667376

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070008400A KR101295877B1 (ko) 2007-01-26 2007-01-26 유기발광다이오드 표시장치 및 그의 구동 방법

Country Status (4)

Country Link
US (1) US8120553B2 (ko)
KR (1) KR101295877B1 (ko)
CN (1) CN101231822B (ko)
TW (1) TWI376667B (ko)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2900492B1 (fr) * 2006-04-28 2008-10-31 Thales Sa Ecran electroluminescent organique
KR101521651B1 (ko) * 2008-08-11 2015-05-19 엘지디스플레이 주식회사 유기발광 표시장치 및 그의 구동방법
KR101178912B1 (ko) * 2010-06-01 2012-09-03 삼성디스플레이 주식회사 유기 전계발광 표시장치
KR101973752B1 (ko) * 2012-12-13 2019-04-30 엘지디스플레이 주식회사 유기발광 표시장치
TWI462081B (zh) * 2013-05-10 2014-11-21 Au Optronics Corp 畫素電路
JP2015043008A (ja) * 2013-08-26 2015-03-05 株式会社ジャパンディスプレイ 有機el表示装置
KR20150104662A (ko) 2014-03-05 2015-09-16 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR102192722B1 (ko) 2014-07-08 2020-12-18 삼성디스플레이 주식회사 표시장치
KR20160082401A (ko) * 2014-12-26 2016-07-08 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
KR102559083B1 (ko) * 2015-05-28 2023-07-25 엘지디스플레이 주식회사 유기발광 표시장치
KR102470026B1 (ko) * 2015-09-09 2022-11-25 삼성디스플레이 주식회사 화소 및 화소를 포함하는 유기발광 표시장치
JP2017151197A (ja) * 2016-02-23 2017-08-31 ソニー株式会社 ソースドライバ、表示装置、及び、電子機器
CN107818759B (zh) 2016-09-14 2023-09-19 合肥鑫晟光电科技有限公司 像素驱动电路及像素驱动方法、阵列基板以及显示装置
CN106782331B (zh) * 2016-12-27 2023-07-18 京东方科技集团股份有限公司 一种像素电路、其驱动方法、显示面板及显示装置
KR102458156B1 (ko) * 2017-08-31 2022-10-21 엘지디스플레이 주식회사 표시 장치
KR102337527B1 (ko) * 2017-10-31 2021-12-09 엘지디스플레이 주식회사 전계 발광 표시장치
KR102476539B1 (ko) * 2017-12-12 2022-12-12 엘지디스플레이 주식회사 마이크로 디스플레이 장치 및 디스플레이 집적회로
KR102649826B1 (ko) * 2018-10-08 2024-03-20 엘지디스플레이 주식회사 유기발광 표시장치 및 그 구동 방법
CN111402782B (zh) * 2018-12-14 2021-09-03 成都辰显光电有限公司 一种数字驱动像素电路及数字驱动像素的方法
CN110085646B (zh) * 2019-05-07 2021-06-08 上海天马有机发光显示技术有限公司 有机发光显示面板和显示装置
KR20220019905A (ko) * 2020-08-10 2022-02-18 삼성디스플레이 주식회사 표시 장치
CN114708833B (zh) * 2022-03-31 2023-07-07 武汉天马微电子有限公司 显示面板及其驱动方法、显示装置
CN116453463A (zh) * 2023-04-27 2023-07-18 惠科股份有限公司 显示面板和显示终端

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20050052377A1 (en) 2003-09-08 2005-03-10 Wei-Chieh Hsueh Pixel driving circuit and method for use in active matrix OLED with threshold voltage compensation
KR100556541B1 (ko) 2003-05-19 2006-03-06 세이코 엡슨 가부시키가이샤 전기 광학 장치 및 그 구동 장치
KR20060079519A (ko) * 2004-12-31 2006-07-06 삼성전자주식회사 표시 장치 및 그 구동 방법
WO2006087477A1 (fr) 2005-02-21 2006-08-24 Commissariat A L'energie Atomique Circuit d’adressage de pixels et procede de controle d’un tel circuit

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4103500B2 (ja) * 2002-08-26 2008-06-18 カシオ計算機株式会社 表示装置及び表示パネルの駆動方法
JP4048969B2 (ja) * 2003-02-12 2008-02-20 セイコーエプソン株式会社 電気光学装置の駆動方法及び電子機器
US7126566B2 (en) * 2003-11-01 2006-10-24 Wintek Corporation Driving circuit and driving method of active matrix organic electro-luminescence display
KR101066414B1 (ko) * 2004-05-19 2011-09-21 재단법인서울대학교산학협력재단 유기발광소자의 구동소자 및 구동방법과, 이를 갖는표시패널 및 표시장치
KR101112556B1 (ko) * 2005-04-04 2012-03-13 재단법인서울대학교산학협력재단 표시 장치 및 그 구동 방법
KR101143009B1 (ko) * 2006-01-16 2012-05-08 삼성전자주식회사 표시 장치 및 그 구동 방법

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100556541B1 (ko) 2003-05-19 2006-03-06 세이코 엡슨 가부시키가이샤 전기 광학 장치 및 그 구동 장치
US20050052377A1 (en) 2003-09-08 2005-03-10 Wei-Chieh Hsueh Pixel driving circuit and method for use in active matrix OLED with threshold voltage compensation
KR20060079519A (ko) * 2004-12-31 2006-07-06 삼성전자주식회사 표시 장치 및 그 구동 방법
WO2006087477A1 (fr) 2005-02-21 2006-08-24 Commissariat A L'energie Atomique Circuit d’adressage de pixels et procede de controle d’un tel circuit

Also Published As

Publication number Publication date
CN101231822B (zh) 2010-09-01
KR20080070381A (ko) 2008-07-30
TWI376667B (en) 2012-11-11
US8120553B2 (en) 2012-02-21
TW200834522A (en) 2008-08-16
US20080180364A1 (en) 2008-07-31
CN101231822A (zh) 2008-07-30

Similar Documents

Publication Publication Date Title
KR101295877B1 (ko) 유기발광다이오드 표시장치 및 그의 구동 방법
US8780102B2 (en) Pixel, display device, and driving method thereof
KR100592646B1 (ko) 발광 표시장치 및 그의 구동방법
KR101760090B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
KR100768047B1 (ko) 유기발광다이오드 표시소자 및 그의 구동 방법
US9218765B2 (en) Display device and driving method thereof
US8319761B2 (en) Organic light emitting display and driving method thereof
KR101310912B1 (ko) 유기발광다이오드 표시소자 및 그의 구동 방법
KR20120009904A (ko) 화소 및 이를 이용한 유기전계발광 표시장치
US9318052B2 (en) Compensating organic light emitting diode display device and method for driving the same using two adjacent gate lines per pixel
KR20150070718A (ko) 유기전계 발광 표시장치
US20080055304A1 (en) Organic light emitting display and driving method thereof
KR102345423B1 (ko) 유기발광표시장치 및 그의 구동방법
KR100707624B1 (ko) 화소 및 이를 이용한 발광 표시장치와 그의 구동방법
KR101231846B1 (ko) 유기발광다이오드 표시소자 및 그의 구동 방법
KR20120077792A (ko) 에미션 구동장치 및 이를 이용한 유기발광다이오드 표시장치
KR20150002324A (ko) 유기 발광 다이오드 표시장치와 그 구동방법
KR101950848B1 (ko) 유기 발광 다이오드 표시장치와 그 구동방법
KR101330405B1 (ko) 유기발광다이오드 표시장치 및 그의 구동 방법
KR20070118451A (ko) 유기발광다이오드 표시소자
KR20070118446A (ko) 유기발광다이오드 표시소자
KR100836431B1 (ko) 화소 및 이를 이용한 유기전계발광 표시장치
US9013379B2 (en) Pulse generator and organic light emitting display using the same
KR20070071524A (ko) 유기발광다이오드 표시소자의 구동방법 및 장치
KR101361983B1 (ko) 유기발광다이오드 표시장치 및 그의 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20160712

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20170713

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20190723

Year of fee payment: 7