KR101128714B1 - 반도체 소자 제조 방법 - Google Patents

반도체 소자 제조 방법 Download PDF

Info

Publication number
KR101128714B1
KR101128714B1 KR1020050065809A KR20050065809A KR101128714B1 KR 101128714 B1 KR101128714 B1 KR 101128714B1 KR 1020050065809 A KR1020050065809 A KR 1020050065809A KR 20050065809 A KR20050065809 A KR 20050065809A KR 101128714 B1 KR101128714 B1 KR 101128714B1
Authority
KR
South Korea
Prior art keywords
well
type
semiconductor device
conductive
type well
Prior art date
Application number
KR1020050065809A
Other languages
English (en)
Other versions
KR20070010854A (ko
Inventor
류유신
Original Assignee
매그나칩 반도체 유한회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 매그나칩 반도체 유한회사 filed Critical 매그나칩 반도체 유한회사
Priority to KR1020050065809A priority Critical patent/KR101128714B1/ko
Publication of KR20070010854A publication Critical patent/KR20070010854A/ko
Application granted granted Critical
Publication of KR101128714B1 publication Critical patent/KR101128714B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66083Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by variation of the electric current supplied or the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. two-terminal devices
    • H01L29/66174Capacitors with PN or Schottky junction, e.g. varactors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/86Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
    • H01L29/92Capacitors with potential-jump barrier or surface barrier
    • H01L29/93Variable capacitance diodes, e.g. varactors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Integrated Circuits (AREA)

Abstract

본 발명은 캐패시턴스를 증가시켜 동조 특성을 향상시키는데 적합한 반도체 소자 제조 방법을 제공하기 위한 것으로, 이를 위한 본 발명의 반도체 소자 제조 방법은 반도체 기판의 내부에 제 1 도전형 웰을 형성하는 단계; 상기 제 1 도전형 웰 내부에 제 2 도전형 웰을 형성하는 단계; 및 상기 제 2 도전형 웰을 매립하도록 상기 제 1 도전형 웰과 같은 도전형의 제 3 도전형 웰을 형성하되 상기 제 1 도전형 웰과 상기 제 3 도전형 웰은 서로 연결되도록 형성하는 단계를 포함한다.
가변용량다이오드(Varactor), PN 접합

Description

반도체 소자 제조 방법{METHOD FOR MANUFACTURING SEMICONDUCTOR DEVICE}
도 1a 내지 도 1c 본 발명의 일실시예에 따른 반도체 소자 제조 방법을 도시한 단면도.
* 도면의 주요 부분에 대한 부호의 설명
11 : 기판 12 : 소자분리막
13 : 액티브 영역 14 : p형 웰
15 : n형 웰 16 : p형 웰
본 발명은 반도체 제조 기술에 관한 것으로, 특히 반도체 소자의 가변용량다이오드 형성 방법에 관한 것이다.
가변용량다이오드는 외부 전압에 의해 전기용량을 변화시킬 수 있는 바도체 다이오드로, 버랙터(Varactor)라고도 한다. p형 반도체와 n형 반도체를 접합시켜 만든 반도체 다이오드를 p-n 접합 반도체 다이오드라 하는데, 이것에 외부 전압을 걸지 않은 상태에서 p-n 접합면 가까이에서는 양반도체 사이에 전자와 정공이 서로 확산되어 전하가 중화되어서 가동전하가 없는 공핍층이 형성된다. 여기서 가동전하가 없는 공핍층은 절연체, 가동전하가 있는 공핍층의 양쪽은 금속과 같은 전기전도체에 해당하는 부분이므로, 이 반도체의 p-n 접합에 의해 만들어진 다이오드는 용량이 축적되는 소자인 콘덴서에 해당하는 것이라 생각할 수 있다.
이 다이오드에 p형 영역이 음전위, n형 영역이 양전위가 되는 방향으로 전압(역방향 바이어스 전압)을 가하면 정공은 음전위 부위에, 전자는 양전위 부위에 이동하기 때문에 공핍층은 더 넓어진다. 다시 말해서, 콘덴서의 양쪽 극판 사이의 거리가 증대되어서 축적 용량이 감소된다. 즉, 이 다이오드에서는 외부에서 가하는 직류바이어스 전압을 변동시킴으로써 공핍층 양쪽 극판 부위의 용량을 변동시킬 수 있다. 즉, p-n 접합 반도체다이오드는 가변용량다이오드로서 이용될 수 있다. p형 반도체 또는 n형 반도체의 불순물의 농도 기울기를 달리함으로써, 여러 전압-용량 특성의 가변용량다이오드를 만들 수 있다. 이들 가변용량다이오드는 텔레비전?라디오 등의 전자동조기 또는 동조의 어긋남을 자동적으로 보정하는 자동주파수제어에 사용된다. 이 밖에 주파수변조, 저잡음 파라메트릭증폭기 등 분야에서도 이용되고 있다.
상술한 바와 같이, 일반적인 p-n 접합 가변용량다이오드는 p 형, n형 다이오드를 접합시켜 역전압바이어스를 인가하여 형성되는 절연층의 두께에 따라 변하는 캐패시턴스를 이용한다.
한편, 접합 캐패시턴스가 증가함에 따라 조정능력(tunability)도 같이 증가하는 가변용량다이오드 특성 때문에 캐패시턴스를 증가시키기 위해서 접합 면적을 증가시켜야 하는데, 이를 위한 방법으로 핑거 타입의 p, n 접합을 교대로 만들거나 넓은 n형 접합을 형성하고, 가운데 p형 접합을 형성한 아일랜드 형(island type)이 이용되어 왔다.
그러나, 위와 같은 방법들은 소자가 차지하는 면적을 증가시켜 칩의 가격을 증가시키는 요인으로 작용해왔다.
본 발명은 상기한 종래 기술의 문제점을 해결하기 위해 제안된 것으로, 캐패시턴스를 증가시켜 동조 특성을 향상시키는데 적합한 반도체 소자 제조 방법을 제공하는데 그 목적이 있다.
상기 목적을 달성하기 위한 일 특징적인 본 발명의 반도체 소자 제조 방법은 반도체 기판의 내부에 제 1 도전형 웰을 형성하는 단계, 상기 제 1 도전형 웰 내부에 제 2 도전형 웰을 형성하는 단계, 및 상기 제 2 도전형 웰을 매립하도록 상기 제 1 도전형 웰과 같은 도전형의 제 3 도전형 웰을 형성하되 상기 제 1 도전형 웰과 상기 제 3 도전형 웰은 서로 연결되도록 형성하는 단계를 포함한다.
또한, 본 발명은 반도체 기판, 상기 반도체 기판 내부에 형성된 제 1 도전형 웰, 및 상기 제 1 도전형 웰의 일정 깊이 내부에 매립된 형태로 형성된 상기 제 1 도전형 웰과 서로 다른 도전형의 제 2 도전형 웰이 형성된 구조를 제공한다.
이하, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 본 발명의 기술적 사상을 용이하게 실시할 수 있을 정도로 상세히 설명하기 위하여, 본 발명의 가장 바람직한 실시예를 첨부 도면을 참조하여 설명하기로 한다.
도 1a 내지 도 1c는 본 발명의 일실시예에 따른 반도체 소자 제조 방법을 도시한 단면도이다.
도 1a에 도시된 바와 같이, 반도체 기판(11) 상에 STI(Shallow Trench Isolation) 법을 사용하여 소자분리막(12)을 형성한다.
이어서, 반도체 기판(11)의 액티브 영역(13)에 p형 불순물을 도핑하여 일정 깊이 내부에 제 1 도전영역인 p형 웰(14)을 형성한다.
한편, p형 불순물은 B 또는 BF2를 사용한다.
도 1b에 도시된 바와 같이, 제 1 도전영역인 p형 웰(14)이 형성된 반도체 기판(11)의 액티브 영역(13)에 n형 불순물을 도핑하여 p형 웰(14) 내부에 제 2 도전영역인 n형 웰(15)을 형성한다. 이 때, 제 2 도전영역인 n형 웰(15)은 제 1 도전영역인 p형 웰(14)의 내부에 매립되도록 형성하고, n형 웰(15)의 폭의 제한은 없지만 p형 웰(14)과 후속 공정에서 형성되는 제 3도전영역인 p형 웰(16)이 연결되어 하나의 콘택으로 이어지도록 형성한다.
한편, n형 불순물은 P(인) 또는 Arsenic(아세닉)을 사용한다.
도 2c에 도시된 바와 같이, 반도체 기판(11)의 액티브 영역(13)에 p형 불순물을 도핑하여 n형 웰(15)을 매립하도록 제 3 도전 영역인 p형 웰(16)을 형성한다.
한편, p형 불순물은 B 또는 BF2를 사용한다.
상술한 바와 같이, n형 웰이 p형 웰의 내부에 매립되는 구조로 형성하기 때문에(PNP 구조) 칩 면적을 줄일 수 있고, p형 웰과 n형 웰의 접촉 면적이 증가하여 역바이어스 상태에서 n형 웰이 완전이 공핍되는 순간까지 캐패시턴스의 변화를 얻을 수 있고, 따라서 높은 조절능력을 얻을 수 있다.
한편, NPN 구조로도 적용할 수 있다.
본 발명의 기술 사상은 상기 바람직한 실시예에 따라 구체적으로 기술되었으나, 상기한 실시예는 그 설명을 위한 것이며 그 제한을 위한 것이 아님을 주의하여야 한다. 또한, 본 발명의 기술 분야의 통상의 전문가라면 본 발명의 기술 사상의 범위 내에서 다양한 실시예가 가능함을 이해할 수 있을 것이다.
상술한 본 발명은 조정능력이 큰 MOS 가변용량다이오드에 비해 낮은 튜닝 범위로 이용이 꺼려왔던 p-n 접합 가변용량다이오드의 단점을 개선하여 소자의 동작 특성을 향상시키는 효과를 얻을 수 있다.

Claims (6)

  1. 반도체 기판의 내부에 제 1 도전형 웰을 형성하는 단계;
    상기 제 1 도전형 웰 내부에 제 2 도전형 웰을 형성하는 단계; 및
    상기 제 2 도전형 웰을 매립하도록 상기 제 1 도전형 웰과 같은 도전형의 제 3 도전형 웰을 형성하되 상기 제 1 도전형 웰과 상기 제 3 도전형 웰은 서로 연결되도록 형성하는 단계
    를 포함하는 반도체 소자 제조 방법.
  2. 제 1 항에 있어서,
    상기 제 1 도전형 웰과 상기 제 3 도전형 웰은 p형 또는 n형으로 형성하는 반도체 소자 제조 방법.
  3. 제 1 항에 있어서,
    상기 제 2 도전형 웰은 n형 또는 p형으로 형성하는 반도체 소자 제조 방법.
  4. 삭제
  5. 삭제
  6. 삭제
KR1020050065809A 2005-07-20 2005-07-20 반도체 소자 제조 방법 KR101128714B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050065809A KR101128714B1 (ko) 2005-07-20 2005-07-20 반도체 소자 제조 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050065809A KR101128714B1 (ko) 2005-07-20 2005-07-20 반도체 소자 제조 방법

Publications (2)

Publication Number Publication Date
KR20070010854A KR20070010854A (ko) 2007-01-24
KR101128714B1 true KR101128714B1 (ko) 2012-03-23

Family

ID=38011997

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050065809A KR101128714B1 (ko) 2005-07-20 2005-07-20 반도체 소자 제조 방법

Country Status (1)

Country Link
KR (1) KR101128714B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102235613B1 (ko) 2014-11-20 2021-04-02 삼성전자주식회사 Mos 커패시터를 구비하는 반도체 소자

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980070150A (ko) * 1997-02-24 1998-10-26 포만제프리엘 잡음 차단된 매몰 저항기

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980070150A (ko) * 1997-02-24 1998-10-26 포만제프리엘 잡음 차단된 매몰 저항기

Also Published As

Publication number Publication date
KR20070010854A (ko) 2007-01-24

Similar Documents

Publication Publication Date Title
US8129817B2 (en) Reducing high-frequency signal loss in substrates
US7378327B2 (en) Method for fabricating a junction varactor with high Q factor
US7253073B2 (en) Structure and method for hyper-abrupt junction varactors
CN1296290A (zh) 互补金属氧化物半导体工艺中的线性电容器结构
US10340395B2 (en) Semiconductor variable capacitor using threshold implant region
US20170069766A1 (en) Mos varactors and semiconductor integrated devices including the same
KR100466694B1 (ko) 기판 커패시턴스가 감소된 집적 회로
JP4636785B2 (ja) 半導体装置及びその製造方法
WO2015143216A1 (en) Hv complementary bipolar transistors with lateral collectors on soi
US20060030114A1 (en) Method for forming junction varactor and apparatus thereof
US8324064B2 (en) Methods for forming varactor diodes
US6825089B1 (en) Increased quality factor of a varactor in an integrated circuit via a high conductive region in a well
US10600809B2 (en) Semiconductor structure and method for manufacturing the same
US20120043590A1 (en) Linear-Cap Varactor Structures for High-Linearity Applications
KR101128714B1 (ko) 반도체 소자 제조 방법
US6882029B1 (en) Junction varactor with high Q factor and wide tuning range
US10622492B2 (en) Variable capacitor flat-band voltage engineering
US10236354B2 (en) Three dimensional monolithic LDMOS transistor
CN102244000B (zh) 半导体器件、变容二极管及其形成方法
KR100710195B1 (ko) 모스 버랙터의 제조 방법
US10283650B2 (en) Silicon on insulator (SOI) transcap integration providing front and back gate capacitance tuning
JP2005210005A (ja) 半導体装置およびその製造方法
US8829650B2 (en) Zener diode in a SiGe BiCMOS process and method of fabricating the same
US7821103B2 (en) Counter-doped varactor structure and method

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150223

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee