KR101122003B1 - 액정표시장치 및 그 제조방법 - Google Patents

액정표시장치 및 그 제조방법 Download PDF

Info

Publication number
KR101122003B1
KR101122003B1 KR1020050019292A KR20050019292A KR101122003B1 KR 101122003 B1 KR101122003 B1 KR 101122003B1 KR 1020050019292 A KR1020050019292 A KR 1020050019292A KR 20050019292 A KR20050019292 A KR 20050019292A KR 101122003 B1 KR101122003 B1 KR 101122003B1
Authority
KR
South Korea
Prior art keywords
liquid crystal
sealant
partition wall
crystal display
array substrate
Prior art date
Application number
KR1020050019292A
Other languages
English (en)
Other versions
KR20060098070A (ko
Inventor
정시화
지영승
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020050019292A priority Critical patent/KR101122003B1/ko
Publication of KR20060098070A publication Critical patent/KR20060098070A/ko
Application granted granted Critical
Publication of KR101122003B1 publication Critical patent/KR101122003B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01CRESISTORS
    • H01C10/00Adjustable resistors
    • H01C10/30Adjustable resistors the contact sliding along resistive element
    • H01C10/38Adjustable resistors the contact sliding along resistive element the contact moving along a straight path
    • H01C10/40Adjustable resistors the contact sliding along resistive element the contact moving along a straight path screw operated
    • H01C10/42Adjustable resistors the contact sliding along resistive element the contact moving along a straight path screw operated the contact bridging and sliding along resistive element and parallel conducting bar or collector
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01PMEASURING LINEAR OR ANGULAR SPEED, ACCELERATION, DECELERATION, OR SHOCK; INDICATING PRESENCE, ABSENCE, OR DIRECTION, OF MOVEMENT
    • G01P15/00Measuring acceleration; Measuring deceleration; Measuring shock, i.e. sudden change of acceleration
    • G01P15/02Measuring acceleration; Measuring deceleration; Measuring shock, i.e. sudden change of acceleration by making use of inertia forces using solid seismic masses
    • G01P15/08Measuring acceleration; Measuring deceleration; Measuring shock, i.e. sudden change of acceleration by making use of inertia forces using solid seismic masses with conversion into electric or magnetic values
    • G01P2015/0805Measuring acceleration; Measuring deceleration; Measuring shock, i.e. sudden change of acceleration by making use of inertia forces using solid seismic masses with conversion into electric or magnetic values being provided with a particular type of spring-mass-system for defining the displacement of a seismic mass due to an external acceleration
    • G01P2015/0822Measuring acceleration; Measuring deceleration; Measuring shock, i.e. sudden change of acceleration by making use of inertia forces using solid seismic masses with conversion into electric or magnetic values being provided with a particular type of spring-mass-system for defining the displacement of a seismic mass due to an external acceleration for defining out-of-plane movement of the mass
    • G01P2015/0825Measuring acceleration; Measuring deceleration; Measuring shock, i.e. sudden change of acceleration by making use of inertia forces using solid seismic masses with conversion into electric or magnetic values being provided with a particular type of spring-mass-system for defining the displacement of a seismic mass due to an external acceleration for defining out-of-plane movement of the mass for one single degree of freedom of movement of the mass
    • G01P2015/0837Measuring acceleration; Measuring deceleration; Measuring shock, i.e. sudden change of acceleration by making use of inertia forces using solid seismic masses with conversion into electric or magnetic values being provided with a particular type of spring-mass-system for defining the displacement of a seismic mass due to an external acceleration for defining out-of-plane movement of the mass for one single degree of freedom of movement of the mass the mass being suspended so as to only allow movement perpendicular to the plane of the substrate, i.e. z-axis sensor

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 패널과 패널 사이의 비표시영역을 최소화하여 화상구현성능을 향상시킬 수 있는 액정표시장치 및 그 제조방법에 관한 것이다.
본 발명은 서로 합착된 컬러필터 어레이 기판 및 박막 트랜지스터 어레이 기판을 포함하는 액정패널들을 연결하여 하나의 화상을 구현하는 액정표시장치에 있어서, 상기 각각의 액정패널들은 상기 액정패널들 간의 인접영역에서의 변에 위치하는 제1 실런트; 상기 인접영역에서의 변을 제외한 영역에 위치하는 제2 실런트; 및 상기 제1 실런트와 액정이 충진되는 영역 사이에 위치하여 상기 제1 실런트의 형성공간을 구획하기 위한 적어도 하나의 격벽을 구비하고, 상기 제1 실런트의 선폭과 적어도 하나의 격벽의 선폭의 합은 상기 제2 실런트의 선폭보다 작은 것을 특징으로 한다.

Description

액정표시장치 및 그 제조방법{Liquid Crystal Display Device and Method of Fabricating The Same}
도 1는 종래의 접이형 액정표시장치를 개략적으로 나타내는 단면도이다.
도 2는 도 1의 Ⅰ-Ⅰ'선을 절취한 단면을 나타내는 단면도이다.
도 3은 본 발명의 제1 실시예에 따른 액정표시장치의 일부를 나타내는 단면도이다.
도 4는 액정표시장치의 어레이들이 다수 형성되는 모(Mother) 기판을 나타내는 도면이다.
도 5는 도 4에서의 두개의 어레이를 포함하는 군(B)을 구체적으로 타내는 도면이다.
도 6은 실런트의 캡핑(capping) 공정을 설명하기 위한 도면이다.
도 7은 본 발명의 제2 실시예에 따른 액정표시장치의 제조방법을 설명하기 위한 도면이다.
도 8은 본 발명의 제3 실시예에 따른 액정표시장치의 일부를 나타내는 단면도이다.
도 9는 본 발명의 제3 실시예에 따른 액정표시장치의 제조방법을 설명하기 위한 도면이다.
<도면의 주요 부분에 대한 부호의 설명>
101 : 모 기판 2,4,102,104 : 액정표시패널
74,174 : 연결기구 70,170 : 컬러필터 어레이 기판
60,160 : 박막 트랜지스터 어레이 기판
176 : 격벽 25,125 : 실런트
본 발명은 액정표시장치에 관한 것으로, 특히 2개의 액정표시패널을 이용하여 하나의 화상을 구현할 수 있는 액정표시장치 및 그 제조방법에 관한 것이다.
통상적으로, 액정표시장치(Liquid Crystal Display Device ; LCD)는 비디오신호에 따라 액정셀들의 광투과율을 조절함으로써 액정셀들이 매트릭스 형태로 배열되어진 액정표시패널에 비디오신호에 해당하는 화상을 표시하게 된다. 이를 위하여, 액정표시장치는 액정셀들이 액티브 매트릭스(Active Matrix) 형태로 배열된 액정표시패널과, 액정표시패널을 구동하기 위한 구동회로들을 포함하게 된다.
최근에는 2개의 액정표시패널을 이용하여 하나의 화상을 구현하는 접이형 액정표시장치가 제안된 바 있다.
도 1은 종래의 접이형 액정표시장치를 개략적으로 단면도이고, 도 2는 도 1의 Ⅰ-Ⅰ' 선을 절취하여 나타내는 단면도이다.
도 1에 도시된 액정표시장치는 2개의 액정표시패널이 소정의 연결기구(70)를 통해 연결되어 하나의 화상(72)을 구현함을 나타내고 있다.
도 1에서 액정표시패널(2,4) 각각은 액정을 사이에 두고 박막 트랜지스터 어레이 기판(60)과 컬러필터 어레이 기판(70)이 합착된 구조를 갖는다.
박막 트랜지스터 어레이 기판(60)에는 박막 트랜지스터, 신호라인들, 화소전극 등이 형성되어 있고, 컬러필터 어레이 기판(70)에는 블랙 매트릭스, 컬러필터, 공통전극 등이 형성되어 있다.
이러한 액정표시패널(2,4) 들은 다수의 박막 트랜지스터 어레이들이 형성된 제1 모기판과, 다수의 컬러필터 어레이들이 형성된 제2 모기판이 실런트를 통해 합착된 후 스크라이빙 공정이 실시됨으로써 다수의 액정표시패널들이 형성된다. 여기서, 종래의 액정표시패널들을 형성하기 위한 제1 및 제2 모기판 들의 합착공정시 실런트(25)의 도포영역이 넓게 형성됨으로써 2개의 액정표시패널(2,4)을 이용하여 하나의 화상을 구현하는 경우 액정표시패널과 액정표시패널 사이의 비표시영역(A)에 의해 화상구현 성능이 저하되는 문제가 있다.
이를 도 2를 참조하여 좀더 구체적으로 설명하면 다음과 같다.
도 2에 도시된 바와 같이 2개의 액정표시패널(2,4)이 연결기구(74)를 통해 연결된 구조에서 실런트(25)가 위치하는 영역은 화상이 구현될 수 없는 비표시영역(A)이다. 예를 들어, 도포된 실런트(25)의 선폭(d1)은 대략 1~2㎜ 정도이므로 두개의 액정표시패널에 의한 총 비표시영역은 적어도 2~5㎜ 이상이 되게 된다. 그 결과, 2개의 액정표새패널(2,4)의 연결영역(A)이 넓게 형성됨으로써 사용자로 하여금 좋지 못한 화상을 제공하게 되는 문제를 발생시킨다.
이에 따라, 실런트(25)가 위치하는 비표시영역 또는 연결영역(A)을 최소화할 수 있는 방안이 요구되고 있다.
따라서, 본 발명의 목적은 패널과 패널 사이의 비표시영역을 최소화하여 화상구현성능을 향상시킬 수 있는 액정표시장치 및 그 제조방법을 제공하는데 있다.
상기 목적을 달성하기 위하여, 본 발명은 서로 합착된 컬러필터 어레이 기판 및 박막 트랜지스터 어레이 기판을 포함하는 액정패널들을 연결하여 하나의 화상을 구현하는 액정표시장치에 있어서, 상기 각각의 액정패널들은 상기 액정패널들 간의 인접영역에서의 변에 위치하는 제1 실런트; 상기 인접영역에서의 변을 제외한 영역에 위치하는 제2 실런트; 및 상기 제1 실런트와 액정이 충진되는 영역 사이에 위치하여 상기 제1 실런트의 형성공간을 구획하기 위한 적어도 하나의 격벽을 구비하고, 상기 제1 실런트의 선폭과 적어도 하나의 격벽의 선폭의 합은 상기 제2 실런트의 선폭보다 작은 것을 특징으로 한다.
상기 액정패널들 각각은 상기 액정패널들 간의 인접영역에서 두개의 격벽을 포함하고, 상기 제1 실런트는 상기 격벽 사이에 형성되는 것을 특징으로 한다.
삭제
상기 각각의 액정패널은 상기 박막 트랜지스터 어레이 기판과 상기 컬러필터 어레이 기판 사이의 셀갭을 유지하기 위한 스페이서를 구비하고, 상기 격벽은 상기 스페이서와 동일물질로 형성되는 것을 특징으로 한다.
상기 격벽은 유기물질을 포함하는 것을 특징으로 한다.
본 발명은 서로 합착된 컬러필터 어레이 기판 및 박막 트랜지스터 어레이 기판을 포함하는 액정패널들을 연결하여 하나의 화상을 구현하는 액정표시장치의 제조방법에 있어서, 상기 액정패널들 각각에 상기 액정패널들 간의 인접영역에서의 변에 나란하도록 적어도 하나의 격벽을 형성하는 단계와; 상기 격벽을 사이에 두고 상기 액정이 충진되는 영역과 반대방향에서 상기 격벽과 나란하게 접촉되는 제1 실런트를 형성하고, 상기 인접영역에서의 변을 제외한 영역에 제2 실런트를 형성하는 단계를 포함하고, 상기 적어도 하나의 격벽 및 상기 제1 실런트의 선폭의 합은 상기 제2 실런트의 선폭보다 작은 것을 특징으로 한다.
삭제
삭제
상기 격벽을 형성하는 단계는 상기 액정패널들 각각에 상기 액정패널들 간의 인접영역에서 두개의 격벽을 형성하는 단계를 포함하고, 상기 제1 실런트는 상기 격벽 사이에 형성되는 것을 특징으로 한다.
상기 각각의 액정패널은 상기 박막 트랜지스터 어레이 기판과 상기 컬러필터 어레이 기판 사이의 셀갭을 유지하기 위한 스페이서를 구비하고, 상기 격벽은 상기 스페이서와 동일물질로 형성되는 것을 특징으로 한다.
상기 격벽은 유기물질을 포함하는 것을 특징으로 한다.
적어도 하나의 격벽은 상기 액정충진영역과 상기 제1 실런트 사이에서 상기 제1 실런트의 형성영역을 구획하는 것을 특징으로 한다.
삭제
삭제
상기 제1 및 제2 실런트를 형성하는 단계는 상기 격벽과 나란하게 상기 제1 및 제2 실런트를 인쇄하는 단계와; 인쇄된 상기 제1 및 제2 실런트를 경화시키는 단계를 포함하는 것을 특징으로 한다.
상기 격벽을 형성하는 단계는 다수의 상기 박막 트랜지스터 어레이가 형성된 제1 모기판 및 다수의 상기 컬러필터 어레이가 형성된 제2 모기판을 마련하는 단계와; 상기 제1 및 제2 모기판 중 어느 하나에 어레이 간의 경계영역에 소정 간격을 두고 서로 나란한 2개의 격벽을 형성하는 단계를 포함하는 것을 특징으로 한다.
상기 제1 및 제2 실런트를 이용하여 상기 제1 및 제2 모기판을 합착하는 단계와; 상기 격벽과 격벽 사이를 스크라이빙 공정에 의해 절단하여 다수의 액정표시패널을 형성하는 단계와; 상기 격벽이 형성된 변이 이웃하도록 2개의 액정패널을 연결기구에 의해 연결시키는 단계를 더 포함하고, 상기 제1 실런트는 상기 제1 및 제2 모기판 중 적어도 어느 하나에 형성될 뿐만 아니라, 상기 격벽과 격벽 사이에 형성되는 것을 특징으로 한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 도 3 내지 도 9을 참조하여 본 발명의 바람직한 실시 예들에 대하여 설명하기로 한다.
도 3은 본 발명의 제1 실시예에 따른 액정표시장치의 일부를 나타내는 도면이다.
좀더 구체적으로 도 3은 두개의 액정표시장치를 연결하여 하나의 화상을 구현하기 위한 접이형 액정표시장치에서 액정표시패널 간의 연결영역을 나타내고 있다.
도 3에 도시된 본 발명에 따른 액정표시장치의 각각의 액정패널들은 상기 액정패널들 간의 인접영역에서의 변에 위치하는 실런트(125)의 선폭이 상기 인접영역에서의 변을 제외한 영역에서의 실런트의 선폭보다 작게 형성되며, 상기 액정패널들 간의 인접영역에서의 변에 위치하는 실런트와 액정이 충진되는 영역 사이에 위치하여 상기 인접영역에서의 변에 위치하는 실런트의 형성공간을 구획하기 위한 적어도 하나의 격벽(176)을 구비한다.
액정표시패널(102,104) 각각은 액정을 사이에 두고 박막 트랜지스터 어레이 기판(160)과 컬러필터 어레이 기판(170)이 합착된 구조를 갖는다. 이러한, 액정표시패널은 박막 트랜지스터 어레이 기판(160) 및 컬러필터 어레이 기판(170) 중 적 어도 어느 하나에 마스크 공정을 이용하여 형성된 패턴 스페이서에 의해 셀갭(H)이 유지된다.
박막 트랜지스터 어레이 기판(160)에는 박막 트랜지스터, 신호라인들, 화소전극 등이 형성되어 있고, 컬러필터 어레이 기판(70)에는 블랙 매트릭스, 컬러필터, 공통전극 등이 형성되어 있다.
이러한 두개의 액정표시패널(102,104)은 연결기구(174)를 통해 연결된다.
각각의 액정표시패널(102,104)은 액정표시패널 간의 인접영역에 격벽(176)이 형성되고, 격벽(176)의 바깥쪽에서 실런트(125)가 위치하게 된다. 여기서, 격벽(176)은 마스크 공정 등에 의해 형성됨으로써 수~수십㎛ 정도의 선폭(d2)을 가지게 되고 실런트(125)가 소정 영역에만 위치하도록 실런트의 형성영역을 구획한다. 또한, 실런트(125)는 디스펜서들을 이용한 도포가 아니라 인쇄됨으로써(또는 "capped" 됨으로써) 그의 형성영역을 작게 할 수 있게 된다. 이에 따라, 액정표시패널간의 비표시영역(A)을 최소화할 수 있게 된다.
이를 좀더 구체적으로 설명하면 다음과 같다.
종래에는 실런트(125)를 디스펜서 등을 이용하여 박막 트랜지스터 어레이 기판(160) 및 컬러필터 어레이 기판(170) 중 적어도 어느 하나에 형성시켰다. 여기서, 실런트(125)는 유동성을 가지는 액상과 고상의 중간정도의 상태로써 도포된 후 좌우로 퍼지게 된다. 이에 따라, 그의 도포면적은 1~3㎜ 정도가 되게 된다. 이러한, 실런트(125)의 도포면적에 의한 비표시영역(A)을 줄이기 위한 방안으로써 액정표시패널(102,104) 간의 인접영역에 격벽(176)을 형성하여 실런트(125)의 퍼짐을 방지하고 실런트(125)의 형성영역을 최소화 할 수 있게 된다. 이에 따라, 비표시영역(A)이 최소화 됨으로서 화상구현성능을 향상시킬 수 있게 된다.
한편, 액정표시패널 간의 인접영역을 제외하고는 종래와 동일하게 실런트(125)가 디스펜서로 도포됨으로써 박막 트랜지스터 어레이 기판(160)과 컬러필터 어레이 기판(170) 간의 합착에는 문제가 되지 않게 된다.
이하, 도 4 내지 6을 참조하여 본 발명의 제1 실시예에 따른 액정표시장치의 제조방법을 설명하면 다음과 같다.
본 발명에서의 액정표시장치의 제조방법은 상기 액정패널들 각각에 상기 액정패널들 간의 인접영역에서의 변에 나란하도록 적어도 하나의 격벽을 형성하는 단계와; 상기 격벽을 사이에 두고 상기 액정이 충진되는 영역과 반대방향에서 상기 격벽과 접촉되는 실런트를 형성하는 단계를 포함한다.
좀더 구체적으로, 도 4에 도시된 바와 같이 다수의 박막 트랜지스터 어레이 또는 컬러필터 어레이(P1)가 형성된 제1 모기판(101)을 마련한다. 도 4에서 제1 모기판(101)은 컬러필터 어레이(P1)가 6개 형성되는 것을 중심으로 설명하였다.
도 4을 참조하면, 대형 제1 모기판(101) 상에 6개의 컬러필터 어레이(P1)가 형성되어 있고, 3개의 군(B)으로 나뉘어져 후에 하나의 접이형 액정표시장치에 이용되게 된다.
여기서 각각 군(B)내에서의 컬러필터 어레이(P1) 사이를 제외하고 제1 모기판(101)의 외곽영역과 타군간의 컬러필터 어레이(P1) 사이에 실런트(125)가 위치하 게 된다. 그리고, 각각의 군(B)내에서의 컬러필터 어레이(P1) 사이에는 두개의 격벽(176)이 마련되게 된다.
여기서, 격벽(176)은 어레이(P1)에 형성되는 패턴 스페이서와 동시에 형성될 수 도 있고 별도의 마스크 공정을 이용하여 형성될 수 도 있다. 여기서, 격벽(176)은 유기 또는 무기 절연물질 등이 이용될 수 있다.
이러한 제1 모기판(101) 상의 하나의 군(B)을 도 5에서 구체적으로 나타내었다.
격벽(176)은 컬러필터 어레이(P1)와 컬러필터 어레이(P1) 사이에 2개이상 형성되고 격벽(176)과 격벽(176) 사이는 후에 스크라이빙 공정에 의해 제거된다. 여기서, 격벽의 선폭(d2)은 수~수㎛ 정도이고, 실런트(125)는 종래와 같이 1~2㎜ 정도이다.
이와 같이 마련된 제1 모기판(101)과 대향되며 박막 트랜지스터 어레이가 형성된 제2 모기판을 마련한 후, 실런트(125)를 이용하여 합착한다.
이후, 스크라이빙 공정이 실시된 후 6개의 액정표시패널이 형성된다.
이어서, 6개의 액정표시패널에서 격벽(176)이 형성되는 면에 도 6에 도시된 바와 같이 실런트(125)를 인쇄 또는 캡핑(capping)하게 된다. 이후, 실런트(125)의 경화공정이 실시됨으로써 각각의 액정표시패널(102,104)이 완전히 진공을 유지할 수 있게 된다.
이후, 각각의 액정표시패널(102,104)의 격벽(176)이 형성된 영역이 인접하도록 연결기구(174) 등을 통해 연결시킴으로써 본 발명에 따른 액정표시장치가 완성 된다.
이와 같이, 본 발명의 제1 실시예에 따른 액정표시장치 및 그 제조방법은 패널과 패널 사이에 실런트(125)의 형성면적을 적게 하기 위한 격벽(176)이 위치함으로써 화상이 구현되지 않는 비표시영역(A)을 최소화할 수 있게 된다.
즉, 격벽(176)을 사이에 두고 액정충진영역과 반대방향에서 격벽(176)과 나란하게 접촉되도록 형성되는 실런트(176)의 선폭과 상기 격벽(176)의 선폭의 합은 액정표시패널의 타영역에서의 실런트(176)의 선폭보다 작게 형성된다.
이에 따라, 2개의 액정표시패널을 이용하여 하나의 화상을 구현하는 경우 좀더 향상된 성능의 화상을 사용자에게 제공할 수 있게 된다.
도 7은 본 발명의 제2 실시예에 따른 액정표시패널의 제조방법을 설명하기 위한 도면이다.
본 발명의 제2 실시예는 본원발명의 제1 실시예와 비교하여 격벽(176)과 격벽(176) 사이에도 실런트(125)를 도포하고 별도의 인쇄(또는 캡핑)공정이 제거되는 것을 제외하고는 동일한 방식에 의해 형성됨으로써 제1 실시예와 중복되는 설명은 생략하기로 한다.
도 7은 도 4에서의 제1 모기판(101)에서의 2개의 컬러필터 어레이(또는 박막 트랜지스터 어레이)를 포함하는 각각의 군(B)을 구체적으로 나타내는 도면이다.
즉, 도 7에서는 실런트(125)가 격벽(176)과 격벽(176) 사이에도 위치하게 된다. 실런트(125)가 격벽(176)과 격벽(176) 사이에 고립되도록 위치하게 됨으로써 실런트(125)의 형성영역이 좁아질 수 있게 된다. 이에 따라, 제1 모기판과 제2 모 기판을 합착한 후 스크라이빙 되어 2개의 액정표시장치가 완성된 구조는 도 3과 동일한 형상이 된다.
이와 같이, 본 발명의 제2 실시예는 제1 실시예가 가지는 비표시영역의 최소화 뿐만 아니라 별도의 인쇄(캡핑)공정이 진행되지 않게 됨으로써 공정이 단순해질 수 있게 된다.
도 8은 본 발명의 제3 실시예에 따른 액정표시장치를 나타내는 도면이다.
도 8에 도시된 액정표시장치는 도 3에 도시된 액정표시장치와 비교하여 각각의 액정표시패널(102,104) 마다 격벽(176)이 소정간격을 두고 나란하게 2개 형성됨과 아울러 각각의 액정표시패널에서의 격벽(176)과 격벽(176) 사이의 공간에 실런트(176)가 채워지는 것을 제외하고는 동일한 구성요소들을 가지게 되므로 도 3과 동일한 구성요소들에 대해서는 동일번호를 부여하고 상세한 설명은 생략하기로 한다.
도 8에 도시된 액정표시장치는 각각의 액정표시패널에 격벽(176)이 소정간격을 두고 2개 형성된다. 그리고 각각의 액정표시패널에서의 격벽(176)과 격벽(176) 사이에 실런트(125)가 채워져 있게 된다.
즉, 하나의 액정표시패널내에 마련된 두개의 격벽(176) 사이에 실런트(125)가 고립되게 됨으로써 실런트(125)의 형성영역을 최소화 할 수 있게 된다.
이에 따라, 비표시영역(A)을 최소화 할 수 있게 됨으로써 2개의 액정표시패널을 이용하여 하나의 화상을 구현하는 경우 좀더 향상된 성능의 화상을 사용자에게 제공할 수 있게 된다.
또한, 본 발명의 제1 실시예와는 달리 별도의 실런트(125)를 인쇄하는 공정이 제거됨으로써 공정이 단순해지게 된다.
도 9은 본 발명의 제3 실시예에 따른 액정표시장치의 제조방법을 설명하기 위한 도면이다.
본 발명의 제3 실시예에 따른 액정표시장치의 제조방법은 각각의 군(B)내에서의 컬러필터 어레이(P1) 사이에는 적어도 4개의 격벽(176)이 마련되게 되게 된다. 좀더 정확하게는 각각의 어레이에 인접하도록 각각 2개의 격벽(176)이 짝을 이루어 위치하게 되고, 짝을 이루는 격벽(176)과 격벽(176) 사이에는 실런트(125)가 채워지게 된다.
이와 같은 제1 모기판(101)은 별도로 마련된 제2 모기판과 합착된 후 스크라이빙 공정이 실시됨으로써 다수의 액정표시패널이 형성된다.
이후, 각각의 액정표시패널의 격벽(176)이 형성된 영역이 인접하도록 연결기구(174) 등을 통해 연결시킴으로써 본 발명에 따른 액정표시장치가 완성된다.
상술한 바와 같이, 본 발명에 따른 액정표시장치 및 그 제조방법은 패널과 패널 사이에서의 실런트의 형성면적을 적게 하기 위한 격벽을 실런트와 액정이 충진되는 영역 사이에 형성함으로써 화상이 구현되지 않는 비표시영역을 최소화할 수 있게 된다. 이에 따라, 2개의 액정표시패널을 이용하여 하나의 화상을 구현하는 경우 좀더 향상된 성능의 화상을 사용자에게 제공할 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (14)

  1. 서로 합착된 컬러필터 어레이 기판 및 박막 트랜지스터 어레이 기판을 포함하는 액정패널들을 연결하여 하나의 화상을 구현하는 액정표시장치에 있어서,
    상기 각각의 액정패널들은
    상기 액정패널들 간의 인접영역에서의 변에 위치하는 제1 실런트;
    상기 인접영역에서의 변을 제외한 영역에 위치하는 제2 실런트; 및
    상기 제1 실런트와 액정이 충진되는 영역 사이에 위치하여 상기 제1 실런트의 형성공간을 구획하기 위한 적어도 하나의 격벽을 구비하고,
    상기 제1 실런트의 선폭과 적어도 하나의 격벽의 선폭의 합은 상기 제2 실런트의 선폭보다 작은 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 액정패널들 각각은
    상기 액정패널들 간의 인접영역에서 두개의 격벽을 포함하고,
    상기 제1 실런트는 상기 격벽 사이에 형성되는 것을 특징으로 하는 액정표시장치.
  3. 삭제
  4. 제 1 항에 있어서,
    상기 각각의 액정패널은
    상기 박막 트랜지스터 어레이 기판과 상기 컬러필터 어레이 기판 사이의 셀갭을 유지하기 위한 스페이서를 구비하고,
    상기 격벽은 상기 스페이서와 동일물질로 형성되는 것을 특징으로 하는 액정표시장치.
  5. 제 1 항에 있어서,
    상기 격벽은 유기물질을 포함하는 것을 특징으로 하는 액정표시장치.
  6. 서로 합착된 컬러필터 어레이 기판 및 박막 트랜지스터 어레이 기판을 포함하는 액정패널들을 연결하여 하나의 화상을 구현하는 액정표시장치의 제조방법에 있어서,
    상기 액정패널들 각각에 상기 액정패널들 간의 인접영역에서의 변에 나란하도록 적어도 하나의 격벽을 형성하는 단계와;
    상기 격벽을 사이에 두고 상기 액정이 충진되는 영역과 반대방향에서 상기 격벽과 나란하게 접촉되는 제1 실런트를 형성하고, 상기 인접영역에서의 변을 제외한 영역에 제2 실런트를 형성하는 단계를 포함하고,
    상기 적어도 하나의 격벽 및 상기 제1 실런트의 선폭의 합은 상기 제2 실런트의 선폭보다 작은 것을 특징으로 하는 액정표시장치의 제조방법.
  7. 제 6 항에 있어서,
    상기 격벽을 형성하는 단계는
    상기 액정패널들 각각에 상기 액정패널들 간의 인접영역에서 두개의 격벽을 형성하는 단계를 포함하고,
    상기 제1 실런트는 상기 격벽 사이에 형성되는 것을 특징으로 하는 액정표시장치의 제조방법.
  8. 제 6 항에 있어서,
    상기 각각의 액정패널은
    상기 박막 트랜지스터 어레이 기판과 상기 컬러필터 어레이 기판 사이의 셀갭을 유지하기 위한 스페이서를 구비하고,
    상기 격벽은 상기 스페이서와 동일물질로 형성되는 것을 특징으로 하는 액정표시장치의 제조방법.
  9. 제 6 항에 있어서,
    상기 격벽은 유기물질을 포함하는 것을 특징으로 하는 액정표시장치의 제조방법.
  10. 삭제
  11. 제 6 항에 있어서,
    적어도 하나의 격벽은
    상기 액정충진영역과 상기 제1 실런트 사이에서 상기 제1 실런트의 형성영역을 구획하는 것을 특징으로 하는 액정표시장치의 제조방법.
  12. 제 6 항에 있어서,
    상기 제1 및 제2 실런트를 형성하는 단계는
    상기 격벽과 나란하게 상기 제1 및 제2 실런트를 인쇄하는 단계와;
    인쇄된 상기 제1 및 제2 실런트를 경화시키는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 제조방법.
  13. 제 6 항에 있어서,
    상기 격벽을 형성하는 단계는
    다수의 상기 박막 트랜지스터 어레이가 형성된 제1 모기판 및 다수의 상기 컬러필터 어레이가 형성된 제2 모기판을 마련하는 단계와;
    상기 제1 및 제2 모기판 중 어느 하나에 어레이 간의 경계영역에 소정 간격을 두고 서로 나란한 2개의 격벽을 형성하는 단계를 포함하는 것을 특징으로 하는 액정표시장치의 제조방법.
  14. 제 13 항에 있어서,
    상기 제1 및 제2 실런트를 이용하여 상기 제1 및 제2 모기판을 합착하는 단계와;
    상기 격벽과 격벽 사이를 스크라이빙 공정에 의해 절단하여 다수의 액정표시패널을 형성하는 단계와;
    상기 격벽이 형성된 변이 이웃하도록 2개의 액정패널을 연결기구에 의해 연결시키는 단계를 더 포함하고,
    상기 제1 실런트는 상기 제1 및 제2 모기판 중 적어도 어느 하나에 형성될 뿐만 아니라, 상기 격벽과 격벽 사이에 형성되는 것을 특징으로 하는 액정표시장치의 제조방법.
KR1020050019292A 2005-03-08 2005-03-08 액정표시장치 및 그 제조방법 KR101122003B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050019292A KR101122003B1 (ko) 2005-03-08 2005-03-08 액정표시장치 및 그 제조방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050019292A KR101122003B1 (ko) 2005-03-08 2005-03-08 액정표시장치 및 그 제조방법

Publications (2)

Publication Number Publication Date
KR20060098070A KR20060098070A (ko) 2006-09-18
KR101122003B1 true KR101122003B1 (ko) 2012-02-29

Family

ID=37629585

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050019292A KR101122003B1 (ko) 2005-03-08 2005-03-08 액정표시장치 및 그 제조방법

Country Status (1)

Country Link
KR (1) KR101122003B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102050462B1 (ko) * 2013-05-28 2019-12-02 엘지디스플레이 주식회사 디스플레이 패널용 합착 기판

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980070881A (ko) * 1997-01-30 1998-10-26 쯔지하루오 접속 기판을 이용한 표시 장치
JP2001318384A (ja) * 2000-03-03 2001-11-16 Semiconductor Energy Lab Co Ltd 液晶表示装置

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980070881A (ko) * 1997-01-30 1998-10-26 쯔지하루오 접속 기판을 이용한 표시 장치
JP2001318384A (ja) * 2000-03-03 2001-11-16 Semiconductor Energy Lab Co Ltd 液晶表示装置

Also Published As

Publication number Publication date
KR20060098070A (ko) 2006-09-18

Similar Documents

Publication Publication Date Title
US7515241B2 (en) Bonding structure for flat panel display and method having outer and inner walls of a predetermined interval having sealant and bonded to upper and lower substrates for unimpeded cell gap between the substrates and the inner separation wall
KR100785147B1 (ko) 액정 표시 장치의 제조 방법
US9343621B2 (en) Liquid crystal display panel and manufacturing method thereof
US20100000765A1 (en) Substrate for a display panel, a display panel having the substrate, a production process of the substrate, and a production process of the display panel
KR20090108929A (ko) 액정 표시 장치 및 그 제조 방법
JP2004126197A (ja) 液晶表示装置
KR20040012547A (ko) 액정 표시 장치
KR20070056549A (ko) 액정 표시 장치 및 이의 제조 방법
US20070097311A1 (en) Liquid crystal display panel and manufacturing method of color filtering device and liquid crystal display panel
KR101122003B1 (ko) 액정표시장치 및 그 제조방법
JPH1195231A (ja) 液晶表示装置
US7602460B2 (en) Liquid crystal display device and method for fabricating the same
KR101570087B1 (ko) 액정표시장치
KR100603669B1 (ko) 액정표시장치 및 그 제조방법
US20200400981A1 (en) Display device
US20120086900A1 (en) Common electrode panel and method for manufacturing the same
JP2007108610A (ja) カラーフィルター及びそれを用いた液晶表示装置とその製造方法
KR101024642B1 (ko) 액정표시패널 및 그 제조방법
KR101074393B1 (ko) 액정 표시 장치
JP2007052360A (ja) カラーフィルタ基板、液晶表示パネルおよび複数のカラーフィルタ基板の製造方法
KR101030536B1 (ko) 액정표시장치용 마스크 및 이를 이용한 패턴스 스페이서 제조방법
WO2007122891A1 (ja) 液晶表示装置及びその製造方法
US20230194938A1 (en) Array substrate, manufacturing method for array substrate and display device
JP5357730B2 (ja) 液晶表示装置及びその製造方法
KR100983579B1 (ko) 액정표시장치 및 그의 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150127

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20160128

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20170116

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20190114

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20200116

Year of fee payment: 9