KR101047107B1 - 액정 표시 장치의 데이터 전송 장치 및 방법 - Google Patents

액정 표시 장치의 데이터 전송 장치 및 방법 Download PDF

Info

Publication number
KR101047107B1
KR101047107B1 KR1020030099243A KR20030099243A KR101047107B1 KR 101047107 B1 KR101047107 B1 KR 101047107B1 KR 1020030099243 A KR1020030099243 A KR 1020030099243A KR 20030099243 A KR20030099243 A KR 20030099243A KR 101047107 B1 KR101047107 B1 KR 101047107B1
Authority
KR
South Korea
Prior art keywords
data
system information
period
data bus
timing controller
Prior art date
Application number
KR1020030099243A
Other languages
English (en)
Other versions
KR20050070201A (ko
Inventor
소창섭
이기진
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020030099243A priority Critical patent/KR101047107B1/ko
Publication of KR20050070201A publication Critical patent/KR20050070201A/ko
Application granted granted Critical
Publication of KR101047107B1 publication Critical patent/KR101047107B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 별도의 인터페이스를 추가하지 않고도 시스템 정보를 타이밍 컨트롤러나 데이터 드라이버에 공급할 수 있는 액정 표시 장치의 데이터 전송 방법 및 장치에 관한 것이다.
이를 위하여, 본 발명에 따른 액정 표시 장치의 데이터 전송 방법은 제1 기간에 데이터 버스를 통해 비디오 데이터를 전송하는 단계와; 상기 제1 기간과 다른 제2 기간에 상기 데이터 버스를 통해 시스템 정보를 전송하는 단계와; 상기 제2 기간에서 상기 시스템 정보를 전송하는 데이터 버스를 제외한 나머지 데이터 버스를 통해 상기 시스템 정보가 등록되어질 레지스터의 어드레스 정보를 전송하는 단계를 포함한다.

Description

액정 표시 장치의 데이터 전송 장치 및 방법{APPARATUS AND METHOD FOR TRANSFERING DATA OF LIQUID CRYSTAL DISPLAY APPARATUS}
도 1은 종래의 액정 표시 장치를 개략적으로 도시한 도면.
도 2는 도 1에 도시된 타이밍 컨트롤러의 구체적인 블록도.
도 3은 도 2에 도시된 타이밍 컨트롤러로의 데이터 전송 타이밍도.
도 4는 본 발명의 실시 예에 따른 데이터 전송 방법에 따른 타이밍도.
도 5는 도 4에 도시된 데이터 디세이블 기간에서의 구체적인 시스템 정보 전송 타이밍도.
도 6은 본 발명의 실시 예에 따른 시스템 정보 수신부를 도시한 회로도.
< 도면의 주요 부분에 대한 부호의 설명 >
2r : 액정 패널 4r: 게이트 드라이버
6r : 데이터 드라이버 8r: 타이밍 컨트롤러
10r: 감마 전압 발생부
12 : 데이터 처리부 14 : 게이트 드라이버 인터페이스
16 : 데이터 드라이버 인터페이스 18 : 데이터 변환부
40 : 타이밍 컨트롤러 30 : 레지스터
32, 36 : AND 게이트 34 : 비교기
38 : LCD 정보 수신부 40 : 타이밍 컨트롤러(데이터 드라이버)
본 발명은 액정 표시 장치에 관한 것으로, 특히 비디오 데이터의 전송 라인을 통해 기타 다른 정보를 전송할 수 있는 액정 표시 장치의 데이터 전송 방법 및 장치에 관한 것이다.
액정 표시 장치는 전계를 이용하여 유전 이방성을 갖는 액정의 광투과율을 조절함으로써 화상을 표시하게 된다. 이를 위하여, 액정 표시 장치는 화소 매트릭스를 갖는 액정 패널과, 액정 패널을 구동하기 위한 구동 회로를 구비한다.
구체적으로, 액정 표시 장치는 도 1에 도시된 바와 같이 화소 매트릭스를 갖는 액정 패널(2r)과, 액정 패널(2r)의 게이트 라인들(GL1 내지 GLn)을 구동하기 위한 게이트 드라이버(4r)와, 액정 패널(2r)의 데이터 라인들(DL1 내지 DLm)을 구동하기 위한 데이터 드라이버(6r)와, 게이트 드라이버(4r)와 데이터 드라이버(6r)의 구동 타이밍을 제어하기 위한 타이밍 컨트롤러(8r)를 구비한다.
액정 패널(2r)은 게이트 라인들(GL)과 데이터 라인들(DL)의 교차로 정의되는 영역마다 형성된 화소들(12r)로 구성된 화소 매트릭스를 구비한다. 화소들(12r) 각각은 화소 신호에 따라 광투과량을 조절하는 액정셀(Clc)과, 액정셀(Clc)을 구동 하기 위한 박막 트랜지스터(TFT)들을 구비한다.
박막 트랜지스터(TFT)는 게이트 라인(GL)으로부터의 게이트 구동 신호, 즉 게이트 하이 전압(VGH)이 공급되는 경우 턴-온되어 데이터 라인(DL)으로부터의 비디오 신호를 액정셀(Clc)에 공급한다. 그리고, 박막 트랜지스터(TFT)는 게이트 라인(GL)으로부터 게이트 로우 전압(VGL)이 공급되는 경우 턴-오프되어 액정셀(Clc)에 충전된 비디오 신호가 유지되게 한다.
액정셀(Clc)은 등가적으로 캐패시터로 표현되며, 액정을 사이에 두고 대면하는 공통 전극과 박막 트랜지스터(TFT)에 접속된 화소 전극으로 구성된다. 그리고, 액정셀(Clc)은 충전된 비디오 신호가 다음 비디오 신호가 충전될 때까지 안정적으로 유지되게 하기 위하여 스토리지 캐패시터(미도시)를 더 구비한다. 이러한 액정셀(Clc)은 박막 트랜지스터(TFT)를 통해 충전된 비디오 신호에 따라 유전율 이방성을 가지는 액정의 배열 상태가 가변하여 광 투과율을 조절함으로써 계조를 구현하게 된다.
게이트 드라이버(4r)는 타이밍 컨트롤러(8r)로부터의 게이트 스타트 펄스(Gate Start Pulse; GSP)를 게이트 쉬프트 클럭(Gate Shift Clock; GSC)에 따라 쉬프트시켜 게이트 라인들(GL1 내지 GLm)에 순차적으로 게이트 하이 전압(VGH)의 스캔 펄스를 공급한다. 그리고, 게이트 드라이버(4r)는 게이트 라인들(GL)에 게이트 하이 전압(VGH)의 스캔 펄스가 공급되지 않는 나머지 기간에서는 게이트 로우 전압(VGL)을 공급한다.
데이터 드라이버(6r)는 타이밍 컨트롤러(8r)로부터의 소스 스타트 펄스(Source Start Pulse; SSP)를 소스 쉬프트 클럭(Source Shift Clock; SSC)에 따라 쉬프트시켜 샘플링 신호를 발생한다. 그리고, 데이터 드라이버(6r)는 상기 소스 쉬프트 클럭(SSC)에 따라 입력되는 비디오 데이터(RGB)를 상기 샘플링 신호에 따라 래치한 후 소스 출력 이네이블(Source Output Enable; SOE) 신호에 응답하여 라인 단위로 공급한다. 데이터 드라이버(6r)는 감마 전압 발생부로부터 공급되는 서로 다른 감마 전압들을 이용하여 라인 단위로 공급되는 디지털 비디오 데이터(RGB)를 아날로그 비디오 신호로 변환하여 데이터 라인들(DL1 내지 DLm)에 공급한다. 여기서, 데이터 드라이버(6r)는 상기 비디오 데이터를 비디오 신호로 변환할 때 타이밍 컨트롤러(8r)로부터의 극성 제어 신호(POL)에 응답하여 그 비디오 신호의 극성을 결정한다.
타이밍 컨트롤러(8r)는 도 2에 도시된 바와 같이 게이트 드라이버 인터페이스(14)를 통해 게이트 드라이버(4r)를 제어하는 게이트 스타트 펄스(GSP), 게이트 쉬프트 클럭(GSC) 등을 발생하고, 데이터 드라이버 인터페이스(16)를 통해 데이터 드라이버(6r)를 제어하는 소스 스타트 펄스(SSP), 소스 쉬프트 클럭(SSC), 소스 출력 이네이블 신호(SOE), 극성 제어 신호(POL) 등을 발생한다. 이 경우, 게이트 및 데이터 드라이버 인터페이스(14, 16) 각각은 외부로부터 입력되는 유효 데이터 구간을 알리는 데이터 이네이블(Data Enable; 이하, DE) 신호, 수평 동기 신호(이하, Hsync), 수직 동기 신호(이하, Vsync), 화소 데이터(RGB)의 전송 타이밍을 결정하는 도트 클럭(Dot Clock; 이하, DCLK)을 이용하여 상기 GSP, GSC, GOE, SSP, SSC, SOE, POL 등과 같은 제어신호들을 생성하게 된다.
그리고 타이밍 컨트롤러(8r)의 데이터 처리부(12)는 외부의 컴퓨터 시스템으로부터 RGB 데이터 버스를 통해 RGB 데이터 신호를 입력받는다. 이때, RGB 데이터 신호는 DCLK와 동기하여 입력되는데, 도 3에 도시된 바와 같이 Hsync 및 Vsync의 비동기 기간에만 해당 버스라인을 통해 유효한 RGB 데이터가 전송된다. 그리고, Hsync 및 Vsync의 동기 기간에 RGB 버스라인에는 불요 데이터(Invalid Data)가 입력된다. 그리고, 데이터 처리부(12)는 입력된 RGB 데이터 신호를 데이터 드라이버에 적합하게 정렬하여 RGB 버스라인을 통해 데이터 드라이버로 출력한다. 이 경우, 데이터 처리부(12)는 SSC와 동기하여 해당 버스 라인을 통해 RGB 데이터 신호를 전송한다. 그리고, 데이터 처리부(12) 역시 Hsync 및 Vsync의 비동기 기간에만 유효한 RGB 데이터를 전송하고, 동기 기간에는 불요 데이터(Invalid Data)를 전송한다.
이와 같이, 종래의 타이밍 컨트롤러는 컴퓨터 시스템으로부터 RGB 데이터 신호와 DCLK, Hsync, Vsync, DE와 같은 타이밍 제어 신호만을 입력받고, 데이터 드라이버에 RGB 데이터 신호와 SSP, SSC, SOE, POL등과 같은 다수의 데이터 제어 신호를 출력한다. 그리고, 타이밍 컨트롤러와 데이터 드라이버는 기타 필요한 시스템 정보들은 비동기 CPU 인터페이스 방식을 이용한 레지스터 세팅 방법으로 컴퓨터 시스템 또는 타이밍 컨트롤러로부터 전송받게 된다. 그런데, 이 경우 타이밍 컨트롤러와 데이터 드라이버에는 레지스터 세팅을 위한 별도의 인터페이스가 추가되어야만 하므로 타이밍 컨트롤러 및 데이터 드라이버의 구조가 복잡해지게 되는 단점이 있다.
이와 다르게, 타이밍 컨트롤러 칩 또는 데이터 드라이버 칩의 옵션 핀을 구 동 보드 상에서 직접 세팅하여 영구히 고정하는 방법이 일반적이나, 이는 컴퓨터 시스템으로부터 필요한 정보를 제공받을 수 없으므로 필요에 따라 시스템 정보를 업데이트할 수 없는 한계가 있다.
따라서, 본 발명의 목적은 별도의 인터페이스를 추가하지 않고도 시스템 정보를 타이밍 컨트롤러나 데이터 드라이버에 공급할 수 있는 액정 표시 장치의 데이터 전송 방법 및 장치에 관한 것이다.
상기 목적을 달성하기 위하여, 본 발명에 따른 액정 표시 장치의 데이터 전송 방법은 제1 기간에 데이터 버스를 통해 비디오 데이터를 전송하는 단계와; 상기 제1 기간과 다른 제2 기간에 상기 데이터 버스를 통해 시스템 정보를 전송하는 단계와; 상기 제2 기간에서 상기 시스템 정보를 전송하는 데이터 버스를 제외한 나머지 데이터 버스를 통해 상기 시스템 정보가 등록되어질 레지스터의 어드레스 정보를 전송하는 단계를 포함한다.
컴퓨터 시스템과 타이밍 컨트롤러 사이의 상기 데이터 버스를 통해 상기 비디오 데이터와 시스템 정보를 서로 다른 기간에 전송한다.
타이밍 컨트롤러와 데이터 드라이버 사이의 상기 데이터 버스를 통해 상기 비디오 데이터와 시스템 정보를 서로 다른 기간에 전송한다.
삭제
상기 제2 기간은 수평 동기 신호 및 수직 동기 신호 중 어느 한 동기 신호의 동기 기간을 포함한다.
본 발명에 따른 액정 표시 장치의 데이터 전송 장치는 액정 패널의 구동 타이밍을 제어하는 타이밍 컨트롤러와; 상기 타이밍 컨트롤러를 제어하는 컴퓨터 시스템과; 상기 컴퓨터 시스템과 타이밍 컨트롤러 사이에 접속되어 제1 기간에서는 비디오 데이터를 전송하고, 그 제1 기간과 다른 제2 기간에 상기 타이밍 컨트롤러에 등록되어질 시스템 정보를 전송하는 데이터 버스를 구비하고, 상기 데이터 버스는 상기 시스템 정보를 전송하는 데이터 버스를 제외한 나머지 데이터 버스를 통해 상기 시스템 정보 등록을 위한 어드레스 정보를 더 전송하는 것을 특징으로 한다.
삭제
상기 타이밍 컨트롤러는 상기 시스템 정보를 등록하기 위한 수신부를 추가로 구비한다.
본 발명의 다른 특징에 따른 액정 표시 장치의 데이터 전송 장치는 액정 패널의 데이터 라인을 구동하는 데이터 드라이버와; 상기 데이터 드라이버를 제어하는 타이밍 컨트롤러와; 상기 타이밍 컨트롤러와 데이터 드라이버 사이에 접속되어 제1 기간에서는 비디오 데이터를 전송하고, 그 제1 기간과 다른 제2 기간에 상기 데이터 드라이버에 등록되어질 시스템 정보를 전송하는 데이터 버스를 구비한다.
상기 데이터 드라이버는 상기 시스템 정보를 등록하기 위한 수신부를 추가로 구비한다.
상기 수신부는 상기 데이터 버스를 통해 전송된 상기 시스템 정보를 등록하기 위한 레지스터와; 상기 제2 기간에서 상기 나머지 데이터 버스를 통해 전송된 상기 어드레스 정보에 응답하여 해당 레지스터에 상기 시스템 정보가 등록되도록 제어하는 제어부를 구비한다.
삭제
상기 목적들 외에 본 발명의 다른 목적 및 이점들은 첨부한 도면을 참조한 실시 예에 대한 상세한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시 예들을 도 4 내지 도 6을 참조하여 상세하게 설명하기로 한다.
도 4는 본 발명의 실시 예에 따른 액정 표시 장치의 시스템 정보 전송 방법을 설명하기 위한 타이밍도이다.
도 4를 참조하면, RGB 데이터 버스를 통해 Hysc 및 Vsync의 동기 기간에는 RGB 데이터가 전송되고, 디세이블 기간에는 기타 유효한 데이터(Valid Data), 즉 유효한 시스템 정보가 전송된다. 예를 들면, Hysc 및 Vsync가 하이 상태인 동기 기간에서는 RGB 데이터 버스는 유효한 RGB 데이터를 전송한다. 그리고, Hysc가 로우 상태인 비동기 기간, 또는 Vsync가 로우 상태인 비동기 기간에, RGB 데이터 버스는 유효한 시스템 정보를 전송한다. 이러한 RGB 데이터 및 시스템 정보는 DCLK과 동기하여 전송된다. 여기서, 유효한 시스템 정보란 타이밍 컨트롤러 또는 데이터 드라이버 세팅을 위하여 컴퓨터 시스템 또는 타이밍 컨트롤러로부터 전송된 정보를 말하는 것이다. 예를 들면, 타이밍 컨트롤러 또는 데이터 드라이버 세팅을 시스템 정보로는 액정 패널의 수직/수평 라인 수, 해상도, 발진 주파수, 전원 제어 정보, 게이트/데이터 드라이버의 출력 제어 정보, 감마 제어 정보, 프레임 사이클 등이 포함된다.
이렇게 RGB 데이터 버스를 통해 입력된 시스템 정보들은 타이밍 컨트롤러 또는 데이터 드라이버에 내장된 레지스터에 등록된다. 이를 위하여, RGB 데이터 버스는 도 5와 같이 시스템 정보와 함께 레지스터 어드레스 정보를 같이 전송한다. 예를 들면, 도 5와 같이 Hysc가 로우 상태인 동기 기간, 또는 Vsync가 로우 상태인 동기 기간에, RGB 데이터 버스 중 어느 하나의 데이터 버스를 통해서는 레지스터의 어드레스 정보를, 나머지 데이터 버스들을 통해서는 레지스터에 등록되어질 시스템 정보를 전송한다. 이러한 RGB 데이터 버스를 이용한 시스템 정보 및 레지스터 어드레스 정보 전송은 필요에 따라 Hysc 또는 Vsync에 응답하여 전송된다.
이와 같이, RGB 데이터 버스를 이용한 시스템 정보 전송 방법은 컴퓨터 시스템과 타이밍 컨트롤러 사이의 데이터 전송 방법과, 타이밍 컨트롤러와 데이터 드라이버 사이의 데이터 전송 방법으로 이용된다.
한편, 컴퓨터 시스템 또는 타이밍 컨트롤러로부터 RGB 데이터 버스를 통해 공급된 시스템 정보 및 레지스터 어드레스 정보를 수신하기 위하여 타이밍 컨트롤러 또는 데이터 드라이버(40)는 도 6에 도시된 바와 같이 시스템 정보 수신부(38)를 구비한다.
도 6을 참조하면, 타이밍 컨트롤러 또는 데이터 드라이버(40)의 시스템 정보 수신부(38)는 R 데이터 버스를 통해 수신된 어드레스 정보에 따라 RGB 데이터 버스 중 GB 데이터 버스를 통해 공급된 시스템 정보를 등록하기 위한 레지스터(30)를 구비한다. 그리고, 시스템 정보 수신부(38)는 동기 신호(SYNC)와 DCLK과 동기하여 R 데이터 버스를 통해 수신된 어드레스 정보에 해당되는 레지스터에 GB 데이터 버스를 통해 공급된 시스템 정보를 등록하기 위한 제어부를 더 구비한다.
도 6은 설명의 편의상 어드레스가 FF인 레지스터(30)와, 그 레지스터(30)의 클럭 단자와 접속된 제어부만을 도시한다. 제어부는 레지스터(30)의 주소(FF)와, R 데이터 버스를 통해 공급된 어드레스 정보를 비교하기 위한 비교기(34)와, 반전된 동기 신호(SYNC)와 DCLK를 입력하여 AND 연산을 수행하는 제1 AND 게이트(32)와, 제1 AND 게이트(32)와 비교기(34)의 출력을 AND 연산하여 해당 레지스터(30)의 클럭 단자로 출력하는 제2 AND 게이트(36)를 구비한다.
동기 신호(SYNC), 즉 Hsync 또는 Vsync가 도 5와 같이 로우 상태이면 R 데이터 버스로는 레지스터의 어드레스 정보가, GB 데이터 버스로는 시스템 정보가 전송된다. 이때, 동기 신호(SYNC)가 로우 상태가 되고, DCLK의 상승 에지에서 R 데이터 버스를 통해 비교기(34)로 입력된 어드레스 정보가 기준 어드레스 정보(FF)와 동일하면, 해당 레지스터(30)에는 RG 데이터 버스를 통해 전송된 시스템 정보가 등록된다. 그리고, 동기 신호(SYNC)가 하이 상태이면 RGB 데이터 버스를 통해 공급된 RGB 데이터는 데이터 처리부로 공급된다.
RGB 데이터 버스는 18 혹은 24비트 전송용 버스가 일반적이므로 시스템 정보와 어드레스 정보를 전송하는 데이터 버스는 필요에 따라 수정 가능하다.
상술한 바와 같이, 본 발명에 따른 액정 표시 장치의 데이터 전송 방법 및 장치는 유효한 RGB 데이터가 공급되지 않는 기간에서 RGB 데이터 버스를 이용하여 시스템 정보와, 그 시스템 정보가 등록되어질 레지스터의 어드레스 정보를 전송하게 된다. 이에 따라, 본 발명에 따른 액정 표시 장치의 데이터 전송 방법 및 장치는 시스템 정보 전송을 위한 별도의 인터페이스가 필요없게 되므로 시스템 정보를 필요로 하는 타이밍 컨트롤러 또는 데이터 드라이버의 구성을 간소화할 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여 져야만 할 것이다.

Claims (15)

  1. 제1 기간에 데이터 버스를 통해 비디오 데이터를 전송하는 단계와;
    상기 제1 기간과 다른 제2 기간에 상기 데이터 버스를 통해 시스템 정보를 전송하는 단계와;
    상기 제2 기간에서 상기 시스템 정보를 전송하는 데이터 버스를 제외한 나머지 데이터 버스를 통해 상기 시스템 정보가 등록되어질 레지스터의 어드레스 정보를 전송하는 단계를 포함하는 액정 표시 장치의 데이터 전송 방법.
  2. 제 1 항에 있어서,
    컴퓨터 시스템과 타이밍 컨트롤러 사이의 상기 데이터 버스를 통해 상기 비디오 데이터와 시스템 정보를 서로 다른 기간에 전송하는 것을 특징으로 하는 액정 표시 장치의 데이터 전송 방법.
  3. 제 1 항에 있어서,
    타이밍 컨트롤러와 데이터 드라이버 사이의 상기 데이터 버스를 통해 상기 비디오 데이터와 시스템 정보를 서로 다른 기간에 전송하는 것을 특징으로 하는 액정 표시 장치의 데이터 전송 방법.
  4. 삭제
  5. 제 1 항에 있어서,
    상기 제2 기간은 수평 동기 신호 및 수직 동기 신호 중 어느 한 동기 신호의 동기 기간을 포함하는 것을 특징으로 하는 액정 표시 장치의 데이터 전송 방법.
  6. 액정 패널의 구동 타이밍을 제어하는 타이밍 컨트롤러와;
    상기 타이밍 컨트롤러를 제어하는 컴퓨터 시스템과;
    상기 컴퓨터 시스템과 타이밍 컨트롤러 사이에 접속되어 제1 기간에서는 비디오 데이터를 전송하고, 그 제1 기간과 다른 제2 기간에 상기 타이밍 컨트롤러에 등록되어질 시스템 정보를 전송하는 데이터 버스를 구비하고,
    상기 데이터 버스는 상기 시스템 정보를 전송하는 데이터 버스를 제외한 나머지 데이터 버스를 통해 상기 시스템 정보 등록을 위한 어드레스 정보를 더 전송하는 것을 특징으로 하는 액정 표시 장치의 데이터 전송 장치.
  7. 삭제
  8. 제 6 항에 있어서,
    상기 제2 기간은 수평 동기 신호 및 수직 동기 신호 중 어느 한 동기 신호의 동기 기간을 포함하는 것을 특징으로 하는 액정 표시 장치의 데이터 전송 장치.
  9. 제 6 항에 있어서,
    상기 타이밍 컨트롤러는 상기 시스템 정보를 등록하기 위한 수신부를 추가로 구비하는 것을 특징으로 하는 액정 표시 장치의 데이터 전송 장치.
  10. 제 9 항에 있어서,
    상기 수신부는
    상기 데이터 버스를 통해 전송된 상기 시스템 정보를 등록하기 위한 레지스터와;
    상기 제2 기간에서 상기 나머지 데이터 버스를 통해 전송된 상기 어드레스 정보에 응답하여 해당 레지스터에 상기 시스템 정보가 등록되도록 제어하는 제어부를 구비하는 것을 특징으로 하는 액정 표시 장치의 데이터 전송 장치.
  11. 액정 패널의 데이터 라인을 구동하는 데이터 드라이버와;
    상기 데이터 드라이버를 제어하는 타이밍 컨트롤러와;
    상기 타이밍 컨트롤러와 데이터 드라이버 사이에 접속되어 제1 기간에서는 비디오 데이터를 전송하고, 그 제1 기간과 다른 제2 기간에 상기 데이터 드라이버에 등록되어질 시스템 정보를 전송하는 데이터 버스를 구비하고,
    상기 데이터 버스는 상기 시스템 정보를 전송하는 데이터 버스를 제외한 나머지 데이터 버스를 통해 상기 시스템 정보 등록을 위한 어드레스 정보를 더 전송하는 것을 특징으로 하는 액정 표시 장치의 데이터 전송 장치.
  12. 삭제
  13. 제 11 항에 있어서,
    상기 제2 기간은 수평 동기 신호 및 수직 동기 신호 중 어느 한 동기 신호의 동기 기간을 포함하는 것을 특징으로 하는 액정 표시 장치의 데이터 전송 장치.
  14. 제 11 항에 있어서,
    상기 데이터 드라이버는 상기 시스템 정보를 등록하기 위한 수신부를 추가로 구비하는 것을 특징으로 하는 액정 표시 장치의 데이터 전송 장치.
  15. 제 14 항에 있어서,
    상기 수신부는
    상기 데이터 버스를 통해 전송된 상기 시스템 정보를 등록하기 위한 레지스터와;
    상기 제2 기간에서 상기 나머지 데이터 버스를 통해 전송된 상기 어드레스 정보에 응답하여 해당 레지스터에 상기 시스템 정보가 등록되도록 제어하는 제어부를 구비하는 것을 특징으로 하는 액정 표시 장치의 데이터 전송 장치.
KR1020030099243A 2003-12-29 2003-12-29 액정 표시 장치의 데이터 전송 장치 및 방법 KR101047107B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030099243A KR101047107B1 (ko) 2003-12-29 2003-12-29 액정 표시 장치의 데이터 전송 장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030099243A KR101047107B1 (ko) 2003-12-29 2003-12-29 액정 표시 장치의 데이터 전송 장치 및 방법

Publications (2)

Publication Number Publication Date
KR20050070201A KR20050070201A (ko) 2005-07-07
KR101047107B1 true KR101047107B1 (ko) 2011-07-07

Family

ID=37260309

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030099243A KR101047107B1 (ko) 2003-12-29 2003-12-29 액정 표시 장치의 데이터 전송 장치 및 방법

Country Status (1)

Country Link
KR (1) KR101047107B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101508542B1 (ko) * 2007-11-21 2015-04-03 엘지디스플레이 주식회사 액정표시장치의 제어신호 전송회로 및 그 제어신호의전송방법

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010061844A (ko) * 1999-12-29 2001-07-07 박종섭 액정 표시 장치의 양방향 신호 전송 시스템
KR20020062306A (ko) * 2000-09-25 2002-07-25 마츠시타 덴끼 산교 가부시키가이샤 신호 전송 시스템, 신호 송신 장치 및 신호 수신 장치
KR20020093876A (ko) * 2001-02-01 2002-12-16 소니 가부시끼 가이샤 데이터 전송 방법 및 수신 방법, 비디오 데이터 송신 장치및 수신 장치

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010061844A (ko) * 1999-12-29 2001-07-07 박종섭 액정 표시 장치의 양방향 신호 전송 시스템
KR20020062306A (ko) * 2000-09-25 2002-07-25 마츠시타 덴끼 산교 가부시키가이샤 신호 전송 시스템, 신호 송신 장치 및 신호 수신 장치
KR20020093876A (ko) * 2001-02-01 2002-12-16 소니 가부시끼 가이샤 데이터 전송 방법 및 수신 방법, 비디오 데이터 송신 장치및 수신 장치

Also Published As

Publication number Publication date
KR20050070201A (ko) 2005-07-07

Similar Documents

Publication Publication Date Title
KR100496545B1 (ko) 커넥터 및 이를 이용한 액정표시장치의 구동장치
US7259739B2 (en) Method and apparatus for driving liquid crystal display
KR101252090B1 (ko) 액정표시장치
KR20080064280A (ko) 액정 표시 장치 및 이의 구동 방법
KR101653006B1 (ko) 액정표시장치와 그 소비전력 저감방법
KR101696458B1 (ko) 액정표시장치
US7391405B2 (en) Method and apparatus for driving liquid crystal display
US7924258B2 (en) Gate driving apparatus for preventing distortion of gate start pulse and image display device using the same and driving method thereof
US9087493B2 (en) Liquid crystal display device and driving method thereof
KR20160017871A (ko) 액정표시장치
KR20080043515A (ko) 액정표시장치 및 그 구동방법
KR100922790B1 (ko) 액정 패널의 게이트 구동 장치
KR20030055921A (ko) 2-도트 인버젼 구동방식의 액정표시장치 및 그 구동방법
KR101047107B1 (ko) 액정 표시 장치의 데이터 전송 장치 및 방법
KR20090113080A (ko) 액정표시장치의 게이트 구동 회로
KR100943631B1 (ko) 액정 패널의 게이트 구동 장치 및 방법
KR101622641B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR101502370B1 (ko) 액정표시장치
KR101136259B1 (ko) 액정표시장치의 구동장치 및 그 구동방법
KR100831284B1 (ko) 액정표시장치의 구동방법
KR101016754B1 (ko) 듀얼 쉬프트 레지스터를 포함한 게이트 드라이버와 그를이용한 액정 패널 구동 장치 및 방법
KR100604272B1 (ko) 액정 표시 장치 및 그 구동 방법
KR20060135376A (ko) 액정표시장치의 데이터 구동장치
KR101147832B1 (ko) 액정표시장치
KR20160035194A (ko) 표시장치의 전원 공급 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20150528

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20180515

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20190515

Year of fee payment: 9