KR101041659B1 - A Method Of Manfacturing GaN Epitaxial Layer Using ZnO Buffer Layer - Google Patents

A Method Of Manfacturing GaN Epitaxial Layer Using ZnO Buffer Layer Download PDF

Info

Publication number
KR101041659B1
KR101041659B1 KR1020030090985A KR20030090985A KR101041659B1 KR 101041659 B1 KR101041659 B1 KR 101041659B1 KR 1020030090985 A KR1020030090985 A KR 1020030090985A KR 20030090985 A KR20030090985 A KR 20030090985A KR 101041659 B1 KR101041659 B1 KR 101041659B1
Authority
KR
South Korea
Prior art keywords
gallium nitride
buffer layer
zinc oxide
substrate
layer
Prior art date
Application number
KR1020030090985A
Other languages
Korean (ko)
Other versions
KR20050058954A (en
Inventor
김용진
Original Assignee
주식회사 엘지실트론
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 엘지실트론 filed Critical 주식회사 엘지실트론
Priority to KR1020030090985A priority Critical patent/KR101041659B1/en
Publication of KR20050058954A publication Critical patent/KR20050058954A/en
Application granted granted Critical
Publication of KR101041659B1 publication Critical patent/KR101041659B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02488Insulating materials
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02373Group 14 semiconducting materials
    • H01L21/02378Silicon carbide
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02387Group 13/15 materials
    • H01L21/02395Arsenides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • H01L21/0254Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD

Abstract

본 발명은 산화아연 버퍼층을 이용한 질화갈륨 에피층 제조방법에 대한 것이다. 본 발명의 산화아연 버퍼층을 이용한 질화갈륨 에피층 제조방법은 코발트가 도핑된 산화아연 버퍼층을 형성하여 전위결함 밀도가 낮은 고품위 질화갈륨 박막층이 안정하게 성장하는 것을 특징으로 한다.









The present invention relates to a method for producing a gallium nitride epi layer using a zinc oxide buffer layer. The gallium nitride epitaxial layer manufacturing method using the zinc oxide buffer layer of the present invention is characterized by forming a cobalt-doped zinc oxide buffer layer to stably grow a high quality gallium nitride thin film layer having a low dislocation defect density.









질화갈륨, 산화아연, 코발트, 화합물 반도체Gallium nitride, zinc oxide, cobalt, compound semiconductor

Description

산화아연 버퍼층을 이용한 질화갈륨 에피층 제조방법{A Method Of Manfacturing GaN Epitaxial Layer Using ZnO Buffer Layer}A method of manufacturing a GaN epitaxial layer using ZnO buffer layer using a zinc oxide buffer layer

도 1은 본 실시예의 실리콘 웨이퍼 기판에 산화아연 버퍼층이 성장된 상태를 예시한 단면도.1 is a cross-sectional view illustrating a state in which a zinc oxide buffer layer is grown on a silicon wafer substrate of this embodiment.

도 2는 본 실시예에 의해 질화갈륨 박막이 형성된 상태를 예시한 단면도.2 is a cross-sectional view illustrating a state in which a gallium nitride thin film is formed by the present embodiment.

도 3은 각 물질의 에너지 준위를 예시한 그래프.3 is a graph illustrating the energy levels of each material.

도 4는 각 물질의 결정특성을 예시한 도표.4 is a diagram illustrating the crystal properties of each material.

*도면의 주요부분에 대한 부호의 설명** Description of the symbols for the main parts of the drawings *

10..........기판 20...........코발트 도핑된 산화아연 버퍼층10 .......... Substrate 20 ........... Cobalt-doped zinc oxide buffer layer

30..........질화갈륨 박막30 .......... gallium nitride thin film

본 발명은 질화물 반도체의 제조방법에 대한 것으로, 더욱 상세하게는 실리콘 웨이퍼 기판과 박막층의 격자상수 차이와 열팽창계수 차이를 극복하기 위해 코발트가 도핑된 산화아연 버퍼층을 설치하고, 그 버퍼층의 상부에 질화갈륨 박막층을 증착하는 질화물 반도체의 제조방법에 대한 것이다. The present invention relates to a method for manufacturing a nitride semiconductor, and more particularly, to provide a cobalt-doped zinc oxide buffer layer to overcome the difference in lattice constant and thermal expansion coefficient between the silicon wafer substrate and the thin film layer, and nitriding on the buffer layer The present invention relates to a method of manufacturing a nitride semiconductor for depositing a gallium thin film layer.                         

3족 질화물 박막을 이용한 반도체 소자의 품질은 전위결함밀도, 도판트의 농도 등에 의하여 좌우되는데, 현재까지는 격자상수의 불일치, n-type 백그라운드 캐리어 농도, 열팽창계수 등으로 발생되는 결함을 해소하는 방법이 개발되어 있지 않아 고품위 질화갈륨 박막의 제조가 용이하지 않았다. The quality of the semiconductor device using the group III nitride thin film is dependent on the potential defect density, the concentration of the dopant, etc. Until now, the method of solving the defects caused by the mismatch of lattice constant, n-type background carrier concentration, thermal expansion coefficient, etc. Since it was not developed, it was not easy to manufacture high quality gallium nitride thin film.

그러나, 최근의 향상된 화학 기상 증착장치에 의하여 만들어지는 질화갈륨은 결정성과 전기적, 광학적 품질이 향상되어 실제 반도체 소자로 제작되기에 이르렀다. 또한 질화갈륨 박막의 제작에 있어서 2단계 성장법 (Two Step Growth)을 이용한 버퍼층의 사용으로 격자상수 차가 큰 기판상에서도 단결정 박막을 제조할 수 있게 되었다.However, gallium nitride produced by the recent improved chemical vapor deposition apparatus has been improved in crystallinity, electrical and optical quality has been made into a real semiconductor device. In addition, the use of a buffer layer using two-step growth in the production of gallium nitride thin films enables the production of single crystal thin films on substrates with large lattice constant differences.

Akasaki와 Nakamura 등의 연구에 의하면, 화학 기상증착장치를 사용하여 400 내지 600℃에서 질화알미늄(AIN)이나 저온 질화갈륨(Low Temperature GaN)을 성장시키고 그 상부에 질화갈륨을 성장시킨 경우에는 3차원 성장(3 Dimensional Growth)이 현저하게 저지되어 양질의 에피 질화갈륨을 얻을 수 있게 된다고 보고하였다.According to studies by Akasaki and Nakamura et al., A three-dimensional method of using a chemical vapor deposition apparatus to grow aluminum nitride (AIN) or low temperature gallium nitride (Low Temperature GaN) at 400 to 600 ° C. and to grow gallium nitride on top thereof It has been reported that three-dimensional growth is significantly inhibited to obtain high quality epigallium nitride.

또한, 고품질의 질화갈륨 박막을 성장시키기 위해 AIN, GaN은 물론, MgO, SiC, ZnO, GaAs등의 여러 물질을 버퍼층으로 사용하는 것이 연구중에 있으며, MBE(Molecular Beam Epitaxy)나 HVPE(Hydride Vapour Phase Epitaxy), LPCVD(Low Pressure Chemical Vapour Deposition) 등의 다른 증착장비로 질화갈륨 성장을 연구 중에 있다.In addition, in order to grow high quality gallium nitride thin film, various materials such as AIN and GaN, as well as MgO, SiC, ZnO, GaAs, etc. are under study, and MBE (Molecular Beam Epitaxy) or HVPE (Hydride Vapor Phase) We are studying the growth of gallium nitride with other deposition equipment such as Epitaxy) and LPCVD (Low Pressure Chemical Vapor Deposition).

하지만, 상기와 같은 여러 버퍼물질의 상부에 성장된 질화갈륨 박막은 결정 성이 향상되기는 하지만, 여전히 격자상수 및 열팽창 계수의 차이로 많은 결손부분을 포함하고 있다. 예를 들어 산화아연(ZnO)을 실리콘 웨이퍼의 기판에 대해 버퍼층으로 사용하는 경우에, 산화아연이 질화갈륨과 같은 결정구조를 가지고 있으나 기판과 버퍼층 및 질화갈륨의 열팽창계수는 차이가 나기 때문에, 고온의 질화갈륨 증착과정에서 산화아연 버퍼층에 손상이 발생하고 질화갈륨 박막에는 많은 결정결함이 발생하게 된다. 따라서, 종래에는 실리콘웨이퍼 기판에 산화아연 버퍼층을 사용하는 경우에 많은 결함으로 양질의 질화갈륨 박막 형성에 곤란한 점이 있어 왔다. However, although the gallium nitride thin film grown on the above-mentioned various buffer materials has improved crystallinity, it still contains many defects due to the difference in lattice constant and thermal expansion coefficient. For example, when zinc oxide (ZnO) is used as a buffer layer for a substrate of a silicon wafer, zinc oxide has a crystal structure such as gallium nitride, but the thermal expansion coefficients of the substrate, the buffer layer, and gallium nitride are different. In the gallium nitride deposition process, the zinc oxide buffer layer is damaged and many crystal defects occur in the gallium nitride thin film. Therefore, there have been many difficulties in forming a high quality gallium nitride thin film due to many defects when using a zinc oxide buffer layer for a silicon wafer substrate.

본 발명의 목적은, 질화갈륨과 기판과의 격자상수의 차이를 줄이는 버퍼층이 고온 공정에서 안정된 상태를 유지하여 전위결함 밀도가 낮은 고품질의 질화갈륨 박막을 형성하는 것을 가능케 하는 산화아연 버퍼층을 이용한 질화갈륨 에피층 제조방법을 구현하는 것이다.An object of the present invention is to provide a nitride layer using a zinc oxide buffer layer, which enables a buffer layer to reduce the difference in lattice constant between gallium nitride and a substrate to maintain a stable state in a high temperature process to form a high quality gallium nitride thin film having a low dislocation defect density. It is to implement a gallium epilayer manufacturing method.

상기 목적을 달성하기 위한 본 발명에 의한 산화아연 버퍼층을 이용한 질화갈륨 에피층 제조방법은, 질화갈륨 박막의 성장을 위해 기판의 상면에 코발트가 도핑된 산화아연 버퍼층을 형성하는 버퍼층 형성단계와; 상기 버퍼층의 상부에 질화갈륨 박막층을 성장시키는 질화갈륨 증착단계를 포함하여 구성되어, 상기 질화갈륨 박막층이 결정학적으로 안정적으로 성장되는 것을 특징으로 한다.The gallium nitride epitaxial layer production method using the zinc oxide buffer layer according to the present invention for achieving the above object comprises the steps of forming a buffer layer to form a zinc oxide buffer layer doped with a cobalt on the upper surface of the substrate for the growth of gallium nitride thin film; It comprises a gallium nitride deposition step of growing a gallium nitride thin film layer on top of the buffer layer, characterized in that the gallium nitride thin film layer is crystallographically stable.

상기 기판은 단결정 실리콘 웨이퍼, 사파이어 기판, SiC 기판 또는 GaAs 기 판 중의 어느 하나인 것을 한다.The substrate may be any one of a single crystal silicon wafer, a sapphire substrate, a SiC substrate, or a GaAs substrate.

상기 버퍼층 형성단계는 상기 기판온도가 450 내지 600℃ 범위 내로 유지되는 불활성기체 분위기에서 한다.The buffer layer forming step is performed in an inert gas atmosphere in which the substrate temperature is maintained within the range of 450 to 600 ° C.

상기 불활성기체는 Ar인 것을 특징으로 한다.The inert gas is characterized in that Ar.

상기 산화아연 버퍼층은 20nm 내지 75nm로 증착되는 것을 특징으로 한다.The zinc oxide buffer layer is characterized in that deposited at 20nm to 75nm.

상기 질화갈륨 증착단계는 트리메틸갈륨과 암모니아의 혼합기체에 의해 수행되는 것을 특징으로 한다.The gallium nitride deposition step is characterized in that carried out by a mixed gas of trimethylgallium and ammonia.

상기 질화갈륨 증착단계는 900 내지 1300℃에서 수행되는 것을 특징으로 한다.The gallium nitride deposition step is characterized in that performed at 900 to 1300 ℃.

본 발명은 상기와 같은 구성에 의해, 기판과 질화갈륨 사이에 격자상수를 줄이기 위해 사용되는 산화아연 버퍼층에 코발트 도핑을 통해 전위결함밀도를 감소 시키는 효과를 극대화하여 고품질의 질화갈륨 박막을 얻을 수 있게 된다.The present invention can maximize the effect of reducing the potential defect density through cobalt doping in the zinc oxide buffer layer used to reduce the lattice constant between the substrate and gallium nitride to obtain a high quality gallium nitride thin film. do.

이하 상기와 같은 구성을 가지는 본 발명에 의한 산화아연 버퍼층을 이용한 질화갈륨 에피층 제조방법의 바람직한 실시예의 구성을 첨부된 도면을 참조하여 상세하게 설명한다.Hereinafter, a configuration of a preferred embodiment of a gallium nitride epitaxial layer manufacturing method using a zinc oxide buffer layer according to the present invention having the above configuration will be described in detail with reference to the accompanying drawings.

도 1은 본 실시예에 실리콘 단결정 웨이퍼 기판에 코발트 도핑된 산화아연 버퍼층이 성장된 상태를 예시한 단면도이고, 도 2는 본 실시예에 의해 질화갈륨 에피층이 형성된 상태를 예시한 단면도이다. 도 3은 각 물질의 에너지 준위를 예시한 그래프이고, 도 4는 각 물질의 격자상수와 열팽창 계수를 예시한 도표이다.1 is a cross-sectional view illustrating a state in which a cobalt-doped zinc oxide buffer layer is grown on a silicon single crystal wafer substrate in this embodiment, and FIG. 2 is a cross-sectional view illustrating a state in which a gallium nitride epitaxial layer is formed according to this embodiment. 3 is a graph illustrating energy levels of each material, and FIG. 4 is a graph illustrating lattice constants and coefficients of thermal expansion of each material.

본 실시예에서는 질화갈륨의 증착을 위한 기판(10)으로 (111) 방향의 단결정 실리콘 웨이퍼를 사용하고 있다. 실리콘 단결정 웨이퍼 기판은(10) 사파이어나 GaAs 등에 비하여 질화갈륨 박막(30)의 증착이 어렵지만, 가격이 저렴하고 대면적 구현이 가능하기 때문에 적정수준의 질화갈륨 박막(30)을 실리콘 웨이퍼 상에 형성시킬 수 있다면 경제성이 확보될 수 있다. In this embodiment, a single crystal silicon wafer in the (111) direction is used as the substrate 10 for deposition of gallium nitride. Although the silicon single crystal wafer substrate (10) is more difficult to deposit the gallium nitride thin film (30) than sapphire, GaAs, etc., because of the low cost and large area, an appropriate level of gallium nitride thin film (30) is formed on the silicon wafer. If you can, economic feasibility can be ensured.

본 실시예에서는 실리콘 단결정 웨이퍼를 기판(10)으로 사용하는 한편으로 코발트 도핑된 산화아연(ZnO)을 버퍼층(20)으로 사용하고 있다.In this embodiment, a silicon single crystal wafer is used as the substrate 10 while cobalt-doped zinc oxide (ZnO) is used as the buffer layer 20.

이 산화아연은 이방성을 가지며, 격자상수가 a = 3.252, b = 5.213이며, 질화갈륨(GaN), 질화알루미늄(AIN) 등과 유사한 결정구조와 격자상수를 가지며 넓은 영역의 광학특성을 보유한다. 한편 실리콘 단결정은 등방성을 가지며 그 격자상수가 a = b = c = 5.4301이며, 질화갈륨은 격자상수가 a = 3.189이며 격자상수 차이가 2 % 정도로 산화아연과 유사하고, 산화아연과 같은 육방정계구조(hexagonal structure)를 가진다. The zinc oxide has anisotropy, lattice constants a = 3.252, b = 5.213, crystal structures similar to gallium nitride (GaN), aluminum nitride (AIN), and the like, and has a wide range of optical properties. On the other hand, silicon single crystal is isotropic and its lattice constant is a = b = c = 5.4301, and gallium nitride has a lattice constant of a = 3.189 and the lattice constant difference is similar to zinc oxide with a difference of 2%, and hexagonal structure like zinc oxide (hexagonal structure).

따라서, 산화아연 버퍼층(20)은 결정의 측면에서 실리콘 단결정과 질화갈륨의 사이에서 좋은 버퍼층으로 작용할 수 있다. 즉, 산화아연이 실리콘 단결정 웨이퍼 기판(10) 상부에 안정적으로 증착될 수 있게 되며, 안정적인 질화갈륨 박막(30)을 형성하는 것이 가능해진다.Therefore, the zinc oxide buffer layer 20 can act as a good buffer layer between silicon single crystal and gallium nitride in terms of crystal. That is, zinc oxide can be deposited on the silicon single crystal wafer substrate 10 stably, and the stable gallium nitride thin film 30 can be formed.

그러나, 질화갈륨은 열팽창계수가 a, b방향에서 5.59*10-6/k이고, 산화아연은 2.9*10-6/k으로 큰 차이가 나며, 실리콘과는 여전히 격자상수의 차가 커서 실리콘웨이퍼의 표면에 안정적으로 증착시키는 것에 어려움이 있고, 질화갈륨의 증착을 위한 고온 열처리과정에서 산화아연 버퍼층(20)에 손상이 발생할 수 있다.However, gallium nitride has a large coefficient of thermal expansion of 5.59 * 10 -6 / k in the a and b directions, and zinc oxide of 2.9 * 10 -6 /k.The difference in lattice constant between silicon and silicon is still large. It is difficult to stably deposit on the surface, and damage to the zinc oxide buffer layer 20 may occur in a high temperature heat treatment process for depositing gallium nitride.

본 실시예에서는 산화아연과 실리콘의 격자상수의 차이를 보완하고 열팽창계수의 차이에 의한 산화아연 버퍼층(20)의 손상을 방지하기 위하여 산화아연 버퍼층(20)의 형성시 코발트(Co)를 도핑하여 사용하고 있다.In the present embodiment, in order to compensate for the difference in the lattice constant between zinc oxide and silicon and to prevent damage of the zinc oxide buffer layer 20 due to the difference in thermal expansion coefficient, cobalt (Co) is doped when the zinc oxide buffer layer 20 is formed. I use it.

본 실시예의 코발트 도핑된 산화아연 버퍼층(20)의 형성은 스퍼터(Sputter)장비를 이용하여 행해지는데, 실리콘 단결정 웨이퍼 기판(10)을 사용하는 경우 기판의 온도가 450 내지 600℃로 유지된다. 코발트 도핑된 산화아연 버퍼층(20)의 형성과정은 불활성기체 분위기에서 수행되며, 불활성기체로는 Ar을 채택하여 사용하고 있다. 본 실시예에서 코발트 도핑된 산화아연의 증착은 Ar 가스분위기의 5 내지 50mTorr의 저압공정에서 수행되며, 20 내지 75nm 범위의 두께로 형성된다.The formation of the cobalt-doped zinc oxide buffer layer 20 of the present embodiment is performed by using a sputtering equipment. When the silicon single crystal wafer substrate 10 is used, the temperature of the substrate is maintained at 450 to 600 ° C. The formation process of the cobalt doped zinc oxide buffer layer 20 is performed in an inert gas atmosphere, and Ar is used as the inert gas. In the present embodiment, the deposition of the cobalt-doped zinc oxide is performed in a low pressure process of 5 to 50 mTorr in an Ar gas atmosphere, and is formed in a thickness of 20 to 75 nm.

이와 같이 산화아연 버퍼층(20)의 형성단계가 종료되면, 질화갈륨 박막(30)을 증착하는 단계가 수행된다. 그리고, 본 실시예의 질화갈륨 증착단계는 고온 유기금속 화학 기상 증착장치에서 수행되는데, 증착장치의 내부는 진공에 가까운 저압상태가 유지되고 트리메틸갈륨과 암모니아 가스를 공급하는 것에 의해 수행된다.As such, when the forming of the zinc oxide buffer layer 20 is completed, the step of depositing the gallium nitride thin film 30 is performed. In addition, the gallium nitride deposition step of the present embodiment is performed in a high temperature organometallic chemical vapor deposition apparatus, the interior of the deposition apparatus is carried out by maintaining a low pressure near the vacuum and supplying trimethylgallium and ammonia gas.

본 실시예의 질화갈륨 증착의 온도분위기는 900 내지 1300℃에서 수행되는데, 증착하고자 하는 질화갈륨 박막(30)의 두께에 따라 증착시간은 달리 정해진다.The temperature atmosphere of the gallium nitride deposition of the present embodiment is carried out at 900 to 1300 ℃, the deposition time is determined according to the thickness of the gallium nitride thin film 30 to be deposited.

산화아연은 도 3와 도 4에 도시된 바와 같이 에너지준위에 있어서 질화갈륨에 유사하여 블루(blue)나 그린(green)계열의 발광이 가능한 물질이다. 또한 산화아연은 질화갈륨과 격자상수에 있어 매우 가깝고 결정구조가 동일한 물질이다.As illustrated in FIGS. 3 and 4, zinc oxide is a material capable of emitting blue or green light in a manner similar to gallium nitride at an energy level. Zinc oxide is also very close in terms of gallium nitride and lattice constant and has the same crystal structure.

본 실시예에서는 이와 같은 결정특성을 갖는 산화아연에 코발트를 도핑시켜 산화아연과 실리콘 단결정 사이의 격자상수의 차이를 보완하여 산화아연 버퍼층의 안정적인 형성을 가능하게 한다. 또한 코발트를 도핑하는 것에 의해 고온상태에서 수행되는 질화갈륨의 증착과정 중, 실리콘 단결정 웨이퍼와의 열팽창계수의 차이로 산화아연 버퍼층이 손상되는 것을 방지할 수 있게 한다. 이와 같이 코발트를 도핑하여 안정적인 버퍼층(20)의 형성이 가능하기 때문에 원하는 두께의 고품질의 질화갈륨 박막(30)을 얻는 것이 가능해진다.In this embodiment, cobalt is doped with zinc oxide having such crystal characteristics to compensate for the difference in lattice constant between zinc oxide and silicon single crystal to enable stable formation of the zinc oxide buffer layer. In addition, by doping cobalt, it is possible to prevent the zinc oxide buffer layer from being damaged by the difference in the coefficient of thermal expansion with the silicon single crystal wafer during the deposition of gallium nitride performed at a high temperature. Thus, since the stable buffer layer 20 can be formed by doping cobalt, it is possible to obtain a high quality gallium nitride thin film 30 having a desired thickness.

본 발명의 다른 실시예에서는 기판의 소재로 실리콘 단결정이 아닌 사파이어나 SiC, GaAs 등을 사용하고 있다. 이 경우에도 산화아연층에 코발트를 도핑하는 것에 사파이어나 SiC, GaAs 등과 산화아연의 격자상수의 차이를 보완하는 것이 가능하며, 질화갈륨의 고온 증착과정에도 산화아연 버퍼층의 손상을 방지할 수 있어 결정결함이 적은 질화갈륨 박막층을 얻는 것이 가능해진다.In another embodiment of the present invention, a sapphire, SiC, GaAs, or the like, which is not a silicon single crystal, is used as the material of the substrate. In this case, the cobalt doping of the zinc oxide layer can compensate for the difference in the lattice constant between sapphire, SiC, GaAs and zinc oxide, and the zinc oxide buffer layer can be prevented during the high temperature deposition process of gallium nitride. It becomes possible to obtain a gallium nitride thin film layer with few defects.

본 발명의 권리범위는 상기 실시예에 한정되는 것이 아니라 특허청구범위에 기재된 사항에 의해 정해지며, 특허청구범위에 기재된 사항과 동일성 범위에서 당업자가 행한 다양한 변형과 개작을 포함함은 자명하다.The scope of the present invention is not limited to the above embodiments, but is determined by the matters described in the claims, and it is obvious that the present invention includes various modifications and adaptations made by those skilled in the art in the same range as the matters described in the claims.

본 발명은 기판위에 코발트 도핑된 산화아연 버퍼층을 설치하여 기판과 질화갈륨간의 격자상수 차이에서 발생하는 결정성장 결함을 방지할 수 있게 된다. 또한 코발트 도핑으로 산화아연 버퍼층의 결정이 안정화되기 때문에 질화갈륨의 고온 공정에서도 안정된 버퍼층으로 작용할 수 있게 된다. 따라서, 산화아연층의 상부에 증착되는 질화갈륨 박막 에피층의 전위결함 밀도를 낮추는 것이 가능하여 고품질의 에피박막 성장이 가능해진다.The present invention provides a cobalt-doped zinc oxide buffer layer on the substrate to prevent crystal growth defects caused by the lattice constant difference between the substrate and gallium nitride. In addition, since the crystal of the zinc oxide buffer layer is stabilized by cobalt doping, it is possible to act as a stable buffer layer even at a high temperature process of gallium nitride. Therefore, it is possible to lower the potential defect density of the gallium nitride thin film epitaxial layer deposited on the zinc oxide layer, thereby enabling high quality epitaxial film growth.

그리고, 실리콘 단결정 웨이퍼는 사파이어나 SiC, GaAs 등에 대해 기판으로 사용되는 경우 저렴하기 때문에, 질화갈륨 박막 에피층의 생산에 있어 생산원가를 크게 절감할 수 있게 된다. In addition, since the silicon single crystal wafer is inexpensive when used as a substrate for sapphire, SiC, GaAs, etc., it is possible to greatly reduce the production cost in the production of gallium nitride thin film epilayer.

Claims (7)

질화갈륨 박막의 성장을 위해 기판의 상면에 코발트가 도핑된 산화아연 버퍼층을 형성하는 버퍼층 형성단계와;A buffer layer forming step of forming a cobalt-doped zinc oxide buffer layer on an upper surface of the substrate to grow a gallium nitride thin film; 상기 버퍼층의 상부에 질화갈륨 박막층을 성장시키는 질화갈륨 증착단계를 포함하여 구성되어,It comprises a gallium nitride deposition step of growing a gallium nitride thin film layer on top of the buffer layer, 상기 질화갈륨 박막층이 결정학적으로 안정적으로 성장되는 것을 특징으로 하는 산화아연 버퍼층을 이용한 질화갈륨 에피층 제조방법. The gallium nitride epitaxial layer manufacturing method using a zinc oxide buffer layer, characterized in that the gallium nitride thin film is grown crystallographically stable. 청구항 1에 있어서, 상기 기판은 단결정 실리콘 웨이퍼, 사파이어 기판, SiC 기판 또는 GaAs 기판 중의 어느 하나인 것을 특징으로 하는 산화아연 버퍼층을 이용한 질화갈륨 에피층 제조방법.The method of claim 1, wherein the substrate is any one of a single crystal silicon wafer, a sapphire substrate, a SiC substrate, or a GaAs substrate. 청구항 1에 있어서, 상기 버퍼층 형성단계는 상기 기판온도가 450 내지 600℃ 범위 내로 유지되는 불활성기체 분위기에서 수행되는 것을 특징으로 하는 산화아연 버퍼층을 이용한 질화갈륨 에피층 제조방법. The method of claim 1, wherein the forming of the buffer layer is performed in an inert gas atmosphere in which the substrate temperature is maintained within a range of 450 to 600 ° C. 3. 청구항 3에 있어서, 상기 불활성기체는 Ar인 것을 특징으로 하는 산화아연 버퍼층을 이용한 질화갈륨 에피층 제조방법.The method of claim 3, wherein the inert gas is Ar. 4. 청구항 1에 있어서, 상기 산화아연 버퍼층은 20nm 내지 75nm로 증착되는 것을 특징으로 하는 산화아연 버퍼층을 이용한 질화갈륨 에피층 제조방법. The method of claim 1, wherein the zinc oxide buffer layer is deposited at 20 nm to 75 nm. 청구항 1에 있어서, 상기 질화갈륨 증착단계는 트리메틸갈륨과 암모니아의 혼합기체에 의해 수행되는 것을 특징으로 하는 산화아연 버퍼층을 이용한 질화갈륨 에피층 제조방법 .The method of claim 1, wherein the gallium nitride deposition step is performed by a mixed gas of trimethylgallium and ammonia. 청구항 1 또는 6에 있어서, 상기 질화갈륨 증착단계는 900 내지 1300℃에서 수행되는 것을 특징으로 하는 산화아연 버퍼층을 이용한 질화갈륨 에피층 제조방법.The method of claim 1, wherein the gallium nitride deposition step is performed at 900 to 1300 ° C. 9.
KR1020030090985A 2003-12-13 2003-12-13 A Method Of Manfacturing GaN Epitaxial Layer Using ZnO Buffer Layer KR101041659B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030090985A KR101041659B1 (en) 2003-12-13 2003-12-13 A Method Of Manfacturing GaN Epitaxial Layer Using ZnO Buffer Layer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030090985A KR101041659B1 (en) 2003-12-13 2003-12-13 A Method Of Manfacturing GaN Epitaxial Layer Using ZnO Buffer Layer

Publications (2)

Publication Number Publication Date
KR20050058954A KR20050058954A (en) 2005-06-17
KR101041659B1 true KR101041659B1 (en) 2011-06-14

Family

ID=37252231

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030090985A KR101041659B1 (en) 2003-12-13 2003-12-13 A Method Of Manfacturing GaN Epitaxial Layer Using ZnO Buffer Layer

Country Status (1)

Country Link
KR (1) KR101041659B1 (en)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7795050B2 (en) 2005-08-12 2010-09-14 Samsung Electronics Co., Ltd. Single-crystal nitride-based semiconductor substrate and method of manufacturing high-quality nitride-based light emitting device by using the same
KR100753152B1 (en) 2005-08-12 2007-08-30 삼성전자주식회사 Nitride-based Light Emitting Device and Method of Fabricating the Same
KR101038069B1 (en) 2006-04-25 2011-06-01 내셔널 유니버시티 오브 싱가포르 Method of zinc oxide film grown on the epitaxial lateral overgrowth gallium nitride template
KR100733915B1 (en) * 2006-07-31 2007-07-02 인하대학교 산학협력단 Transparent conductive oxide thin film deposited with buffer layer on polymer substrate and its preparation
KR100834698B1 (en) * 2006-12-27 2008-06-02 주식회사 실트론 Method of forming gan layer and gan substrate manufactured using the same
KR101660734B1 (en) * 2010-02-24 2016-09-28 엘지전자 주식회사 method for growing nitride semiconductor film

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990033493A (en) * 1997-10-24 1999-05-15 이형도 Gallium nitride wafer manufacturing method

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19990033493A (en) * 1997-10-24 1999-05-15 이형도 Gallium nitride wafer manufacturing method

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
H. Tabata et al., "Control of the electric and magnetic properties of ZnO films", PHYSICA B, 2001

Also Published As

Publication number Publication date
KR20050058954A (en) 2005-06-17

Similar Documents

Publication Publication Date Title
US7319064B2 (en) Nitride based semiconductor device and process for preparing the same
JP5792209B2 (en) Method for heteroepitaxial growth of high quality N-plane GaN, InN and AlN and their alloys by metalorganic chemical vapor deposition
JP4581490B2 (en) III-V group nitride semiconductor free-standing substrate manufacturing method and III-V group nitride semiconductor manufacturing method
US7612361B2 (en) Method of growing a nitride single crystal on silicon wafer, nitride semiconductor light emitting diode manufactured using the same and the manufacturing method
EP1724378B1 (en) Manufacturing method for epitaxial substrate and method for unevenly distributing dislocations in group III nitride crystal
US20070138505A1 (en) Low defect group III nitride films useful for electronic and optoelectronic devices and methods for making the same
KR101380717B1 (en) Semi-conductor substrate and method and masking layer for producing a free-standing semi-conductor substrate by means of hydride-gas phase epitaxy
WO1995020695A1 (en) Method of making single crystal gallium nitride
US6255004B1 (en) III-V nitride semiconductor devices and process for the production thereof
KR100682272B1 (en) Manufacturing Process of Nitride Substrate And Nitride Substrate by the Process
JP5139567B1 (en) Substrate having a buffer layer structure for growing a nitride semiconductor layer
US6339014B1 (en) Method for growing nitride compound semiconductor
KR101041659B1 (en) A Method Of Manfacturing GaN Epitaxial Layer Using ZnO Buffer Layer
Piquette et al. Morphology, polarity, and lateral molecular beam epitaxy growth of GaN on sapphire
CN113471062A (en) Preparation method of III-group oxide film and epitaxial wafer thereof
KR20040063171A (en) Group ⅲ nitride semicondoctor substrate and its manufacturing method
Jasinski Classic and novel methods of dislocation reduction in heteroepitaxial nitride layers
CN110429019B (en) Epitaxial growth method for improving quality of nonpolar GaN material by inserting InGaN layer
WO2013038980A1 (en) Substrate having buffer layer structure for growing nitride semiconductor layer
KR20150035413A (en) Epitaxial growth of compound semiconductors using lattice-tuned domain-matching epitaxy
KR20160063360A (en) A semiconductor wafer and a method for producing the semiconductor wafer
KR100839224B1 (en) Method for manufacturing thick film of gan
KR100590444B1 (en) Growth method of nitride epitaxial layer using high temperature grown buffer layer
WO2011111647A1 (en) Method for producing nitride compound semiconductor substrate, nitride compound semiconductor substrate and self-supporting nitride compound semiconductor substrate

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20140325

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20160401

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20170328

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20180319

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20190325

Year of fee payment: 9