KR100950770B1 - 디레이트 매칭 방법 및 장치 - Google Patents

디레이트 매칭 방법 및 장치 Download PDF

Info

Publication number
KR100950770B1
KR100950770B1 KR1020070130509A KR20070130509A KR100950770B1 KR 100950770 B1 KR100950770 B1 KR 100950770B1 KR 1020070130509 A KR1020070130509 A KR 1020070130509A KR 20070130509 A KR20070130509 A KR 20070130509A KR 100950770 B1 KR100950770 B1 KR 100950770B1
Authority
KR
South Korea
Prior art keywords
derate
matching
bits
derate matching
received data
Prior art date
Application number
KR1020070130509A
Other languages
English (en)
Other versions
KR20090063004A (ko
Inventor
조대순
찬 김
김태중
박형준
Original Assignee
한국전자통신연구원
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국전자통신연구원, 삼성전자주식회사 filed Critical 한국전자통신연구원
Priority to KR1020070130509A priority Critical patent/KR100950770B1/ko
Publication of KR20090063004A publication Critical patent/KR20090063004A/ko
Application granted granted Critical
Publication of KR100950770B1 publication Critical patent/KR100950770B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04WWIRELESS COMMUNICATION NETWORKS
    • H04W28/00Network traffic management; Network resource management
    • H04W28/16Central resource management; Negotiation of resources or communication parameters, e.g. negotiating bandwidth or QoS [Quality of Service]
    • H04W28/18Negotiating wireless communication parameters
    • H04W28/22Negotiating communication rate
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/40Bus networks
    • H04L12/4013Management of data rate on the bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Quality & Reliability (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

본 발명은 이동통신 단말기의 디레이트 매칭에 관한 것으로, 수신 데이터 중 적어도 하나의 비트를 이용하여 입력 비트 개수를 목표 출력 비트 개수로 디레이트 매칭하기 위한 디레이트 매칭 횟수를 계산하고, 매회 디레이트 매칭 시마다 디레이트 매칭할 회당 처리 비트 개수를 계산하여 매회 디레이트 매칭 시마다 각각의 회당 처리 비트 개수를 적용하여 수신 데이터를 디레이트 매칭한다. 이와 같이 함으로써, 디레이트 매칭 시 클럭 당 데이터 처리 수를 늘려 고속의 데이터 처리가 가능하다.
LTE, 수신단, 디레이트 매칭

Description

디레이트 매칭 방법 및 장치{METHOD AND APPARATUS FOR DERATE MATCHING}
본 발명은 디레이트 매칭 방법 및 장치에 관한 것으로, 더욱 상세하게는 이동통신 시스템의 디레이트 매칭 방법 및 장치에 관한 것이다.
본 발명은 정보통신부 및 정보통신연구진흥원의 IT성장동력기술개발사업의 일환으로 수행한 연구로부터 도출된 것이다[과제관리번호: 2005-S-404-13, 과제명: 3G Evolution 무선전송 기술 개발].
4 세대(4G) 이동통신 기술 표준의 유력한 후보인 3 세대(3G) LTE(Long Term Evolution) 이동통신 시스템은 패킷 데이터 전송에 기반을 둔 다양한 서비스 지원을 목표로 한다. 이와 같은 LTE 이동통신 시스템에서는 최대 20MHz 전송 대역폭을 기준으로, 하향 및 상향 링크에서 각각 100Mbps 및 50Mbps의 최대 전송 속도를 지원한다. 그리고 데이터 전송 효율 향상, 효율적인 주파수 자원 이용, 이동성, 낮은 응답 시간(latency), 패킷 데이터 전송에 최적화된 기술 및 서비스 품질 보장 등을 제공한다.
이와 더불어, 3G LTE 이동통신 시스템의 이동통신 단말기 역시 20MHz 대역폭을 기준으로, 이동 속도 120Km/h에서 하향 링크 30Mbps, 상향 링크 15Mbps의 데이 터 전송 속도를 지원한다. 그리고 고품질 및 고속의 멀티미디어 서비스를 제공함과 동시에, 모바일 영상 서비스를 본격적으로 제공할 수 있다.
이와 같은 3G LTE 이동통신 시스템의 송신단(기지국 등)에서는 레이트 매칭(Rate matching)을 수행하고, 이동통신 시스템의 수신단(이동통신 단말기)에서는 디레이트 매칭(Derate matching)을 수행한다.
레이트 매칭은 부호화된 비트 수를 망으로 송출하기 전에 레이트 매칭 패턴에 따라 반복(Repetition) 또는 펑쳐링(Puncturing)하여 부호화된 비트 수를 망의 전송에 요구되는 비트 수로 맞추는 과정을 의미하고, 디레이트 매칭은 역으로 이동통신 시스템의 수신단에서 반복 또는 펑쳐링된 수신 데이터를 복호화하기 전에 그 레이트 매칭된 상태를 푸는 과정을 의미한다.
이와 같은 디레이트 매칭을 수행하는 수신단의 디레이트 매칭 장치에서는 망으로부터 수신된 데이터의 처음부터 마지막 비트까지 레이트 매칭된 상태를 풀기 위한 디레이트 매칭 알고리즘을 적용하고 있다. 이를 위해서는 수신된 데이터의 수만큼 클럭 수가 필요하다.
그런데, 전송률이 높아져 하나의 전송 시간 간격(Transmit Time Interval, 이하 "TTI"라 함) 내에서 입력 데이터 수가 많아지는 경우, TTI에 해당하는 클럭 수보다 입력 데이터의 크기가 커질 수 있다. 이 경우 입력 데이터를 하나의 프로세싱으로 디레이트 매칭 알고리즘을 적용할 수가 없는 문제점이 있다.
본 발명이 이루고자 하는 기술적 과제는 디레이트 매칭 시 클럭 당 데이터 처리 수를 늘려 고속의 데이터 처리가 가능하게 하는 디레이트 매칭 방법 및 장치를 제공하는 것이다.
위에서 기술한 바와 같은 과제를 이루기 위하여, 본 발명의 특징에 따른 이동통신 단말기의 디레이트 매칭 방법은, 수신 데이터 중 적어도 하나의 비트를 이용하여 입력 비트 개수를 목표 출력 비트 개수로 디레이트 매칭하기 위한 디레이트 매칭 횟수를 계산하는 단계, 매회 디레이트 매칭 시마다 디레이트 매칭할 회당 처리 비트 개수를 계산하는 단계 및 상기 매회 디레이트 매칭 시마다 각각의 상기 회당 처리 비트 개수를 적용하여 상기 수신 데이터를 디레이트 매칭하는 단계를 포함한다.
또한, 본 발명의 다른 특징에 따른 이동통신 단말기의 디레이트 매칭 장치는, 수신 데이터의 적어도 하나의 비트를 이용하여 회당 처리 비트 개수 만큼의 비트의 디레이트 매칭을 수행하여 복수의 회당 출력 비트를 생성하는 디레이트 매칭부 및 상기 복수의 회당 출력 비트를 결합하여 목표 출력 비트 개수 만큼의 비트를 포함하는 데이터를 생성하는 결합부를 포함한다.
이와 같은 본 발명의 실시예에 따르면, 크기가 큰 수신 데이터의 경우 복수 개의 데이터를 동시에 디레이트 매칭하여 디레이트 매칭 시간을 단축시킬 수 있다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 그리고 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 유사한 부분에 대해서는 유사한 도면 부호를 붙였다.
명세서 전체에서, 어떤 부분이 어떤 구성요소를 "포함"한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다. 또한, 명세서에 기재된 "…부", "…기", "모듈" 등의 용어는 적어도 하나의 기능이나 동작을 처리하는 단위를 의미하며, 이는 하드웨어나 소프트웨어 또는 하드웨어 및 소프트웨어의 결합으로 구현될 수 있다.
이하, 첨부된 도면을 참조하여 본 발명에 대해서 상세히 설명하도록 한다. 이제 본 발명의 실시 예에 따른 이동통신 시스템에서 디레이트 매칭 방법 및 장치에 대하여 도면을 참고로 하여 상세하게 설명한다. 본 발명의 실시 예에서는 3G LTE 이동통신 시스템을 예로 들어서 설명하였지만, 본 발명의 실시예는 다른 이동통신 시스템에도 적용될 수 있다.
도 1은 본 발명의 실시 예에 따른 이동통신 시스템의 송신단에서의 레이트 매칭 장치를 개략적으로 나타낸 도면이다.
도 1에 나타낸 바와 같이, 레이트 매칭 장치(100)는 비트 분리부(110), 제1 레이트 매칭부(120), 가상 버퍼(130), 제2 레이트 매칭부(140) 및 비트 수집부(150)를 포함한다.
비트 분리부(110)는 부호화된 비트들로 이루어진 입력 신호(NTTI)를 정보 비트(Systematic bits)와 제1 및 제2 잉여 비트(Parity 1 bits, Parity 2 bits)로 분리하여 제1 레이트 매칭부(120)로 출력한다.
제1 레이트 매칭부(120)는 수신된 정보 비트와 제1 및 제2 잉여 비트들에 대해 레이트 매칭을 수행한 후 가상 버퍼(130)로 출력한다(Nsys, Np1, Np2). 이때, 제1 레이트 매칭부(120)는 정보 비트를 제외한 제1 및 제2 잉여 비트에 대해 정해진 레이트 매칭 패턴에 따라 레이트 매칭 알고리즘을 이용하여 레이트 매칭을 위한 펑쳐링 또는 반복을 수행한다.
가상 버퍼(130)는 제1 매칭부(120)로부터 출력된 정보 비트(Nsys)와 레이트 매칭된 제1 및 제2 잉여 비트(Np1, Np2)들을 저장한다.
제2 레이트 매칭부(140)는 정보 비트(Nsys)와 제1 및 제2 잉여 비트(Np1, Np2)를 합한 데이터 크기가 망의 물리 채널에서 전송 가능한 비트 수가 되도록 가상 버퍼(130)로부터 출력된 정보 비트(Nsys)와 제1 및 제2 잉여 비트(Np1, Np2)들에 대해 각각 정해진 레이트 매칭 패턴에 따라 레이트 매칭 알고리즘을 이용하여 레이트 매 칭을 수행하고, 레이트 매칭된 데이터를 비트 수집부(150)로 출력한다(Nt,sys, Nt,p1, Nt,p2).
비트 수집부(150)는 제2 레이트 매칭부(140)로부터 출력된 레이트 매칭된 비트들을 합한 후 인터리빙하여 출력한다. 이때, 인터리빙된 데이터는 변조되어 망으로 출력된다.
한편, 수신단은 망으로부터 변조된 데이터를 수신하고 수신된 데이터를 디인터리빙하여 디레이트 매칭 장치로 출력한다. 이때, 수신단의 디레이트 매칭 장치는 수신된 데이터를 디레이트 매칭하여 레이트 매칭 전의 데이터로 복원한다.
구체적으로, 디레이트 매칭 장치는 수신단의 채널 디코딩 장치(미도시) 내에 디레이트 매칭부로 포함될 수 있다. 이와 같은 디레이트 매칭부는 앞 단에서 디인터리빙된 수신 데이터를 디레이트 매칭하여 레이트 매칭되기 이전의 데이터로 변환하여 뒷단인 디코딩부(미도시)와 순환잉여검사(CRC: Cyclic Redundancy Check)부(미도시)로 전달하여 수신된 데이터를 채널 디코딩한다. 이때, 디레이트 매칭부는 디레이트 매칭 파라메터 연산부(미도시)를 통해 계산된 디레이트 매칭 파라메터를 수신하여 디레이트 매칭 패턴에 적용한다.
이때, 디레이트 매칭 파라메터 연산부(미도시)는 수신된 데이터를 디레이트 매칭하기 위한 패턴에 적용되는 디레이트 매칭 파라메터를 계산한다. 디레이트 매칭 파라메터는 초기 오차 값(eini), 오차 e 값의 증가값(eplus) 및 오차 e 값의 감소값(eminus)을 포함한다.
아래에서는 도 2, 도3, 도 4a 및 도 4b를 참조하여 본 발명의 실시예에 따른 디레이트 매칭 장치 및 방법에 대해서 상세히 설명하도록 한다.
도 2는 본 발명의 실시 예에 따른 이동통신 시스템의 수신단에서의 디레이트 매칭 장치를 개략적으로 나타낸 도면이다.
도 2에서 나타낸 바와 같이, 본 발명의 실시 예에 따른 디레이트 매칭 장치(200)는 입력부(210), 디레이트 매칭부(220) 및 결합부(230)를 포함한다.
입력부(210)는 디인터리빙된 수신 데이터(Din)를 입력받아 순차적으로 임시 저장한 후 디레이트 매칭부(220)로 제공한다. 이때, 입력부(210)에 임시 저장되는 수신 데이터는 복수의 비트로 구성된다. 그리고 입력부(210)는 수신 데이터의 복수의 비트 중 디레이트 매칭부(220)가 전달 요청하는 개수의 비트를 순차적으로 전달한다.
디레이트 매칭부(220)는 수신 데이터를 레이트 매칭 전의 데이터로 디레이트 매칭 처리한다. 이때, 본 발명의 실시예에 따른 디레이트 매칭부(220)는 하나의 수신 데이터 중 복수의 비트를 동시에 디레이트 매칭 처리함으로써 고속의 데이터 처리가 가능하다. 디레이트 매칭 처리부(220)는 한번에 디레이트 매칭 처리할 적어도 하나의 비트를 입력부(210)를 통해 순차적으로 수신한다.
구체적으로, 디레이트 매칭부(220)는 아래 수학식1 및 수학식 2를 이용하여 동시에 디레이트 매칭 처리할 비트 개수를 구한다.
<수학식 1>
Figure 112007089864871-pat00001
수학식 1에서 N[i]는 i 번째 디레이트 매칭 처리할 비트 개수를 의미하고, eini[i]는 i 번째 디레이트 매칭 처리에 적용될 초기 오차 값을 의미한다. 이때, i의 값은 2부터 K까지 증가하는 자연수로 설정할 수 있다. 즉, 디레이트 매칭부(220)는 수신 데이터의 한 프레임을 K번으로 나누어 디레이트 매칭 처리하게 된다. 이때, K는 2 이상의 자연수이다.
단, 디레이트 매칭부(220)는 수학식 1을 이용하여 최초의 디레이트 매칭시 디레이트 매칭 처리할 비트 개수(즉, N[1])를 구하기 위해 eini[0]를 이용할 수 있다. 이때, eini[0]는 수신 데이터의 초기 오차 값으로서 디레이트 매칭 파라메터 연산부(미도시)로부터 전달되는 값이다.
그리고 디레이트 매칭부(220)는 수신 데이터의 전체 입력 비트 개수와 디레이트 매칭 처리 후 목표 출력 비트 개수 및 아래 수학식 2를 이용하여 N[i]를 설정할 수 있다. 이때, N[i]의 값은 고정된 값이 아니라 전체 입력 비트 개수와 목표 출력 비트 개수 및 초기 오차 값에 따라 매회 디레이트 매칭 처리시 마다 변할 수 있다.
수학식 1에서 나타낸 바와 같이, i 번째 디레이트 매칭 처리할 비트의 개수(N)는 eini[i]를 eminus로 나눈 값을 실링(ceiling)하여 구할 수 있다. 그런 다음, 디레이트 매칭부(220)는 아래 수학식 2를 이용하여 i 값이 "2"부터 "K" 값까지 증가하는 동안의 각 초기 오차 값을 연산한다. 이때, "K" 값은 하나의 수신 데이터의 디레이트 매칭 처리 결과에 따른 누적 비트 개수가 목표 출력 비트 개수와 동일해지는 디레이트 매칭 횟수이다.
<수학식 2>
Figure 112007089864871-pat00002
수학식 2에서 나타낸 바와 같이 eini[i]는 i-1 번째 디레이트 매칭 처리에 적용되는 초기 오차 값으로부터 기설정된 오차 e 값의 감소 값과 i-1 번째 디레이트 매칭 처리된 비트 개수를 곱한 값을 뺀 값에 오차 e 값의 증가 값을 합하여 구할 수 있다. 디레이트 매칭부(220)는 이와 같은 수학식 1 및 수학식 2를 반복하여 K번의 디레이트 매칭을 수행하여 수신 데이터의 입력 비트 개수를 목표 출력 비트 개수로 만족시킨다.
이때, 디레이트 매칭부(220)는 수신 데이터가 송신단에서 반복으로 레이트 매칭 처리된 데이터인 경우 앞서 수학식 1을 통해 연산된 N 개의 비트를 평균하여 데이터를 출력한다.
그리고 디레이트 매칭부(220)는 수신 데이터가 송신단에서 펑쳐링으로 레이트 매칭 처리된 데이터인 경우 앞서 수학식 1을 통해 연산된 N[i]개의 비트 중 "0" 값을 갖는 N[i]-1개의 비트를 출력하고, 나머지 하나의 비트에 수신 데이터의 원 데이터를 삽입하여 N개의 비트를 출력한다. 이때, 추가되는 비트의 값 "0"은 더미 비트(dummy bit)를 의미한다.
결합부(230)는 디레이트 매칭부(220)로부터 출력된 디레이트 매칭 처리된 비트를 순차적으로 저장하여 목표 출력 비트 개수만큼 누적되면 하나의 데이터로 결합한다. 즉, 결합부(230)는 디레이트 매칭부(220)로부터 수신 데이터의 목표 출력 비트 개수 만큼의 비트가 출력되면 저장된 비트들을 결합(Dout)하여 수신단의 채널 디코딩 장치(미도시)의 다음단(예를 들어, 비터비 디코더 및 터보 디코더 등)으로 출력한다.
도 3은 본 발명의 실시 예에 따른 디레이트 매칭 과정을 설명하기 위한 순서도이다.
도 3에서 나타낸 바와 같이, 본 발명의 실시예에 따른 디레이트 매칭 장치(200)는 수신 데이터를 순차적으로 저장한다(S300). 이때, 디레이트 매칭 장치(200)에 입력되는 수신 데이터는 송신단으로부터 수신된 데이터로서 디인터리빙 처리를 완료한 데이터이다.
그런 다음, 디레이트 매칭 장치(200)는 수신 데이터 중 최초로 디레이트 매칭 처리할 비트 개수 N[1]를 산출하여 디레이트 매칭 처리한다(S310). 이때, 디레이트 매칭할 비트 개수인 N[1]는 수신 데이터에 따른 초기 오차 값(eini)과 오차 e 값의 감소값(eminus)을 이용하여 산출하며, 앞서 설명한 수학식 1을 적용하여 연산할 수 있다.
이때, 디레이트 매칭 장치(200)는 최초로 N[1]개 비트가 디레이트 매칭 처리 되어 출력되는 데이터를 임시 저장할 수 있다.
그런 다음 디레이트 매칭 장치(200)는 변수 i가 K 값과 동일해질 때 까지 단계 S320의 루프를 반복한다S320). 즉, 디레이트 매칭 처리한 누적 비트 개수가 목표 출력 비트 개수와 같아질 때까지 디레이트 매칭 처리를 수행한다.
이때, 단계 S320에서 변수 i가 2 이상 K 값 이하인 경우 디레이트 매칭 장치(200)는 변수 i를 자연수로 증가시켜 N[i]개의 비트의 디레이트 매칭을 수행한다. 이때, 디레이트 매칭 장치(200)는 디레이트 매칭 처리되어 출력되는 데이터를 출력 순서에 따라 순차적으로 임시 저장할 수 있다.
그리고 디레이트 매칭 장치(200)는 단계 S320에서 변수 i가 K과 동일해지면 루프를 종료한다.
그런 다음 디레이트 매칭 장치(200)는 변수 i가 1부터 K 값이 되는 동안 디레이트 매칭 처리된 결과인 누적 비트들을 결합하여 출력 데이터를 생성한다(S330).
이하에서는, 도 3의 각 단계를 통해 디레이트 매칭 처리된 수신 데이터에 대해서 이하 도 4a 및 도 4b를 예로 들어 설명하도록 한다.
도 4a 및 도 4b는 본 발명의 실시예에 따른 디레이트 매칭된 수신 데이터의 구조를 나타낸 도면이다.
디레이트 매칭 장치(200)는 수신 데이터가 송신단에서 레이트 매칭한 처리 방법에 대응하는 디레이트 매칭 처리를 수행한다.
구체적으로, 수신 데이터가 송신단에서 반복을 통한 레이트 매칭된 데이터인 경우 디레이트 매칭 장치(200)는 N[i]개 비트의 평균을 구하여 디레이트 매칭 처리한다.
예를 들어, 도 4a에서는 수신 데이터의 입력 비트 개수가 50개이고 목표 출력 비트 개수가 20개인 경우를 나타내었다. 즉, 수신 데이터가 송신단으로부터 20 비트의 원 데이터가 50 비트로 반복 레이트 매칭된 경우의 디레이트 매칭 처리된 결과를 나타내었다. 이때, 디레이트 매칭 파라메터 연산부(미도시)를 통해 전달된 초기 오차 값은 50이고, 오차 e 값의 감소 값은 20이고, 오차 e 값의 증가 값은 50인 경우를 나타내었다.
그러면, 디레이트 매칭 장치(200)는 도 2에서 설명한 수학식 1에서 i값이 1인 경우(첫 번째 디레이트 매칭) "N[1]=ceil(50/20)=3"의 연산 결과에 따라 3개 비트의 평균이 출력된다.
그리고 두 번째 디레이트 매칭을 위해 수학식 2에 따라 i 값이 2인 경우(두 번째 디레이트 매칭) "eini[2]= 50-(20*3)+50=40"의 연산 결과에 따라 eini[2]의 값이 40으로 설정된다. 그러면, 두 번째 디레이트 매칭할 비트 개수 N[2]는 수학식 1을 적용하여 "N[2]=ceil(40/20)=2"의 연산 결과에 따라 2개 비트의 평균이 출력된다.
이와 같이, i값이 1부터 K 까지 증가하는 동안 수학식 1과 수학식 2를 반복함으로써 목표 출력 비트 개수인 20개 비트의 데이터가 출력된다.
한편, 도 4b에서는 수신 데이터의 입력 비트 개수가 20이고 목표 출력 비트 개수가 50인 경우를 나타내었다. 즉, 수신 데이터가 송신단으로부터 50 비트의 원 데이터가 20 비트로 펑쳐링 레이트 매칭된 경우의 디레이트 매칭 처리된 결과를 나타내었다. 이때, 디레이트 매칭 파라메터 연산부(미도시)를 통해 전달된 초기 오차 값은 50이고, 오차 e 값의 감소 값은 20이고, 오차 e 값의 증가 값은 50인 경우를 나타내었다.
그러면, 디레이트 매칭 장치(200)는 도 2에서 설명한 수학식 1에서 i값이 1인 경우(첫 번째 디레이트 매칭) "N[1]=ceil(50/20)=3"의 연산 결과에 따라 3 비트를 동시에 디레이트 매칭한다. 이때, 디레이트 매칭 장치(200)는 디레이트 매칭 처리할 3개 비트 중 2개 비트에 "0" 값을 추가 삽입하여 출력하고, 나머지 1개 비트에 수신 데이터의 제1 비트(P1)를 그대로 출력하여 총 3개의 비트를 출력한다.
그리고 두 번째 디레이트 매칭을 위해 수학식 2에 따라 i 값이 2인 경우(두 번째 디레이트 매칭) "eini[2]= 50-(20*3)+50=40"의 연산 결과에 따라 eini[2]의 값이 40으로 설정된다. 그러면, 두 번째 디레이트 매칭할 비트 개수 N[2]는 수학식 1을 적용하여 "N[2]=ceil(40/20)=2"의 연산 결과에 따라 2개 비트를 동시에 디레이트 매칭한다. 이때, 디레이트 매칭 장치(200)는 디레이트 매칭 처리할 2개 비트 중 1개 비트에 "0" 값을 추가 삽입하여 출력하고, 나머지 1개 비트에 수신 데이터의 제2 비트(P2)를 그대로 출력하여 총 2개의 비트를 출력한다. 이때, 도 4b에서는 N[i]개의 비트 중 최상위 비트에 수신 데이터의 원 데이터가 출력되는 것을 나타내었으나, 원 데이터가 디레이트 매칭 시 출력되는 비트의 순서는 변할 수 있다.
이와 같이, 변수 i값이 1부터 K 값까지 증가하는 동안 수학식 1과 수학식 2 를 반복함으로써 목표 출력 비트 개수인 50 비트의 데이터가 출력된다.
이상에서 설명한 본 발명의 실시 예는 장치 및 방법을 통해서만 구현되는 것은 아니며, 본 발명의 실시 예의 구성에 대응하는 기능을 실현하는 프로그램 또는 그 프로그램이 기록된 기록 매체를 통해 구현될 수도 있으며, 이러한 구현은 앞서 설명한 실시 예의 기재로부터 본 발명이 속하는 기술 분야의 전문가라면 쉽게 구현할 수 있는 것이다.
그리고 본 발명의 권리 범위는 상술한 실시 예에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 번형 및 개량 형태 또한 본 발명의 권리 범위에 속하는 것이다.
도 1은 본 발명의 실시예에 따른 이동통신 시스템의 송신단에서의 레이트 매칭 장치를 개략적으로 나타낸 도면이다.
도 2는 본 발명의 실시예에 따른 이동통신 시스템의 수신단에서의 디레이트 매칭 장치를 개략적으로 나타낸 도면이다.
도 3은 본 발명의 실시 예에 따른 디레이트 매칭 과정을 설명하기 위한 순서도이다.
도 4a 및 도 4b는 본 발명의 실시예에 따른 디레이트 매칭된 수신 데이터의 구조를 나타낸 도면이다.

Claims (7)

  1. 이동통신 단말기의 디레이트 매칭 방법에 있어서,
    수신 데이터 중 적어도 하나의 비트를 이용하여 입력 비트 개수를 목표 출력 비트 개수로 디레이트 매칭하기 위한 디레이트 매칭 횟수를 계산하는 단계;
    매회 디레이트 매칭 시마다 디레이트 매칭할 회당 처리 비트 개수를 계산하는 단계; 및
    상기 매회 디레이트 매칭 시마다 각각의 상기 회당 처리 비트 개수를 적용하여 상기 수신 데이터를 디레이트 매칭하는 단계
    를 포함하는 디레이트 매칭 방법.
  2. 제1항에 있어서,
    상기 디레이트 매칭 횟수와 상기 회당 처리 비트 개수는,
    상기 수신 데이터에 적용된 초기 오차 값 및 디레이트 매칭 파라메터를 이용하여 계산되는
    디레이트 매칭 방법.
  3. 제2항에 있어서,
    상기 디레이트 매칭하는 단계는,
    i(i는 2 이상의 자연수)-1회의 초기 오차 값 및 상기 i-1회의 처리 비트 개 수를 이용하여 i회의 초기 오차 값을 계산하는 단계 및
    상기 i회의 초기 오차 값을 이용하여 상기 i회의 상기 회당 처리 비트 개수를 계산하는 단계를 포함하는
    디레이트 매칭 방법.
  4. 제2항에 있어서,
    상기 디레이트 매칭하는 단계는,
    상기 수신 데이터가 반복 레이트 매칭된 데이터인 경우 상기 수신 데이터 중 상기 회당 처리 비트 개수만큼의 비트의 평균을 출력 비트로 하는
    디레이트 매칭 방법.
  5. 제2항에 있어서,
    상기 디레이트 매칭하는 단계는,
    상기 수신 데이터가 펑쳐링 레이트 매칭된 데이터인 경우 상기 회당 처리 비트 개수 만큼의 비트를 출력 비트로 하고,
    상기 출력 비트 중 일부의 비트는 상기 수신 데이터 중 적어도 하나의 비트이고 나머지 비트는 더미 비트인
    것을 특징으로 하는 디레이트 매칭 방법.
  6. 제4항 또는 제5항에 있어서,
    상기 디레이트 매칭하는 단계 이후에,
    상기 목표 출력 비트 개수만큼의 상기 출력 비트를 결합하는 단계
    를 더 포함하는 디레이트 매칭 방법.
  7. 이동통신 단말기의 디레이트 매칭 장치에 있어서,
    수신 데이터 중 적어도 하나의 비트를 이용하여 입력 비트 개수를 목표 출력 비트 개수로 디레이트 매칭하기 위한 디레이트 매칭 횟수를 계산하며, 매회 디레이트 매칭 시마다 디레이트 매칭할 회당 처리 비트 개수를 계산하는 디레이트 매칭부; 및
    상기 매회 디레이트 매칭 시마다 각각의 상기 회당 처리 비트 개수를 적용하여 상기 수신 데이터를 디레이트 매칭하는 결합부
    를 포함하는 디레이트 매칭 장치.
KR1020070130509A 2007-12-13 2007-12-13 디레이트 매칭 방법 및 장치 KR100950770B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020070130509A KR100950770B1 (ko) 2007-12-13 2007-12-13 디레이트 매칭 방법 및 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070130509A KR100950770B1 (ko) 2007-12-13 2007-12-13 디레이트 매칭 방법 및 장치

Publications (2)

Publication Number Publication Date
KR20090063004A KR20090063004A (ko) 2009-06-17
KR100950770B1 true KR100950770B1 (ko) 2010-04-05

Family

ID=40992171

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070130509A KR100950770B1 (ko) 2007-12-13 2007-12-13 디레이트 매칭 방법 및 장치

Country Status (1)

Country Link
KR (1) KR100950770B1 (ko)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100605811B1 (ko) 2004-02-27 2006-08-01 삼성전자주식회사 고속 패킷 전송 시스템에서 디레이트 매칭 방법 및 그 장치
KR20070057369A (ko) * 2005-12-02 2007-06-07 이오넥스 주식회사 트랜스포트 채널의 버퍼링없이 디레이트 매칭을 수행하는방법과 장치

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100605811B1 (ko) 2004-02-27 2006-08-01 삼성전자주식회사 고속 패킷 전송 시스템에서 디레이트 매칭 방법 및 그 장치
KR20070057369A (ko) * 2005-12-02 2007-06-07 이오넥스 주식회사 트랜스포트 채널의 버퍼링없이 디레이트 매칭을 수행하는방법과 장치

Also Published As

Publication number Publication date
KR20090063004A (ko) 2009-06-17

Similar Documents

Publication Publication Date Title
CN201230316Y (zh) 用于发送和接收控制信道的无线发射/接收单元和基站
CN110048726B (zh) 编码方法、译码方法、装置和设备
KR101699548B1 (ko) 인코더, 디코더, 인코딩 및 디코딩 방법
ES2400390T3 (es) Estimación de relaciones entre tráfico y pilotos
CN101176288B (zh) 通信设备、所述设备中的接收方法、编解码器、解码器、通信模块、通信单元以及解码方法
US20220077875A1 (en) Data Transmission Method, Encoding Method, Decoding Method, Apparatus, Device, and Storage Medium
KR20090029283A (ko) 가변성 순방향 오류 정정(fec)보호용 시스템 및 방법
US7577892B1 (en) High speed iterative decoder
JP2009533001A (ja) 対称復号レートおよび非対称復号レートを有するターボ復号器
CN101425871B (zh) 多元纠错码发射接收装置及数据传输系统以及相关方法
US10574263B2 (en) Method for implementing turbo equalization compensation, turbo equalizer and system
WO2018196786A1 (zh) Polar码的速率匹配方法及装置
KR20110066084A (ko) 정보 객체의 인코딩을 위한 방법 및 이를 이용한 인코더
KR20130140938A (ko) 방송 및 통신 시스템에서 패킷 송수신 장치 및 방법
US6516441B1 (en) Device and method for transmitting subframe in mobile communication system
JP2013524634A (ja) キャリアアグリゲーションを用いたシステムの拡張された周波数ダイバーシティ技法
EP2139140A2 (en) Mobile radio apparatus employing data rate matching
US7792022B2 (en) Method and apparatus for de-rate matching in communication system
KR100950770B1 (ko) 디레이트 매칭 방법 및 장치
KR100888522B1 (ko) 보코더 프레임들에 대한 오프셋 인터리빙을 위한 방법 및장치
US8726135B2 (en) Wireless communication system, wireless communication apparatus, and wireless communication method
WO2015101280A1 (zh) 一种信道的码率分配方法及系统
CN102170583B (zh) 一种移动多媒体广播中恢复并播放音频段的方法和系统
KR100888505B1 (ko) 통신 시스템의 송신 장치 및 방법과, 수신 장치 및 방법
US20080195918A1 (en) Preferential transmission of non-coded data over forward error correction code data for efficient power management of a remote device

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130304

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20140303

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20150226

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20160226

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20170224

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20180226

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20190304

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20200224

Year of fee payment: 11