KR100919549B1 - 휘도 균일성 향상을 위한 액정표시장치의 구동장치 및 그구동방법 - Google Patents

휘도 균일성 향상을 위한 액정표시장치의 구동장치 및 그구동방법

Info

Publication number
KR100919549B1
KR100919549B1 KR1020080007139A KR20080007139A KR100919549B1 KR 100919549 B1 KR100919549 B1 KR 100919549B1 KR 1020080007139 A KR1020080007139 A KR 1020080007139A KR 20080007139 A KR20080007139 A KR 20080007139A KR 100919549 B1 KR100919549 B1 KR 100919549B1
Authority
KR
South Korea
Prior art keywords
data electrode
liquid crystal
data
crystal display
offset time
Prior art date
Application number
KR1020080007139A
Other languages
English (en)
Other versions
KR20090081184A (ko
Inventor
젱 지아-치
Original Assignee
시트로닉스 테크놀로지 코퍼레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 시트로닉스 테크놀로지 코퍼레이션 filed Critical 시트로닉스 테크놀로지 코퍼레이션
Priority to KR1020080007139A priority Critical patent/KR100919549B1/ko
Publication of KR20090081184A publication Critical patent/KR20090081184A/ko
Application granted granted Critical
Publication of KR100919549B1 publication Critical patent/KR100919549B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 휘도 균일성 향상을 위한 액정표시장치의 구동장치 및 그 구동방법에 관한 것이며, 검출 카운트 회로가 스케닝 주기 동안 각각의 데이터 전극의 대기 전압 오프셋의 수를 계산하고, 대기 전압 오프셋의 수를 오프셋 시간으로 변환하며, 상기 오프셋 시간 동안 데이터 전극을 중간 전위로 시프트하고, 상기 오프셋 시간이 완료된 후 데이터 전극을 다음의 일련의 데이터에 대한 전위로 시프트하는 방법에 따른다.
본 발명에 의하면, LCD 휘도 불균일성을 감소시키고, LCD의 품질을 향상시킬 수 있다.

Description

휘도 균일성 향상을 위한 액정표시장치의 구동장치 및 그 구동방법{LIQUID CRYSTAL DISPLAY DRIVER AND LIQUID CRYSTAL DISPLAY DRIVING METHOD FOR IMPROVING BRIGHTNESS UNIFORMITY}
본 발명은 액정표시장치(Liquid Crystal Display, LCD)의 구동장치 및 액정표시장치의 구동방법에 관한 것으로서, 보다 상세하게는 휘도 균일성(brightness uniformity) 향상을 위한 액정표시장치의 구동장치 및 액정표시장치의 구동방법에 관한 것이다.
액정(liquid crystal)은 일반적인 액체와 고체 결정이 갖는 물성 사이의 물성을 갖는다. 액정은 질서있는 분자배열을 가진다. 상기 액정이 가열되면, 투명한 액체상태가 된다. 또한, 상기 액정이 냉각되면, 불투명한 고체상태로 된다. 상기 액체 및 고체의 물성을 모두 지니기 때문에, "액정(液晶)"이라는 이름을 갖게 되었다. 액정표시장치(liquid crystal display, 이하 'LCD'라고 한다.)는 유리 패널로 둘러싸인 액정에 전기장을 적용하여 액정분자의 배향 및 광학적 특성을 변화시키는 원리를 이용한 것이다. 그리하여, 상기 적용된 전기장이 편광판과의 조합에 의하여 액정의 광투과율을 변화시킬 수 있는 것이다.
도 1 및 도 2의 블록 다이어그램을 참조하여 각각 LCD구동회로와 데이터 전극구동회로에 대하여 살펴보기로 한다. 일반적으로, LCD 구동장치는 데이터 전극 구동장치(14), 스케닝 전극구동장치(13), 상기 구동장치들에 신호 전위차를 공급하는 전위 발생장치(12) 및 제어신호를 공급하는 제어부(11)를 포함하며, 여기서 데이터 전극 구동장치(14)와 스케닝 전극 구동장치(13)는 모두 LCD 패널(15)과 전기적으로 연결되어 있다. 제어부(11)는 화상 데이터, 래치파(latch pulses, LP), 교류 구동 신호(M), 펄스 폭 변조 신호(Pulse Width Modulation, PWM), 프래임 비율 조절 신호(Frame Rate Control, FRC) 및 수직 동기신호(vertical synchronous)를 데이터 전극 구동장치(14)에 공급한다. 전위 발생부(12)가 서로 다른 5개의 전위 V1, V2, V3, V4, V5를 출력하면, 전위 V1, V3, V5가 스케닝 전극 구동장치(13)에 입력되며, 전위 V2 및 V4는 데이터 전극 구동장치(14)에 입력된다. LCD 패널(15)은 데이터 전극 X1, X2,..., Xn을 가지고, 스케닝 전극 Y1, Y2, ....., Ym을 가지며, 상기 데이터 전극 X1, X2,..., Xn과 스케닝 전극 Y1, Y2, ....., Ym과의 교차점들은 LCD의 픽셀을 형성한다.
상기 데이터 전극 구동장치(14)는 래치 레지스터(latch register)회로(141), 스위치 제어회로(142), 전압 레벨시프터(voltage level shifter)(143) 및 구동장치 송출회로(144)를 가진다. 수평 동기 신호에 의하여, 상기 래치 레지스터(141)회로는 일시적으로 화상을 라인별로 저장하며, 이를 스위치 제어회로(142)로 전송한다. 상기 스위치 제어회로(142)는 교류 구동신호(M), 펄스 폭 변조 신호(PWM), 프래임 비율 조절 신호(FRC) 및 화상데이터를 스위치 제어신호로 가공한다.
스위치 소자들(1441) 각각은 스위치 제어 전위를 데이터 전극 X1, X2,..., Xn으로 전송하여 LCD 패널(15)이 필요로 하는 데이터 전극 신호를 형성한다. 도 2에서, 상기 스위치 소자(1441)가 제어하는 전위 V2 및 V4는 본 발명의 실시예에서 사용된다.따라서, 각 스위치 소자(1441)은 두개의 스위치를 갖는다.
이하, 도 3, 도 4 및 도 5를 참조하면, 2×4 액정 메트릭스는 LCD 패널을 예시하고 있다. 멀티-테스크(multi-task) 구동방법에 있어서, 수직 동기 신호들은 순차적으로 4개의 스케닝 전극 Y1 내지 Y4 중 하나를 주사하여, 한번에 각각 V1 또는 V5 전위를 선택한다. 그리고, 다른 모든 스케닝 전극들은 오직 V3 전위만을 가지게 된다. 데이터 전극 X1 또는 X2에 있어서, 펄스 폭은 화상 데이터에 의하여 결정된다. 그러면, V2 또는 V4 전위는 교류 구동 신호에 따라 선택된다. 그래이레벨(gray level)은 스케닝 전극과 데이터 전극의 파형의 전압차,예를 들어│Y1-X1│또는 │Y1-X2│의 RMS 값(Root Mean Square, 제곱평균)에 의하여 결정된다.
도 3을 참조하여 설명하기로 한다. 여기서, V2-V3=V3-V4, V1-V3=V3-V5라고 가정한다. 이때, 스케닝 전극 Y1과 Y2가 V3 전위를 갖지 아니하면, 이상적인 조건하에서 데이터 전극 X1 및 X2의 파형의 폭이 어떠한 값을 가지든 상관없이 스케닝 전극 Y1 및 Y2와 데이터 전극 X1 및 X2의 전압차의 RMS 값은 동일하다. 다시 말해, 도출되는 그래이 레벨은 데이터 전극 X1 및 X2의 파형의 폭과는 어떠한 관계도 갖지 아니한다. 스케닝 전극 Y1 내지 Y4가 V1 또는 V5의 전위를 가질 때, 데이터 전극 X1 및 X2의 펄스 폭은 RMS값을 변화시킬 것이다. 다시말해, 상기 데이터 전극들의 펄스 폭은 픽셀(화소)의 그레이레벨을 결정한다. 상술한 내용은 액정표시장치 메트릭스의 기본적인 원리이다. 도 5a를 참조하여 상술한 파형에 의하여 그래이 레벨이 결정되는 과정을 살펴본다. 이상적인 조건 하에서, 데이터 전극 X1에 속한 4개 픽셀은 X2-Y1 좌표의 픽셀과 동일한 그래이 레벨을 나타낸다. 데이터 전극 X2에 속한 나머지 3개 픽셀은 가장 밝은 그래이 레벨을 나타낸다.
실질적으로, 상기 데이터 전극 X1 및 X2, 스케닝 전극 Y1 내지 Y4와 구동장치 회로 모두는, 도 4에 도시된 바와 같이 구동 파형을 왜곡시키는 저항성분과, 상기 각각 두개의 전극 사이에 전기용량 성분 가지고 있다. 또한, 상기 스케닝 전극 Y1 내지 Y4가 V3의 전위를 갖지 아니할 때, 데이타 전극 X1 및 X2는 상호 간섭하게 되며, 도 5b에 도시된 바와 같이 X1-Y1위치의 픽셀과 X2-Y1위치의 픽셀은 서로 다른 그래이 레벨을 가지게 될 것이다. 데이터 전극 X1 또는 X2 각각의 전압 시프트는 RMS 값을 감소시키게 될 것이다. 그리하여, 픽셀에 구현되는 것은 단지 시스템이 디스플레이하고자 하는 데이터에 의하여 결정되는 것만이 아니라, 동일한 데이터 전극 X1 또는 X2에 속한 다른 픽셀들의 데이터에 의해서도 영향을 받는다. 결과적으로, 휘도의 불균일성이 나타나게 된다.
상기 문제점을 해결하기 위하여, 일본국 특허 JP5265402에서는 데이터 전극 X1 또는 X2의 구동 파형이 각각의 스케닝 주기 동안 소정의 오프셋 시간을 갖는 방식을 제시하고 있다. 그리하여, 픽셀 상에 적용되는 유효 전압의 시프트 수는 상이한 화상 데이터에 따라 변화하지 아니한다. 따라서, 파형에 의하여 초래되는 휘도의 불균일성의 발생은 방지할 수 있다. 그러나, 그러한 방법은 상기 오프셋 시간 동안 중간 전위가 출력되고, 각 스케닝 주기가 소정의 오프셋 시간을 가지기 때문에, 낮은 유효전압과 낮은 콘트라스트를 가진다. 바이어스 비율(bias ratio)을 증가하여 상기 문제점을 해결할 수는 있다. 그러나, 바이어스 비율을 증가시키려면 출력전압을 증가시켜야 한다. 그리하여, 소비전력 역시 증가하게 된다.
상기 문제점을 해결하기 위하여, 미국 특허 US6,633,372에서는 다음과 같은 해결책을 제시하였다.: 도 6에 도시된 바와 같이, 데이터 전극 X1 또는 X2의 전압 시프트 과정에서, 만약 데이터 전극을 전위 V2로 시프트하고자 한다면, 사전에 그보다 높은 전위인 V2'으로 시프트한다.; 만약 데이터 전극을 V4로 시프트하고자 한다면, 사전에 그보다 낮은 전위인 V4'으로 시프트한다. 이때, V2' 또는 V4'으로 시프트하는 과정에서 발생하는 잉여분의 유효 전압은 데이터 전극 X1 또는 X2의 전압 시프트 과정에서 기인하는 유효 전압의 손실을 보상한다. 그리하여, 파형 왜곡에 의하여 발생되는 휘도 불균일성을 제거할 수 있다.
다음으로, 도 7을 참조한다. 반대로, 스케닝 주기 동안 데이터 전극 X1 또는 X2의 전압시프트가 없을 경우, 데이터 전극 X1 또는 X2는 V2보다 낮은 V2' 또는 V4보다 높은 V4'으로 시프트되어 데이터 전극의 유효 전압을 줄이며, 손실을 상쇄한다.
상술한 종래의 기술에 의하면, 유효전압의 손실을 감소시키고, 콘트라스트 저하를 최소화시킬 수 있다. V2 및 V2' 또는 V4 및 V4'의 전압 차가 작을 때, 상쇄치만큼 소모된 전류 역시 크지 않다. 그러나, 상기 기술은 오프셋 전압으로서 V2' 및 V4'만큼의 추가적인 전력공급을 요하는 단점이 있다. 더불어, 도 8에 도시된 바와 같이 구동장치 송출 회로(144)의 스위치 소자(1442) 또한 두개의 추가적인 스위치를 구비하여야 한다. 또한, LCD에서는 그래이 레벨이 통상적으로 펄스 폭 변조 신호(PWM)에 의하여 수행된다. 따라서, 상기 기술에서는 상기 오프셋 타이밍과 펄스 폭이 제한되는 단점을 갖는다.
본 발명은 상기 문제점을 해결하기 위한 것으로서, 본 발명의 주요한 목적은 추가적인 오프셋 전압을 사용하지 아니하고, 전압공급의 복잡성을 증가시키지 아니하고도 LCD 패널의 품질을 향상시키며, 휘도 균일성을 향상시키기 위한 액정표시장치의 구동장치 및 그 구동방법을 제공하는데에 있다.
본 발명의 다른 목적은 데이터 전극에 있어서, 보다 적은 수의 전압 오프셋과 보다 작은 소비전력으로도 LCD 패널의 품질을 향상시키고, 액정표시장치의 구동장치와 휘도를 향상시키기 위한 액정표시장치의 구동방법을 제공하는데에 있다.
상기 목적을 달성하기 위하여, 본 발명은 LCD 패널로 화상데이터를 전송하는 데이터 전극 구동장치는 래치 레지스터 회로, 스위치 제어 회로, 검출 카운트 회로, 전압레벨 시프터 및 구동장치 송출회로를 포함하여 이루어진다.
상기 래치 레지스터는 라인별 화상데이터를 일시적으로 저장하고, 상기 화상데이터를 전송한다. 상기 스위치 제어 회로는 래치 레지스터로부터 상기 화상데이터를 전송받아 스위치 제어 신호로 가공한다. 검출 카운트회로는 상기 스위치 제어 신호를 검출하고, 상기 스위치 제어 신호가 스케닝 주기동안 변화하지 않는 경우 카운트 횟수를 하나씩 증가시키고, 각각의 데이터 전극의 대기 전압 오프셋의 수를 계산하며, 상기 대기 전압 오프셋의 수를 오프셋 시간으로 변환하고, 상기 데이터 전극을 상기 오프셋 시간 동안의 중간 전위로 시프트한다. 상기 전압 레벨 시프터는 상기 검출 카운트회로를 거친 상기 스위치 제어 신호를 디지털 신호에서 스위치를 제어할 수 있는 신호로 변환한다. 상기 구동장치 송출회로는 상기 전압 레벨 시프터로부터 상기 스위치를 제어할 수 있는 신호를 전송받아 스위치 소자를 통하여 데이터 전극 신호를 송출한다.
또한, 상기 오프셋 시간은 상기 대기 전압 오프셋의 수에 비례하는 것이 바람직하다.
본 발명은 또한, 휘도 균일성 향상을 위한 액정표시장치의 구동방법을 제공한다. 상기 액정표시장치의 구동방법은 스케닝 주기동안 각각의 데이터 전극의 대기 전압 오프셋의 수를 계산하는 검출 카운트 회로를 이용하여, 상기 대기 전압 오프셋의 수를 오프셋 시간으로 변환하는 단계와; 상기 오프셋 시간 동안 데이터 전극을 중간 전위로 시프트하는 단계와; 상기 오프셋 시간이 종료되면 상기 데이터 전극을 다음 데이터에 대한 전위로 시프트하는 단계를 포함한다.
본 발명에 의하면, 추가적인 오프셋 전위를 필요로 하지 아니하여, 전력 공급의 복잡성을 줄일 수 있고, 데이터 전극의 전력소비 역시 줄일 수 있다.
본 발명에서 사용되는 데이터 전극스위치의 수는 종래 기술에 비하여 하나가 더 줄어들게 된다.
또한, 본 발명에서는 데이터 전극에서 더 적은 수의 전압 오프셋과 더 작은 전력 소비량으로도 목적을 달성할 수 있다.
또한, 본 발명에 의하면 유효 전압 손실과 콘트라스트 저하를 최소한으로 줄이고, 전압 시프트에 따른 손실을 보다 정밀하게 보상(offset)할 수 있다.
도 1은 종래의 LCD 구동장치 회로를 나타낸 블럭 다이어그램
도 2는 도 1의 데이터 전극 구동장치 회로를 나타낸 블럭 다이어그램
도 3은 2X4 액정 메트릭스에서의 이상적인 전압 파형을 나타낸 타이밍 다이어그램
도 4는 2X4 액정 메트릭스에서의 실질적인 전압 파형을 나타낸 타이밍 다이어그램
도 5는 2X4 액정 메트릭스에서의 이상적인 구현형태를 나타낸 다이어그램(a)와, 실질적인 구현형태를 나타낸 다이어그램(b)
도 6은 데이터 전극의 전위가 시프트되고자 할 때 데이터 전극이 사전에 더 높은/더 낮은 전위로 시프트된 것을 나타낸 타이밍 다이어그램
도 7은 데이터 전극의 전위가 시프트되고자 할 때 데이터 전극이 사전에 더 낮은/ 더 높은 전위로 시프트된 것을 나타낸 타이밍 다이어그램
도 8은 도 6 및 도 7에서 파형을 구현하는 데이터 전극 구동장치 회로를 나타낸 블럭 다이어그램
도 9는 본 발명에 의한 데이터 전극 구동장치를 나타낸 블럭 다이어그램
도 10은 본 발명에서의 (a) 이상적인 전압 파형을 나타낸 타이밍 다이어그램 및 (b) 실질적인 전압 파형을 나타낸 타이밍 다이어그램
<도면의 주요 부분 부호에 대한 설명>
11: 제어부 12: 전위 발생부
13: 스케닝 전극구동장치 14: 데이터 전극 구동장치
15: LCD 패널 141:래치 레지스터
142: 스위치 제어회로 143: 전압 레벨시프터
144: 구동장치 송출회로 1441, 1442, 3441: 스위치 소자
이하에서는, 본 발명의 기술적 내용을 상세하고 구체화된 실시예 형태로 기술하였다. 그러나, 상기 구체화된 실시예 형태로써만 본 발명이 구현되는 것은 아니며, 상기 실시예가 본 발명의 권리범위를 제한하는 것도 아니다.
도 9를 참조하여 본 발명에 의한 데이터 전극 구동장치를 설명하기로 한다. 여기서, 다섯개의 서로 다른 전위 V1, V2, V3, V4 및 V5를 출력하는 전위 발생부는 본 발명의 일례로서 제시되고 있다.
본 발명에 있어서의 데이터 전극 구동장치(34)는, 래치 레지스터 회로(341), 스위치 제어 회로(342), 검출 카운트 회로(345), 전압 레벨 시프터(343) 및 구동장치 출력 회로(344)를 포함한다. 수평 동기 신호에 의하여, 상기 래치 레지스터 회로(341)은 일시적으로 라인별 화상데이터를 저장하고, 상기 화상데이터를 스위치 제어 회로(342)로 전송한다. 스위치 제어회로(342)는 교류 구동장치 신호(M), 펄스 폭 변조신호(PWM), 프래임 비율 조절 신호(FRC) 및 화상데이터를 스위치 제어 신호로 가공한다. 상기 검출 카운트 회로(345)는 스위치 제어 신호를 검출한다.
스위치 제어 신호가 스케닝 주기 동안 변화하지 아니하는 경우, 검출 카운트 회로(345)는 카운트 횟수를 하나씩 증가시킨다. 상기 검출 카운트 회로(345)는 각각의 데이터 전극 X1, X2, ..., Xn 의 대기 전압 오프셋의 수를 계산하여 상기 대기 전압 오프셋의 수를 오프셋 시간(100)으로 변환하고, 데이터 전극 X1, X2, ...또는 Xn을 상기 오프셋 시간(100) 동안 중간 전위로 시프트한다. 도 10에 도시된 본 발명에서의 (a) 이상적인 전압 파형을 나타낸 타이밍 다이어그램 및 (b) 실질적인 전압 파형을 나타낸 타이밍 다이어그램을 참조하면, 상기 오프셋 시간(100)은 상기 대기 전압 오프셋 수와 비례하는 관계임을 알 수 있다.
전압 레벨 시프터(343)는 디지털 스위치 제어 신호를 스위치를 제어할 수 있는 신호로 변환하고, 상기 스위치를 제어할 수 있는 신호를 구동장치 송출회로(344)로 전송한다. 구동장치 송출회로(344)는 전압 레벨 시프터(343)로부터 신호를 전송받아서, 상기 신호를 스위치 소자(3441)를 통하여 데이터 전극 X1, X2,..., Xn으로 송출함으로써 LCD패널(15)에서 필요로 하는 데이터 전극 신호를 형성하게끔 한다. 도 9에서, 스위치 소자(3441)가 전위 V2, V3, V4를 제어함에 따라, 스위치 소자(3441) 각각은 세개의 스위치를 가진다.
종래의 기술에서와 마찬가지로, 본 발명 또한 실시예로서 2×4 액정 메트릭스(도 5에 도시되었다.)를 사용한다. V2-V3=V3-V4, V1-V3=V3-V5로 가정할 때, Y1 및 Y2가 V3 전위를 갖지 아니하면, 도 10의 타이밍 다이어그램(a)에 도시된 바와 같이, 이상적인 조건하에서는 데이터 전극 X1 및 X2의 파형의 폭에 관계없이, 스케닝 전극 Y1 및 Y2와, 데이터 전극 X1 및 X2의 전압차의 RMS 값은 동일하다. 다시 말해서, 액정 메트릭스의 픽셀 내에서 구현되는 그래이 레벨은 데이터 전극 X1 및 X2의 파형 폭과는 관계가 없다.
다음으로, 도 10의 타이밍 다이어그램(b)를 참조한다. LCD 패널 내에 구동하는 파형을 왜곡하는 다수의 저항 성분과 전기용량 성분의 존재를 고려하여, 스케닝 전극 Y1 내지 Y4가 V3 전위를 가지지 아니할 때 데이터 전극 X1 및 X2의 화상데이터는 상호 간섭하게 된다. 본 발명에 있어서, 검출 카운트 회로(345)는 일회의 스케닝 주기(scanning period)(프레임, FRM) 동안 데이터 전극 X1 및 X2 각각의 대기 전압 오프셋의 수(예를 들어, 도 10에 도시된 대기 전압 오프셋의 수는 3이다.)를 계산하고, 상기 대기 전압 오프셋의 수를 오프셋 시간(100)으로 변환하여 상기 오프셋 시간(100) 동안 데이터 전극을 중간 전위로 시프트한다.
상기 오프셋 시간(100)은 대기 전압 오프셋의 수에 비례한다. 오프셋이 완료된 후, 상기 데이터 전극은 다음 데이터에 대한 전위로 시프트된다. 그리하여, 액정 메트릭스의 다수의 픽셀에 적용되는 유효 전압이 화상데이터에 따라 변화하지 아니한다. 그래서, 파형 왜곡에 따른 휘도 불균일성이 제거된다. 더 나아가, 전압 변화의 수를 감소하는 것은 상기 오프셋의 수를 감소하는 것과 같고, 데이터 전극 내의 전력 소비 역시 감소한다.
본 발명은 본래의 전위차 발생장치에 의하여 발생되는 전위를 중간 전위로서 활용할 수 있다. 상기 전위차 발생장치가 V1, V2, V3, V4, V5의 5개 전위를 출력하는 경우에, V3 전위는 중간 전위로서 이용될 수 있다. 그래서, 본 발명은 추가적인 오프셋 전위를 필요로 하지 아니한다. 그리하여, 전력 공급의 복잡성을 줄일 수 있고, 본 발명에서 사용되는 데이터 전극스위치의 수는 종래 기술에 비하여 하나가 더 줄어들게 된다.(각 스위치 소자(3441)는 3개의 스위치만을 필요로 한다.)
나아가, 오프셋의 수(전압 변화의 수)가 줄어듦에 따라, 데이터 전극 X1, X2,....,Xn의 전력소비 역시 줄어들게 된다. 더 나아가, 본 발명에 의하면 유효 전압 손실과 콘트라스트 저하를 최소한으로 줄이고, 전압 시프트에 따른 손실을 보다 정밀하게 보상(offset)할 수 있다. 덧붙여, 본 발명의 첨단 서브마이크론(sub-micron) 기술에 의하면, 검출 카운트 회로(345)의 비용을 크게 절감할 수 있고, 따라서 상기 검출 카운트 회로(345)의 도입으로 인한 수익은 그에 따른 비용을 큰 폭으로 앞지르게 된다.
상술한 본 발명의 바람직한 실시예들은 본 발명을 예시하기 위한 것일 뿐이며, 본 발명의 권리범위를 한정하고자 하는 것은 아니다. 본 발명의 사상에 따른 어떠한 균등한 수정 또는 변경 사항 역시 본 발명의 권리범위에 속한다고 할 것이다.

Claims (4)

  1. 데이터전극구동장치가 화상데이터를 액정표시장치 패널에 전송하여 휘도 균일성을 향상시키기 위한 액정표시장치의 구동장치에 있어서,
    상기 데이터전극구동장치는,
    라인별 화상데이터를 일시적으로 저장하고, 상기 화상데이터를 전송하는 래치 레지스터 회로;
    상기 래치 레지스터 회로로부터 상기 화상데이터를 전송받아 스위치 제어 신호로 가공하는 스위치 제어 회로;
    상기 스위치 제어 신호를 검출하고, 상기 스위치 제어 신호가 스케닝 주기동안 변화하지 않는 경우 카운트 횟수를 하나씩 증가시키고, 각각의 데이터 전극의 대기 전압 오프셋의 수를 계산하며, 상기 대기 전압 오프셋의 수를 오프셋 시간으로 변환하고, 하나의 스케닝 주기 종료후 다음 주기 스캐닝 개시전 상기 데이터 전극을 상기 오프셋 시간 동안 중간 전위로 시프트하는 검출 카운트회로;
    상기 검출 카운트회로를 거친 상기 스위치 제어 신호를 디지털 신호에서 스위치를 제어할 수 있는 신호로 변환하는 전압 레벨 시프터;
    상기 전압 레벨 시프터로부터 상기 스위치를 제어할 수 있는 신호를 전송받아 스위치 소자를 통하여 데이터 전극 신호를 송출하는 구동장치 송출회로를 포함하는 액정표시장치의 구동장치.
  2. 제1항에 있어서,
    상기 오프셋 시간은 상기 대기 전압 오프셋의 수에 비례하는 것을 특징으로 하는 액정표시장치의 구동장치.
  3. 화상데이터를 액정표시장치의 데이터 전극 구동장치로 전송하는 방법에 의하여 휘도 균일성을 향상시키기 위한 액정표시장치의 구동방법에 있어서,
    스케닝 주기동안 각각의 데이터 전극의 대기 전압 오프셋의 수를 계산하는 검출 카운트 회로를 이용하여, 상기 대기 전압 오프셋의 수를 오프셋 시간으로 변환하는 단계와;
    하나의 스케닝 주기 종료후 다음 주기 스캐닝 개시전, 상기 오프셋 시간 동안 데이터 전극을 중간 전위로 시프트하는 단계와;
    상기 오프셋 시간이 종료되면 상기 데이터 전극을 다음 데이터에 대한 전위로 시프트하는 단계를 포함하는 액정표시장치의 구동방법.
  4. 제3항에 있어서,
    상기 오프셋 시간은 상기 대기 전압 오프셋의 수와 비례하는 것을 특징으로 하는 액정표시장치의 구동방법.
KR1020080007139A 2008-01-23 2008-01-23 휘도 균일성 향상을 위한 액정표시장치의 구동장치 및 그구동방법 KR100919549B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020080007139A KR100919549B1 (ko) 2008-01-23 2008-01-23 휘도 균일성 향상을 위한 액정표시장치의 구동장치 및 그구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020080007139A KR100919549B1 (ko) 2008-01-23 2008-01-23 휘도 균일성 향상을 위한 액정표시장치의 구동장치 및 그구동방법

Publications (2)

Publication Number Publication Date
KR20090081184A KR20090081184A (ko) 2009-07-28
KR100919549B1 true KR100919549B1 (ko) 2009-10-01

Family

ID=41292197

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020080007139A KR100919549B1 (ko) 2008-01-23 2008-01-23 휘도 균일성 향상을 위한 액정표시장치의 구동장치 및 그구동방법

Country Status (1)

Country Link
KR (1) KR100919549B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101750461B1 (ko) 2010-08-25 2017-06-26 삼성디스플레이 주식회사 백라이트 어셈블리 및 그를 포함하는 액정 표시 장치
CN111883081A (zh) * 2020-07-28 2020-11-03 重庆惠科金渝光电科技有限公司 显示驱动电路及显示面板

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05265402A (ja) * 1991-04-02 1993-10-15 Hitachi Ltd 液晶表示装置の駆動方法および装置
KR100264772B1 (ko) * 1996-04-05 2000-09-01 모리시타 요이찌 액정표시장치의 구동방법, 구동ic 및 구동회로

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05265402A (ja) * 1991-04-02 1993-10-15 Hitachi Ltd 液晶表示装置の駆動方法および装置
KR100264772B1 (ko) * 1996-04-05 2000-09-01 모리시타 요이찌 액정표시장치의 구동방법, 구동ic 및 구동회로

Also Published As

Publication number Publication date
KR20090081184A (ko) 2009-07-28

Similar Documents

Publication Publication Date Title
KR100827043B1 (ko) 액정 표시 장치 및 그 구동 방법
US7161575B2 (en) Method and apparatus for driving liquid crystal display
US7233304B1 (en) Liquid crystal display apparatus
KR100732098B1 (ko) 광원 장치
US7864155B2 (en) Display control circuit, display control method, and liquid crystal display device
KR101385206B1 (ko) 게이트 드라이버, 그 구동 방법 및 이를 구비하는 표시장치
KR101134640B1 (ko) 액정 표시 장치 및 그 구동 방법
KR100825107B1 (ko) 액정 표시 장치
KR20070109109A (ko) 홀드 타입의 디스플레이 패널 구동 장치 및 방법
KR20030048953A (ko) 액정의 응답속도 측정방법 및 장치
KR20050062855A (ko) 임펄시브 구동 액정 표시 장치 및 그 구동 방법
KR100919549B1 (ko) 휘도 균일성 향상을 위한 액정표시장치의 구동장치 및 그구동방법
US7474291B2 (en) Relative brightness adjustment for LCD driver ICs
KR20010036308A (ko) 이종 반전 구동법을 갖는 액정 표시 장치 및 이의 구동 방법
KR100389026B1 (ko) 액정표시소자의 백라이트 구동장치 및 방법
US8284145B2 (en) Liquid crystal display driver and liquid crystal display driving method for improving brightness uniformity
KR100855485B1 (ko) 액정표시장치의 백라이트 인버터
KR100965823B1 (ko) 잔상을 최소화하는 액정 표시 장치의 구동 방법 및 그 장치
CN101399016B (zh) 减少液晶显示装置辉度不均的驱动装置及驱动方法
KR101585691B1 (ko) 액정표시장치
KR20050033731A (ko) 액정표시장치 및 그의 구동방법
KR101667047B1 (ko) 액정표시장치와 그 구동 방법
CN117877435A (zh) 显示面板的驱动方法及显示装置
JP4861955B2 (ja) 液晶ディスプレイの光度不均衡を軽減させる駆動装置及び駆動方法
KR20070081217A (ko) 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120814

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20140905

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20150908

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20160908

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20170911

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20180905

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20190910

Year of fee payment: 11