KR100858825B1 - 플라즈마 디스플레이 패널 및 그의 구동 방법 - Google Patents

플라즈마 디스플레이 패널 및 그의 구동 방법 Download PDF

Info

Publication number
KR100858825B1
KR100858825B1 KR1020070054625A KR20070054625A KR100858825B1 KR 100858825 B1 KR100858825 B1 KR 100858825B1 KR 1020070054625 A KR1020070054625 A KR 1020070054625A KR 20070054625 A KR20070054625 A KR 20070054625A KR 100858825 B1 KR100858825 B1 KR 100858825B1
Authority
KR
South Korea
Prior art keywords
discharge
substrate
electrodes
discharge electrodes
disposed
Prior art date
Application number
KR1020070054625A
Other languages
English (en)
Inventor
허민
이정두
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020070054625A priority Critical patent/KR100858825B1/ko
Priority to US12/155,334 priority patent/US20080297057A1/en
Application granted granted Critical
Publication of KR100858825B1 publication Critical patent/KR100858825B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/298Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using surface discharge panels
    • G09G3/299Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels using surface discharge panels using alternate lighting of surface-type panels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/16AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided inside or on the side face of the spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/323Mutual disposition of electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/326Disposition of electrodes with respect to cell parameters, e.g. electrodes within the ribs

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 발광 효율 및 가시광 투과율이 향상되고 어드레스 방전 개시 전압이 감소될 뿐만 아니라, 계조 표현의 신뢰성을 확보할 수 있는 플라즈마 디스플레이 패널 및 그의 구동 방법을 제공하는 것을 목적으로 한다. 이를 위하여, 본 발명은 서로 이격되어 대향하도록 배치되는 제1기판 및 제2기판; 상기 제1기판 및 제2기판 사이에 배치되며, 복수 개의 방전셀들을 구획하는 제1격벽; 상기 제1기판 및 상기 제2기판 사이에 배치되며, 상기 방전셀들의 내부를 향하여 서로 대향하는 제1방전전극들 및 제2방전전극들; 및 상기 제1기판 및 상기 제2기판 사이에 배치되며, 상기 제1방전전극들 및 상기 제2방전전극들과 교차하는 버스부 및 상기 버스부에 전기적으로 접속되어 있는 방전부를 구비하는 어드레스전극들을 포함하고, 상기 방전부는 상기 제2방전전극에 비해 상기 제1방전전극에 더 근접하도록 배치되는 플라즈마 디스플레이 패널을 제공한다.

Description

플라즈마 디스플레이 패널 및 그의 구동 방법{Plasma display panel and driving method thereof}
도 1은 일반적인 3전극 면방전 구조의 플라즈마 디스플레이 패널의 분리 사시도이다.
도 2는 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널의 부분 분리 사시도이다.
도 3은 도 2의 Ⅲ-Ⅲ선을 따라 취한 부분 단면도이다.
도 4는 도 2에 도시된 방전셀들, 제1격벽 및 전극들의 배치를 나타내는 배치도이다.
도 5는 도 2의 플라즈마 디스플레이 패널의 X 전극 및 Y 전극에 동일한 크기의 유지 전압 펄스를 교대로 인가하는 경우의 방전 전류를 나타내는 그래프이다.
도 6a는 도 2의 플라즈마 디스플레이 패널의 X 전극에 일정한 유지 전압 펄스를 인가하는 경우의 시간에 따른 자외선 방출 분포를 나타내는 것이다.
도 6b는 도 2의 플라즈마 디스플레이 패널의 Y 전극에 일정한 유지 전압 펄스를 인가하는 경우의 시간에 따른 자외선 방출 분포를 나타내는 것이다.
도 7은 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널의 부분 분리 사시도이다.
도 8은 도 7의 VIII-VIII선을 따라 취한 부분 단면도이다.
도 9는 본 발명의 또 다른 실시예에 따른 플라즈마 디스플레이 패널의 부분 분리 사시도이다.
도 10은 도 9의 X-X선을 따라 취한 부분 단면도이다.
도 11은 본 발명의 실시예들에 따른 플라즈마 디스플레이 패널의 구동방법의 일 실시예와 관련된 타이밍도이다.
< 도면의 주요부분에 대한 부호의 간단한 설명 >
200: 플라즈마 디스플레이 패널
210: 제1기판 220: 제2기판
230: 방전셀 251: 제1형광체층
260: 제1방전전극 270: 제2방전전극
281: 제1격벽 282: 제2격벽
290: 어드레스전극
본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 보다 상세하게는 어드레스 방전 개시 전압이 감소되고 계조 표현의 신뢰성을 확보할 수 있는 플라즈마 디스플레이 패널 및 그의 구동 방법에 관한 것이다.
플라즈마 디스플레이 패널은 가스 방전현상을 이용하여 화상을 표시하는 디 스플레이 패널로서, 휘도, 콘트라스트, 잔상 및 시야각 등의 각종 표시 능력이 우수하며, 박형이고 대화면 표시가 가능하여 차세대 대형 디스플레이 패널로서 각광을 받고 있다.
도 1에는 일반적인 3전극 면방전 구조의 플라즈마 디스플레이 패널(100)이 도시되어 있다. 플라즈마 디스플레이 패널(100)은 제1기판(101), 상기 제1기판(101) 상에 배치된 유지전극들(106, 107), 유지전극들을 덮는 제1유전체층(109), 및 제1유전체층을 덮는 보호층(111), 제1기판(101)에 대향되어 배치되는 제2기판(115), 제2기판(115) 상에 서로 평행하게 배치된 어드레스전극(117)들, 어드레스전극(117)들을 덮는 제2유전체층(113), 제2유전체층(113) 상에 형성된 격벽(114), 제2유전체층(113)의 상면과 격벽(114)의 측면에 형성된 형광체층(110)을 구비한다.
그런데, 면방전 구조의 플라즈마 디스플레이 패널(100)에 있어서는, 방전이 제1유전체층(109)에 인접한 부분에 집중되고, 방전셀(119) 내에서 방전 균일성이 감소되기 때문에, 발광 효율이 낮은 문제점이 있다.
본 발명의 목적은 발광 효율 및 가시광 투과율이 향상되고 어드레스 방전 개시 전압이 감소될 뿐만 아니라, 계조 표현의 신뢰성을 확보할 수 있는 플라즈마 디스플레이 패널을 제공하는 것이다.
본 발명의 다른 목적은 발광 효율 및 가시광 투과율이 향상되고 어드레스 방전 개시 전압이 감소될 뿐만 아니라, 계조 표현의 신뢰성을 확보할 수 있는 플라즈마 디스플레이 패널의 구동 방법을 제공하는 것이다.
본 발명은 서로 이격되어 대향하도록 배치되는 제1기판 및 제2기판; 상기 제1기판 및 제2기판 사이에 배치되며, 복수 개의 방전셀들을 구획하는 제1격벽; 상기 제1기판 및 상기 제2기판 사이에 배치되며, 상기 방전셀들의 내부를 향하여 서로 대향하는 제1방전전극들 및 제2방전전극들; 및 상기 제1기판 및 상기 제2기판 사이에 배치되며, 상기 제1방전전극들 및 상기 제2방전전극들과 교차하는 버스부 및 상기 버스부에 전기적으로 접속되어 있는 방전부를 구비하는 어드레스전극들을 포함하고, 상기 방전부는 상기 제2방전전극에 비해 상기 제1방전전극에 더 근접하도록 배치되는 플라즈마 디스플레이 패널을 제공한다.
상기 제1격벽은 상기 제1방전전극들 및 제2방전전극들에 실질적으로 평행한 세로 격벽부들을 포함하고, 상기 세로 격벽부들은 내부에 제1방전전극들을 포함하는 제1 세로 격벽부들 및 내부에 제2방전전극들을 포함하는 제2 세로 격벽부들을 포함할 수 있다.
상기 제1방전전극의 측면과 상기 제1 세로 격벽부의 측면 사이의 두께가 상기 제2방전전극의 측면과 상기 제2 세로 격벽부의 측면 사이의 두께보다 두꺼울 수 있다.
상기 제1방전전극 및 제2방전전극은 각각 상기 방전셀의 중심부에 대응하는 위치에 상기 방전셀의 내부 방향으로 돌출된 제1돌출부 및 제2돌출부를 구비하고, 상기 제1돌출부의 방전셀의 내부를 향하여 대향하는 면적이 상기 제2돌출부의 방전셀의 내부를 향하여 대향하는 면적보다 좁을 수 있다.
상기 제1방전전극 및 제2방전전극은 각각 상기 방전셀의 중심부에 대응하는 위치에 상기 방전셀의 내부를 향하여 대향하는 방향으로 확장된 제1확장부 및 제2확장부를 구비하고, 상기 제1확장부의 방전셀의 내부를 향하여 대향하는 면적이 상기 제2확장부의 방전셀의 내부를 향하여 대향하는 면적보다 좁을 수 있다.
상기 버스부들은 상기 제1격벽과 상기 제1기판 사이에 배치될 수 있다.
상기 제1격벽은 상기 버스부들에 실질적으로 평행한 가로 격벽부들을 포함하고, 상기 버스부들은 상기 가로 격벽부들과 상기 제1기판 사이에 배치될 수 있다.
상기 가로 격벽부들의 폭은 상기 버스부들의 폭보다 클 수 있다.
상기 버스부들은 상기 가로 격벽부들이 상기 제1기판에 투영되는 영역 내에 배치될 수 있다.
상기 방전부의 일 측은 상기 버스부에 연결되며, 타 측은 상기 방전셀의 중심 방향으로 돌출되도록 연장될 수 있다.
상기 각 어드레스전극은 복수 개의 방전부들을 포함하며, 각 방전부는 방전셀마다 대응되도록 배치될 수 있다.
상기 버스부들은 도전성 금속을 포함할 수 있다.
상기 방전부들은 투명한 소재를 포함할 수 있다.
상기 플라즈마 디스플레이 패널은 상기 어드레스전극들을 덮는 유전체층을 더 포함할 수 있다.
상기 어드레스전극들은 상기 제2기판을 대향하는 상기 제1기판 상에 배치될 수 있다.
상기 플라즈마 디스플레이 패널은 상기 제2기판과 상기 제1격벽 사이에 배치되는 제2격벽; 및 상기 제2격벽의 측면에 형성되는 형광체층들을 더 포함할 수 있다.
본 발명은 플라즈마 디스플레이 패널의 구동 방법에 있어서, 상기 플라즈마 디스플레이 패널은 서로 이격되어 대향하도록 배치되는 제1기판 및 제2기판; 상기 제1기판 및 제2기판 사이에 배치되며, 복수 개의 방전셀들을 구획하는 제1격벽; 상기 제1기판 및 상기 제2기판 사이에 배치되며, 상기 방전셀들의 내부를 향하여 서로 대향하는 제1방전전극들 및 제2방전전극들; 및 상기 제1기판 및 상기 제2기판 사이에 배치되며, 상기 제1방전전극들 및 상기 제2방전전극들과 교차하는 버스부 및 상기 버스부에 전기적으로 접속되어 있는 방전부를 구비하는 어드레스전극들을 포함하고, 상기 방전부는 상기 제2방전전극에 비해 상기 제1방전전극에 더 근접하도록 배치되고, 단위 프레임이 시분할 계조 디스플레이를 위한 복수의 서브필드들로 구분되고, 상기 서브필드들 각각에서 리셋, 어드레스 및 유지 방전 단계들이 수행되고, 상기 어드레스 방전 단계는 홀수열의 방전셀들에서만 어드레스 방전이 일어나는 홀수 어드레스 방전 단계 및 짝수열의 방전셀들에서만 어드레스 방전이 일어나는 짝수 어드레스 방전 단계를 포함하고, 상기 유지 방전 단계에서 상기 제2방전전극들에 인가되는 전압 펄스의 크기가 상기 제1방전전극들에 인가되는 전압 펄스의 크기보다 큰 플라즈마 디스플레이 패널 구동 방법을 제공한다.
이하 첨부된 도면들에 도시된 본 발명의 실시예들을 참조하여 본 발명을 상세하게 설명한다.
도 2는 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널의 부분 분리 사시도이고, 도 3은 도 2의 Ⅲ-Ⅲ선을 따라 취한 부분 단면도이며, 도 4는 도 2에 도시된 방전셀들, 제1격벽 및 전극들의 배치를 나타내는 배치도이다.
도 2 내지 도 4를 참조하면, 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널(200)이 도시되어 있다.
플라즈마 디스플레이 패널(200)은 서로 이격되고, 대향되어 배치되는 제1기판(210) 및 제2기판(220)을 포함한다. 제1기판(210)은 일반적으로는 유리를 주성분으로 하는 광투과성이 우수한 소재로 제조된다. 다만, 반사휘도를 감소시켜 명실 콘트라스트를 향상시키기 위하여, 제1기판(210)이 착색될 수 있다. 또한, 제2기판(220)은 제1기판(210)과의 사이에 복수 개의 방전셀(230)들을 한정한다. 제2기판(220)은 유리로 제조될 수 있고, 착색될 수도 있다.
플라즈마 디스플레이 패널(200)은 제1기판(210)과 제2기판(220) 사이에 배치되며 복수 개의 방전셀(230)들을 구획하는 제1격벽(281)을 포함한다. 도 2에는 제1격벽(281)은 직사각형의 횡단면을 가지는 방전셀(230)들을 구획하는 것으로 도시되어 있으나, 본 발명은 이에 한정되는 것은 아니다. 즉, 제1격벽(281)은 방전셀(230)들의 횡단면이 직사각형이외에도, 삼각형, 사각형, 오각형 등의 다각형, 또는 원형, 타원형 등으로 되도록 형성될 수 있다. 제1격벽(281)은 제1방전전극(260)들과 평행한 세로 격벽부(281a)들 및 세로 격벽부들(281a)과 교차하는 가로 격벽부(281b)들을 포함한다. 제1격벽(281)은 내부에 제1방전전극(260)들 및 제2방전전극(270)들이 배치되어 있는 바, 유전체로 형성된다.
플라즈마 디스플레이 패널(200)은 방전셀(230)들의 내부를 향하여 대향되게 배치되는 제1방전전극(260)들 및 제2방전전극(270)들을 포함한다. 도 2 및 도 3을 참조하면, 제1방전전극(260)들 및 제2방전전극(270)들은 제1격벽(281)의 내부(보다 구체적으로는 세로 격벽부(281a)들의 내부)에 배치되어 있다. 제1방전전극(260)은 제2방전전극(270)과 쌍을 이루어 방전셀(230)에서 방전을 일으킨다. 제1방전전극(260) 및 제2방전전극(270)은 스트라이프 형상을 가지며, 서로 평행하게 배치되어 있다.
일반적인 3전극 면방전 구조는 방전 갭이 좁기 때문에, 발광 효율이 낮은 문제점이 있다. 하지만, 본 실시예에서는 제1방전전극(260)과 제2방전전극(270) 사이의 거리가 멀기 때문에, 제1방전전극(260)과 제2방전전극(270)은 롱 갭 방전(long gap discharge)을 일으킨다. 또한, 플라즈마 디스플레이 패널(200)이 양광주(positive column)를 이용하여 자외선 밀도를 증가시키기 때문에, 발광 효율이 크게 향상된다.
각 제1방전전극(260) 및 제2방전전극(270)은 인접하는 방전셀(230)들에 공통으로 작용한다. 도 3을 참조하면, 제1방전전극(260) 및 제2방전전극(270)은 세로 격벽부(281a)들의 양측에 배치되는 방전셀(230)들에 각각 공통으로 작용한다. 따라서, 일 세로 격벽부(281a)에 제1방전전극(260) 및 제2방전전극(270)을 모두 배치할 필요가 없기 때문에, 세로 격벽부(281a)의 폭을 감소시킬 수 있다.
플라즈마 디스플레이 패널(200)은 3전극 구조를 가진다. 따라서, 제1방전전극(260)과 제2방전전극(270) 중의 하나는 스캔전극의 작용을 하고, 다른 하나는 유 지전극의 작용을 한다. 본 실시예에서, 제1방전전극(260)들은 스캔전극의 기능을 수행하며, 제2방전전극(270)들은 유지전극의 기능을 수행한다.
도 3을 참조하면, 제1방전전극(260)들 및 제2방전전극(270)들은 제1격벽(281) 내에 배치되기 때문에, 가시광 투과율을 감소시키기 않는다. 따라서, 제1방전전극(260)들 및 제2방전전극(270)들은 알루미늄, 구리 등과 같은 도전성 금속으로 형성될 수 있다. 전술한 도전성 금속은 전압 강하가 작기 때문에, 제1방전전극(260)들 및 제2방전전극(270)들은 안정적인 신호전달을 할 수 있다.
제1격벽(281)은 인접한 제1방전전극(260)과 제2방전전극(270)들 간에 직접 통전되는 것을 방지하고, 양이온 또는 전자가 제1,2방전전극들(260, 270)에 직접 충돌하여 제1,2방전전극들(260, 270)을 손상시키는 것을 방지한다. 또한, 제1격벽(281)은 전하를 유도하여 벽전하를 축적하는 기능을 한다. 따라서, 전술한 바와 같이, 제1격벽(281)은 유전체로 형성되어 있다.
도 2 내지 도 4를 참조하면, 플라즈마 디스플레이 패널(200)은 제1기판(210) 상에 서로 평행하게 이격되어 배치되는 어드레스전극(290)들을 더 포함한다. 각 어드레스전극(290)은 제1방전전극(260)들 및 제2방전전극(270)들에 교차하는 버스부(290a) 및 버스부(290a)에 전기적으로 접속되어 있는 복수 개의 방전부(290b)들을 포함한다. 일 어드레스전극(290)의 각 방전부(290b)는 방전셀(230)마다 대응되도록 배치되고, 각 방전부(290b)는 직사각형의 형상을 가진다. 또한, 각 방전부(290b)의 일 측은 버스부(290a)에 연결되며, 타 측은 방전셀(230)의 중심 방향으로 돌출되도록 연장된다. 버스부(290a)들은 스트라이프 형상을 가진다.
도 4를 참조하면, 가로 격벽부(281b)들은 버스부(290a)들과 실질적으로 평행하며, 버스부(290a)들은 제1격벽(281)과 제1기판(210) 사이에 배치되어 있다. 가로 격벽부들의 폭(W1)은 버스부들의 폭(W2)보다 크기 때문에, 버스부(290a)들은 가로 격벽부(281b)들이 제1기판(210)에 투영되는 영역(P) 내에 배치된다.
버스부(290a)들이 투영영역(P) 내에 배치되기 때문에, 버스부(290a)들은 가시광 투과율을 저해하지 않는다. 따라서, 버스부(290a)들은 알루미늄, 구리 등과 같은 도전성 금속을 포함하는 소재로 형성될 수 있다. 하지만, 방전부(290b)들은 가시광 투과율을 저해할 수 있는 바, ITO 등과 같은 투명한 소재로 형성될 수 있다.
어드레스전극(290)들은 제1방전전극(260)과 제2방전전극(270) 간의 유지방전을 보다 용이하게 하기 위한 어드레스방전을 일으키기 위한 것으로서, 보다 구체적으로는 유지방전이 개시되는 전압을 낮추는 역할을 한다. 또한, 제1격벽(281)과 제1기판(210) 사이에는 유전체층(285)이 배치되어, 어드레스전극(290)들을 덮는다.
플라즈마 디스플레이 패널(200)은 제1격벽(281)의 측면에 형성되는 보호층(216)들을 더 포함한다. 보호층(216)들은 플라즈마 입자가 제1격벽(281)을 손상시키는 것을 방지한다 또한, 보호층(216)들은 이차전자를 방출하여 방전전압을 낮추어 주는 역할을 한다. 보호층(216)들은 제1격벽(281)의 측면에 산화마그네슘(MgO)을 증착함으로써 형성될 수 있다.
제2유전체층(286)과 제1격벽(281) 사이에는 제2격벽(282)이 배치되어 있다. 제2격벽(282)은 제1격벽(281)과 함께 방전셀(230)들을 구획하고, 형광체층(251)들 이 배치되는 공간을 한정한다. 하지만, 제2격벽(282)은 제1유전체층(285)과 제1격벽(281) 사이에 배치될 수도 있다. 제2격벽(282)은 제1격벽(281)과 동일하게 폐쇄형 구조를 가진다. 하지만, 배기 능력을 향상시키기 위하여, 제2격벽(282)은 스트라이프 격벽과 같은 개방형 구조를 가지도록 형성될 수도 있다.
제2격벽(282)의 측면과 제2유전체층(286) 상에는 형광체층(251)들이 배치되어 있다. 형광체층(251)들은 자외선을 받아 가시광선을 발생하는 성분을 가지는데, 적색 발광 형광체층들은 Y(V,P)O4:Eu 등과 같은 형광체를 포함하고, 녹색 발광 형광체층들은 Zn2SiO4:Mn, YBO3:Tb 등과 같은 형광체를 포함하며, 청색 발광 형광체층들은 BAM:Eu 등과 같은 형광체를 포함한다. 제2격벽(282)에 의하여, 형광체층(251)들의 도포 면적이 증가하기 때문에, 플라즈마 디스플레이 패널(200)의 휘도 및 발광 효율이 향상된다.
제1기판(210)과 제2기판(220)의 가장자리는 프릿 글라스(frit glass)와 같은 밀봉부재로 서로 결합되어 있다. 방전셀(230)들 내에는 Ne, Xe 등 및 이들의 혼합기체와 같은 방전가스가 채워져 있다.
다시 도 4를 참조하면, 방전부(290b)들은 제2방전전극(270)들에 비해 제1방전전극(260)들에 더 근접하도록 배치된다. 상기 제1방전전극(260)들을 스캔전극으로 및 상기 제2방전전극(270)들을 유지전극으로 사용하는 경우, 어드레스전극(290) 및 스캔전극(260) 사이의 어드레스 방전개시전압을 현저히 낮출 수 있는 장점을 갖는다.
상기의 구조에 의해 각 전극간 방전개시 전압은 다음과 같은 관계를 갖는다: V(X-Y) > V(X-A) > V(Y-A). 상기와 같은 관계로 인해 유지 방전 중 어드레스전극은 스캔전극 및 유지전극간 방전을 트리거링(triggering)하는 역할을 수행한다. 도 5는 도 2의 플라즈마 디스플레이 패널의 X 전극 및 Y 전극에 동일한 250V의 유지 전압 펄스를 교대로 인가하는 경우의 방전 전류를 나타내는 그래프이다. 도 5를 참조하면, 동일한 전압을 Y 전극에 인가하였을 경우가 X 전극에 인가하였을 경우보다 방전 지연이 짧으며 방전 전류가 크다. 즉, Y 전극에 펄스를 인가하는 경우 상대적으로 낮은 전압으로 방전셀을 구동할 수 있다.
도 6a는 도 2의 플라즈마 디스플레이 패널의 X 전극에 일정한 유지 전압 펄스를 인가하는 경우의 시간에 따른 자외선 방출 분포를 나타내는 것이고, 도 6b는 도 2의 플라즈마 디스플레이 패널의 Y 전극에 일정한 유지 전압 펄스를 인가하는 경우의 시간에 따른 자외선 방출 분포를 나타내는 것이다. 도 6a 및 도 6b를 참조하면, 유지 방전 과정에서 동일한 크기의 펄스가 X 전극 및 Y 전극에 펄스가 인가되는 경우 Y 전극의 자외선 발생량이 X 전극의 자외선 발생량에 비해 현저히 크다. 상기 홀수 펄스 및 짝수 펄스에 따른 발광량의 차이는 펄스 수에 따른 광량의 선형성을 깨뜨리므로 계조 표현의 신뢰성이 완전하지 못할 수 있다.
다시 도 4를 참조하면, 세로 격벽부(281a)들은 내부에 제1방전전극(260)들을 포함하는 제1 세로 격벽부(281aa)들 및 내부에 제2방전전극(270)들을 포함하는 제2 세로 격벽부(281ab)들을 포함한다. 제1방전전극(260)의 측면과 제1 세로 격벽부(281aa)의 측면 사이의 두께(T1)가 제2방전전극(270)의 측면과 제2 세로 격벽 부(281ab)의 측면 사이의 두께(T2)보다 두꺼울 수 있다.
이 경우 제1방전전극(260) 및 제2방전전극(270)에 동일한 크기의 펄스를 인가하는 경우에도 광량의 선형성을 유지시켜 계조 표현의 신뢰성을 확보할 수 있다.
도 7은 본 발명의 다른 실시예에 따른 플라즈마 디스플레이 패널의 부분 분리 사시도이고, 도 8은 도 7의 VIII-VIII선을 따라 취한 부분 단면도이다.
이하 도 7 및 도 8에 도시된 실시예에 관한 플라즈마 디스플레이 패널에 관하여 도 2 내지 도 4에 도시된 실시예에 관한 플라즈마 디스플레이 패널과 상이한 사항을 중심으로 설명하기로 한다.
도 7 및 도 8을 참조하면, 제2기판(220)과 제2격벽(282) 사이에는 광반사층(286)이 형성되어 있다. 광반사층(286)은 방전셀(230)들에서 생성된 가시광이 제2기판(220)을 통하여 외부로 투사되는 것을 방지한다. 광반사층(286)은 백색을 띠는 유전체로 형성될 수 있다.
각 제1방전전극(360)은 방전셀(230)들의 중심부에 대응하는 위치에 상기 방전셀의 내부 방향으로 돌출된 제1돌출부(361)들 및, 제1돌출부(361)들을 연결하는 제1연결부(362)들을 포함한다. 제1연결부(362)들은 방전셀(230)의 가장자리 및, 세로 격벽부(281a)와 가로 격벽부(281b)가 교차하는 부분에 대응한다. 또한, 각 제2방전전극(370)도 방전셀(230)들의 중심부에 대응하는 위치에 상기 방전셀의 내부 방향으로 돌출된 제2돌출부(371)들 및, 제2돌출부(371)들을 연결하는 제2연결부(372)들을 포함한다. 제2연결부(372)들은 방전셀(230)의 가장자리 및, 세로 격벽부(281a)와 가로 격벽부(281b)가 교차하는 부분에 대응한다. 제1돌출부(361)들 및 제2돌출부(371)들은 방전셀(230)들마다 하나씩 대응되도록 배치된다.
도 8을 참조하면, 제1돌출부(361)의 길이(L1)가 제2돌출부(371)의 길이(L2)보다 짧다. 즉, 제1돌출부(361)의 방전셀(230)의 내부를 향하여 대향하는 면적이 상기 제2돌출부(371)의 방전셀(230)의 내부를 향하여 대향하는 면적보다 좁다.
이 경우 제1방전전극(360) 및 제2방전전극(370)에 동일한 크기의 펄스를 인가하는 경우에도 광량의 선형성을 유지시켜 계조 표현의 신뢰성을 확보할 수 있다.
도 9는 본 발명의 또 다른 실시예에 따른 플라즈마 디스플레이 패널의 부분 분리 사시도이고, 도 10은 도 9의 X-X선을 따라 취한 부분 단면도이다.
이하 도 9 및 도 10에 도시된 실시예에 관한 플라즈마 디스플레이 패널에 관하여 도 2 내지 도 4에 도시된 실시예에 관한 플라즈마 디스플레이 패널과 상이한 사항을 중심으로 설명하기로 한다.
도 9 및 도 10을 참조하면, 각 제1방전전극(460)은 방전셀(230)들의 중심부에 대응하는 위치에 방전셀(230)들의 내부를 향하여 대향하는 방향으로 확장된 제1확장부(461)들 및, 제1확장부(461)들을 연결하는 제1연결부(462)들을 포함한다. 제1연결부(462)들은 방전셀(230)의 가장자리 및, 세로 격벽부(281a)와 가로 격벽부(281b)가 교차하는 부분(289)에 대응한다. 또한, 각 제2방전전극(470)도 방전셀(230)들의 중심부에 대응하는 위치에 방전셀(230)들의 내부를 향하여 대향하는 방향으로 확장된 제2확장부(471)들 및, 제2확장부(471)들을 연결하는 제2연결부(472)들을 포함한다. 제2연결부(472)들은 방전셀(230)의 가장자리 및, 세로 격벽부(281a)와 가로 격벽부(281b)가 교차하는 부분(289)에 대응한다. 제1확장 부(461)들 및 제2확장부(471)들은 방전셀(230)들마다 하나씩 대응되도록 배치된다.
도 9를 참조하면, 제1확장부(461)의 방전셀(230)의 내부를 향하여 대향하는 면적(D1)이 제2확장부(471)의 방전셀(230)의 내부를 향하여 대향하는 면적(D2)보다 좁다.
이 경우 제1방전전극(460) 및 제2방전전극(470)에 동일한 크기의 펄스를 인가하는 경우에도 광량의 선형성을 유지시켜 계조 표현의 신뢰성을 확보할 수 있다.
본 발명의 다른 측면은 본 발명에 따른 플라즈마 디슬플레이 패널의 구동방법을 제공한다. 특히, 본 발명에 따른 구동방법이 적용될 수 있는 플라즈마 디스플레이 패널은 제1방전전극들 및 제2방전전극들의 배치, 구조 및 크기 등이 동일한 것이 바람직하다.
본 발명에 따른 구동방법은 ALiS(Alternate Lighting of Surface) 구동의 유지 방전 단계에서 제2방전전극들에 인가되는 전압 펄스의 크기가 제1방전전극들에 인가되는 전압 펄스의 크기보다 큰 것을 특징으로 한다. 그에 의해 광량의 선형성을 유지시켜 계조 표현의 신뢰성을 확보할 수 있다.
본 발명에서 사용될 수 있는 ALiS 구동 방식은 다양한 형태가 공지되어 있다. 본 발명에 따른 구동방법은 특정한 형태에 한정되지 않지만, 일 실시예를 통해 보다 상세히 설명한다.
도 11은 본 발명의 실시예들에 따른 플라즈마 디스플레이 패널의 구동방법의 일 실시예와 관련된 타이밍도이다. 이하, 제1방전전극을 Y 전극으로 및 제2방전전극을 X 전극으로 하여 설명한다.
도 11을 참조하면, 플라즈마 디스플레이 패널을 구동하기 위한 단위 프레임은 복수개의 홀수 서브필드(Odd SF) 및 짝수 서브필드(Even SF)로 나뉜다. 홀수 서브필드(Odd SF)에서는 홀수 X 전극(Xodd)과 홀수 Y 전극(Yodd) 사이, 및 짝수 X 전극(Xeven)과 짝수 Y 전극(Yeven) 사이에서 유지 방전이 발생하고, 짝수 서브필드(Even SF)에서는 홀수 Y 전극(Yodd)과 짝수 X 전극(Xeven) 사이, 및 짝수 Y 전극(Yeven)과 홀수 X 전극(Xodd) 사이에서 유지 방전이 발생한다.
어드레스 기간(PA)과 유지 기간(PS)은 ADS(Address Display Separated) 방식과 마찬가지로 분리되어 있고, 홀수 서브필드(Odd SF) 및 짝수 서브필드(Even SF)의 어드레스 기간(PA)들에 있어서 Y 전극과 어드레스 전극의 파형은 동일하고, X 전극의 전압 파형에 의해 홀수 서브필드(Odd SF) 및 짝수 서브필드(Even SF)로 나누어 진다.
홀수 서브필드(Odd SF)의 어드레스 기간(PA)에 있어서, 예컨대, 홀수 Y 전극(Yodd) 및 어드레스 전극에 유지방전이 수행될 방전셀을 선택하는 전압을 인가하는 동안 홀수 X 전극(Xodd)에는 높은 전압을 인가하고 짝수 X 전극(Xeven)에는 낮은 전압을 인가하면, 홀수 X 전극(Xodd)과 홀수 Y 전극(Yodd) 사이의 방전셀들에서 어드레스 방전이 발생하지만 홀수 Y 전극(Yodd)과 짝수 X 전극(Xeven) 사이의 방전셀들에서는 어드레스 방전이 발생하지 않는다.
마찬가지로, 짝수 서브필드(Even SF)의 어드레스 기간(PA)에 있어서, 예컨대, 홀수 Y 전극(Yodd) 및 어드레스 전극에 유지방전이 수행될 방전셀을 선택하는 전압을 인가하는 동안 홀수 X 전극(Xodd)에는 낮은 전압을 인가하고 짝수 X 전 극(Xeven)에는 높은 전압을 인가하면, 홀수 X 전극(Xodd)과 홀수 Y 전극(Yodd) 사이의 방전셀들에서 어드레스 방전이 발생하지 않고 홀수 Y 전극(Yodd)과 짝수 X 전극(Xeven) 사이의 방전셀들에서는 어드레스 방전이 발생한다.
홀수 서브필드(Odd SF) 및 짝수 서브필드(Even SF)의 유지 기간(PS)에 있어서, X 전극에 인가되는 전압 펄스의 크기(Vsx)가 Y 전극에 인가되는 전압 펄스의 크기(Vsy)보다 크다. 그에 의해 광량의 선형성을 유지시켜 계조 표현의 신뢰성을 확보할 수 있다.
본 발명에 따른 플라즈마 디스플레이 패널에서는, 제1방전전극들 및 제2방전전극들이 롱 갭 대향 방전 구조를 가짐으로써 발광 효율이 향상되고, 어드레스전극의 배치에 의하여 어드레스 방전 개시 전압이 감소될 수 있다. 또한, 제1방전전극들 및 제2방전전극들을 둘러싸는 유전층들의 두께의 차이 및 제1방전전극들 및 제2방전전극들의 방전셀의 내부를 향하여 대향하는 부분들의 면적의 차이에 의해 계조 표현의 신뢰성을 확보할 수 있다.
또한, 본 발명에 따른 플라즈마 디스플레이 패널의 구동 방법에서는, 유지 방전 단계에서 제1방전전극들 및 제2방전전극들에 인가되는 전압 펄스의 크기 차이에 의해 계조 표현의 신뢰성을 확보할 수 있다.
본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 다른 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기 술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의하여 정해져야 할 것이다.

Claims (17)

  1. 서로 이격되어 대향하도록 배치되는 제1기판 및 제2기판;
    상기 제1기판 및 제2기판 사이에 배치되며, 복수 개의 방전셀들을 구획하는 제1격벽;
    상기 제1기판 및 상기 제2기판 사이에 배치되며, 상기 방전셀들의 내부를 향하여 서로 대향하는 제1방전전극들 및 제2방전전극들; 및
    상기 제1기판 및 상기 제2기판 사이에 배치되며, 상기 제1방전전극들 및 상기 제2방전전극들과 교차하는 버스부 및 상기 버스부에 전기적으로 접속되어 있는 방전부를 구비하는 어드레스전극들을 구비하고,
    상기 제1격벽은 상기 제1방전전극들 및 제2방전전극들에 실질적으로 평행한 세로 격벽부들을 포함하고, 상기 세로 격벽부들은 내부에 제1방전전극들을 포함하는 제1 세로 격벽부들 및 내부에 제2방전전극들을 포함하는 제2 세로 격벽부들을 포함하고,
    상기 방전부는 상기 제2방전전극들에 비해 상기 제1방전전극들에 더 근접하도록 배치되고,
    상기 버스부들은 상기 제1격벽과 상기 제1기판 사이에 배치되고, 상기 제1격벽은 상기 버스부들에 실질적으로 평행한 가로 격벽부들을 포함하고, 상기 버스부들은 상기 가로 격벽부들과 상기 제1기판 사이에 배치되고, 상기 가로 격벽부들의 폭은 상기 버스부들의 폭보다 큰 플라즈마 디스플레이 패널.
  2. 삭제
  3. 제1항에 있어서,
    상기 제1방전전극들의 측면과 상기 제1 세로 격벽부의 측면 사이의 두께가 상기 제2방전전극들의 측면과 상기 제2 세로 격벽부의 측면 사이의 두께보다 두꺼운 플라즈마 디스플레이 패널.
  4. 제 1항에 있어서,
    상기 제1방전전극들 및 제2방전전극들은 각각 상기 방전셀의 중심부에 대응하는 위치에 상기 방전셀의 내부 방향으로 돌출된 제1돌출부 및 제2돌출부를 구비하고,
    상기 제1돌출부의 방전셀의 내부를 향하여 대향하는 면적이 상기 제2돌출부의 방전셀의 내부를 향하여 대향하는 면적보다 좁은 플라즈마 디스플레이 패널.
  5. 제 1항에 있어서,
    상기 제1방전전극들 및 제2방전전극들은 각각 상기 방전셀의 중심부에 대응하는 위치에 상기 방전셀의 내부를 향하여 대향하는 방향으로 확장된 제1확장부 및 제2확장부를 구비하고,
    상기 제1확장부의 방전셀의 내부를 향하여 대향하는 면적이 상기 제2확장부의 방전셀의 내부를 향하여 대향하는 면적보다 좁은 플라즈마 디스플레이 패널.
  6. 삭제
  7. 삭제
  8. 삭제
  9. 제1항에 있어서,
    상기 버스부들은 상기 가로 격벽부들이 상기 제1기판에 투영되는 영역 내에 배치되는 플라즈마 디스플레이 패널.
  10. 제 9항에 있어서,
    상기 방전부의 일 측은 상기 버스부에 연결되며, 타 측은 상기 방전셀의 중심 방향으로 돌출되도록 연장되는 플라즈마 디스플레이 패널.
  11. 제 1항에 있어서,
    상기 각 어드레스전극은 복수 개의 방전부들을 포함하며, 각 방전부는 방전셀마다 대응되도록 배치되는 플라즈마 디스플레이 패널.
  12. 제 1항에 있어서,
    상기 버스부들은 도전성 금속을 포함하는 플라즈마 디스플레이 패널.
  13. 제 1항에 있어서,
    상기 방전부들은 투명한 소재를 포함하는 플라즈마 디스플레이 패널.
  14. 제 1항에 있어서,
    상기 어드레스전극들을 덮는 유전체층을 더 포함하는 플라즈마 디스플레이 패널.
  15. 제 1항에 있어서,
    상기 어드레스전극들은 상기 제2기판을 대향하는 상기 제1기판 상에 배치되는 플라즈마 디스플레이 패널.
  16. 제 1항에 있어서,
    상기 제2기판과 상기 제1격벽 사이에 배치되는 제2격벽; 및
    상기 제2격벽의 측면에 형성되는 형광체층들을 더 포함하는 플라즈마 디스플 레이 패널.
  17. 플라즈마 디스플레이 패널의 구동 방법에 있어서,
    상기 플라즈마 디스플레이 패널은 서로 이격되어 대향하도록 배치되는 제1기판 및 제2기판; 상기 제1기판 및 제2기판 사이에 배치되며, 복수 개의 방전셀들을 구획하는 제1격벽; 상기 제1기판 및 상기 제2기판 사이에 배치되며, 상기 방전셀들의 내부를 향하여 서로 대향하는 제1방전전극들 및 제2방전전극들; 및 상기 제1기판 및 상기 제2기판 사이에 배치되며, 상기 제1방전전극들 및 상기 제2방전전극들과 교차하는 버스부 및 상기 버스부에 전기적으로 접속되어 있는 방전부를 구비하는 어드레스전극들을 구비하고, 상기 제1격벽은 상기 제1방전전극들 및 제2방전전극들에 실질적으로 평행한 세로 격벽부들을 포함하고, 상기 세로 격벽부들은 내부에 제1방전전극들을 포함하는 제1 세로 격벽부들 및 내부에 제2방전전극들을 포함하는 제2 세로 격벽부들을 포함하고,
    상기 방전부는 상기 제2방전전극들에 비해 상기 제1방전전극들에 더 근접하도록 배치되고,
    단위 프레임이 시분할 계조 디스플레이를 위한 복수의 서브필드들로 구분되고, 상기 서브필드들 각각에서 리셋, 어드레스 및 유지 방전 단계들이 수행되고,
    상기 어드레스 방전 단계는 홀수열의 방전셀들에서만 어드레스 방전이 일어나는 홀수 어드레스 방전 단계 및 짝수열의 방전셀들에서만 어드레스 방전이 일어나는 짝수 어드레스 방전 단계를 포함하고,
    상기 유지 방전 단계에서 상기 제2방전전극들에 인가되는 전압 펄스의 크기가 상기 제1방전전극들에 인가되는 전압 펄스의 크기보다 큰 플라즈마 디스플레이 패널 구동 방법.
KR1020070054625A 2007-06-04 2007-06-04 플라즈마 디스플레이 패널 및 그의 구동 방법 KR100858825B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020070054625A KR100858825B1 (ko) 2007-06-04 2007-06-04 플라즈마 디스플레이 패널 및 그의 구동 방법
US12/155,334 US20080297057A1 (en) 2007-06-04 2008-06-03 Plasma display panel and method of driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070054625A KR100858825B1 (ko) 2007-06-04 2007-06-04 플라즈마 디스플레이 패널 및 그의 구동 방법

Publications (1)

Publication Number Publication Date
KR100858825B1 true KR100858825B1 (ko) 2008-09-17

Family

ID=40023205

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070054625A KR100858825B1 (ko) 2007-06-04 2007-06-04 플라즈마 디스플레이 패널 및 그의 구동 방법

Country Status (2)

Country Link
US (1) US20080297057A1 (ko)
KR (1) KR100858825B1 (ko)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001243882A (ja) 2000-02-03 2001-09-07 Lg Electronics Inc プラズマディスプレーパネルとその駆動方法
KR20050079423A (ko) * 2004-02-05 2005-08-10 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR20070006103A (ko) * 2005-07-07 2007-01-11 삼성에스디아이 주식회사 전계 집중부를 구비하는 플라즈마 디스플레이 패널
KR20070054830A (ko) * 2005-11-24 2007-05-30 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 그 제조 방법
KR20070056628A (ko) * 2005-11-30 2007-06-04 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001243882A (ja) 2000-02-03 2001-09-07 Lg Electronics Inc プラズマディスプレーパネルとその駆動方法
KR20050079423A (ko) * 2004-02-05 2005-08-10 삼성에스디아이 주식회사 플라즈마 디스플레이 패널
KR20070006103A (ko) * 2005-07-07 2007-01-11 삼성에스디아이 주식회사 전계 집중부를 구비하는 플라즈마 디스플레이 패널
KR20070054830A (ko) * 2005-11-24 2007-05-30 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 그 제조 방법
KR20070056628A (ko) * 2005-11-30 2007-06-04 삼성에스디아이 주식회사 플라즈마 디스플레이 패널

Also Published As

Publication number Publication date
US20080297057A1 (en) 2008-12-04

Similar Documents

Publication Publication Date Title
KR100581952B1 (ko) 플라즈마 디스플레이 패널
KR100918411B1 (ko) 플라즈마 디스플레이 패널
KR100858825B1 (ko) 플라즈마 디스플레이 패널 및 그의 구동 방법
KR100751371B1 (ko) 플라즈마 디스플레이 패널
KR100777734B1 (ko) 플라즈마 디스플레이 패널
KR100683804B1 (ko) 플라즈마 디스플레이 패널
KR100637161B1 (ko) 플라즈마 디스플레이 패널
KR100768218B1 (ko) 플라즈마 디스플레이 패널
KR100768219B1 (ko) 플라즈마 디스플레이 패널 및 이의 제조 방법
KR100553740B1 (ko) 플라즈마 디스플레이 패널의 전극구조
KR100741113B1 (ko) 플라즈마 디스플레이 패널
KR100592309B1 (ko) 플라즈마 디스플레이 패널
KR100741114B1 (ko) 플라즈마 디스플레이 패널
KR100667940B1 (ko) 플라즈마 디스플레이 패널 및 이의 구동방법
KR100863903B1 (ko) 플라즈마 디스플레이 패널
KR20080071325A (ko) 플라즈마 디스플레이 패널
KR100626067B1 (ko) 플라즈마 디스플레이 패널
KR100581908B1 (ko) 플라즈마 디스플레이 패널
KR100647601B1 (ko) 플라즈마 디스플레이 패널
KR100637236B1 (ko) 플라즈마 디스플레이 패널
KR100615319B1 (ko) 플라즈마 디스플레이 패널
KR100581957B1 (ko) 플라즈마 디스플레이 패널
KR100708733B1 (ko) 플라즈마 디스플레이 패널
KR20080037961A (ko) 플라즈마 디스플레이 패널
KR100592308B1 (ko) 플라즈마 디스플레이 패널

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee