KR100849097B1 - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR100849097B1
KR100849097B1 KR1020010004544A KR20010004544A KR100849097B1 KR 100849097 B1 KR100849097 B1 KR 100849097B1 KR 1020010004544 A KR1020010004544 A KR 1020010004544A KR 20010004544 A KR20010004544 A KR 20010004544A KR 100849097 B1 KR100849097 B1 KR 100849097B1
Authority
KR
South Korea
Prior art keywords
liquid crystal
common electrode
thin film
film transistor
crystal display
Prior art date
Application number
KR1020010004544A
Other languages
English (en)
Other versions
KR20020063985A (ko
Inventor
권극상
박성일
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020010004544A priority Critical patent/KR100849097B1/ko
Publication of KR20020063985A publication Critical patent/KR20020063985A/ko
Application granted granted Critical
Publication of KR100849097B1 publication Critical patent/KR100849097B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/13439Electrodes characterised by their electrical, optical, physical properties; materials therefor; method of making
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device

Abstract

본 발명은 라인지연량을 감소시킬 수 있는 액정표시장치에 관한 것이다.
본 발명의 액정표시장치는 상호 직교하는 신호배선들의 교차부에 위치하는 박막트랜지스터, 상기 신호배선들 사이의 셀영역에 위치하여 상기 박막트랜지스터에 의해 데이터가 공급되는 화소전극들이 형성된 하부기판과; 상기 하부기판과 대면되어 패터닝되며 외부로부터 공통전압이 공급되는 공통전극들을 가지는 상부기판과; 상기 상하부기판 사이에 주입된 액정을 구비하고; 상기 공통전극은 상기 화소전극들 각각에만 중첩되는 제1 공통전극패턴들과, 상기 제1 공통전극패턴들을 접속시키기 위한 라인형태의 제2 공통전극패턴을 포함한다.
본 발명에 의하면, 공통전극을 패터닝하여 신호배선과의 액정에 의한 캐패시턴스를 최소화함으로써 라인지연량을 감소시켜 화질을 향상시킬 수 있게 된다.

Description

액정표시장치{Liquid Crystal Display}
도 1은 종래 액정표시장치의 구조를 나타내는 단면도.
도 2는 본 발명의 실시 예에 따른 액정표시장치의 구조를 나타내는 단면도.
도 3은 도 2에 도시된 공통전극 패턴의 실시 형태를 도시한 평면도.
도 4는 도 2에 도시된 공통전극 패턴의 다른 실시 형태를 도시한 평면도.
<도면의 주요부분에 대한 부호의 간단한 설명>
2 : 상부기판 4 : 블랙매트릭스
6 : 칼라필터 8 : 공통전극
10 : 액정층 12 : 하부기판
14 : 게이트절연막 16 : 데이터라인
18 : 패시베이션층 20 : 공통전극
22A, 22B : 공통전극 패턴
본 발명은 액정표시장치(Liquid Crystal Display)에 관한 것으로, 특히 라인지연 보상 기능을 가지는 액정표시장치에 관한 것이다.
통상의 액정표시장치는 전계를 이용하여 액정의 광투과율을 조절함으로써 화상을 표시하게 된다. 이를 위하여, 액정표시장치는 액정셀들이 매트릭스 형태로 배열되어진 액정패널과 이 액정패널을 구동하기 위한 구동회로를 구비하게 된다. 액정패널에는 게이트라인들과 데이터라인들이 교차하게 배열되고 그 게이트라인들과 데이터라인들의 교차로 마련되는 영역에 액정셀들이 위치하게 된다. 이 액정패널에는 액정셀들 각각에 전계를 인가하기 위한 화소전극들과 공통전극이 마련된다. 화소전극은 하부기판 상에 액정셀별로 형성되는 반면 공통전극은 상부기판의 전면에 일체화되어 형성된다. 화소전극들 각각은 스위칭 소자인 박막트랜지스터(Thin Film Transistor)의 소스 및 드레인 단자들을 경유하여 데이터라인들 중 어느 하나에 접속된다. 박막트랜지스터의 게이트단자는 화소전압신호가 1라인분씩의 화소전극들에게 인가되게끔 하는 게이트라인들 중 어느 하나에 접속된다. 구동회로는 게이트라인들을 구동하기 위한 게이트 드라이버와, 데이터라인들을 구동하기 위한 데이터 드라이버와, 공통전극을 구동하기 위한 공통전압 발생부를 구비한다. 게이트 드라이버는 스캐닝신호, 즉 게이트신호를 게이트라인들에 순차적으로 공급하여 액정패널 상의 액정셀들을 1라인분씩 순차적으로 구동한다. 데이터 드라이버는 게이트라인들 중 어느 하나에 게이트신호가 공급될 때마다 데이터라인들 각각에 데이터전압신호를 공급한다. 공통전압 발생부는 공통전극에 공통전압신호를 공급한다. 이에 따라, 액정표시장치는 액정셀별로 데이터전압신호에 따라 화소전극과 공통전 극 사이에 인가되는 전계에 의해 광투과율을 조절함으로써 화상을 표시한다.
도 1을 참조하면, 액정패널은 상부기판(2) 상에 순차적으로 형성된 블랙매트릭스(4)와 칼라필터(6) 및 공통전극(8)을 가지는 칼라필터 기판과, 하부기판(12) 상에 순차적으로 형성된 박막트랜지스터(도시하지 않음) 및 화소전극(19)을 가지는 박막트랜지스터 기판과, 칼라필터 기판과 박막트랜지스터 기판 사이에 주입된 액정(10)을 구성으로 한다. 블랙매트릭스(4)는 상부기판(2) 상에 매트릭스 형태로 형성되어 상부기판(2)의 표면을 칼라필터들(6)이 형성되어질 다수의 셀영역들로 나눔과 아울러 인접 셀간의 광간섭을 방지한다. 적, 녹, 청색의 칼라필터들(6)은 블랙매트릭스(4)가 형성된 상부기판(2) 상에 블랙매트릭스(4)의 중심선을 경계로 분리되게 형성되어 해당색만을 투과시킨다. 그라운드 전위가 통상 공급되는 공통전극(8)은 투명도전막으로 칼라필터(6) 상에 전면 도포된다. 박막트랜지스터는 게이트라인과 데이터라인(16) 및 화소전극(19)과 함께 하부기판(12) 상에 형성된다. 상세히 하면, 하부기판(12) 상에 게이트라인이 박막트랜지스터의 게이트전극과 함께 형성되고 그 위에 게이트절연막(14)이 전면으로 형성된다. 게이트절연막(14) 상에 반도체층이 형성되고 반도체층 상에 데이터라인(16)이 박막트랜지스터의 소오스 및 드레인 전극과 함께 형성된다. 그리고, 전면에 보호막인 패시베이션막(18)이 형성되고 패시베이션막(18) 상부에 화소전극(19)이 셀영역별로 형성된다. 이러한 칼라필터기판과 박막트랜지스터기판 사이에 액정이 주입된다.
이러한 액정패널에서는 게이트라인 및 데이터라인과 같은 배선의 저항성분(R)과 캐패시터성분(C)의 시정수(RC)에 의해 신호라인에 공급되는 전압신 호가 열화되는 라인지연 특성을 가진다. 다시 말하여, 드라이버에서 멀어질수록 시정수(RC)가 커짐에 따라 게이트전압 및 데이터전압의 라이징타임(RT1)이 길어져 충전되는 시간이 지연되게 됨으로써 동일레벨의 전압이 인가되더라도 액정셀에 충전되는 전압은 감소하게 된다. 특히, 액정셀에 수직전계를 인가하는 TN 모드의 액정표시장치의 경우 박막트랜지스터기판의 신호배선들, 특히 데이터라인과 칼라필터기판에 전면으로 형성된 공통전극간에 유전체인 액정을 두고 형성된 캐패시턴스(C)에 의해 시정수(RC), 즉 배선의 부하량을 증가시켜 라인지연량은 더욱 커지게 된다. 이러한 라인지연 특성에 의해 액정표시장치에 표시되는 화상에서 플리커 현상 등이 발생할 뿐만 아니라 동일 휘도레벨을 표시하고자 하는 화소간에 휘도차가 발생하여 화질이 열화되게 된다. 특히, 액정표시장치가 고정세 및 대화면화 되어갈수록 배선길이가 증가되고 화소수가 증가됨에 따라 배선 부하량은 더욱 증가하게 되므로 그 배선 부하량 증가에 의한 라인지연이 화질의 중요한 요소로 나타나 화질불량을 초래하게 되므로 라인지연 보상문제가 시급하다. 이에 따라, 라인지연량을 보상하기 위한 저저항 배선 재료 개발 등의 노력이 계속되고 있지만 여전히 부족한 형편이다.
따라서, 본 발명의 목적은 신호 배선과 공통전극에 의한 캐패시턴스의 용량을 줄여 배선 부하량을 감소시킴으로써 라인지연을 감소시킬 수 있는 액정표시장치를 제공하는 것이다.
상기 목적을 달성하기 위하여, 본 발명의 실시예에 따른 액정표시장치는 상호 직교하는 신호배선들의 교차부에 위치하는 박막트랜지스터, 상기 신호배선들 사이의 셀영역에 위치하여 상기 박막트랜지스터에 의해 데이터가 공급되는 화소전극들이 형성된 하부기판과; 상기 하부기판과 대면되어 패터닝되며 외부로부터 공통전압이 공급되는 공통전극들을 가지는 상부기판과; 상기 상하부기판 사이에 주입된 액정을 구비하고; 상기 공통전극은 상기 화소전극들 각각에만 중첩되는 제1 공통전극패턴들과, 상기 제1 공통전극패턴들을 접속시키기 위한 라인형태의 제2 공통전극패턴을 포함한다.
상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부한 도면들을 참조한 본 발명의 바람직한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 본 발명의 바람직한 실시예를 도 2 내지 도 4를 참조하여 상세하게 설명하기로 한다.
본 발명에 따른 액정표시장치에서는 공통전극과 신호배선 간에 액정을 사이에 두고 형성되는 캐패시턴스의 용량을 최소화시킴으로써 배선 부하량을 감소시키게 된다. 이를 위하여, 도 2에 도시된 바와 같이 액정패널의 칼라필터기판 상에 공통전극(20)을 패터닝하여 형성하게 된다. 도 2를 참조하면, 액정패널은 상부기판(2) 상에 순차적으로 형성된 블랙매트릭스(4)와 칼라필터(6) 및 패터닝된 공통전극(20)을 가지는 칼라필터 기판과, 하부기판(12) 상에 순차적으로 형성된 박막트랜지스터(도시하지 않음) 및 화소전극(19)을 가지는 박막트랜지스터 기판과, 칼라필터 기판과 박막트랜지스터 기판 사이에 주입된 액정(10)을 구성으로 한다. 블랙매 트릭스(4)는 상부기판(2) 상에 매트릭스 형태로 형성되어 상부기판(2)의 표면을 칼라필터들(6)이 형성되어질 다수의 셀영역들로 나눔과 아울러 인접 셀간의 광간섭을 방지한다. 적, 녹, 청색의 칼라필터들(6)은 블랙매트릭스(4)가 형성된 상부기판(2) 상에 블랙매트릭스(4)의 중심선을 경계로 분리되게 형성되어 해당색만을 투과시킨다. 공통전극(8)은 칼라필터(6) 상에 투명도전막을 전면 도포한 후 패터닝하여 에칭함으로써 형성하게 된다. 박막트랜지스터(도시하지 않음)는 게이트라인과 데이터라인(16) 및 화소전극(19)과 함께 하부기판(12) 상에 형성된다. 상세히 하면, 하부기판(12) 상에 게이트라인이 박막트랜지스터의 게이트전극과 함께 형성되고 그 위에 게이트절연막(14)이 전면으로 형성된다. 게이트절연막(14) 상에 반도체층이 형성되고 반도체층 상에 데이터라인(16)이 박막트랜지스터의 소오스 및 드레인 전극과 함께 형성된다. 그리고, 전면에 보호막인 패시베이션막(18)이 형성되고 패시베이션막(18) 상부에 화소전극(19)이 셀영역별로 형성된다. 이러한 칼라필터기판과 박막트랜지스터기판 사이에 액정이 주입된다. 이러한 액정패널에서 공통전극(20)은 특히 박막트랜지스터기판에 형성된 게이트라인 및 데이터라인과 같은 신호배선과의 중첩되지 않게끔 패터닝됨으로써 공통전극(20)과 신호배선(특히, 데이터라인)과의 캐패시턴스를 최소화하게 된다. 이러한 공통전극(20)의 실시형태를 예를 들면 도 3 및 도 4에 도시된 바와 같다.
도 3은 공통전극(20)이 박막트랜지스터기판에 형성된 데이터라인(16)과 중첩되지 않게끔 칼럼라인 형태로 패터닝된 것을 나타낸다. 이 경우, 공통전극(20)이 데이터라인(16)과 중첩되지 않음으로써 그 공통전극(20)과 데이터라인(16)과 그 사 이에 액정에 의한 캐패시턴스를 최소화할 수 있게 된다.
도 4는 공통전극(20)이 화소전극(19)과 대응하여 셀단위로 형성된 제1 공통전극 패턴(22A)과 제1 공통전극 패턴들(22A)들을 접속시키기 위하여 라인형태로 형성된 제2 공통전극 패턴(22B)을 구비하게끔 패터닝된 것을 나타낸다. 이 경우, 공통전극(20)에서 액정셀을 구동할 수 있도록 제1 공통전극 패턴(22A)은 화소전극(19)과 중첩되게 형성되는 반면에 제1 공통전극 패턴들(22A)을 접속시키기 위한 제2 공통전극 패턴(22B)은 라인형태로 형성되어 게이트라인 및 데이터라인(16)과 같은 신호배선과의 중첩면적을 최소화함으로써 공통전극(20)과 신호배선간의 액정에 의해 형성되는 캐패시턴스를 최소화할 수 있게 된다.
이와 같이, 본 발명에 따른 액정표시장치에서는 칼라필터기판에 형성되는 공통전극(20)을 패터닝하여 에칭함으로써 공통전극(20)과 신호배선들간의 액정에 의해 형성되는 캐패시턴스를 최소화하여 배선 부하량을 감소시킬 수 있게 된다. 이 결과, 라인지연량을 감소시킬 수 있게 된다. 이 경우, 공통전극(20)은 도 3 및 도 4에 도시된 형태들 뿐만 아니라 신호배선과 중첩되는 면적을 최소화할 수 있는 다른 여러 가지 형태로 패터닝될 수 있다.
상술한 바와 같이, 본 발명에 따른 액정표시장치에서는 공통전극을 패터닝하하여 신호배선과의 액정에 의한 캐패시턴스를 최소화함으로써 라인지연량을 감소시켜 화질을 향상시킬 수 있을 뿐만 아니라 배선설계 마진을 증가시킬 수 있게 된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.

Claims (3)

  1. 삭제
  2. 삭제
  3. 상호 직교하는 신호배선들의 교차부에 위치하는 박막트랜지스터, 상기 신호배선들 사이의 셀영역에 위치하여 상기 박막트랜지스터에 의해 데이터가 공급되는 화소전극들이 형성된 하부기판과;
    상기 하부기판과 대면되어 패터닝되며 외부로부터 공통전압이 공급되는 공통전극들을 가지는 상부기판과;
    상기 상하부기판 사이에 주입된 액정을 구비하고;
    상기 공통전극은 상기 화소전극들 각각에만 중첩되는 제1 공통전극패턴들과, 상기 제1 공통전극패턴들을 접속시키기 위한 라인형태의 제2 공통전극패턴을 포함하는 것을 특징으로 하는 액정표시장치.
KR1020010004544A 2001-01-31 2001-01-31 액정표시장치 KR100849097B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020010004544A KR100849097B1 (ko) 2001-01-31 2001-01-31 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020010004544A KR100849097B1 (ko) 2001-01-31 2001-01-31 액정표시장치

Publications (2)

Publication Number Publication Date
KR20020063985A KR20020063985A (ko) 2002-08-07
KR100849097B1 true KR100849097B1 (ko) 2008-07-30

Family

ID=27692856

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020010004544A KR100849097B1 (ko) 2001-01-31 2001-01-31 액정표시장치

Country Status (1)

Country Link
KR (1) KR100849097B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11143896B2 (en) 2008-12-11 2021-10-12 Au Optronics Corp. Touch device and touch display panel

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05323370A (ja) * 1992-05-20 1993-12-07 Matsushita Electric Ind Co Ltd アクティブマトリックス型液晶表示素子
KR19990052286A (ko) * 1997-12-22 1999-07-05 윤종용 액정 표시 장치
KR20000067117A (ko) * 1999-04-23 2000-11-15 김영환 광시야각 액정표시장치
KR20010004603A (ko) * 1999-06-29 2001-01-15 김영환 광시야각을 갖는 액정 표시 장치

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05323370A (ja) * 1992-05-20 1993-12-07 Matsushita Electric Ind Co Ltd アクティブマトリックス型液晶表示素子
KR19990052286A (ko) * 1997-12-22 1999-07-05 윤종용 액정 표시 장치
KR20000067117A (ko) * 1999-04-23 2000-11-15 김영환 광시야각 액정표시장치
KR20010004603A (ko) * 1999-06-29 2001-01-15 김영환 광시야각을 갖는 액정 표시 장치

Also Published As

Publication number Publication date
KR20020063985A (ko) 2002-08-07

Similar Documents

Publication Publication Date Title
US9240149B2 (en) Liquid crystal display device and method of fabricating the same
US7259820B2 (en) Active matrix type liquid crystal display device and method of manufacturing the same
JP4162890B2 (ja) 液晶表示装置
TWI388910B (zh) 液晶顯示裝置
US7855767B2 (en) Transflective liquid crystal display
US5844641A (en) Liquid crystal display device having storage capacitors and additional opaque electrodes
KR101365912B1 (ko) 표시장치
US7626646B2 (en) Substrate for display device and display device equipped therewith
US8810757B2 (en) Liquid crystal display device including a light-blocking member
KR100268615B1 (ko) 액티브매트릭스표시장치
CN100451782C (zh) 液晶显示器装置、液晶显示器装置的面板及其制造方法
US20190280013A1 (en) Active matrix substrate and display panel
KR19990010076A (ko) 액정 표시 장치의 칼라 필터 패널 구조 및 그 제조방법
US7480014B2 (en) Array substrate for liquid crystal display substrate having high aperture ratio and method for fabricating the same
KR100473588B1 (ko) 액정 표시 장치용 어레이 기판
JPH10268357A (ja) 液晶表示装置
JPH10253988A (ja) 液晶表示装置
US20030090612A1 (en) Liquid crystal display device
KR100849097B1 (ko) 액정표시장치
EP1570311B1 (en) Active matrix display devices
US11287707B2 (en) Array substrate, array substrate body component, and display device
US7518686B2 (en) Liquid crystal display
KR19990009398A (ko) 액정표시장치의 데이터 인가부의 구조
JP3113480B2 (ja) 液晶表示装置
JP2007240806A (ja) 液晶表示装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130619

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20140630

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20150629

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20160630

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee