KR100836180B1 - 출력전압 리플을 저감하는 병렬형 컨버터 시스템 및 그제어방법 - Google Patents

출력전압 리플을 저감하는 병렬형 컨버터 시스템 및 그제어방법 Download PDF

Info

Publication number
KR100836180B1
KR100836180B1 KR1020060119792A KR20060119792A KR100836180B1 KR 100836180 B1 KR100836180 B1 KR 100836180B1 KR 1020060119792 A KR1020060119792 A KR 1020060119792A KR 20060119792 A KR20060119792 A KR 20060119792A KR 100836180 B1 KR100836180 B1 KR 100836180B1
Authority
KR
South Korea
Prior art keywords
phase difference
converter
signals
pulse width
converter modules
Prior art date
Application number
KR1020060119792A
Other languages
English (en)
Other versions
KR20080049339A (ko
Inventor
박성우
박희성
장진백
장성수
Original Assignee
한국항공우주연구원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 한국항공우주연구원 filed Critical 한국항공우주연구원
Priority to KR1020060119792A priority Critical patent/KR100836180B1/ko
Publication of KR20080049339A publication Critical patent/KR20080049339A/ko
Application granted granted Critical
Publication of KR100836180B1 publication Critical patent/KR100836180B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/14Arrangements for reducing ripples from dc input or output
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K7/00Modulating pulses with a continuously-variable modulating signal
    • H03K7/08Duration or width modulation ; Duty cycle modulation
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • H02M1/325Means for protecting converters other than automatic disconnection with means for allowing continuous operation despite a fault, i.e. fault tolerant converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Dc-Dc Converters (AREA)
  • Inverter Devices (AREA)

Abstract

본 발명은 출력 전압의 리플을 최소화할 수 있는 병렬형 컨버터 시스템 및 그 제어방법에 관한 것이다. 본 발명에 따른 병렬형 컨버터 시스템의 제어방법은 복수 개의 컨버터 모듈 중에서 정상 동작하는 컨버터 모듈 수를 감지하는 단계와, 감지된 정상 동작 컨버터 모듈 수에 따라 소정의 위상차를 가지는 복수 개의 펄스폭변조신호를 생성하는 단계 및 생성된 복수 개의 펄스폭변조신호를 정상 동작하는 컨버터 모듈에 인가하여 입력전원을 출력전원으로 변환하는 단계를 포함한다. 본 발명에 따르면 전체 병렬 컨버터 시스템의 출력 전압 리플을 항상 단일 컨버터 모듈 각각의 출력 전압 리플보다 작게 할 수 있으며, 특히, 운전 중에 임의의 컨버터 모듈에 고장이 발생하면 PWM 신호의 위상 재조정 과정을 통해서 병렬 컨버터 시스템의 전체 출력 전압 리플을 최소화할 수 있다.
컨버터, 병렬, 리플, 펄스폭변조, 위상

Description

출력전압 리플을 저감하는 병렬형 컨버터 시스템 및 그 제어방법{Parallel Converter System for Reducing Output Voltage Ripple ane Control Method thereof}
도 1은 종래의 병렬형 컨버터 시스템의 구성을 나타내는 블록도이다.
도 2는 종래의 병렬형 컨버터 시스템에서 각 컨버터에 입력되는 펄스폭변조신호에 대한 파형도이다.
도 3은 종래의 병렬형 컨버터 시스템에서 각 컨버터 모듈의 출력 전류 리플 및 전체 출력 전류 리플에 대한 파형도이다.
도 4는 본 발명의 일 실시예에 따른 병렬형 컨버터 시스템의 구성을 나타낸 블록도이다.
도 5는 도 4의 병렬형 컨버터 시스템에서 각 컨버터에 입력되는 펄스폭변조신호에 대한 파형도이다.
도 6은 도 4의 PWM 제어부를 보다 상세히 나타낸 블록도이다.
도 7은 도 6의 PWM 제어부에서 입출력되는 신호의 파형도이다.
도 8은 도 6의 위상차 클록 생성부를 보다 자세히 나타낸 도면이다.
도 9는 도 6의 위상차 클록 생성부에서 입출력되는 신호의 파형도이다.
도 10은 도 6의 PWM 생성부를 보다 상세히 나타낸 블록도이다.
도 11은 본 발명의 일 실시예에 따른 3-병렬 컨버터 시스템에서 각 컨버터 모듈의 출력 전류 및 전체 출력 전류의 파형을 설명하기 위해 제공되는 도면이다.
도 12는 본 발명의 일 실시예에 따른 3-병렬 컨버터 시스템에서 하나의 컨버터 모듈이 고장일 때 각 컨버터 모듈의 출력 전류 및 전체 출력 전류의 파형도이다.
* 도면 부호의 간단한 설명 *
1500 : PWM 제어부 1510 : 위상 동기화부
1511 : 위상차 클록 생성부 1511a : 피크 검출부
1511b : 위상차 감지 프로그래밍부 1511c : 클록 생성부
1515 : 위상차 램프 생성부 1530 : PWM 생성부
1530a : 비교부 1530b : 에러 증폭부
본 발명은 병렬형 컨버터 시스템 및 그 제어방법에 관한 것으로, 보다 자세하게는 출력 전압의 리플을 저감하여 최소화할 수 있는 병렬형 컨버터 시스템 및 그 제어방법에 관한 것이다.
일반적으로, 설계 및 제작의 용이성, 동작 성능의 우수성 및 수리 교체의 용이성 등의 다양한 이점으로 인해서 복수 개의 컨버터(Converter)모듈을 병렬 운전하여 입력전원을 출력전원으로 변환하는 방법이 널리 이용되고 있다.
도 1은 종래의 병렬형 컨버터 시스템의 구성을 나타내는 블록도이고, 도 2는 종래의 병렬형 컨버터 시스템에서 각 컨버터에 입력되는 펄스폭변조신호에 대한 파형도이며, 도 3은 종래의 병렬형 컨버터 시스템에서 각 컨버터 모듈의 출력 전류 리플 및 전체 출력 전류 리플에 대한 파형도이다. 도 3에서는 설명의 편의를 위해 출력 전류의 리플 성분(io_#1ac, io_#2ac, io_#Nac, io_totac)만을 도시하였다.
도 1 내지 도 3을 참조하면, 종래의 병렬형 컨버터 시스템(100)은 펄스폭변조(Pulse Width Modulation:PWM)신호의 듀티비(duty ratio)에 따라 입력전압을 소정의 전압레벨로 변환하여 출력하는 제1 내지 제n 컨버터 모듈(110a, 110b, …, 110n)을 복수개 병렬로 구비한다. 여기서, 병렬형 컨버터 시스템(100)을 구성하는 컨버터 모듈(110a, 110b, …, 110n)은 설명의 편의를 위해 벅(Buck)형태인 경우로 가정한다.
일반적으로 종래의 병렬형 컨버터 시스템(100)은 도 2에 도시한 것과 같은 동일 위상의 PWM 신호(PWM#1, PWM#2, …, PWM#n)를 PWM 제어부(150)가 생성하고, 각 컨버터 모듈(110a, 110b, …, 110n)의 전원단(Power-stage)의 스위치(미도시)에 인가하여 제어하는 방법을 사용한다.
이와 같이 병렬 컨버터 모듈(110a, 110b, …, 110n)에 동일한 위상의 PWM 신호를 인가하면 병렬형 컨버터 시스템(100)의 전체 출력 전압 리플은 컨버터 모듈(110a, 110b, …, 110n) 각각의 출력 전압 리플보다 증가한다. 병렬형 컨버터 시스템(100)에서 병렬 컨버터 모듈(110a, 110b, …, 110n)은 동일한 입력과 출력을 공유하고 있고, 출력 전압 리플은 부하 및 출력 임피던스와 출력 전류 리플의 곱으 로 표현되므로 출력 전류 리플이 증가하면 출력 전압 리플도 증가하는 것으로 해석할 수 있다. 이는 도 3에 도시한 것과 같이 병렬형 컨버터 시스템(100)의 전체 출력 전류 리플값(Ipp')은 각 컨버터 모듈(110a, 110b, …, 110n)의 출력 전류 리플값(Ipp)에 n배(여기서, n은 컨버터 모듈의 개수)로 증가된다. 따라서, 병렬형 컨버터 시스템(100)의 전체 출력 전압 리플은 컨버터 모듈(110a, 110b, …, 110n) 각각의 출력 전압 리플보다 n배로 증가하는 것을 확인할 수 있다.
위에서 살펴본 바와 같이 종래의 병렬형 컨버터 시스템은 병렬 컨버터 모듈의 수가 증가할수록 전체 시스템의 출력 전류 리플이 증가하고 결과적으로 출력 전압 리플이 증가하는 문제점이 있다.
따라서 본 발명이 이루고자 하는 기술적 과제는 출력 전압의 리플을 저감하여 최소화할 수 있는 병렬형 컨버터 시스템 및 그 제어방법을 제공하는 것이다.
이러한 기술적 과제를 이루기 위한 본 발명의 일 실시예에 따른 병렬형 컨버터 시스템은 소정의 위상차를 가지는 복수 개의 펄스폭변조신호를 생성하여 병렬로 출력하는 위상 동기화 펄스폭변조 제어부 및, 상기 병렬로 출력되는 복수 개의 펄스폭변조신호 중에서 대응되는 펄스폭변조신호를 각각 입력받고, 상기 입력된 펄스폭변조신호에 기초하여 입력전원을 소정의 출력전원으로 변환하여 출력하는 복수 개의 컨버터 모듈을 포함한다.
여기서, 상기 위상 동기화 펄스폭변조 제어부는 상기 복수 개의 컨버터 모듈 중에서 정상동작하는 컨버터 모듈의 개수에 따라 상기 복수 개의 펄스폭변조신호의 위상차를 가변하여 정상 동작하는 컨버터 모듈에 출력하는 것이 바람직하다.
또한, 상기 위상 동기화 펄스폭변조 제어부는 상기 복수 개의 컨버터 모듈 중에서 정상 동작하는 컨버터 모듈의 수에 기초하여 소정의 위상차를 가지는 복수 개의 램프 신호를 생성하는 위상 동기화부 및, 상기 위상 동기화부에서 생성된 복수 개의 램프 신호와, 상기 복수 개의 컨버터 모듈의 출력 전류 및 출력 전압을 기초로 상기 소정의 위상차를 가지는 펄스폭변조신호를 생성하는 펄스폭변조 신호 생성부를 포함하는 것이 바람직하다.
여기서, 상기 소정의 위상차는 (360/N)°의 배수이고, N은 상기 복수 개의 컨버터 모듈 중에서 정상 동작하는 컨버터 모듈 수인 것이 바람직하다.
또한, 상기 위상 동기화부는 상기 복수 개의 컨버터 모듈의 정상 동작 여부에 대응되는 동작 상태 신호를 입력받아 정상 동작하는 컨버터 모듈 수(N)를 감지하고, 상기 감지된 컨버터 모듈 수(N)에 기초하여 (360/N)°의 배수의 위상차를 가지는 N개의 위상차 클록 신호를 생성하는 위상차 클록 생성부 및 상기 N개의 위상차 클록 신호를 입력받아 (360/N)°의 배수의 위상차를 가지는 N개의 위상차 램프 신호를 생성하는 위상차 램프 생성부를 포함할 수 있다.
또한, 상기 위상차 클록 생성부는 소정의 기준 램프 신호를 입력받아 그 첨두치를 검출하여 출력하는 피크 검출부와, 상기 기준 램프 신호와, 상기 동작상태 신호 및 상기 피크 검출부에서 인가되는 기준 램프 신호의 첨두치를 기초로 (360/N)°의 배수의 위상차를 가지는 N개의 위상차 신호를 생성하는 위상차 감지 프로그래밍부 및, 상기 N개의 위상차 신호를 상기 N개의 위상차 클록 신호로 변환하여 출력하는 클록 생성부를 포함하는 것이 바람직하다.
한편 본 발명에 따른 병렬형 컨버터 시스템의 제어방법은 복수 개의 컨버터 모듈 중에서 정상 동작하는 컨버터 모듈 수를 감지하는 단계와, 상기 감지된 컨버터 모듈 수에 따라 소정의 위상차를 가지는 복수 개의 펄스폭변조신호를 생성하는 단계 및 상기 생성된 복수 개의 펄스폭변조신호를 상기 정상 동작하는 컨버터 모듈에 인가하여 입력전원을 출력전원으로 변환하는 단계를 포함한다.
이하 첨부된 도면을 참조하여 본 발명에 대하여 상세히 설명하기로 한다.
도 4는 본 발명의 일 실시예에 따른 병렬형 컨버터 시스템의 구성을 나타낸 블록도이다.
도 4를 참조하면, 본 발명의 일 실시예에 따른 병렬형 컨버터 시스템(1000)은 복수 개의 컨버터 모듈(1100a, 1100b, …, 1100n) 및 위상 동기화 PWM 제어부(1500)를 포함한다.
제1 내지 제n 컨버터 모듈(1100a, 1100b, …, 1100n)은 서로 병렬로 연결되어 동일한 입력전원(Input Power)을 입력받고, 위상 동기화 PWM 제어부(1500:이하, 'PWM 제어부'라 함)로부터 인가되는 PWM 신호(PWM#1, PWM#2, …, PWM#n)의 듀티비(duty ratio)에 따라 입력전원을 소정의 전압레벨을 가지는 출력전원(Output Power)으로 변환하여 출력한다.
PWM 제어부(1500)는 컨버터 모듈(1100a, 1100b, …, 1100n)의 출력전류(io_#1, io_#2, …, io_#n)와 출력전압(Vo)을 입력받아 이를 기초로 각각의 컨버 터 모듈(1100a, 1100b, …, 1100n)의 스위칭 동작 제어를 위한 PWM 신호(PWM#1, PWM#2, …, PWM#n)를 생성한다. 특히 본 발명에 따른 PWM 제어부(1500)는 PWM 신호(PWM#1, PWM#2, …, PWM#n)가 서로 소정의 위상차를 가지도록 생성한다.
예를 들어 병렬형 컨버터 시스템(1000)을 구성하는 컨버터 모듈(1100a, 1100b, …, 1100n)의 개수가 n개이고 모두 정상 동작을 하고 있다고 가정하면, PWM 제어부(1500)는 서로 (360/n)°의 배수의 위상차를 가지도록 PWM 신호(PWM#1, PWM#2, …, PWM#n)를 생성할 수 있다. 도 5를 참조하면, 제1 PWM 신호(PWM#1)와 제2 PWM 신호(PWM#2)는 (360/n)°의 위상차를 가지고 있고, 제1 PWM 신호(PWM#1)와 제n PWM 신호(PWM#n)는 (360/n)×(n-1)°의 위상차를 가지며, 도면에 도시되지 않은 다른 PWM 신호들도 서로 (360/n)°의 배수의 위상차를 가진다.
이와 같은 본 발명의 일 실시예에 따라 소정의 위상차를 가지는 PWM 신호를 생성하는 PWM 제어부(1500)의 동작을 도면을 참조하여 아래에서 보다 자세히 설명한다.
도 6은 도 4의 PWM 제어부를 보다 상세히 나타낸 블록도이고, 도 7은 도 6의 PWM 제어부에서 입출력되는 신호의 파형도이다.
도 6 및 도 7을 참조하면, PWM 제어부(1500)는 위상 동기화부(1510) 및 PWM 생성부(1530)를 포함한다.
먼저 위상 동기화부(1510)는 컨버터 모듈(1100a, 1100b, …, 1100n)중에서 정상 동작하는 컨버터 모듈의 수(N)에 따라 소정의 위상차를 가지는 복수 개의 위상차 램프 신호(Ramp_#1, Ramp_#2, …, Ramp_#N)를 생성하여 PWM 생성부(1530)에 제공한다. 다음으로 PWM 생성부(1530)는 감지된 컨버터 모듈 수(N)에 따라 (360/N)°의 배수의 위상차를 가지는 PWM 신호를 생성하여 정상 동작하는 컨버터 모듈에 인가함으로써 입력전원을 출력전원으로 변환하도록 제어한다. 이와 같은 위상 동기화부(1510) 및 PWM 생성부(1530)의 동작에 대해서 아래에서 보다 자세히 설명한다.
위상 동기화부(1510)는 위상차 클록 생성부(1511)와 위상차 램프 생성부(1515)를 포함한다.
위상차 클록 생성부(1511)는 각 컨버터 모듈(1100a, 1100b, …, 1100n)로부터 입력되는 동작상태 신호(Alive_#1, Alive_#2, …, Alive_#n)에 따라 정상 동작하는 컨버터 모듈의 개수(N)를 감지하고, 정상 동작 컨버터 수(N)에 기초하여 도 7에 도시한 것과 같은 서로 (360/N)°의 배수의 위상차를 가지는 위상차 클록 신호(clock_#1, clock_#2, …, clock_#N)를 생성한다. 예를 들어, 병렬형 컨버터 시스템(1000)에 구비된 컨버터 모듈의 수가 10개이고 이중 5개가 정상 동작할 경우 위상차 클록 생성부(1511)는 서로 72°의 배수의 위상차를 가지는 위상차 클록 신호를 5개 생성한다.
이하, 도 8 및 도 9를 참조하여 위상차 클록 생성부(1511)의 동작에 대해 보다 자세히 설명한다. 도 8은 도 6의 위상차 클록 생성부를 보다 자세히 나타낸 도면이고, 도 9는 도 6의 위상차 클록 생성부에서 입출력되는 신호의 파형도이다.
위상차 클록 생성부(1511)는 피크 검출부(1511a), 위상차 감지 프로그래밍부(1511b) 및 클록 생성부(1511c)를 포함한다.
피크 검출부(1511a)는 기준 램프 신호(Ramp_ref)를 입력받아 그 첨두치를 검출하여 위상차 감지 프로그래밍부(1511b)에 인가한다.
위상차 감지 프로그램밍부(1511b)는 기준 램프 신호(Ramp_ref)를 각 컨버터 모듈(1100a, 1100b, …, 1100n)에서 전달되는 동작상태 신호(Alive_#1, Alive_#2, …, Alive_#n) 및 피크 검출부(1511a)에서 인가되는 기준 램프 신호(Ramp_ref)의 첨두치와 함께 입력받고 이를 기초로 위상차 신호(Phase_#1, Phase_#2, …, Phase_#N)를 생성하여 클록 생성부(1511c)에 전달한다.
보다 자세하게는 위상차 감지 프로그램밍부(1511b)는 기준 램프 신호(Ramp_ref)의 첨두치를 동작상태 신호(Alive_#1, Alive_#2, …, Alive_#n)에서 얻어진 정상동작 컨버터 수(N)에 따라 균등 분할하여 레벨 신호를 생성한 후 기준 램프 신호(Ramp_ref)와 비교하여 위상차 신호를 만든다. 도 8에 예시된 레벨 신호(level_#1, level_#2, …, level_#6)와 위상차 신호(Phase_#1, Phase_#2, …, Phase_#6)는 본 발명에 따른 병렬 컨버터 시스템(1000)이 6-병렬 컨버터 시스템으로써 컨버터 모듈이 모두 정상동작한 경우를 가정하여 예시하였다.
클록 생성부(1511c)는 위상차 감지 프로그램밍부(1511b)에서 인가되는 위상차 신호(Phase_#1, Phase_#2, …, Phase_#N)를 상승 에지를 기준으로 (360/N)°의 배수의 위상차를 가지는 위상차 클록 신호(clock_#1, clock_#2, …, clock_#N)로 변환하여 출력한다. 클록 생성부(1511c)는 FPGA(field-programmable gate array)로 구현할 수 있으며, 위상차 신호(Phase_#1, Phase_#2, …, Phase_#N)는 FPGA의 상승 에지 감지기(미도시)를 지나면서 위상차 클록 신호(clock_#1, clock_#2, …, clock_#N)로 변환된다.
다시 도 6을 참조하면, 위상차 클록 생성부(1511)에서 생성된 복수 개의 위상차 클록 신호(clock_#1, clock_#2, …, clock_#N)는 위상차 램프 생성부(1515)에 인가되어 서로 (360/N)°의 배수의 위상차를 가지는 복수 개의 위상차 램프 신호(Ramp_#1, Ramp_#2, …, Ramp_#N)로 처리되어 PWM 생성부(1530)로 인가된다.
PWM 생성부(1530)는 컨버터 모듈(1100a, 1100b, …, 1100n)의 출력전류(io_#1, io_#2, …, io_#n)와 출력전압(Vo) 및 위상차 램프 신호(Ramp_#1, Ramp_#2, …, Ramp_#N)를 입력받아 PWM 신호(PWM#1, PWM#2, …, PWM#N)를 생성한다.
이와 같은 본 발명에 따른 PWM 생성부의 동작에 대해 도면을 참조하여 보다 자세히 설명한다.
도 10은 도 6의 PWM 생성부를 보다 상세히 나타낸 블록도이다.
도 10을 참조하면, 본 발명에 따른 PWM 생성부(1530)는 비교부(1530a) 및 에러 증폭부(1530b)를 포함한다.
에러 증폭부(1530b)는 각각의 컨버터 모듈(1100a, 1100b, …, 1100n)에 대응되는 복수 개의 전류보상기(1531a, 1531b, …, 1531n) 및 복수 개의 전압보상기(1533a, 1533b, …, 1533n)를 포함한다. 전압보상기(1533a, 1533b, …, 1533n)는 컨버터 모듈(1100a, 1100b, …, 1100n)의 출력전압(Vo)과 기준 전압(Vref)을 입력받아 전압의 오차를 검출하여 증폭한 후 각각 대응되는 전류보상기(1531a, 1531b, …, 1531n)로 출력한다.
전류보상기(1531a, 1531b, …, 1531n)는 각각 대응되는 컨버터 모듈(1100a, 1100b, …, 1100n)의 출력전류(io_#1, io_#2, …, io_#n)와 전압보상기(1533a, 1533b, …, 1533n)의 출력값의 오차를 검출하여 증폭한 후 비교부(1530a)로 출력한다.
비교부(1530a)는 각각의 컨버터 모듈(1100a, 1100b …, 1100n)에 대응되는 복수 개의 비교기(1535a, 1535b, …, 1535n)를 포함한다. 비교기(1535a, 1535b, …, 1535n)는 전류보상기(1531a, 1531b, …, 1531n)의 출력값과 위상차 램프 생성부(1515)에서 인가되는 위상차 램프 신호(Ramp_#1, Ramp_#2, …, Ramp_#n)를 비교하여 PWM 신호(PWM#1, PWM#2, …, PWM#n)를 생성하고, 자신에 대응되는 컨버터 모듈(1100a, 1100b, …, 1100n)에 인가한다. 위상차 램프 신호(Ramp_#1, Ramp_#2, …, Ramp_#n)가 서로 (360/N)°의 배수의 위상차를 가지므로 비교기(1535a, 1535b, …, 1535n)에서 최종적으로 출력되는 PWM 신호(PWM#1, PWM#2, …, PWM#n) 역시 서로 (360/N)°의 배수의 위상차를 가지게 된다.
도 11은 본 발명의 일 실시예에 따른 3-병렬 컨버터 시스템에서 각 컨버터 모듈의 출력 전류 및 전체 출력 전류의 파형을 설명하기 위해 제공되는 도면이다.
도 11을 참조하면, 컨버터 모듈(1100a, 1100b, 1100c)이 모두 정상 동작하여 PWM 제어부(1500)로 동작상태 신호(Alive_#1, Alive_#2, Alive_#3)를 정상적으로 입력하고 있으므로, PWM 제어부(1500)는 3개의 PWM 신호를(PWM#1, PWM#2, PWM#3) 서로 120°의 배수의 위상차를 가지게 생성하여 컨버터 모듈(1100a, 1100b, 1100c)로 인가하고 있다. 이에 따라 각 컨버터 모듈(1100a, 1100b, 1100c)은 서로 120° 의 배수의 위상차를 가지는 전류(io_#1, io_#2, io_#3)를 출력하게 된다. 이때 전체 출력 전류(io_tot)의 리플은 각 컨버터 모듈(1100a, 1100b, 1100c)의 출력 전류(io_#1, io_#2, io_#3)의 리플보다 1/3로 감소되는 것을 알 수 있다.
도 12는 본 발명의 일 실시예에 따른 3-병렬 컨버터 시스템에서 하나의 컨버터 모듈이 고장일 때 각 컨버터 모듈의 출력 전류 및 전체 출력 전류의 파형을 설명하기 위해 제공되는 도면이다.
도 12를 참조하면, 3개의 컨버터 모듈(1100a, 1100b, 1100c)이 모두 정상 동작을 하다가 1개의 컨버터 모듈(1100c)에 고장(failure)이 발생한 경우 PWM 제어부(1500)는 2개의 컨버터 모듈(1100a, 1100b)로부터 2개의 동작 상태신호(Alive_#1, Alive_#2)를 인가받게 된다. 따라서 PWM 제어부(1500)는 서로 180°의 위상차를 가지는 2개의 PWM 신호(PWM#1, PWM#2)를 생성하여 정상 동작하고 있는 컨버터 모듈(1100a, 1100b)로 인가한다. 이에 따라 컨버터 모듈(1100a, 1100b)은 서로 180°의 위상차를 가지는 전류(io_#1, io_#2)를 출력하고 고장난 컨버터 모듈(1100c)은 전류(io_#3)를 출력하지 않게 된다. 이때 전체 출력 전류(io_tot)의 리플은 이론적으로 '0'으로 감소하게 된다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
이와 같이 본 발명에 의하면, 전체 병렬 컨버터 시스템의 출력 전압 리플은 항상 단일 컨버터 모듈의 출력 전압 리플보다 작게 할 수 있는 장점이 있다.
특히, 운전 중에 임의의 컨버터 모듈에 고장이 발생하면 PWM 신호의 위상 재조정을 통해서 병렬 컨버터 시스템의 출력 전압 리플을 최소화할 수 있는 장점이 있다.

Claims (8)

  1. 소정의 위상차를 가지는 복수 개의 펄스폭변조신호를 생성하여 병렬로 출력하는 위상 동기화 펄스폭변조 제어부; 및,
    상기 병렬로 출력되는 복수 개의 펄스폭변조신호 중에서 대응되는 펄스폭변조신호를 각각 입력받고, 상기 입력된 펄스폭변조신호에 기초하여 입력전원을 소정의 출력전원으로 변환하여 출력하는 복수 개의 컨버터 모듈; 을 포함하고,
    상기 위상 동기화 펄스폭변조 제어부는,
    상기 복수 개의 컨버터 모듈 중에서 동작상태 신호를 출력하는 컨버터 모듈의 개수에 따라 상기 복수 개의 펄스폭변조신호의 위상차를 가변하여 상기 동작상태 신호를 출력하는 컨버터 모듈에 출력하는 것을 특징으로 하는 병렬형 컨버터 시스템.
  2. 삭제
  3. 제 1 항에 있어서,
    상기 위상 동기화 펄스폭변조 제어부는,
    상기 복수 개의 컨버터 모듈 중에서 동작상태 신호를 출력하는 컨버터 모듈의 수에 기초하여 소정의 위상차를 가지는 복수 개의 램프 신호를 생성하는 위상 동기화부; 및,
    상기 위상 동기화부에서 생성된 복수 개의 램프 신호와, 상기 복수 개의 컨버터 모듈의 출력 전류 및 출력 전압을 기초로 상기 소정의 위상차를 가지는 펄스폭변조신호를 생성하는 펄스폭변조신호 생성부; 를 포함하는 것을 특징으로 하는 병렬형 컨버터 시스템.
  4. 제 3 항에 있어서,
    상기 소정의 위상차는 (360/N)°의 배수이고, N은 상기 복수 개의 컨버터 모듈 중에서 동작상태 신호를 출력하는 컨버터 모듈 수인 것을 특징으로 하는 병렬형 컨버터 시스템.
  5. 제 4 항에 있어서,
    상기 위상 동기화부는,
    상기 복수 개의 컨버터 모듈 중에서 동작상태 신호를 출력하는 컨버터 모듈 수(N)를 감지하고, 상기 감지된 컨버터 모듈 수(N)에 기초하여 상기 소정의 위상차를 가지는 N개의 위상차 클록 신호를 생성하는 위상차 클록 생성부; 및,
    상기 N개의 위상차 클록 신호를 입력받아 상기 소정의 위상차를 가지는 N개의 위상차 램프 신호를 생성하는 위상차 램프 생성부; 를 포함하는 것을 특징으로 하는 병렬형 컨버터 시스템.
  6. 제 5 항에 있어서,
    상기 위상차 클록 생성부는,
    소정의 기준 램프 신호를 입력받아 그 첨두치를 검출하여 출력하는 피크 검출부;
    상기 기준 램프 신호와, 상기 동작상태 신호 및 상기 피크 검출부에서 인가되는 기준 램프 신호의 첨두치를 기초로 (360/N)°의 배수의 위상차를 가지는 N개의 위상차 신호를 생성하는 위상차 감지 프로그래밍부; 및,
    상기 N개의 위상차 신호를 상기 N개의 위상차 클록 신호로 변환하여 출력하는 클록 생성부; 를 포함하는 것을 특징으로 하는 병렬형 컨버터 시스템.
  7. 복수 개의 컨버터 모듈을 포함하는 병렬형 컨버터 시스템의 제어방법에 있어서,
    상기 복수 개의 컨버터 모듈 중에서 동작상태 신호를 출력하는 컨버터 모듈 수를 감지하는 단계;
    상기 감지된 컨버터 모듈 수에 따라 소정의 위상차를 가지는 복수 개의 펄스폭변조신호를 생성하는 단계; 및,
    상기 생성된 복수 개의 펄스폭변조신호를 상기 동작상태 신호를 출력하는 컨버터 모듈에 인가하여 입력전원을 출력전원으로 변환하는 단계; 를 포함하는 것을 특징으로 하는 병렬형 컨버터 시스템의 제어방법.
  8. 제 7 항에 있어서,
    상기 소정의 위상차는 (360/N)°의 배수이고, N은 상기 복수 개의 컨버터 모듈 중에서 동작상태 신호를 출력하는 컨버터 모듈 수인 것을 특징으로 하는 병렬형 컨버터 시스템의 제어방법.
KR1020060119792A 2006-11-30 2006-11-30 출력전압 리플을 저감하는 병렬형 컨버터 시스템 및 그제어방법 KR100836180B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020060119792A KR100836180B1 (ko) 2006-11-30 2006-11-30 출력전압 리플을 저감하는 병렬형 컨버터 시스템 및 그제어방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060119792A KR100836180B1 (ko) 2006-11-30 2006-11-30 출력전압 리플을 저감하는 병렬형 컨버터 시스템 및 그제어방법

Publications (2)

Publication Number Publication Date
KR20080049339A KR20080049339A (ko) 2008-06-04
KR100836180B1 true KR100836180B1 (ko) 2008-06-09

Family

ID=39805134

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060119792A KR100836180B1 (ko) 2006-11-30 2006-11-30 출력전압 리플을 저감하는 병렬형 컨버터 시스템 및 그제어방법

Country Status (1)

Country Link
KR (1) KR100836180B1 (ko)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2014117065A (ja) * 2012-12-10 2014-06-26 Sansha Electric Mfg Co Ltd 並列運転電源装置
KR101610469B1 (ko) 2014-05-15 2016-04-07 현대자동차주식회사 다상 인터리브 컨버터 및 이의 제어 방법
KR102318449B1 (ko) * 2015-01-07 2021-10-28 엘지이노텍 주식회사 전력 변환 장치
CN107437943B (zh) * 2016-05-28 2021-08-31 深圳市京泉华科技股份有限公司 模数转换器采样系统及模数转换器采样方法
EP3709492B1 (en) * 2019-03-14 2021-08-11 Nxp B.V. Distributed control of a multiphase power converter
KR102624204B1 (ko) * 2021-11-22 2024-01-15 주식회사 팩테크 반도체 변압기의 제어 방법 및 장치

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR900002522A (ko) * 1988-07-25 1990-02-28 렉스 위틀 전원장치
KR20050048692A (ko) * 2002-10-21 2005-05-24 어드밴스드 파워 테크놀로지 인코포레이티드 높은 입력 역률 및 낮은 고조파 왜곡을 갖는 ac-dc전원 컨버터
KR20060106614A (ko) * 2005-04-08 2006-10-12 링컨 글로벌, 인크. 아크 용접기 전원용 초퍼 출력 단

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR900002522A (ko) * 1988-07-25 1990-02-28 렉스 위틀 전원장치
KR20050048692A (ko) * 2002-10-21 2005-05-24 어드밴스드 파워 테크놀로지 인코포레이티드 높은 입력 역률 및 낮은 고조파 왜곡을 갖는 ac-dc전원 컨버터
KR20060106614A (ko) * 2005-04-08 2006-10-12 링컨 글로벌, 인크. 아크 용접기 전원용 초퍼 출력 단

Also Published As

Publication number Publication date
KR20080049339A (ko) 2008-06-04

Similar Documents

Publication Publication Date Title
US8159197B2 (en) Circuit and method for constant on-time control for an interleaved multiphase voltage regulator
KR100836180B1 (ko) 출력전압 리플을 저감하는 병렬형 컨버터 시스템 및 그제어방법
US8049472B2 (en) Single inductor multiple output switching devices
CN106849655B (zh) 用于具有数字压控环路的dc-dc转换器的前馈电路
US20180198361A1 (en) Multi channel switching converter
US9024479B2 (en) Switching converter and control method
US8531855B2 (en) Power conversion apparatus
RU2617835C2 (ru) Источник электропитания и способ подачи электропитания
US11316519B2 (en) Distributed interleaving control of multiphase SMPCs
US20110156685A1 (en) Constant time buck-boost switching regulator and control circuit and method for the same
US20140176097A1 (en) Multi-phase dc-dc power converter
JP6688998B2 (ja) 電力変換装置
CN102347689A (zh) 多相非反相降压升压电压变换器
US11011992B2 (en) Method and system for reducing the circulating current between multiple non-isolated modules operating in parallel
CN111697818B (zh) 多相功率转换器的分布式控制
KR20150044334A (ko) 복수개의 컨버터를 제어하는 방법 및 장치.
US9331579B2 (en) Power balancing method for multiple module power supply using averaged feedback
WO2012164788A1 (ja) 電源装置
JP6448493B2 (ja) 電力変換装置
US10727746B1 (en) Multi-phase DC-DC power converter and driving method of the same
JP2005176532A (ja) ディジタル式直流電源制御装置及び方法
US7705576B2 (en) High-win circuit for multi-phase current mode control
Dhananjaya et al. Design and analysis of a switch fault-tolerant multi-input single-output DC-DC converter for high reliability applications
KR101907386B1 (ko) 다중 채널 스위칭 컨버터
Liu et al. Switch Open and Short Circuit Fault diagnosis and Fault Tolerant Operation for Push-Pull Converter

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee