KR100806247B1 - Lcd 패널 구동 방법 - Google Patents

Lcd 패널 구동 방법 Download PDF

Info

Publication number
KR100806247B1
KR100806247B1 KR1020060056517A KR20060056517A KR100806247B1 KR 100806247 B1 KR100806247 B1 KR 100806247B1 KR 1020060056517 A KR1020060056517 A KR 1020060056517A KR 20060056517 A KR20060056517 A KR 20060056517A KR 100806247 B1 KR100806247 B1 KR 100806247B1
Authority
KR
South Korea
Prior art keywords
signal
gray scale
gate
output enable
gate line
Prior art date
Application number
KR1020060056517A
Other languages
English (en)
Other versions
KR20070090058A (ko
Inventor
춘이 후앙
Original Assignee
노바텍 마이크로일렉트로닉스 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 노바텍 마이크로일렉트로닉스 코포레이션 filed Critical 노바텍 마이크로일렉트로닉스 코포레이션
Publication of KR20070090058A publication Critical patent/KR20070090058A/ko
Application granted granted Critical
Publication of KR100806247B1 publication Critical patent/KR100806247B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0261Improving the quality of display appearance in the context of movement of objects on the screen or movement of the observer relative to the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

TFT LCD의 구동 방법을 제공한다. 제 1 출력 인에이블 신호가 제 1 상태를 나타낼 때, TFT LCD 패널의 N번째 게이트 라인을 턴온하여, 상기 N번째 게이트 라인에 의해 턴온된 액정 커패시터가 이미지 신호를 로드한다. 제 2 출력 인에이블 신호가 상기 제 1 상태를 나타낼 때, 상기 TFT LCD 패널의 N+A번째 게이트 라인을 턴온하여, 상기 N+A번째 게이트 라인에 의해 턴온된 상기 액정 커패시터가 그레이 스케일 신호를 로드한다. 상기 제 1 및 제 2 출력 인에이블 신호들은 수평 동기 신호의 매 주기로 상기 제 1 상태를 교대로 나타낸다.
TFT LCD 패널, 액정 커패시터, 수평 동기 신호, 제 1 및 제 2 출력 인에이블 신호, 이미지 신호, 그레이 스케일 신호

Description

LCD 패널 구동 방법{METHOD OF DRIVING LCD PANELS}
도 1은 일반적인 TFT LCD 패널에 적용되는 구동 방법의 개략도.
도 2는 종래의 펄스 타입 구동 방법과 유사한 구동 방법의 타이밍도.
도 3은 종래의 펄스 타입 구동 방법과 유사한 다른 구동 방법의 타이밍도.
도 4는 본 발명의 일 실시예에 따른 TFT LCD 패널의 구동 방법의 소스 드라이버의 제어 타이밍도.
도 5는 본 발명의 일 실시예에 따른 TFT LCD 패널의 구동 방법의 게이트 드라이버의 제어 타이밍도.
도 6은 도 5에 나타난 본 발명의 일 실시예에 따른 거시적인 제어 타이밍도.
도 7은 본 발명의 다른 실시예에 따른 TFT LCD 구동 방법의 게이트 드라이버의 제어 타이밍도.
도 8은 도 7에 나타난 본 발명의 다른 실시예에 따른 거시적인 제어 타이밍도.
도 9는 도 8에 나타난 본 발명의 다른 실시예에 따른 제 1 게이트 라인 상에서의 액정의 전압 응답을 나타내는 도면.
본 발명은 박막 트랜지스터 액정 표시 패널(TFT LCD 패널)의 구동방법에 관한 것이다. 특히, 본 발명은 펄스 타입의 구동 방법과 유사한 구동 방법에 관한 것이다.
도 1은 일반적인 TFT LCD 패널에 적용되는 구동 방법의 개략도이다. 상기 도면에서, G1-Gn은 게이트 제어 신호들이며, S1-Sn는 소스 신호들이다. 도 1에서와 같이, TFT LCD 패널 상에 액정은 일정하게 배열되어 있고, 각각의 액정은 박막 트랜지스터와 액정 커패시터의 결합으로 되어있다. 상기 박막 트랜지스터가 턴온되면, 이미지 신호는 소스 라인을 통해 상기 액정 커패시터를 충전한다. 반면, 상기 박막 트랜지스터가 턴오프되면, 상기 이미지 신호는 상기 액정 커패시터가 재충전될 때까지 한 프레임의 주기 동안 상기 액정 커패시터에 머물게 되고, 디스플레이 패널의 이전 표시 휘도는 변하게 된다. CRT 디스플레이 기술에 적용되는 펄스 타입 구동 방법에 비해, 홀드 타입 구동 방법은 시각적 잔상 때문에 종종 이미지 잔상 현상을 일으켜 TFT LCD 패널의 동영상에서 생기는 번짐 현상을 발생시킨다.
동영상이 TFT LCD 패널 상에서 표시될 때, 이미지 번짐, 대글(daggle) 또는 색 쉬프트의 문제를 해결하기 위해, 펄스 타입의 구동 방법과 유사한 구동 방법이 제공되어, TFT LCD 패널 상의 동영상은 CRT 디스플레이 기술의 해상도와 동등한 양호한 해상도를 가질 수 있다.
도 2는 상술한 해결책인 펄스 타입의 구동 방법과 유사한 구동 방법의 타이밍도이다. 수평축은 시간을 나타내고, 수직축은 480개의 게이트 라인들의 게이트 제어 신호들(G1-G480)이다. 게이트 드라이버들의 제어를 위해, 각 이미지 주기는 두 부분으로 나누어져 있다. 상기 이미지 주기의 제 1 절반부에서는 액정 커패시터들이 이미지 신호들을 로드하도록 인에이블된다. 상기 이미지 주기의 제 2 절반부에서는 액정 커패시터들이 블랙 신호들(black signals)을 로드하도록 인에이블된다. 이때, 동영상의 번짐 현상은 블랙 신호들을 로드하여 제거한다. 그러나 이미지 주기를 두 부분으로 분할하는 이러한 방법에서는, 블랙 신호들이 액정 커패시터로 로드됨과 동시에, 수평 동기 신호의 주파수가 두 배가 되어, 시스템의 소비 전력이 증가하고 시스템 설계상의 어려움이 생기며, 액정 커패시터의 충전 시간이 소모되는 문제점이 발생한다.
도 3은 상술된 다른 해결책인 펄스 타입 구동 방법과 유사한 구동 방법의 타이밍도이다. 수평축은 시간이며, 수직축은 480개의 게이트 라인들의 게이트 제어 신호들(G1-G480)을 나타낸다. 상기 방법 역시 이미지 신호들과 블랙신호들을 교대로 로딩하는 액정 커패시터를 인에이블하는 방법을 채택하여 동영상의 번짐 현상을 제거한다. 도 2에서 보여준 방법과 달리, 이 방법은 두 세트의 소스 드라이버들을 채택하여 각각이 이미지 및 블랙 신호들을 제공하도록 하여, 액정 커패시터의 본래의 충전 시간과 수평 동기 신호의 주파수를 유지한다. 그러나 소스 드라이버의 수가 증가함에 따라, 회로 복잡도 및 비용이 증가하게 된다.
본 발명의 목적은 종래 기술에서와 같이 주파수가 두 배로 증폭되거나 여분의 소스 드라이버를 추가하지 않고 동영상의 번짐 현상을 제거하기 위해 CRT의 펄 스 타입 구동과 유사한 TFT LCD 패널의 구동 방법을 제공하기 위한 것이다.
상술한 목적을 달성하기 위해, 본 발명은 TFT LCD 패널의 구동 방법을 제공한다. 제 1 출력 인에이블 신호와 제 2 출력 인에이블 신호는 수평 동기 신호의 매 주기에 따라 교대로 제 1 상태를 나타낸다. 상기 제 1 출력 인에이블 신호가 상기 제 1 상태를 나타내면, TFT LCD 패널의 N번째 게이트 라인이 턴온되어 상기 N번째 게이트 라인에 의해 턴온된 액정 커패시터가 이미지 신호를 로드한다. 상기 제 2 출력 인에이블 신호가 상기 제 1 상태를 나타내면, 상기 TFT LCD 패널의 N+A번째 게이트 라인이 턴온되어 상기 N+A번째 게이트 라인에 의해 턴온된 상기 액정 커패시터는 그레이 스케일 신호를 로드한다. 이때, N은 카운트 값이며, A는 소정의 정수이다.
본 발명의 일 실시예에 따른 TFT LCD 패널의 구동 방법은, 상기 제 2 출력 인에이블 신호가 상기 제 1 상태를 나타내면, 상기 TFT LCD 패널의 N+A번째 내지 N+B번째 게이트 라인이 턴온되어 이것에 의해 턴온된 상기 액정 커패시터가 그레이 스케일 신호를 로드하는 것을 더 포함하며, 이때, B는 A보다 큰 소정의 정수이다.
일 실시예에 따른 TFT LCD 패널의 구동 방법에 의하면, 상기 이미지 신호 및 계조 신호는 복수 개의 소스 라인들을 통해 소스 드라이버에 의해 상기 게이트 라인들에 제공된다. 상기 제 1 출력 인에이블 신호가 상기 제 1 상태를 나타내면, 상기 소스 라인들은 상기 이미지 신호를 제공하고, 상기 제 2 출력 인에이블 신호가 상기 제 1 상태를 나타내면, 상기 소스 라인들은 상기 그레이 스케일 신호를 제공한다.
본 발명의 바람직한 실시예에 따르면, 상기 제 1 출력 인에이블 신호가 상기 제 1 상태를 나타내면, 상기 N번째 게이트 라인에 의해 턴온된 상기 액정 커패시터는 상기 소스 라인들에 의해 제공된 상기 이미지 신호를 로드하고, 상기 제 2 입력 인에이블 신호가 상기 제 1 상태를 나타내면, 상기 N+A번째 게이트 라인에 의해 턴온된 상기 액정 커패시터는 상기 소스 라인들에 의해 제공된 상기 그레이 스케일 신호를 로드한다. 본 발명은 TFT LCD 패널 상에 동영상이 표시될 때 나타나는 이미지 번짐, 대글 혹은 색 쉬프트의 문제를 제거하기 위한 CRT의 펄스 타입 구동 방법을 시뮬레이션한다. 게다가, 종래 기술과 비교하면, 본 발명에서는 수평 동기 신호의 주파수 및 소스 드라이버의 수는 더 이상 증가하지 않고, 동영상의 번짐 현상이 제거될 수 있다. 따라서, 종래 기술에 비해, 본 발명은 회로를 단순화할 뿐 아니라 회로의 소비 전력과 비용을 줄여준다.
본 발명의 상술한 목적, 특징과 이점 등을 이해하기 위해, 이하에서는 바람직한 실시예를 도면을 참조하여 상세히 설명한다.
도 4는 본 발명의 일 실시예에 따른 TFT LCD 패널의 구동 방법의 소스 드라이버의 제어 타이밍도이다. 도 4에 나타나 바와 같이, CLKP 및 CLKN은 시스템 픽셀 클록들(clocks)이다. D00P/N-D023P/N은 RSDS(reduced swing differential signal) 차동 입력 데이터들이다. DIO는 소스 드라이버를 활성화하는 수평 시작 펄스 신호이고, 이에 따라 RSDS 데이터들이 순차적으로 소스 드라이버의 내부 레지스터에 저장된다. POL은 극성 제어 신호이다. LD는 다운로드 신호이다. yl-y480은 소스 드라 이버에 의해 제공된 480개 채널들의 아날로그 출력 신호들이다. BDO는 그레이 스케일 제어 신호이다.
도 4를 참조하면, 소스 드라이버는 이미지 신호 및 그레이 스케일 신호를 복수 개의 소스 라인들을 통해 액정 커패시터에 제공한다. 먼저, 신호를 전송하는 동안, 그레이 스케일 제어신호 BDO가 예비 설정 상태가 되면, 소스 드라이버는 두 개의 시스템 픽셀 클록들(clocks)을 대기하고, 그레이 스케일 신호를 소스 드라이버의 내부 레지스터에 래치(latch)한다. 그 다음, 이미지 신호 및 그레이 스케일 신호는 다운로드 신호 LD에 따라 소스 드라이버의 내부 레지스터로부터 소스 드라이버의 출력 버퍼로 보내진다. BDO의 예비 설정 상태는 로직 1이고 그레이 스케일 신호는 흑색에서 백색 범위 중 어느 하나의 계조이다. 상기 실시예에서, 그레이 스케일 신호는 블랙 신호이다. 상기 패널의 구동 방법을 설계하기 위해, 당업자는 BDO의 예비 설정 상태를 로직 1 혹은 로직 0로 원하는 대로 설정할 수 있다.
상기 다운로드 신호 LD에 따라 소스 드라이버가 이미지 및 그레이 스케일 신호들을 내부 레지스터로부터 출력 버퍼로 송신하는 과정은 다음과 같다. 먼저, 소스 드라이버는 다운로드 신호 LD의 제 1 에지(edge)에서 그레이 스케일 신호를 소스 드라이버의 내부 레지스터로부터 디지털/아날로그 컨버터로 송신한다. 그 다음, 그레이 스케일 신호가 LD의 제 2 에지에서 디지털/아날로그 컨버터로부터 출력 버퍼로 송신된다. 이 후, 이미지 신호가 내부 레지스터에서 디지털/아날로그 컨버터로 LD의 제 3 에지에서 송신되고, 마지막으로, 상기 이미지 신호는 LD의 제 4 에지에서 디지털/아날로그 컨버터로부터 출력 버퍼로 송신된다. 상기 실시예에서, 제 1 및 제 3 에지들은 상승 에지들이고, 반면 제 2 및 제 4 에지들은 하강 에지들이다. 도 4에 의하면, 본 실시예의 소스 드라이버는 다운로드 신호 LD의 두 개의 펄스들과 함께 순차적으로 그레이 스케일 신호 및 이미지 신호를 출력한다. 그러나, 당업자는 제 1 및 제 3 다운로드 신호 에지들을 하강 에지들로 변환할 수 있고, 제 2 및 제 4 다운로드 신호 에지들을 상승 에지들로 변환할 수 있다.
도 5는 상기 실시예의 TFT LCD 패널의 구동 방법의 게이트 드라이버의 제어 타이밍도이다. 본 도면에서, yck는 수평 동기 신호이다. G1-G256은 제 1 게이트 드라이버에 의해 제공된 게이트 제어 신호들이다. G257-G512은 제 2 게이트 드라이버에 의해 제공된 게이트 제어 신호들이다. 또한, OE1 및 OE2는 각각 제 1 게이트 드라이버 및 제 2 게이트 드라이버의 게이트 제어 신호들이다. 도 5는 도 4에서 보여준 게이트 드라이버의 제어 타이밍도이다. 따라서, 도 4의 다운로드 신호 (LD) 및 아날로그 출력 신호들(yl-y480) 역시 도 5에서 보여진다.
도 5의 타이밍도를 설명하기 전에, 먼저 본 실시예의 TFT를 스위칭하는 게이트 드라이버의 동작에 대한 배경이 이해되어야 할 것이다. 게이트 드라이버의 출력 인에이블 신호들(OE1/OE2)이 로직 1일 때, 게이트 드라이버들에 의해 출력되는 게이트 제어 신호들은 모두 로직 0이다. 게이트 드라이버들의 출력 인에이블 신호들(OE1/OE2)이 로직 0일 때, 상기 게이트 드라이버들은 시프트 레지스터로부터 카운트 값 N을 다운 로드하고 N번째 게이트 라인의 제어 신호만을 출력한다. 단일 게이트 라인에 대해, 출력 인에이블 신호들(OE1/OE2)이 로직 0인 경우에만, 단일 게이트 라인이 턴온(turn on)되고, 이 경우에 게이트 라인에 제공된 게이트 제어 신 호가 로직 1이 되어 액정 커패시터는 소스 드라이버에 의해 제공된 신호를 로드한다.
도 5를 참조하면, 다운로드 신호 LD에 따라 소스 드라이버는 그레이 스케일 신호들 및 이미지 신호들(yl-y480)을 제공하여, 게이트 드라이버가 액정 커패시터가 그레이 스케일 신호들 및 이미지 신호들(yl-y480)을 로드할 수 있도록 게이트 제어 신호들(G1-G256, G257-G512) 및 출력 인에이블 신호들(OE1, OE2)에 따라 교대로 각각의 게이트 라인을 턴온시킨다. 제 1 출력 인에이블 신호(OE1)가 예비 설정 상태(예비 설정 상태는 상술한 그레이 스케일 제어 신호 BDO의 예비 설정 상태와는 다르다)가 되면, 제 1 게이트 드라이버는 TFT LCD 패널의 N번째 게이트 라인(G1-G256)을 턴온시켜, N번째 게이트 라인에 의해 턴온된 액정 커패시터가 소스 라인에 의해 제공된 이미지 신호를 로드하게 된다. 이와 유사하게, 제 2 출력 인에이블 신호(OE2)가 예비 설정 상태가 되면, 제 2 게이트 드라이버는 N+A번째 게이트 라인(G257-G512)를 턴온시켜, N+A번째 게이트 라인(G257-G512)에 의해 턴온된 액정 커패시터는 소스 라인에 의해 제공된 그레이 스케일 신호를 로드하게 된다. 상기 실시예에서, GN 제 1 출력 인에이블 신호(OE1)의 게이트 제어 신호를 의미하고, GN'은 제 2 출력 인에이블 신호(OE2)의 게이트 제어 신호를 의미한다. 수평 동기 신호 yck의 각 주기에서, 두 게이트 라인들(G1과 G257'과 같은)은 순차적으로 턴온되나, 제 1 및 제 2 게이트 드라이버의 출력 인에이블 신호들(OE1, OE2) 각각은 예비 설정 상태의 시간 지점에서 겹쳐지지 않는다. N은 시프트 레지스터의 카운트 값이 고, A는 소정의 양의 정수, 예를 들어, 본 실시예에서는 256이다. 도 5에서, OE1과 OE2의 예비 설정 상태는 로직 0이다. 당업자는 원하는 바에 따라 예비 설정 상태를 로직 1 혹은 로직 2로 설정할 수 있고, A를 양의 정수 혹은 음의 정수로 설정할 수도 있다. 도 5는, A가 양의 정수이고, 수평 동기 신호의 동일 주기로 두 게이트 라인들이 턴온되는 사이에, 액정 커패시터가 이미지 신호를 로딩하는 것을 가능하게 하는 게이트 라인이 액정 커패시터가 그레이 스케일 신호를 로딩하는 것을 가능하게 하는 게이트 라인 상에 위치하는 것을 보여준다. 만일 A가 음의 정수이면, 상황은 반대가 된다.
도 6은 도 5에 나타난 상기 실시예의 거시적인 제어 타이밍도이다. 제 3 게이트 드라이버 및 제3 게이트 드라이버의 출력 인에이블 신호(OE3)에 의해 제공된 게이트 제어 신호들(G513-G768)이 더 표시되어 있다. 하나의 프레임(frame) 주기가 768개 게이트 라인들을 통해 진행되는 경우에, 도 6에서 도시된 G1과 G1' 및 G2와 G2'과 같이, 각 게이트 라인은 한 프레임 주기 동안 두 번 턴온되고, 이에 따라 액정 커패시터가 그레이 스케일 신호들 및 이미지 신호들(yl-y480)을 교대로 로드한다. 각 게이트 라인이 두 번 턴온되는 시간 간격에 있어서는, 본 실시예에서, 2/3 프레임 주기가 이미지 신호를 로드하기 위해 사용되고, 1/3 프레임 주기는 그레이 스케일 신호를 로드하기 위해 사용된다. 각 게이트 라인이 두 번 턴온되는 시간 지점은 512개 게이트 라인들인 GN에서 GN'(N은 1-768)까지의 거리이며, 256개 게이트 라인들인 GN'에서 GN까지의 거리이다. 따라서, 도 6에서 도시된 바와 같이, 제 1 출력 인에이블 신호에 의해 제공된 게이트 제어 신호(G1)에서 제 1 게이트 드라이버의 제 2 출력 인에이블 신호에 의해 제공된 게이트 제어 신호(G1')까지의 거리는 512개 게이트 라인들이다. 제 2 출력 인에이블 신호에서 제공된 게이트 제어 신호(G257)에서 제 2 게이트 드라이버의 제 1 출력 인에이블 신호에서 제공된 게이트 제어 신호(G257')까지의 거리는 256개 게이트 라인들이다. 두 게이트 라인들은 도 6에 도시된 수평 동기 신호의 각 주기로 순차적으로 턴온된다 (가령, G1과 G257', G1'과 G513, G2와 G258', G257과 G513').
제 1 및 제 2 출력 인에이블 신호들과 게이트 드라이버들(OE1-OE3)에 의해 수신된 출력 인에이블 신호는 다른 시간 지점에서 서로 다른 대응관계를 가진다. 예를 들어, 제 1 게이트 드라이버가 게이트 제어 신호 G1을 출력하면, OE1은 제 1 출력 인에이블 신호에 대응하고, 게이트 제어 신호 G1'이 출력되면, OE1은 제 2 출력 인에이블 신호에 대응한다. 도 6에서는 OE1-OE3의 대응 관계가 변할 때, 그것의 파형이 상당히 다름을 알 수 있다.
도 6에서는, 수평 동기 신호 yck의 매 주기에서, 제 1 및 제 2 출력 인에이블 신호들이 교대로 로직 0의 상태를 나타낸다. 본 발명의 모든 실시예에서, 제 1 출력 인에이블 신호는 먼저 로직 0의 상태를 나타낼 수 있거나 제 2 출력 인에이블 신호가 먼저 로직 0의 상태를 나타낼 수도 있다.
또한, 본 실시예에서, 카운트 값 N은 각 yck 주기에 따라 증가한다. 예를 들어, G1과 G257'은 yck의 제 1주기에서 턴온될 수 있고, G2와 G258'은 yck의 제 2 주기에서 턴온될 수 있다. 다른 실시예들에서는, 카운트 값 N이 yck의 각 주기에 따라 감소할 수도 있다.
도 7은 본 발명의 다른 실시예의 TFT LCD 구동 방법의 게이트 드라이버의 제어 타이밍도이다. 도 7에 나타난 신호는 도 5에 나타난 신호와 동일하고, TFT를 스위칭하는 교환 게이트 드라이버의 동작에 대한 배경 및 관련 개폐 제어 원리는 실질적으로 도 5의 그것과 동일하다. 양 도면의 게이트 드라이버는, 제 1 출력 인에이블 신호가 제 1 상태를 나타낼 때, TFT LCD 패널의 N번째 게이트 라인을 턴온시켜, N번째 게이트 라인에 의해 턴온된 액정 커패시터가 이미지 신호를 로드한다. 가장 큰 차이점은, 제 2 출력 인에이블 신호가 예비 설정 상태가 될 때, 게이트 드라이버들이 TFT LCD 패널의 N+A번째 내지 N+B번째 게이트 라인들을 턴온시켜, N+A번째 내지 N+B번째 게이트 라인들에 의해 턴온된 액정 커패시터가 그레이 스케일 신호를 로드하는 것에 있다. 이때, B는 A보다 큰 소정 값이다. 따라서, 도 7에서 보여준 상기 실시예에서, 제 1 출력 인에이블 신호(OE1)가 예비 설정 상태가 되면, 제 1 게이트 드라이버는 TFT LCD 패널의 N번째 (G1-G256)게이트 라인을 턴온시켜, N번째 (G1-G256)게이트 라인에 의해 턴온된 액정 커패시터가 소스 라인에 의해 제공된 이미지 신호를 로드한다. 제 2 출력 인에이블 신호(OE2)가 예비 설정 상태가 될 때, 제 2 게이트 드라이버는 N+241번째 내지 N+256번째 게이트 라인들을 턴온시켜, 16 연속 게이트 라인들에 의해 턴온된 액정 커패시터가 소스 라인에 의해 제공된 그레이 스케일 신호를 로드하게 된다. 또, 본 실시예에서는, 특정 게이트 라인에 의해, 액정 커패시터가 제 2 출력 인에이블 신호(OE2)의 제어 하에 그레이 스케일 신호를 로드하여, 액정 커패시터가 연속하여 16회 그레이 스케일 신호를 로드하 게 된다. 따라서, 제 2 출력 인에이블 신호(OE2)에 의해 제어된 게이트 제어 신호 (GN')의 신호 폭은 제 1 출력 인에이블 신호(OE1)에 의해 제어된 게이트 제어 신호(GN)의 신호폭의 16배이다.
도 8은 도 7에서 나타난 본 실시예의 거시적인 제어 타이밍도이다. 제 3 게이트 드라이버 및 제 3 게이트 드라이버의 출력 인에이블 신호(OE3)에 의해 제공된 게이트 제어 신호들(G513-G768)이 더 표시되어 있다. 도 8의 타이밍 제어에 있어서, 각 게이트 라인에 의해 턴온된 액정 커패시터는 이미지 신호 및 그레이 스케일 신호(yl-y480)를 로드해야 한다. 이전의 실시예와 달리, 게이트 드라이버들은 액정 커패시터가 제 2 출력 인에이블 신호의 제어 하에서 16 배의 그레이 스케일 신호를 로드하도록 한다는 것이다. 도 6에 나타난 실시예에 비해 본 실시예에서는, 예비 설정 상태에 있을 제 2 출력 인에이블 신호의 시간 주기는 짧다. 그러나, 그것의 방전(discharge) 모드가 빈번하게 낮기 때문에, 이미지 신호의 출력 시간 주기가 그레이 스케일 신호의 출력 시간 주기 때문에 희생되지 않을 것이고 그레이 스케일 신호들 및 이미지 신호들이 액정 커패시터들에 응답하기 위해 적절한 시간을 갖는다.
도 9는 상술한 실시예의 제 1 게이트 라인 상 액정의 프레임 주기에서 전압 VG1의 응답을 보여준다. 제 1 출력 인에이블 신호가 예비 설정 상태가 되면, 이미지 신호 값에 따라 액정 커패시터의 전압(VG1)이 최하전압에서 설정 값으로 충전되는, 제 1 게이트 라인에 의해 턴온된 액정 커패시터는 이미지 신호를 로드한다. 제 2 출력 인에이블 신호가 예비 설정 상태가 되면, 액정 커패시터의 전압(VG1)이 본래의 설정 값에서 최하 전압으로 방전되는, 제 1 게이트 라인에 의해 턴온되는 액정 커패시터는 그레이 스케일 신호를 로드한다. 따라서, 각 픽셀의 전압은 프레임 주기로 펄스 타입 구동 방법과 유사한 구동 방법을 나타낸다.
발명의 범위와 목적을 벗어나지 않는 범위에서 본 발명의 구조가 다양하게 변형될 수 있다는 것은 당업자에게 자명할 것이다. 상술한 바에 의하면, 본 발명은 첨부된 청구범위와 균등한 실시예의 범위에서 제공된 본 발명의 다양한 변형을 포함하고 있다.
상기에 의해, 본 발명에서, 각 프레임의 시간 주기는 두 부분으로 나뉘어, 게이트 라인이 교대로 턴온되는 액정 커패시터가 제 1 출력 인에이블 신호 및 제 2 출력 인에이블 신호에 따라 이미지 신호 및 그레이 스케일 신호를 로드하도록 할 수 있다. 따라서, 각 픽셀이 이미지 신호 및 그레이 스케일 신호 각각을 나타냄으로써, 픽셀 상 액정 커패시터의 전압은 펄스 타입 구동 방법과 유사한 방법으로 나타나며, 동영상을 표시할 때 TFT LCD 패널이 선명한 화상을 표시할 수 있게 된다. 또, 종래 기술에서 설명한 방법에 비해, 신호 주파수는 두 배로 될 필요가 없으며, 소스 드라이버가 추가될 필요 없어, 소비 전력과 비용을 절감할 수 있다.

Claims (19)

  1. 다수의 게이트 라인, 다수의 소스 라인, 상기 게이트 라인과 소스 라인의 교차점에 위치하며, 상기 게이트 라인 및 소스 라인과 전기적으로 연결되는 다수의 픽셀 및 상기 다수의 게이트 라인을 제어하는 출력 인에이블 신호를 생성하는 하나 또는 다수의 게이트 드라이버를 포함하는 LCD 패널의 구동 방법에 있어서,
    상기 다수의 소스 라인은 수평 동기 신호의 한 주기 내에서 이미지 신호 및 그레이 스케일 신호를 교대로 제공하고,
    상기 게이트 드라이버는 상기 수평 동기 신호의 한 주기 내에서 교대로 제 1 상태를 나타내는 제 1 출력 인에이블 신호 및 제 2 출력 인에이블 신호를 제공하고,
    상기 제 1 출력 인에이블 신호가 제 1 상태를 나타낼 때, N번째 게이트 라인을 턴-온 시켜, 상기 N번째 게이트 라인과 전기적으로 연결된 액정 커패시터가 이미지 신호를 로드하도록 하고,
    상기 제 2 출력 인에이블 신호가 제 1 상태를 나타낼 때, N+A번째 게이트 라인을 턴-온 시켜, 상기 N+A번째 게이트 라인과 전기적으로 연결된 액정 커패시터가 그레이 스케일 신호를 로드하도록 하는 것을 포함하며,
    상기 A는 정수이고, 상기 N은 상기 수평 동기 신호에 비례하여 증가 또는 감소하는 카운트 값인 것을 특징으로 하는 LCD 패널의 구동 방법.
  2. 제 1 항에 있어서,
    상기 제 2 출력 인에이블 신호가 상기 제 1 상태를 나타낼 때, 상기 LCD 패널의 상기 N+A번째 게이트 라인 내지 N+B번째 게이트 라인을 턴온시켜, 상기 N+A번째 게이트 라인 내지 상기 N+B번째 게이트 라인에 의해 턴온된 상기 액정 커패시터가 그레이 스케일 신호를 로드하는 것을 더 포함하되, B는 A보다 큰 소정의 정수인 것을 더 포함하는 것을 특징으로 하는 LCD 패널의 구동 방법.
  3. 제 1 항에 있어서,
    상기 제 1 출력 인에이블 신호는 상기 수평 동기 신호의 매 주기로 상기 제 1 상태를 나타내는 것을 특징으로 하는 LCD 패널의 구동 방법.
  4. 제 1 항에 의하면,
    상기 제 2 출력 인에이블 신호는 상기 수평 동기 신호의 매 주기로 상기 제 1 상태를 나타내는 것을 특징으로 하는 LCD 패널의 구동 방법.
  5. 제 1 항에 있어서,
    상기 제 1 상태는 로직 1 혹은 로직 0인 것을 특징으로 하는 LCD 패널의 구동 방법.
  6. 제 1 항에 있어서,
    상기 카운트 값 N은 쉬프트 레지스터로부터 발생되는 것을 특징으로 하는 LCD 패널의 구동 방법.
  7. 제 1 항에 있어서,
    상기 A는 양의 정수인 것을 특징으로 하는 LCD 패널의 구동 방법.
  8. 제 1 항에 있어서,
    상기 A는 음의 정수인 것을 특징으로 하는 LCD 패널의 구동 방법.
  9. 제 1 항에 있어서,
    상기 그레이 스케일 신호는 블랙 신호인 것을 특징으로 하는 LCD 패널의 구동 방법.
  10. 제 1 항에 있어서,
    상기 이미지 신호 및 상기 그레이 스케일 신호는 복수 개의 소스 라인들을 통해 소스 드라이버에 의해 상기 게이트 라인들에 의해 턴온되는 액정 커패시터에 제공되는 것을 특징으로 하는 LCD 패널의 구동 방법.
  11. 제 10 항에 있어서,
    상기 제 1 출력 인에이블 신호가 상기 제 1 상태를 나타낼 때, 상기 소스 라인이 이미지 신호를 제공하도록 하고,
    상기 제 2 출력 인에이블 신호가 상기 제 1 상태를 나타낼 때, 상기 소스 라인이 그레이 스케일 신호를 제공하도록 하는 것을 더 포함하는 것을 특징으로 하는 LCD 패널의 구동 방법.
  12. 제 10 항에 있어서,
    그레이 스케일 제어 신호가 제 2 상태를 나타낸 후, 상기 소스 드라이버가 그레이 스케일 신호를 상기 소스 드라이버의 내부 레지스터에 래치(latch)하는 것을 더 포함하는 LCD 패널의 구동 방법.
  13. 제 12 항에 있어서,
    상기 제 2 상태는 로직 1 혹은 로직 0인 것을 특징으로 하는 LCD 패널의 구동 방법.
  14. 제 12 항에 있어서,
    상기 소스 드라이버가, 다운로드 신호에 따라 상기 이미지 신호 및 상기 그레이 스케일 신호를 상기 내부 레지스터에서 상기 소스 드라이버의 출력 버퍼로 송신하는 것을 더 포함하는 LCD 패널의 구동 방법.
  15. 제 14 항에 있어서,
    상기 소스 드라이버가, 상기 다운로드 신호의 제 1 에지에서 상기 그레이 스케일 신호를 상기 소스 드라이버의 내부 레지스터에서 디지털/아날로그 컨버터로 송신하고,
    상기 소스 드라이버가, 상기 다운로드 신호의 제 2 에지에서 상기 그레이 스케일 신호를 상기 디지털/아날로그 컨버터에서 상기 출력 버퍼로 송신하고,
    상기 소스 드라이버가, 상기 다운로드 신호의 제 3 에지에서 상기 이미지 신 호를 상기 내부 레지스터에서 상기 디지털/아날로그 컨버터로 송신하고,
    상기 소스 드라이버가, 상기 다운로드 신호의 제 4 에지에서 상기 이미지 신호를 상기 디지털/아날로그 컨버터에서 상기 출력 버퍼로 송신하는 것을 더 포함하는 것을 특징으로 하는 LCD 패널의 구동 방법.
  16. 제 15 항에 있어서,
    상기 제 1 에지 및 제 3 에지는 상승 에지들(edges)이고, 상기 제 2 및 제 4 에지는 하강 에지들인 것을 특징으로 하는 LCD 패널의 구동 방법.
  17. 제 15 항에 있어서,
    상기 제 1 및 제 3 에지는 하강 에지들이고, 상기 제 2 및 제 4 에지는 상승 에지들인 것을 특징으로 하는 LCD 패널의 구동 방법.
  18. 다수의 게이트 라인, 다수의 소스 라인 및 상기 게이트 라인과 소스 라인의 교차점에 위치하며, 상기 게이트 라인 및 소스 라인과 전기적으로 연결되는 다수의 픽셀를 포함하는 LCD 패널의 구동 방법에 있어서,
    상기 다수의 소스 라인은 이미지 신호 및 그레이 스케일 신호를 교대로 제공하고,
    한 프레임 주기(frame period) 내에서 각각의 게이트 라인을 적어도 2회 이상 턴-온 시키는 것을 포함하며,
    상기 소스 라인은 상기 게이트 라인이 제 1 기간 동안 턴-온 되는 경우, 상기 게이트 라인과 전기적으로 연결되는 상기 픽셀의 액정 커패시터로 이미지 신호를 송신하고,
    상기 게이트 라인이 제 2 기간 동안 턴-온 되는 경우, 상기 게이트 라인과 전기적으로 연결되는 상기 픽셀의 액정 커패시터로 그레이 스케일 신호를 송신하는 것을 특징으로 하는 LCD 패널의 구동 방법.
  19. 제 18 항에 있어서,
    상기 그레이 스케일 신호는 블랙 신호인 것을 특징으로 하는 LCD 패널의 구동 방법.
KR1020060056517A 2006-03-01 2006-06-22 Lcd 패널 구동 방법 KR100806247B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW095106755A TWI337336B (en) 2006-03-01 2006-03-01 Driving method of tft lcd
TW095106755 2006-03-01

Publications (2)

Publication Number Publication Date
KR20070090058A KR20070090058A (ko) 2007-09-05
KR100806247B1 true KR100806247B1 (ko) 2008-02-22

Family

ID=38471027

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060056517A KR100806247B1 (ko) 2006-03-01 2006-06-22 Lcd 패널 구동 방법

Country Status (3)

Country Link
US (1) US20070205973A1 (ko)
KR (1) KR100806247B1 (ko)
TW (1) TWI337336B (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI364022B (en) * 2007-04-24 2012-05-11 Raydium Semiconductor Corp Scan driver
TWI420455B (zh) * 2010-09-08 2013-12-21 Innolux Corp 顯示面板的驅動方法
TWI603252B (zh) * 2015-05-28 2017-10-21 Toppan Printing Co Ltd Liquid crystal display device

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003140619A (ja) 2001-11-02 2003-05-16 Matsushita Electric Ind Co Ltd アクティブマトリックス表示装置およびアクティブマトリックス表示パネルの駆動装置
KR20050062158A (ko) * 2003-12-19 2005-06-23 삼성전자주식회사 임펄시브 구동 액정 표시 장치 및 그 구동 방법
KR20050062855A (ko) * 2003-12-19 2005-06-28 삼성전자주식회사 임펄시브 구동 액정 표시 장치 및 그 구동 방법

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61117599A (ja) * 1984-11-13 1986-06-04 キヤノン株式会社 映像表示装置のスイツチングパルス
JP2820061B2 (ja) * 1995-03-30 1998-11-05 日本電気株式会社 液晶表示装置の駆動方法
JP3229250B2 (ja) * 1997-09-12 2001-11-19 インターナショナル・ビジネス・マシーンズ・コーポレーション 液晶表示装置における画像表示方法及び液晶表示装置
JP3734629B2 (ja) * 1998-10-15 2006-01-11 インターナショナル・ビジネス・マシーンズ・コーポレーション 表示装置
KR100367015B1 (ko) * 2000-12-29 2003-01-09 엘지.필립스 엘시디 주식회사 액정 표시장치의 구동방법
CA2404787C (en) * 2001-02-05 2006-09-19 Matsushita Electric Industrial Co., Ltd. Liquid crystal display unit and driving method therefor
JP2003015613A (ja) * 2001-06-29 2003-01-17 Internatl Business Mach Corp <Ibm> 液晶表示装置、液晶ドライバ、lcdコントローラ、および複数のドライバicにおける駆動方法
JP3653506B2 (ja) * 2002-03-20 2005-05-25 株式会社日立製作所 表示装置及びその駆動方法
JP2003280600A (ja) * 2002-03-20 2003-10-02 Hitachi Ltd 表示装置およびその駆動方法
TWI242666B (en) * 2002-06-27 2005-11-01 Hitachi Displays Ltd Display device and driving method thereof
JP4628650B2 (ja) * 2003-03-17 2011-02-09 株式会社日立製作所 表示装置およびその駆動方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003140619A (ja) 2001-11-02 2003-05-16 Matsushita Electric Ind Co Ltd アクティブマトリックス表示装置およびアクティブマトリックス表示パネルの駆動装置
KR20050062158A (ko) * 2003-12-19 2005-06-23 삼성전자주식회사 임펄시브 구동 액정 표시 장치 및 그 구동 방법
KR20050062855A (ko) * 2003-12-19 2005-06-28 삼성전자주식회사 임펄시브 구동 액정 표시 장치 및 그 구동 방법

Also Published As

Publication number Publication date
TWI337336B (en) 2011-02-11
TW200735001A (en) 2007-09-16
US20070205973A1 (en) 2007-09-06
KR20070090058A (ko) 2007-09-05

Similar Documents

Publication Publication Date Title
KR101082909B1 (ko) 게이트 구동 방법 및 그 장치와 이를 갖는 표시장치
US7133035B2 (en) Method and apparatus for driving liquid crystal display device
KR101326075B1 (ko) 액정 표시 장치 및 이의 구동 방법
KR20080055414A (ko) 표시 장치 및 이의 구동 방법
KR20150077807A (ko) 저속 구동이 가능한 표시장치
KR20050002428A (ko) 액정표시장치와 그 구동방법
US6417829B1 (en) Multisync display device and driver
KR20010016926A (ko) 액정표시장치의 소오스 구동회로 및 그 구동방법
US11282466B2 (en) Driver device
KR20090002994A (ko) 표시 장치의 구동 장치 및 구동 방법과 표시 장치
US9117512B2 (en) Gate shift register and flat panel display using the same
US20050046647A1 (en) Method of driving data lines, apparatus for driving data lines and display device having the same
KR101261603B1 (ko) 표시 장치
KR101278001B1 (ko) 액정표시장치와 그 구동방법
KR101589752B1 (ko) 액정표시장치
US9087493B2 (en) Liquid crystal display device and driving method thereof
KR100806247B1 (ko) Lcd 패널 구동 방법
KR100480180B1 (ko) 2-도트 인버젼 구동방식의 액정표시장치 및 그 구동방법
KR20020057768A (ko) 소비 전류의 감소가 가능한 박막 트랜지스터형 액정 표시장치 드라이버
US7796112B2 (en) Liquid crystal display and driving method thereof
KR101174783B1 (ko) 액정 표시장치의 구동장치 및 구동방법
KR20160092607A (ko) 쉬프트 레지스터 및 이를 이용한 액정표시장치
KR100831284B1 (ko) 액정표시장치의 구동방법
KR100389023B1 (ko) 액정표시장치의 감마전압 보정 방법 및 장치
JPH0635415A (ja) 液晶表示装置の駆動回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120207

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee