KR100737880B1 - xDSL 스플리터 임피던스 정합회로 - Google Patents

xDSL 스플리터 임피던스 정합회로 Download PDF

Info

Publication number
KR100737880B1
KR100737880B1 KR1020050090491A KR20050090491A KR100737880B1 KR 100737880 B1 KR100737880 B1 KR 100737880B1 KR 1020050090491 A KR1020050090491 A KR 1020050090491A KR 20050090491 A KR20050090491 A KR 20050090491A KR 100737880 B1 KR100737880 B1 KR 100737880B1
Authority
KR
South Korea
Prior art keywords
inductor
impedance matching
impedance
splitter
capacitor
Prior art date
Application number
KR1020050090491A
Other languages
English (en)
Other versions
KR20070035740A (ko
Inventor
이동흥
Original Assignee
주식회사 경인전자
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 경인전자 filed Critical 주식회사 경인전자
Priority to KR1020050090491A priority Critical patent/KR100737880B1/ko
Publication of KR20070035740A publication Critical patent/KR20070035740A/ko
Application granted granted Critical
Publication of KR100737880B1 publication Critical patent/KR100737880B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H7/00Multiple-port networks comprising only passive electrical elements as network components
    • H03H7/38Impedance-matching networks
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/2854Wide area networks, e.g. public data networks
    • H04L12/2856Access arrangements, e.g. Internet access
    • H04L12/2869Operational details of access network equipments
    • H04L12/2898Subscriber equipments

Abstract

본 발명은 통신 장비의 임피던스가 저항, 캐패시터의 복합 임피던스인 경우에 저항 소자를 포함하는 임피던스 회로를 구성되게 함으로서 스플리터의 임피던스와 xDSL 모뎀 및 POTS 단말기의 임피던스를 정합시켜 리턴 로스(Return Ross, 반사손실)를 최소로 하도록 하기에 적당하도록 한 xDSL 스플리터 임피던스 정합회로에 관한 것이다.
본 발명에 의한 xDSL 스플리터 임피던스 정합회로는, 2선 통신선로에 직렬 접속되는 제 1 인덕터, 상기 제 1 인덕터의 후단에 접속되어 상기 2선 통신선로 종단에 결합되는 xDSL(xDigital Subscriber Line) 모뎀(modem) 및 POTS(Plain Old Telephone Service) 단말기와 임피던스 정합시키는 제 1 임피던스 정합부, 및 상기 제 1 임피던스 정합부의 후단에 병렬 접속되는 제 1 캐패시터를 포함하여 구성되는 것을 특징으로 한다.상기와 같은 구성에 의하면, 가입자쪽과 망쪽의 통신 장비의 임피던스가 정합되어서 리턴로스가 최소로 되는 이점이 있다.
스플리터, ADSL, VDSL, 임피던스 정합, LPF

Description

xDSL 스플리터 임피던스 정합회로{Impedence Matching Circuit for xDSL Splitter}
도 1은 일반적인 ADSL 신호 전송 시스템의 개념 구성도이다.
도 2는 도 1의 CPE 스플리터의 블록 구성도이다.
도 3은 종래 기술에 의한 xDSL 스플리터의 상세 회로 구성도이다.
도 4는 유럽형 교환기의 임피던스 회로이다.
도 5는 본 발명의 일 실시예에 의한 xDSL 스플리터 임피던스 정합회로의 구성도이다.
도 6은 본 발명의 다른 실시예에 의한 xDSL 스플리터 임피던스 정합회로의 구성도이다.
도 7은 본 발명의 또 다른 실시예에 의한 xDSL 스플리터 임피던스 정합회로의 상세 회로 구성도이다.
도 8은 본 발명의 실시예에 의한 교환기의 임피던스 회로이다.
* 도면의 주요 부분에 대한 부호의 설명 *
110 ; 서비스망 시스템 120 ; 가입자망 시스템
112 ; CO 스플리터 114 ; CO 모뎀
116 ; 교환기 122 ; CPE 스플리터
124 ; CPE 모뎀 126 ; POTS 단말기
240 ; 과전압 보호 소자 250 ; PTC
510 ; 제 1 임피던스 정합부 610 ; 제 2 임피던스 정합부
210, 220, 230 ; 컨넥터
본 발명은 xDSL(xDigital Subscriber Line) 스플리터(splitter)에 관한 것으로, 특히 통신 장비의 임피던스가 저항-캐패시터의 복합 임피던스인 경우에 저항 소자가 포함되는 임피던스 회로를 구성함으로서 'xDSL 스플리터의 임피던스'와 'xDSL 모뎀 및 POTS(Plain Old Telephone Service) 단말기의 임피던스'를 정합시켜 리턴 로스(Return Ross, 반사손실)를 최소로 하도록 하기에 적당하도록 한 xDSL 스플리터 임피던스 정합회로에 관한 것이다.
현재, DSL은 전송대역 및 전송기술에 다라 ADSL(Asymmertrical Digital Subscriber Line), VDSL(Very High Digital Subscriber Line) 등 여러 종류의 전송기술들이 개시되어 있으며, 이들을 통칭하여 xDSL이라고 한다.
ADSL 기술은 가입자에 상하향 최대 1Mpbs/7Mbps의 데이터를 보내기 위한 비대칭 양방향 디지털 전송기술로서 전화국으로부터 가입자로 전화선을 이용하여 음성 신호와 ADSL 신호를 동시에 전송하는 기술이다.
그리고, VDSL 기술은 단방향이나 양방향에 관계없이 구리선을 통해 초당 10Mb 이상으로 데이터를 변조 또는 복조하여 전송하는 방식으로서, 전화선 서비스 등에 사용되며, ADSL에 비하여 여러가지 장점이 있어서 현재 많이 이용되고 있다.
도 1은 일반적인 ADSL 신호 전송 시스템의 개념 구성도이다. 도 1에 도시된 바와 같이, ADSL 시스템은 서비스망 시스템(110)과 가입자망 시스템(120)으로 구성된다. 도 1에는 ADSL 시스템이 도시되어 있지만 예컨대 VDSL 시스템 등의 xDSL 시스템도 도 1에 도시된 바와 동일한 시스템 구성을 갖는다.
서비스망 시스템(110)은, 예컨대 인터넷망과 같은 데이터통신망(미도시)에 연결되어서 신호를 변조/복조하는 'CO(Central Office) 모뎀(MODEM, Modulator/Demodulator)'(114)과, PSTN(Public Switched Telephone Network)에 연결되어서 회선 교환을 수행하는 교환기(116)와, ADSL 신호와 음성 신호를 분리 또는 합성하는 CO 스플리터(112)를 포함하여 구성된다.
그리고, 가입자망 시스템(120)은 'CPE 스플리터(Customer Premises Equipment Splitter)'(122)와 CPE 모뎀(124)과 POTS 단말기(126)를 포함하여 구성된다.
CPE 모뎀(124)은, 예컨대 가입자의 PC(Personal Computer)에 연결되어 데이터를 변조/복조한다. POTS 단말기(126)는, 예컨대 전화기, 팩스 등으로 구현되는 통신 단말기이고, CPE 스플리터(122)는 통신선로(130)로부터 수신되는 ADSL 신호와 음성 신호를 주파수 대역별로 분리하여 각각 CPE 모뎀(124)과 POTS 단말기(126)로 전송하거나, CPE 모뎀(124)과 POTS 단말기(126)으로부터 수신되는 신호를 합성하여 통신선로(130)를 통해 CO 스플리터(112)로 전송한다.
도 2에는 일반적인 CPE 스플리터(122)의 블록 구성도가 도시되어 있다. 도 2에는 CPE 스플리터(122)의 구성이 도시되어 있으나, CO 스플리터(112) 역시 CPE 스플리터(122)의 구성과 동일하다. 그리고, 상기 CPE 스플리터(122) 또는/및 CO 스플리터(112)는 ADSL 스플리터라고도 칭하는데 본 명세서에서도 역시 ADSL 스플리터라고도 칭하기로 한다. 마찬가지로, CO 모뎀(114) 또는/및 CPE 모뎀(124)은 본 명세서에서 간단히 ADSL 모뎀이라고도 칭한다.
CPE 스플리터(122)는, 도 2에 도시된 바와 같이, 통신선로(130)와 연결되는 선로 컨넥터(230)와 낙뢰 또는 비이상 전압으로부터 소자를 보호하는 과전압 보호 소자(Surge Absorber Device)(240)와, 선로 컨넥터(230)로부터 수신되는 신호에서 4KHz 이하의 음성 신호 주파수를 여파시켜는 LPF(Low Pass Filter)(200)와, 초과 전류에 대하여 POTS 단말기를 보호하는 PTC(Poly switch)(250)와 ADSL 모뎀으로 직류 전압의 입력을 차단하기 위한 DC 차단 캐패시터(Direct Current Blocking Capacitor)(Cb)를 포함하여 구성된다.
이 때, 도면 부호 (200)으로 지시되는 구성인 LPF는, ADSL 스플리터라고도 칭하는데(본 명세서에서도 역시 LPF를 ADSL 또는 xDSL과 병용한다), 이는 도 2 도시의 ADSLL 스플리터의 핵심 구성이 LPF이기 때문이다.
도면 부호 (210)은 POTS 단말기(126)에 접속되는 'POTS 컨넥터'이고, 도면 부호 (220)은 ADSL 모뎀에 연결되는 ADSL 컨넥터이다.
도 3에는 종래 기술에 의한 LPF(200)의 상세 회로 구성도가 도시되어 있다. 도 3에 도시된 바와 같이, 종래 기술에 의한 ADSL 스플리터의 LPF(200)는, 인덕터 (indcutor)와 캐패시터(capacitor)만으로 구성되어서 음성대역 주파수(0 ~ 4KHz)를 여파시킨다.
그러나, 상기와 같은 종래 기술에 의한 ADSL 스플리터의 회로 구성은 다음과 같은 문제점이 있었다.
종래 교환기의 임피던스 회로는, 예컨대 600Ω의 저항 소자(resistor)만으로 구성되어 있었다. 이 경우, LPF(200)는 캐패시터(C1, C2, C3, C4, C5, C6, C7)와 인덕터(L1, L2, L3, L4, L5)만으로 구성되어도 전화기 또는/및 교환기와의 임피던스 정합이 일어났었다.
그러나, 도 4에 도시된 바와 같은, '유럽형 교환기'의 임피던스 회로는 저항 소자(Ra, Rb)와 캐패시터(C)로 구성되어 있기 때문에, 유럽형 교환기의 임피던스는 저항-캐패시터 복합 임피던스로 된다.
상기와 같이, 교환기(116)(따라서 POTS 단말기(126)) 또는 CO 모뎀(114)(따라서 CPE 모뎀(124))의 임피던스가 저항-캐패시터 복합 임피던스인 경우, 도 3에 도시된 종래 기술에 의한 인덕터와 캐패시터로만 구성된 임피던스 회로에 의해서는 임피던스 정합을 이루기가 어려운 문제점이 있었다. 그 결과, 큰 리턴로스가 발생하는 문제점이 있었다.
본 발명은 상기와 같은 종래 기술의 문제점을 해결하기 위해 창작된 것으로, 본 발명인 xDSL 스플리터 임피던스 정합회로는, 교환기 등의 통신 장비의 임피던스가 저항, 캐패시터의 복합 임피던스인 경우에 저항 소자를 포함하는 임피던스 회로 를 구성되게 함으로서 스플리터의 임피던스와 xDSL 모뎀 및 POTS(Plain Old Telephone Service) 단말기의 임피던스를 정합시켜 리턴 로스(Return Ross, 반사손실)를 최소로 하도록 하기에 적당하도록 한 xDSL 스플리터 임피던스 정합회로를 제공하는 데 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 의한 xDSL 스플리터 임피던스 정합회로는, 2선 통신선로에 직렬 접속되는 제 1 인덕터, 상기 제 1 인덕터의 후단에 접속되어 상기 2선 통신선로 종단에 결합되는 xDSL(xDigital Subscriber Line) 모뎀(modem) 및 POTS(Plain Old Telephone Service) 단말기와 임피던스 정합시키는 제 1 임피던스 정합부, 및 상기 제 1 임피던스 정합부의 후단에 병렬 접속되는 제 1 캐패시터를 포함하여 구성되는 것을 특징으로 한다.
본 발명에 의한 xDSL 스플리터 임피던스 정합회로는, 상기 임피던스 정합부가, 상기 제 1 인덕터에 직렬 접속되는 제 2 인덕터, 및 상기 제 2 인덕터에 각각 병렬 접속되는 복수의 저항 소자로 구성되는 것을 특징으로 한다.
본 발명에 의한 xDSL 스플리터 임피던스 정합회로는, 상기 제 1 캐패시터의 후단에 접속되어, 상기 2선 통신선로 종단에 결합되는 xDSL 모뎀 및 POTS 단말기와 임피던스 정합시키는 제 2 임피던스 정합부가 더 포함되어 구성되는 것을 특징으로 한다.
본 발명에 의한 xDSL 스플리터 임피던스 정합회로는, 상기 2 임피던스 정합부가, 상기 제 2 인덕터에 직렬 접속되는 제 3 인덕터, 및 상기 제 3 인덕터에 각 각 병렬 접속되는 복수의 저항 소자로 구성되는 것을 특징으로 한다.
본 발명에 의한 xDSL 스플리터 임피던스 정합회로는, 상기 제 2 임피던스 정합부 후단에서 상기 제 2 임피던스 정합부에 병렬 접속되는 제 2 캐패시터가 더 포함되어 구성되는 것을 특징으로 한다.
본 발명에 의한 xDSL 스플리터 임피던스 정합회로는, 상기 제 3 인덕터 후단에서 상기 제 3 인덕터에 병렬 접속되는 제 2 캐패시터가 더 포함되어 구성되는 것을 특징으로 한다.
본 발명에 의한 xDSL 스플리터 임피던스 정합회로는, 상기 제 2 캐패시터의 후단에서 상기 제 3 인덕터에 직렬 접속되는 제 4 인덕터, 상기 제 4 인덕터의 후단에서 상기 제 4 인덕터에 직렬 접속되는 제 3 캐패시터, 상기 제 3 캐패시터의 후단에서 상기 제 4 인덕터에 직렬 접속되는 제 5 인덕터, 및 상기 제 4 인덕터와 제 5 인덕터에 각각 병렬 접속되어 특정 주파수를 공진시키는 복수의 트랩 캐패시터를 포함하여 구성되는 것을 특징으로 한다.
다음은 첨부한 도면을 기초로 본 발명인 xDSL 스플리터 임피던스 정합회로의 바람직한 실시예를 첨부한 도면을 기초로 상세하게 설명한다.
도 5에는 본 발명의 일 실시예에 의한 xDSL 스플리터 임피던스 정합회로의 구성도가 도시되어 있다.
도 5에 도시된 바와 같이, 본 발명의 일 실시예에 의한 임피던스 정합회로는, 제 1 인덕터(L1)와 제 1 임피던스 정합부(510)와 제 1 캐패시터(C1)으로 구성된다.
상기 제 1 인덕터(L1)는 통신 선로(TIP선과 RING선)에 직렬 접속되어 저주파 대역을 통과시키고 소정 주파수 이상의 고주파를 차단한다.
상기 제 1 임피던스 정합부(510)는 상기 제 1 인덕터(L1)와 제 1 캐패시터(C1) 사이에 삽입 접속되어 상기 CPE 모뎀(124) 및 POTS 단말기(126)와 ADSL 스플리터를 임피던스 정합시킨다. 즉, 상기 제 1 임피던스 정합부(510)는 CPE 모뎀(124)와 ADSL 스플리터(즉 LPF(200))를 임피던스 정합시키고, POTS 단말기(126)와 ADSL 스플리터(즉 LPF(200))를 임피던스 정합시킨다.
상기 제 1 캐패시터(C1)는 상기 제 1 임피던스 정합부(510)의 후단에서 2선 통신선로(즉, TIP 선과 RING 선)에 병렬 접속되어 상기 제 1 인덕터(L1)와 제 1 임피던스 정합부(510)에도 불구하고 남아있는 고주파를 제거한다.
도 6에는 본 발명의 다른 실시예에 의한 xDSL 스플리터 임피던스 정합회로의 구성도가 도시되어 있다.
도 6에 도시된 바와 같이, 본 발명의 다른 실시예에 의한 xDLS 스플리터 임피던스 정합회로는, 제 1 인덕터(L1)와 제 1 임피던스 정합부(510)와 제 1 캐패시터(C1)와 제 2 임피던스 정합부(610)와 제 2 캐패시터(C2)로 구성된다.
상기 제 1 인덕터(L1)와 제 1 임피던스 정합부(510)와 제 1 캐패시터(C1)는 도 5에서의 설명한 바와 동일하므로 상세 설명은 생략한다. 상기 제 2 임피던스 정합부(610)는 제 1 캐패시터(C1)와 제 2 캐패시터(C2) 사이에 삽입 접속되어서 상기 CPE 모뎀(124) 및 POTS 단말기(126)와 ADSL 스플리터를 임피던스 정합시킨다.
상기 제 2 캐패시터(C2)는 상기 제 2 임피던스 정합부(610)를 통과한 음성대 역 신호 중에 섞여 있는 고주파 신호를 제거한다.
도 7에는 본 발명의 또 다른 실시예에 의한 xDSL 스플리터 임피던스 정합회로의 상세 회로 구성도가 도시되어 있다.
본 발명의 또 다른 실시예에 의한 xDLS 스플리터 임피던스 정합회로는, 제 1 인덕터(L1)와 제 1 임피던스 정합부(510)와 제 1 캐패시터(C1)와 제 2 임피던스 정합부(610)와 제 2 캐패시터(C2)와 제 4 인덕터(L4)와 제 3 캐패시터(C3)와 제 5 인덕터(L5)와 트랩 캐패시터(C4, C5, C6, C7)로 구성된다.
상기 제 1 인덕터(L1)와 제 1 임피던스 정합부(510)와 제 1 캐패시터(C1)와 제 2 임피던스 정합부(610)와 제 2 캐패시터(C2)는 상기에서 설명한 바와 동일하므로 상세 설명은 생략한다.
상기 제 4 인덕터(L4)와 제 3 캐패시터(C3)와 제 5 인덕터(L5)는 음성 대역 주파수만을 통과시키고 고주파는 제거하기 위한 구성으로, 상기 제 4 인덕터(L4)와 제 3 캐패시터(C3)와 제 5 인덕터(L5)의 구성으로 인해 음성 대역 주파수만을 전화기로 더욱 원활하게 전송할 수 있다.
그리고, 트랩 캐패시터(C4, C5, C6, C7)는 인덕터(L4, L5)와의 에너지 교환에 의하여 특정 주파수를 공진시켜서 감쇄 특성을 양호하게 한다.
그리고, 도 7에 도시된 바와 같이, 상기 제 1 임피던스 정합부(510)는, 상기 제 1 인덕터(L1)에 직렬 접속되는 제 2 인덕터(L2)와 상기 제 2 인덕터(L2)에 병렬 접속되는 저항(R1, R2)로 구성된다.
또한, 상기 제 2 임피던스 정합부(610)는, 상기 제 2 인덕터(L2)에 직렬 접 속되는 제 3 인덕터(L3)와 상기 제 3 인덕터(L2)에 병렬 접속되는 저항 소자(R3, R4)로 구성된다.
도 7에 도시된 인덕터(L1, L2, L3, L4, L5)는 하나의 자성 코어(Magnetic Core)에 팁선과 링선을 감아서 이루어져 있으나, 팁선과 링선을 각각 별개의 자성 코어에 감아서 별개의 인덕터로 구현할 수 있음은 물론이다.
다음은 상기와 같은 구성을 갖는 본 발명인 xDSL 스플리터 임피던스 정합회로의 작용에 대하여 도 7 을 기초로 상세하게 기술한다.
먼저, 교환기의 입력 임피던스 회로(따라서, POTS 단말기인 전화기의 입력 임피던스 회로)가 도 8에 도시된 바와 같은 경우를 예를 들어서 설명한다.
교환기가, 도 8에 도시된 바와 같은 입력 임피던스 회로를 갖는 경우에 있어서, 주파수가 3.4KHz라고 하면, 교환기의 임피던스(ZR)은,
ZR = 381 - j266(j : 허수단위)
로 된다.
그리고, 상기 임피던스 ZR = 381 - j266와 정합시키기 위한 본원 발명에 의한 스플리터의 회로 소자 값이 <표 1>에 나, 타나 있다.
<표 1>
소자 규격
L1 1.15mH
L2 3.00hH
L3 3.00mH
L4 756uH
L5 840uH
C1 12nF
C2 18nF
C3 18nF
C4 18nF
C5 18nF
C6 10nF
C7 10nF
R1 43Ω
R2 43Ω
R3 43Ω
R4 43Ω
도 7에 도시된 회로 소자가 상기 <표 1>과 같은 값을 갖는 경우, 본원 발명에 의한 스플리터는 교환기의 임피던스 회로 및 전화기의 임피던스 회로와 임피던스 정합을 이루게 되고, 그 결과 통신 선로의 리턴 로스는 현저히 감소하게 되는데, 그 결과를 <비교예 1>에 나타내었다.
<비교예 1>
항목 주파수대역 ETSI규격 종래기술 (dB) 본발명 (dB)
음성 대역 리턴 로스 POTS방향 0.3~3.4KHz ≥12dB 8.8 12.9
통신선로 방향 12.1 17.2
(※본 실시예에서 사용한 리턴 로스 측정 장비에 의하면 임피던스가 완전 정합이 일어나는 경우 무한대의 값을 검출한다)
<비교예 1>에서 알 수 있듯이, 종래 기술에 의한 스플리터의 경우 ETSI(European Telecommunications Standards Institute)보다 훨씬 작은 리턴 로스 측정값이 검출되었는데 이는 임피던스 정합이 이루어 지지 않았고 그 결과 리턴 로스가 크게 발생하였음을 의미한다.
그러나, 스플리터가 본 발명에 의한 임피던스 정합회로를 구성하는 경우, POTS 단말기인 전화기 쪽의 리턴 로스 측정값이 ETSI 규격을 완전히 충족함을 알 수 있다.
종래 교환기의 임피던스가 저항만으로 구성된 경우에는 xDSL 스플리터에서의 LPF는 인덕터와 캐패시터만으로 구성되어도 전화기 또는 교환기와 임피던스 정합이 일어났으나, 저항과 캐패시터로 되어 있는 복합 임피던스를 갖는 유럽형 교환기의 경우에는 종래와 같이 인덕터-캐패시터만으로는 임피던스 정합을 만족시킬 수가 없었기에 본 발명을 창작하게 되었고, 따라서 본 발명은 xDSL 스플리터의 회로 구성을 인덕터-캐패시터만이 아닌 저항 소자를 추가하는 구성을 기본 아이디어로 하는 것으로, LPF 소자인 인덕터(L1)와 캐패시터(C1) 사이에 인덕터(L2) 및 인덕터(L2)에 병렬 접속되는 저항 소자(R1, R2)를 삽입하고, 캐패시터(C1) 후단에 인덕터(L3) 및 인덕터(L3)에 병렬 접속되는 저항(R3, R4)을 삽입하는 구성을 기술적 요지로 하고 있다.
본원 발명에 의한 실시예에서는 ADSL 스플리터에 대하여 설명하고 있지만, 예컨대 VDSL 스플리터 등의 xDSL 스플리터에 대해서도 본원 발명이 구현가능하고 본원 발명의 기술적 범위에 속함은 물론이다.
상기의 본 발명의 실시예는 본 발명의 기술적 사상의 일실시예에 불과하며, 동업계의 통상의 기술자에 있어서는, 본 발명의 기술적인 사상 내에서 다른 변형된 실시가 가능함은 물론이다.
상기와 같은 구성과 작용을 갖는 본 발명에 의한 xDSL 스플리터 임피던스 정합회로는 다음과 같은 효과가 있다.
첫째, 본 발명은 xDSL 스플리터의 회로 구성을 인덕터-캐패시터만이 아닌 저항 소자를 추가하는 구성에 의하여, 저항-캐패시터로 된 복합 임피던스의 경우에도 임피던스 정합이 발생하는 효과가 있다.
둘째, 상기와 같이 스플리터에 정합회로를 구성함으로서 서비스망쪽의 통신 장비(예컨대, 교환기)와 가입자망쪽의 장비(예컨대, 전화기)의 임피던스가 정합하게 되어서 리턴 로스가 감소되는 효과가 있다.

Claims (7)

  1. 2선 통신선로에 직렬 접속되는 제 1 인덕터;
    상기 제 1 인덕터의 후단에 접속되어 상기 2선 통신선로 종단에 결합되는 xDSL(xDigital Subscriber Line) 모뎀(modem) 및 POTS(Plain Old Telephone Service) 단말기와 임피던스 정합시키는 제 1 임피던스 정합부; 및,
    상기 제 1 임피던스 정합부의 후단에 병렬 접속되는 제 1 캐패시터; 및,
    상기 제 1 캐패시터의 후단에 접속되어, 상기 2선 통신선로 종단에 결합되는 xDSL 모뎀 및 POTS 단말기와 임피던스 정합시키는 제 2 임피던스 정합부를 포함하여 구성되는 것을 특징으로 하는 xDSL 스플리터 임피던스 정합회로.
  2. 청구항 1에 있어서, 상기 제 1 임피던스 정합부는,
    상기 제 1 인덕터에 직렬 접속되는 제 2 인덕터; 및,
    상기 제 2 인덕터에 각각 병렬 접속되는 복수의 저항 소자로 구성되는 것을 특징으로 하는 xDSL 스플리터 임피던스 정합회로.
  3. 삭제
  4. 청구항 2에 있어서, 상기 제 2 임피던스 정합부는,
    상기 제 2 인덕터에 직렬 접속되는 제 3 인덕터; 및,
    상기 제 3 인덕터에 각각 병렬 접속되는 복수의 저항 소자로 구성되는 것을 특징으로 하는 xDSL 스플리터 임피던스 정합회로.
  5. 청구항 1에 있어서,
    상기 제 2 임피던스 정합부 후단에서 상기 제 2 임피던스 정합부에 병렬 접속되는 제 2 캐패시터가 더 포함되어 구성되는 것을 특징으로 하는 xDSL 스플리터 임피던스 회로.
  6. 청구항 4에 있어서,
    상기 제 3 인덕터 후단에서 상기 제 3 인덕터에 병렬 접속되는 제 2 캐패시터가 더 포함되어 구성되는 것을 특징으로 하는 xDSL 스플리터 임피던스 회로.
  7. 청구항 6에 있어서,
    상기 제 2 캐패시터의 후단에서 상기 제 3 인덕터에 직렬 접속되는 제 4 인덕터;
    상기 제 4 인덕터의 후단에서 상기 제 4 인덕터에 직렬 접속되는 제 3 캐패시터;
    상기 제 3 캐패시터의 후단에서 상기 제 4 인덕터에 직렬 접속되는 제 5 인덕터; 및,
    상기 제 4 인덕터와 제 5 인덕터에 각각 병렬 접속되어 특정 주파수를 공진시키는 복수의 트랩 캐패시터를 포함하여 구성되는 것을 특징으로 하는 xDSL 스플리터 임피던스 정합회로.
KR1020050090491A 2005-09-28 2005-09-28 xDSL 스플리터 임피던스 정합회로 KR100737880B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050090491A KR100737880B1 (ko) 2005-09-28 2005-09-28 xDSL 스플리터 임피던스 정합회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050090491A KR100737880B1 (ko) 2005-09-28 2005-09-28 xDSL 스플리터 임피던스 정합회로

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR20-2005-0027863U Division KR200404669Y1 (ko) 2005-09-28 2005-09-28 xDSL 스플리터 임피던스 정합회로

Publications (2)

Publication Number Publication Date
KR20070035740A KR20070035740A (ko) 2007-04-02
KR100737880B1 true KR100737880B1 (ko) 2007-07-16

Family

ID=38158210

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050090491A KR100737880B1 (ko) 2005-09-28 2005-09-28 xDSL 스플리터 임피던스 정합회로

Country Status (1)

Country Link
KR (1) KR100737880B1 (ko)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950016341A (ko) * 1993-11-05 1995-06-17 박리 이 Catv용 신호 스플리터 회로
JP2004112552A (ja) * 2002-09-20 2004-04-08 Hitachi Ferrite Electronics Ltd Adslモデム用マッチング回路及び装置
US6895089B2 (en) * 2001-12-14 2005-05-17 Adc Dsl Systems, Inc. Pots splitter with line impedance matching
JP2005191652A (ja) * 2003-12-24 2005-07-14 Nec Tokin Corp Adslアダプタ

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR950016341A (ko) * 1993-11-05 1995-06-17 박리 이 Catv용 신호 스플리터 회로
US6895089B2 (en) * 2001-12-14 2005-05-17 Adc Dsl Systems, Inc. Pots splitter with line impedance matching
JP2004112552A (ja) * 2002-09-20 2004-04-08 Hitachi Ferrite Electronics Ltd Adslモデム用マッチング回路及び装置
JP2005191652A (ja) * 2003-12-24 2005-07-14 Nec Tokin Corp Adslアダプタ

Also Published As

Publication number Publication date
KR20070035740A (ko) 2007-04-02

Similar Documents

Publication Publication Date Title
US6694016B1 (en) Odd-order low-pass POTS device microfilter
US6477249B1 (en) Communications signal splitter and filter
USRE39432E1 (en) Impedance blocking filter circuit
USRE41164E1 (en) Impedance blocking filter circuit
USRE44094E1 (en) Impedance blocking filter circuit
US6853724B2 (en) Cascade low-pass filter to improve xDSL band attenuation for POTS splitter
US6895089B2 (en) Pots splitter with line impedance matching
US7457405B2 (en) Enhanced low pass filter
US6567519B1 (en) System and method for processing an input signal communicated on a telephone line
US6472992B1 (en) Alarm filter circuit
KR100737880B1 (ko) xDSL 스플리터 임피던스 정합회로
KR200404669Y1 (ko) xDSL 스플리터 임피던스 정합회로
EP1783996B1 (en) Advanced ADSL splitter
US6757380B2 (en) Impedance blocking filter circuit for digital subscriber line communication systems
US20020041676A1 (en) POTS splitter
US6826265B1 (en) DSL-ready pots device and method
CA2997088A1 (en) Signal splitter/combiner with an electro-magnetic interference filter
US20030058840A1 (en) In-line filter for combined telecommunication applications
WO2001006737A1 (en) Odd-order low-pass pots device filter
CA2960491A1 (en) Signal splitter/combiner with an electro-magnetic interference filter
US20020141570A1 (en) Low-pass filter usable with caller ID device
US6757377B1 (en) Central office filter system and method
CA2424855C (en) Cascade low-pass filter to improve xdsl band attenuation for pots splitter
AU2005200624B2 (en) High performance micro-filter and splitter apparatus
WO2001015424A1 (en) System and method for multiplexing a high frequency signal and a low frequency signal onto a single telephone wiring network

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Re-publication after modification of scope of protection [patent]
FPAY Annual fee payment

Payment date: 20100524

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee