KR100710123B1 - 필터의 이득 리플 및 군지연 특성을 보상할 수 있는 수신회로 및 방법 - Google Patents

필터의 이득 리플 및 군지연 특성을 보상할 수 있는 수신회로 및 방법 Download PDF

Info

Publication number
KR100710123B1
KR100710123B1 KR1020060017516A KR20060017516A KR100710123B1 KR 100710123 B1 KR100710123 B1 KR 100710123B1 KR 1020060017516 A KR1020060017516 A KR 1020060017516A KR 20060017516 A KR20060017516 A KR 20060017516A KR 100710123 B1 KR100710123 B1 KR 100710123B1
Authority
KR
South Korea
Prior art keywords
signal
filter
test
receiving
group delay
Prior art date
Application number
KR1020060017516A
Other languages
English (en)
Inventor
박준배
이경호
Original Assignee
지씨티 세미컨덕터 인코포레이티드
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 지씨티 세미컨덕터 인코포레이티드 filed Critical 지씨티 세미컨덕터 인코포레이티드
Priority to KR1020060017516A priority Critical patent/KR100710123B1/ko
Priority to US11/708,702 priority patent/US7515662B2/en
Priority to PCT/US2007/004500 priority patent/WO2007100582A2/en
Priority to TW096106480A priority patent/TWI423597B/zh
Application granted granted Critical
Publication of KR100710123B1 publication Critical patent/KR100710123B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/30Circuits for homodyne or synchrodyne receivers
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B05SPRAYING OR ATOMISING IN GENERAL; APPLYING FLUENT MATERIALS TO SURFACES, IN GENERAL
    • B05BSPRAYING APPARATUS; ATOMISING APPARATUS; NOZZLES
    • B05B11/00Single-unit hand-held apparatus in which flow of contents is produced by the muscular force of the operator at the moment of use
    • B05B11/0005Components or details
    • B05B11/0037Containers
    • B05B11/0056Containers with an additional opening for filling or refilling
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B65CONVEYING; PACKING; STORING; HANDLING THIN OR FILAMENTARY MATERIAL
    • B65DCONTAINERS FOR STORAGE OR TRANSPORT OF ARTICLES OR MATERIALS, e.g. BAGS, BARRELS, BOTTLES, BOXES, CANS, CARTONS, CRATES, DRUMS, JARS, TANKS, HOPPERS, FORWARDING CONTAINERS; ACCESSORIES, CLOSURES, OR FITTINGS THEREFOR; PACKAGING ELEMENTS; PACKAGES
    • B65D1/00Containers having bodies formed in one piece, e.g. by casting metallic material, by moulding plastics, by blowing vitreous material, by throwing ceramic material, by moulding pulped fibrous material, by deep-drawing operations performed on sheet material
    • B65D1/12Cans, casks, barrels, or drums
    • B65D1/20Cans, casks, barrels, or drums characterised by location or arrangement of filling or discharge apertures
    • BPERFORMING OPERATIONS; TRANSPORTING
    • B65CONVEYING; PACKING; STORING; HANDLING THIN OR FILAMENTARY MATERIAL
    • B65DCONTAINERS FOR STORAGE OR TRANSPORT OF ARTICLES OR MATERIALS, e.g. BAGS, BARRELS, BOTTLES, BOXES, CANS, CARTONS, CRATES, DRUMS, JARS, TANKS, HOPPERS, FORWARDING CONTAINERS; ACCESSORIES, CLOSURES, OR FITTINGS THEREFOR; PACKAGING ELEMENTS; PACKAGES
    • B65D25/00Details of other kinds or types of rigid or semi-rigid containers
    • B65D25/38Devices for discharging contents
    • B65D25/40Nozzles or spouts
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D3/00Demodulation of angle-, frequency- or phase- modulated oscillations
    • H03D3/007Demodulation of angle-, frequency- or phase- modulated oscillations by converting the oscillations into two quadrature related signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Mechanical Engineering (AREA)
  • Power Engineering (AREA)
  • Ceramic Engineering (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

본 발명은 필터의 이득 리플 및 군지연 특성을 보상할 수 있는 수신 회로 및 방법에 관한 발명으로서, 특히 테스트 신호를 필터에 인가하여 얻은 필터의 이득 리플 및 군지연 특성이 반영된 등화기를 이용하여 필터의 이득 리플 및 군지연 특성을 보상하는 수신회로 및 방법에 관한 발명이다.
본 발명은 수신 신호에 인페이즈 신호를 곱한 제 1 신호 및 상기 수신 신호에 직각 신호를 곱한 제 2 신호를 출력하는 IQ믹서; 필터의 이득 리플 및 군지연 특성 중 적어도 어느 하나를 측정하기 위한 테스트 신호를 출력하는 테스트 신호 발생부; 소정의 테스트 기간 중에 상기 테스트 신호를 입력받은 후에, 소정의 정상 동작 기간 중에 상기 제 1 신호를 입력받는 제 1 필터; 상기 테스트 기간 중에 상기 테스트 신호를 입력받은 후에, 상기 정상 동작 기간 중에 상기 제 2 신호를 입력받는 제 2 필터; 상기 제 1 필터에서 출력되는 신호를 입력받는 제 1 ADC; 상기 제 2 필터에서 출력되는 신호를 입력받는 제 2 ADC; 및 상기 제 1 및 2 ADC에서 출력되는 신호를 입력받으며, 상기 테스트 기간 중에 계수를 정하고, 상기 정상 동작 기간 중에는 상기 계수에 따라 동작하여 상기 제 1 및 2 필터의 이득 리플 및 군지연 특성 중 적어도 어느 하나를 보상하는 필터 보상 등화기를 포함하는 수신 회로를 제공한다.

Description

필터의 이득 리플 및 군지연 특성을 보상할 수 있는 수신 회로 및 방법{receiving circuit and method for compensating gain ripple and group delay of filter}
도 1은 종래기술에 의한 수신회로를 나타내는 도면이다.
도 2는 저대역 통과 필터의 이득 및 군지연 특성의 일례를 나타내는 도면이다.
도 3은 본 발명의 제 1 실시예에 의한 필터의 이득 리플 및 군지연 특성을 보상할 수 있는 수신회로를 나타내는 도면이다.
도 4는 필터를 통과하기 전의 테스트 신호의 및 필터를 통과한 후의 테스트 신호의 일례를 나타내는 도면이다.
도 5는 본 발명의 제 2 실시예에 의한 필터의 이득 리플 및 군지연 특성을 보상할 수 있는 수신회로를 나타내는 도면이다.
도 6은 본 발명의 실시예에 의한 수신 회로의 필터의 이득 리플 및 군지연 특성을 보상할 수 있는 방법을 설명하기 위한 도면이다.
*도면의 주요 부분에 부호의 설명*
10, 12 IQ 믹서 11 직각 신호 발생부
20, 21 가변 이득 증폭기 30, 31 필터
40, 41 ADC 42, 43 DAC
50, 51 스위치 52 테스트 신호 발생부
60 필터 보상 등화기 61, 64 리플-군지연 측정부
62, 63 등화기 65 송신 디지털 회로부
본 발명은 필터의 이득 리플 및 군지연 특성을 보상할 수 있는 수신 회로 및 방법에 관한 발명으로서, 특히 테스트 신호를 필터에 인가하여 얻은 필터의 이득 리플 및 군지연 특성이 반영된 등화기를 이용하여 필터의 이득 리플 및 군지연 특성을 보상하는 수신회로 및 방법에 관한 발명이다.
도 1은 종래기술에 의한 수신회로를 나타내는 도면이다. 도 1을 참조하면, 수신회로는 IQ 믹서(10), 직각 신호 발생부(quadrature signal generator, 11), 제 1 및 2 가변 이득 증폭기(variable gain amplifier, 20, 21), 제 1 및 2 필터(30, 31), 제 1 및 2 ADC(analog-to-digital converter, 40, 41)를 포함하며, 안테나(미도시)로부터 전달된 RF 신호를 기저 대역 신호 또는 중간 주파수 신호로 변환한 후 디지털 신호로 변환하여 기저 대역 처리기(미도시) 등으로 출력하는 기능을 수행한 다.
수신 회로에 포함된 구성요소 중 제 1 및 2 필터(30, 31)는 이후의 기저 대역 처리기 등에서 사용되는 대역만을 통과시키는 기능을 수행한다. IQ 믹서(10)가 수신된 RF 신호를 기저대역(baseband)으로 변환하는 경우에는 제 1 및 2 필터(30, 31)로써 저대역 통과 필터가 주로 사용되며, IQ 믹서(10)가 수신된 RF 신호를 중간 주파수(intermediate frequency)로 변환하는 경우에는 제 1 및 2 필터(30, 31)로써 대역 통과 필터가 주로 사용된다.
제 1 및 2 필터(30, 31)가 저대역 통과 필터인 경우의 필터의 이득(gain) 및 군지연(group delay) 특성이 도 2에 도시되어 있다. 도 2를 참조하면, 통과 대역(pass band)에서는 이득이 크고, 차단 대역(stop band)에서는 이득이 적으므로, 필터는 통과 대역에 위치한 신호만을 통과시킨다. 그러나, 실질적인 필터의 경우, 도면에 표시된 예와 같이 통과 대역 내의 모든 주파수에 대하여 이득이 동일하지 아니하고 주파수의 변화에 따라 이득이 아래 위로 조금씩 변화한다. 필터의 이러한 특성을 이득의 리플이라고 하며, 본 명세서에서는 간략히 이득 리플이라 한다. 또한, 도면에 표시된 예와 같이 통과 대역 내의 모든 주파수에 대하여 군지연 특성이 동일하지 아니하다. 이러한 필터의 이득 리플 및 군지연 특성은 수신 신호를 왜곡하고, 특히 군지연 특성은 수신 심볼간 간섭을 일으키므로, 필터의 이득 리플 및 군지연은 소정 값 이내로 제한될 필요가 있다. 그러나, 이득 리플 및 군지연을 소정 값 이내로 제한하기 위해서는 더욱 비싸고 복잡한 필터를 사용하여야 하며, 소비 전력 또한 증가시키는 문제점이 있다. 더군다나, 인접한 2개의 주파수 대역 사 이에 위치한 보호 대역(guard band)의 폭이 매우 협소하여 통과 대역의 경계에서 이득이 매우 가파르게 떨어져야 하는 경우에는, 이러한 이득의 특성과 리플 및 군지연의 제한을 동시에 만족하는 필터의 설계가 더욱 용이하지 아니하다는 문제점이 있다.
따라서, 본 발명이 이루고자 하는 기술적 과제는 상기한 문제점들을 해결하기 위한 것으로서, 등화기를 이용하여 수신회로에 포함된 필터의 이득 리플 및 군지연 특성을 보상하는 수신 회로 및 방법을 제공하는 것이다.
상술한 목적을 달성하기 위한 기술적 수단으로서, 본 발명의 제 1 측면은 수신 신호에 인페이즈 신호를 곱한 제 1 신호 및 상기 수신 신호에 직각 신호를 곱한 제 2 신호를 출력하는 IQ믹서; 필터의 이득 리플 및 군지연 특성 중 적어도 어느 하나를 측정하기 위한 테스트 신호를 출력하는 테스트 신호 발생부; 소정의 테스트 기간 중에 상기 테스트 신호를 입력받은 후에, 소정의 정상 동작 기간 중에 상기 제 1 신호를 입력받는 제 1 필터; 상기 테스트 기간 중에 상기 테스트 신호를 입력받은 후에, 상기 정상 동작 기간 중에 상기 제 2 신호를 입력받는 제 2 필터; 상기 제 1 필터에서 출력되는 신호를 입력받는 제 1 ADC; 상기 제 2 필터에서 출력되는 신호를 입력받는 제 2 ADC; 및 상기 제 1 및 2 ADC에서 출력되는 신호를 입력받으 며, 상기 테스트 기간 중에 계수를 정하고, 상기 정상 동작 기간 중에는 상기 계수에 따라 동작하여 상기 제 1 및 2 필터의 이득 리플 및 군지연 특성 중 적어도 어느 하나를 보상하는 필터 보상 등화기를 포함하는 수신 회로를 제공한다.
본 발명의 제 2 측면은 수신 신호에 인페이즈 신호를 곱한 제 1 신호 및 상기 수신 신호에 직각 신호를 곱한 제 2 신호를 출력하는 IQ믹서; 상기 제 1 신호를 입력받는 제 1 필터; 상기 제 2 신호를 입력받는 제 2 필터; 상기 제 1 필터에서 출력되는 신호를 입력받는 제 1 ADC; 상기 제 2 필터에서 출력되는 신호를 입력받는 제 2 ADC; 및 상기 제 1 및 2 ADC에서 출력되는 신호를 입력받으며, 등화기 계수에 따라 상기 제 1 및 2 필터의 이득 리플 및 군지연 특성 중 적어도 어느 하나를 보상하는 필터 보상 등화기를 포함하는 수신 회로를 제공한다.
본 발명의 제 3 측면은 테스트 신호가 필터에 인가되며, 상기 필터의 출력에 대응하여 등화기의 계수가 결정되는 테스트 단계; 및 IQ 믹서의 출력이 상기 필터에 인가되며, 등화기가 상기 테스트 단계에서 결정된 등화기 계수에 따라 동작하여 상기 필터의 출력을 디지털 변환한 신호로부터 상기 필터의 이득 리플 및 군지연 특성 중 적어도 어느 하나를 보상하는 정상 동작 단계를 포함하는 수신회로의 필터 보상 방법을 제공한다.
이하, 첨부한 도면들을 참조하여 본 발명의 바람직한 실시예를 상세히 설명한다. 그러나, 본 발명의 실시예들은 여러가지 형태로 변형될 수 있으며, 본 발명의 범위가 아래에서 상술하는 실시예들로 인하여 한정되는 식으로 해석되어서는 안 된다. 본 발명의 실시예들은 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 본 발명을 보다 완전하게 설명하기 위해 제공되는 것이다.
도 3은 본 발명의 제 1 실시예에 의한 필터의 이득 리플 및 군지연 특성을 보상할 수 있는 수신회로를 나타내는 도면이다. 도 3을 참조하면, 수신회로는 IQ 믹서(10), 직각 신호 발생부(11), 제 1 및 2 가변 이득 증폭기(20, 21), 제 1 및 2 스위치(50, 51), 테스트 신호 발생부(52), 제 1 및 2 필터(30, 31), 제 1 및 2 ADC(40, 41) 및 필터 보상 등화기(60)를 포함한다.
IQ 믹서(10)는 수신 RF 신호에 직각 신호 발생부에서 출력되는 인페이즈 신호(in-phase signal, I) 및 직각 신호(quadratuer signal, Q)를 각각 곱한 제 1 및 2 신호를 출력하는 기능을 수행한다. IQ 믹서(10)는 수신 RF 신호를 기저 대역의 신호 또는 중간 주파수 신호로 변환하는 하향 변환 믹서(down conversion mixer)이다. 수신 RF 신호는 안테나(미도시)로부터 전달되는 RF 신호로써, 안테나에서 수신된 RF 신호는 일례로 매칭 네트워크(matching network, 미도시) 및 저잡음 증폭기(low noise amplifier, 이하 LNA라고 함, 미도시)를 경유하여 IQ 믹서(10)에 전달될 수도 있으며, 듀플렉서(duplexer, 미도시) 및 LNA를 경유하여 IQ 믹서(10)에 전달될 수도 있다. 직각 신호 발생부(11)는 상호 90°의 위상차를 가지는 인페이즈 신호(I) 및 직각 신호(Q)를 출력한다. IQ 믹서(10)가 수신 RF 신호를 기저 대역 신호로 변환하는 경우에는 인페이즈 신호(I) 및 직각 신호(Q)의 주파수는 수신 RF 신호의 반송파 주파수(carrier frequency)에 해당하며, IQ 믹서(10)가 수신 RF 신호 를 중간 주파수로 변환하는 경우에는 인페이즈 신호(I) 및 직각 신호(Q)의 주파수는 수신 RF 신호의 반송파 주파수와 중간 주파수의 합 또는 수신 RF 신호의 반송파 주파수와 중간 주파수의 차에 해당한다. IQ 믹서(10)에서 출력되는 제 1 및 2 신호는 기저 대역 신호일 수 있다. 또한, IQ 믹서(10)의 출력이 기저 대역 신호인 경우에 발생할 수 있는 DC 오프셋(DC offset)이나, 1/f 잡음 등이 문제가 되는 경우에는 IQ 믹서(10)는 수신 RF 신호를 중간 대역의 신호로 변환하여 출력함으로써 이를 회피할 수도 있다. 이 때 사용되는 중간 대역 주파수는 ADC(40, 41) 및 그 이후 단의 처리 능력을 고려하여 선택될 수 있으며, 일례로 기저 대역의 폭의 수배 정도의 주파수를 가질 수 있다.
제 1 및 2 가변 이득 증폭기(20, 21)는 증폭기의 일종으로서, 제 1 및 2 신호를 증폭하여 출력하는 기능을 수행한다. 도면에는 제 1 및 2 가변 이득 증폭기(20, 21)가 IQ 믹서(10)와 제 1 및 2 스위치(50, 51) 사이에 위치하나, 경우에 따라서는 제 1 및 2 스위치(50, 51)와 제 1 및 2 필터(30, 31) 사이에 위치할 수도 있으며, 제 1 및 2 필터(30, 31)와 제 1 및 2 ADC(40, 41) 사이에 위치할 수도 있으며, 생략될 수도 있다. 또한, 수신회로는 도면에 표현된 제 1 및 2 가변 이득 증폭기(20, 21) 이외에도, 제 1 및 2 필터(30, 31)와 제 1 및 2 ADC(40, 41) 사이에 위치한 제 3 및 4 가변 이득 증폭기(미도시)를 더 포함할 수도 있다.
제 1 및 2 스위치는(50, 51)는 테스트 기간에는 테스트 신호 발생부(52)에서 출력되는 테스트 신호를 제 1 및 2 필터(30, 31)로 전달하고, 정상 동작 기간에는 제 1 및 2 가변 이득 증폭기(20, 21)에서 출력되는 신호를 제 1 및 2 필터(30, 31) 로 전달하는 기능을 수행한다. 테스트 신호는 제 1 및 2 필터(30, 31)의 이득 리플 및 군지연 특성을 측정할 수 있도록 발생된 신호로써, 일례로 제 1 및 2 필터(30, 31)의 통과 대역 중 가장 낮은 주파수로부터 가장 높은 주파수까지 주파수를 순차적으로 증가시킨 신호이거나, 제 1 및 2 필터(30, 31)의 통과 대역 중 가장 높은 주파수로부터 가장 낮은 주파수까지 주파수를 순차적으로 감소시킨 신호일 수 있다. 테스트 신호 발생부(52)는 무선 통신 단말기 등의 수신기(미도시) 내부에 위치할 수도 있다. 이 경우에는 필요할 때마다 제 1 및 2 필터(30, 31)의 이득 리플 및 군지연 특성을 측정할 수 있으므로, 제 1 및 2 필터(30, 31)의 시간 경과 및 온도 등에 따른 이득 리플 및 군지연 특성 변화를 반영할 수 있다는 장점이 있다. 또한, 테스트 신호 발생부(52)는 무선 통신 단말기 등의 수신기 외부에 위치한 스윕 함수 발생기(sweep function generator)일 수 있다. 이 경우에는 주로 생산 과정에 제 1 및 2 필터(30, 31)의 이득 리플 및 군지연 특성을 측정하여 등화기 계수를 결정하며, 사용자에 의하여 사용되는 동안에는 상기 계수가 그대로 유지된다.
제 1 및 2 필터(30, 31)는 대역 통과 필터 또는 저주파 통과 필터일 수 있다. 일반적으로 IQ 믹서(10)가 수신 RF 신호를 기저 대역 신호로 변환하는 경우에는 저주파 통과 필터가 사용되며, 중간 주파수 신호로 변환하는 경우에는 대역 통과 필터가 사용된다. 제 1 및 2 필터(30, 31)가 저주파 통과 필터인 경우의 이득 리플 및 군지연 특성의 일례가 도 2에 표현되어 있다.
제 1 및 2 ADC(40, 41)는 제 1 및 2 필터(30, 31)에서 출력되는 신호를 디지털 신호로 변환하는 기능을 수행한다.
필터 보상 등화기(60)는 테스트 기간에는 제 1 및 2 ADC(40, 41)에서 출력되는 신호로부터 등화기 계수를 획득하고, 정상 동작 기간에는 상기 획득한 등화기 계수를 이용하여 등화기(62, 63)를 동작시켜 제 1 및 2 필터(30, 31)로 인하여 발생하는 이득 리플 및 군지연 특성 중 적어도 어느 하나를 보상하는 기능을 수행한다. 필터 보상 등화기(60)는 제 1 및 2 리플-군지연 측정부(61, 64) 및 제 1 및 2 등화기(62, 63)를 포함할 수 있다.
제 1 및 2 리플-군지연 측정부(61, 64)는 제 1 및 2 ADC(40, 41)에서 출력되는 신호를 이용하여 제 1 및 2 필터(30, 31)의 이득 리플 및 군지연 특성을 측정하고, 이를 이용하여 제 1 및 2 등화기(62, 63)의 계수를 결정하는 기능을 수행한다. 제 1 및 2 리플-군지연 측정부(61, 64)는 수신기 내부에 위치할 수도 있다. 이 경우에는 필요할 때마다 제 1 및 2 필터(30, 31)의 이득 리플 및 군지연 특성을 측정할 수 있으므로, 제 1 및 2 필터(30, 31)의 시간 경과 및 온도 등에 따른 이득 리플 및 군지연 특성 변화를 반영할 수 있다는 장점이 있다. 또한, 제 1 및 2 리플-군지연 측정부(61, 64)는 무선 통신 단말기 등의 수신기 외부에 위치할 수도 있다. 이 경우에는 주로 생산 과정에 제 1 및 2 필터(30, 31)의 이득 리플 및 군지연 특성을 측정하여 등화기 계수를 결정하며, 사용자에 의하여 사용되는 동안에는 상기 계수가 그대로 유지된다. 또한, 제 1 및 2 등화기(62, 63)로서 적응 등화기가 사용되는 경우에는 필터 보상 등화기(60)는 제 1 및 2 리플-군지연 측정부(61, 64)를 포함하지 아니할 수도 있다.
제 1 및 2 등화기(62, 63)는 상기 결정된 계수를 입력받아 이에 따라 등화를 수행하여 제 1 및 2 필터(30, 31)의 이득 리플 및 군지연 특성을 보상하여 출력한다.
도 4는 필터를 통과하기 전의 테스트 신호의 및 필터를 통과한 후의 테스트 신호의 일례를 나타내는 도면이다.
도 4를 참조하면, 필터를 통과하기 전의 테스트 신호는 'A1'의 진폭을 가지며, 'F'의 주파수를 가진다. 또한, 필터를 통과한 후의 테스트 신호 역시 'F'의 주파수를 가지며, 필터의 이득으로 인하여 'A2'의 진폭을 가진다. 또한, 필터를 통과한 후의 테스트 신호는 도면과 같이 'τ'에 해당하는 군지연을 가진다.
따라서, 도 3의 제 1 및 2 리플-군지연 측정부(61, 64)는 필터를 통과한 후의 테스트 신호를 이용하여 이득(A2/A1) 및 군지연(τ)을 측정할 수 있으며, 테스트 신호의 주파수(F)를 필터의 통과 대역 내에서 변경하면서 이득 및 군지연을 측정하면 필터의 이득 리플 및 군지연 특성을 측정할 수 있다.
도 5는 본 발명의 제 2 실시예에 의한 필터의 이득 리플 및 군지연 특성을 보상할 수 있는 수신회로를 나타내는 도면이다.
도 3에 표현된 수신회로와 비교하면, 도 5에 표현된 수신회로는 제 1 및 2 가변 이득 증폭기(20, 21)가 제 1 및 2 스위치(50, 51)와 제 1 및 2 필터(30, 31) 사이에 위치함을 특징으로 한다. 따라서, 테스트 신호 발생부(52)에서 출력되는 테스트 신호는 제 1 및 2 가변 이득 증폭기(20, 21) 및 제 1 및 2 필터(30, 31)를 경 유한 후, 디지털 신호로 변환되므로, 필터 보상 등화기(60)에 의하여 보상되는 이득 리플 및 군지연 특성은 제 1 및 2 필터(30, 31)의 이득 리플 및 군지연 특성뿐만 아니라, 제 1 및 2 가변 이득 증폭기(20, 21)의 이득 리플 및 군지연 특성도 포함한다.
또한, 도 5에 표현된 수신 회로는 테스트 신호 발생부(52)의 일례로서, 송신 회로의 일부를 사용함을 특징으로 한다. 도면에서 송신회로는 송신 디지털 회로부(65), 제 1 및 2 DAC(digital-to-analog converter)(42, 43) 및 송신 IQ 믹서(12)를 포함하며, 송신 디지털 회로부(65)에서 출력되는 신호는 제 1 및 2 DAC(42, 43)를 경유하여 제 1 및 2 스위치(50, 51)에 전달된다.
송신 디지털 회로부(65)는 테스트 기간에는 소정 진폭을 가지며, 주파수는 시간에 따라 변경되는 디지털 테스트 신호를 생성하며, 정상 동작 기간에는 송신 신호에 해당하는 디지털 신호를 출력한다. 디지털 테스트 신호는 일례로 제 1 및 2 필터(30, 31)의 통과 대역 중 가장 낮은 주파수로부터 가장 높은 주파수까지 주파수를 순차적으로 증가시킨 신호이거나, 제 1 및 2 필터(30, 31)의 통과 대역 중 가장 높은 주파수로부터 가장 낮은 주파수까지 주파수를 순차적으로 감소시킨 신호일 수 있다.
제 1 및 2 DAC(42, 43)는 송신 디지털 회로부(65)에서 생성된 테스트 신호를 아날로그 신호로 변환하여 제 1 및 2 스위치(50, 51)에 전달한다.
도 6은 본 발명의 실시예에 의한 수신 회로의 필터의 이득 리플 및 군지연 특성을 보상할 수 있는 방법을 설명하기 위한 도면이다. 도 3, 5 및 6을 참조하면, 보상 방법은 테스트 신호를 필터에 인가하여, 필터에 의한 이득 리플 및 군지연 특성을 측정하고, 그에 따라 등화기의 계수를 결정하는 테스트 단계(S1) 및 테스트 단계(S1)에서 결정된 계수가 설정된 등화기를 이용하여 필터에 의한 이득 리플 및 군지연 특성을 보상하는 정상 동작 단계(S2)를 포함한다.
테스트 단계(S1)에서, 제 1 및 2 스위치(50, 51)의 동작에 의하여 테스트 신호 발생부(52)에서 출력되는 테스트 신호가 제 1 및 2 필터(30, 31)에 인가되며, 인가된 테스트 신호는 제 1 및 2 필터(30, 31) 및 제 1 및 2 ADC(40, 41)을 경유하여 필터 보상 등화기(60)에 전달되며, 필터 보상 등화기(60)에 포함된 제 1 및 2 리플-군지연 측정부(61, 64)가 전달된 테스트 신호에 반영된 이득 리플 및 군지연 특성을 측정하여 등화기 계수를 결정한다. 만일 제 1 및 2 등화기(62, 63)가 적응 등화기인 경우에는 제 1 및 2 등화기(62, 63)가 테스트 신호에 반영된 이득 리플 및 군지연 특성에 따라 등화기 계수를 결정한다.
정상 동작 단계(S2)에서, IQ 믹서(10)에서 출력되는 제 1 및 2 신호가 제 1 및 2 필터(30, 31)에 인가되며, 제 1 및 2 필터(30, 31)에 인가된 신호는 제 1 및 2 필터(30, 31) 및 제 1 및 2 ADC(40, 41)을 경유하여 필터 보상 등화기(60)에 전달되며, 필터 보상 등화기(60)에 포함된 제 1 및 2 등화기(62, 63)는 테스트 단계에서 결정된 등화기 계수에 따라 동작하여 전달된 신호에 반영된 필터의 이득 리플 및 군지연 특성을 보상한다.
본 발명에 의한 수신 회로 및 방법은 등화기를 이용하여 수신회로에 포함된 필터의 이득 리플 및 군지연 특성을 보상할 수 있다는 장점이 있다.
또한, 본 발명에 의한 수신 회로 및 방법은 등화기를 이용하여 수신회로에 포함된 필터의 이득 리플 및 군지연 특성을 보상함으로써, 필터의 이득 리플 및 군지연 특성에 대한 설계 여유가 늘어난다는 장점이 있다.
또한, 본 발명에 의한 수신 회로 및 방법은 등화기를 이용하여 수신회로에 포함된 필터의 이득 리플 및 군지연 특성을 보상함으로써, 수신기의 성능이 향상된다는 장점이 있다.

Claims (15)

  1. 수신 신호에 인페이즈 신호를 곱한 제 1 신호 및 상기 수신 신호에 직각 신호를 곱한 제 2 신호를 출력하는 IQ믹서;
    필터의 이득 리플 및 군지연 특성 중 적어도 어느 하나를 측정하기 위한 테스트 신호를 출력하는 테스트 신호 발생부;
    테스트 기간 중에 상기 테스트 신호를 입력받은 후에, 정상 동작 기간 중에 상기 제 1 신호를 입력받는 제 1 필터;
    상기 테스트 기간 중에 상기 테스트 신호를 입력받은 후에, 상기 정상 동작 기간 중에 상기 제 2 신호를 입력받는 제 2 필터;
    상기 제 1 필터에서 출력되는 신호를 입력받는 제 1 ADC;
    상기 제 2 필터에서 출력되는 신호를 입력받는 제 2 ADC; 및
    상기 제 1 및 2 ADC에서 출력되는 신호를 입력받으며, 상기 테스트 기간 중에 계수를 정하고, 상기 정상 동작 기간 중에는 상기 계수에 따라 동작하여 상기 제 1 및 2 필터의 이득 리플 및 군지연 특성 중 적어도 어느 하나를 보상하는 필터 보상 등화기를 포함하는 수신 회로.
  2. 제 1 항에 있어서,
    상기 테스트 신호는 상기 제 1 및 2 필터의 통과 대역 중 가장 낮은 주파수로부터 가장 높은 주파수까지 주파수를 순차적으로 증가시킨 신호이거나, 상기 필 터의 통과 대역 중 가장 높은 주파수로부터 가장 낮은 주파수까지 주파수를 순차적으로 감소시킨 신호인 수신회로.
  3. 제 1 항에 있어서,
    상기 테스트 신호 발생부는
    상기 테스트 기간 중에는 테스트 신호에 해당하는 디지털 신호를 생성하며, 상기 정상 동작 기간 중에는 송신 신호에 해당하는 디지털 신호를 출력하는 송신 디지털 회로부; 및
    상기 송신 디지털 회로부에서 출력되는 디지털 신호를 아날로그 신호로 변환하며, 상기 테스트 기간 중에는 상기 아날로그 신호를 상기 테스트 신호로서 출력하는 제 1 및 2 DAC를 포함하는 수신회로.
  4. 제 1 항에 있어서,
    상기 제 1 및 2 필터 각각은 저대역 통과 필터 및 대역 통과 필터 중 어느 하나인 수신 회로.
  5. 제 1 항에 있어서,
    상기 필터 보상 등화기는
    상기 테스트 기간에 상기 제 1 및 2 ADC에서 출력되는 신호로부터 상기 제 1 및 2 필터의 이득 리플 및 군지연 특성을 측정하여 계수를 결정하는 제 1 및 2 리 플-군지연 측정부; 및
    상기 정상 동작 기간에 상기 결정된 계수에 따라 동작하여 상기 제 1 및 2 필터의 이득 리플 및 군지연 특성 중 적어도 어느 하나를 보상하는 제 1 및 2 등화기를 포함하는 수신 회로.
  6. 제 1 항에 있어서,
    상기 필터 보상 등화기는
    상기 테스트 기간에 상기 제 1 및 2 ADC에서 출력되는 신호로부터 상기 계수를 결정하고, 상기 정상 동작 기간에 상기 결정된 계수에 따라 동작하여 상기 제 1 및 2 필터의 이득 리플 및 군지연 특성 중 적어도 어느 하나를 보상하는 제 1 및 2 적응 등화기를 포함하는 수신회로.
  7. 제 1 항에 있어서,
    상기 IQ 믹서와 상기 제 1 및 2 필터 사이에 위치한 제 1 및 2 증폭기를 더 포함하는 수신회로.
  8. 제 7 항에 있어서,
    상기 IQ 믹서에 상기 인페이즈 신호 및 상기 직각 신호를 인가하는 직각 신호 발생부를 더 포함하는 수신회로.
  9. 수신 신호에 인페이즈 신호를 곱한 제 1 신호 및 상기 수신 신호에 직각 신호를 곱한 제 2 신호를 출력하는 IQ믹서;
    상기 제 1 신호를 입력받는 제 1 필터;
    상기 제 2 신호를 입력받는 제 2 필터;
    상기 제 1 필터에서 출력되는 신호를 입력받는 제 1 ADC;
    상기 제 2 필터에서 출력되는 신호를 입력받는 제 2 ADC; 및
    상기 제 1 및 2 ADC에서 출력되는 신호를 입력받으며, 등화기 계수에 따라 상기 제 1 및 2 필터의 이득 리플 및 군지연 특성 중 적어도 어느 하나를 보상하는 필터 보상 등화기를 포함하는 수신 회로.
  10. 제 9 항에 있어서,
    상기 제 1 필터 및 상기 IQ 믹서 사이에 연결되며, 상기 제 1 신호 및 테스트 신호 중 어느 하나를 상기 제 1 필터에 인가하는 제 1 스위치; 및
    상기 제 2 필터 및 상기 IQ 믹서 사이에 연결되며, 상기 제 2 신호 및 상기 테스트 신호 중 어느 하나를 상기 제 2 필터에 인가하는 제 2 스위치를 더 포함하는 수신 회로.
  11. 제 10 항에 있어서,
    상기 IQ 믹서와 상기 제 1 스위치 사이에 위치한 제 1 증폭기; 및
    상기 IQ 믹서와 상기 제 2 스위치 사이에 위치한 제 2 증폭기를 더 포함하는 수신 회로.
  12. 제 10 항에 있어서,
    상기 제 1 스위치와 상기 제 1 필터 사이에 위치한 제 1 증폭기; 및
    상기 제 2 스위치와 상기 제 2 필터 사이에 위치한 제 2 증폭기를 더 포함하는 수신 회로.
  13. 테스트 신호가 필터에 인가되며, 상기 필터의 출력에 대응하여 등화기의 계수가 결정되는 테스트 단계; 및
    하향 변환 IQ 믹서의 출력이 상기 필터에 인가되며, 등화기가 상기 테스트 단계에서 결정된 등화기 계수에 따라 동작하여 상기 필터의 출력을 디지털 변환한 신호로부터 상기 필터의 이득 리플 및 군지연 특성 중 적어도 어느 하나를 보상하는 정상 동작 단계를 포함하는 수신회로의 필터 보상 방법.
  14. 제 13 항에 있어서,
    상기 테스트 신호는 상기 필터의 통과 대역 중 가장 낮은 주파수로부터 가장 높은 주파수까지 주파수를 순차적으로 증가시킨 신호이거나, 상기 필터의 통과 대역 중 가장 높은 주파수로부터 가장 낮은 주파수까지 주파수를 순차적으로 감소시킨 신호인 수신회로의 필터 보상 방법.
  15. 제 13 항에 있어서,
    상기 정상 동작 단계에서 상기 IQ 믹서의 출력은 증폭된 후 상기 필터에 인가되는 수신회로의 필터 보상 방법.
KR1020060017516A 2006-02-23 2006-02-23 필터의 이득 리플 및 군지연 특성을 보상할 수 있는 수신회로 및 방법 KR100710123B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020060017516A KR100710123B1 (ko) 2006-02-23 2006-02-23 필터의 이득 리플 및 군지연 특성을 보상할 수 있는 수신회로 및 방법
US11/708,702 US7515662B2 (en) 2006-02-23 2007-02-21 Method for compensating for gain ripple and group delay characteristics of filter and receiving circuit embodying the same
PCT/US2007/004500 WO2007100582A2 (en) 2006-02-23 2007-02-22 Method for compensating for gain ripple and group delay characteristics of filter and receiving circuit embodying the same
TW096106480A TWI423597B (zh) 2006-02-23 2007-02-26 用於濾波器之增益波紋及群組延遲特徵之補償方法及包含該方法之接收電路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020060017516A KR100710123B1 (ko) 2006-02-23 2006-02-23 필터의 이득 리플 및 군지연 특성을 보상할 수 있는 수신회로 및 방법

Publications (1)

Publication Number Publication Date
KR100710123B1 true KR100710123B1 (ko) 2007-04-20

Family

ID=38181976

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020060017516A KR100710123B1 (ko) 2006-02-23 2006-02-23 필터의 이득 리플 및 군지연 특성을 보상할 수 있는 수신회로 및 방법

Country Status (3)

Country Link
US (1) US7515662B2 (ko)
KR (1) KR100710123B1 (ko)
TW (1) TWI423597B (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI369873B (en) * 2007-08-22 2012-08-01 Realtek Semiconductor Corp Transmitter and transmission method thereof
US8493258B1 (en) * 2012-02-23 2013-07-23 Telefonaktiebolaget L M Ericsson (Publ) Digital-to-analog converter image suppression with hilbert transform
CN105471779B (zh) * 2015-12-08 2018-08-31 扬智科技股份有限公司 校正方法及校正电路

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050003164A (ko) * 2003-06-30 2005-01-10 나노솔루션주식회사 구리분말 제조방법

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5949821A (en) * 1996-08-05 1999-09-07 Motorola, Inc. Method and apparatus for correcting phase and gain imbalance between in-phase (I) and quadrature (Q) components of a received signal based on a determination of peak amplitudes
MY133723A (en) * 1999-09-17 2007-11-30 Ericsson Telefon Ab L M "apparatus and method for substantially eliminating a near-channel interfering amplitude modulated signal"
US20040087296A1 (en) * 2002-10-25 2004-05-06 Gct Semiconductor, Inc. Radio receiver and method for AM suppression and DC-offset removal
JP3974497B2 (ja) * 2002-10-29 2007-09-12 新潟精密株式会社 受信機、デジタル−アナログ変換器および同調回路
US7570923B2 (en) * 2004-05-18 2009-08-04 Agere Systems Inc. I/Q compensation of frequency dependent response mismatch in a pair of analog low-pass filters
KR100710088B1 (ko) * 2006-02-23 2007-04-20 지씨티 세미컨덕터 인코포레이티드 Iq 불일치를 보상하는 수신 회로 및 방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050003164A (ko) * 2003-06-30 2005-01-10 나노솔루션주식회사 구리분말 제조방법

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
1019980708598
1020050003164

Also Published As

Publication number Publication date
US20070204315A1 (en) 2007-08-30
TWI423597B (zh) 2014-01-11
US7515662B2 (en) 2009-04-07
TW200812255A (en) 2008-03-01

Similar Documents

Publication Publication Date Title
US7783273B2 (en) Method and system for calibrating frequencies-amplitude and phase mismatch in a receiver
US11082074B2 (en) Systems and methods for linearized-mixer out-of-band interference mitigation
KR102024485B1 (ko) 프로그램 가능한 디지털 업 및 다운 변환을 사용하는 방법 및 주파수 가변 사전-왜곡된 송신기
US20070202812A1 (en) Tranceiver circuit for compensating IQ mismatch and carrier leakage and method for controlling the same
DK2035840T3 (en) Method of Operating a Device for Determining Operating Parameters for a High Frequency Performance Amplifier
US20080225759A1 (en) Radio communication apparatus
WO2012103856A2 (zh) 通信校正装置及方法
TWI449385B (zh) 補償傳輸載波洩漏之方法及其收發電路
KR100710123B1 (ko) 필터의 이득 리플 및 군지연 특성을 보상할 수 있는 수신회로 및 방법
US8874054B2 (en) Broadband multi-channel radiofrequency receiver
CN110830076B (zh) 能够抵销内部信号泄漏的无线收发机
US8532225B2 (en) DC compensation for VLIF signals
KR101355381B1 (ko) I 신호 및 q 신호간의 임밸런스를 감소시키기 위한 수신장치 및 방법, 송신 장치 및 방법
US9497061B2 (en) Undersampled receiver characterization
US10951257B2 (en) Signal transceiver device and calibration method thereof
US7020221B2 (en) System and method for an IF-sampling transceiver
US20100202569A1 (en) Radio receiver
WO2009056672A1 (en) Transmitter and transmission method
US10142041B2 (en) Homodyne receiver calibration
US20090096653A1 (en) Rf chip including shared converter and transceiver including the rf chip
WO2007100582A2 (en) Method for compensating for gain ripple and group delay characteristics of filter and receiving circuit embodying the same
Vallant et al. System-level mitigation of undersampling ADC nonlinearity for high-IF radio receivers
JP2003110526A (ja) Ofdm信号受信回路

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130416

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140416

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20150416

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20160418

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20170417

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20180417

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20190415

Year of fee payment: 13