KR100705806B1 - 플라즈마 디스플레이 패널 - Google Patents

플라즈마 디스플레이 패널 Download PDF

Info

Publication number
KR100705806B1
KR100705806B1 KR1020050049975A KR20050049975A KR100705806B1 KR 100705806 B1 KR100705806 B1 KR 100705806B1 KR 1020050049975 A KR1020050049975 A KR 1020050049975A KR 20050049975 A KR20050049975 A KR 20050049975A KR 100705806 B1 KR100705806 B1 KR 100705806B1
Authority
KR
South Korea
Prior art keywords
electrode
discharge
display panel
plasma display
address
Prior art date
Application number
KR1020050049975A
Other languages
English (en)
Other versions
KR20060128483A (ko
Inventor
안영준
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020050049975A priority Critical patent/KR100705806B1/ko
Priority to JP2006010992A priority patent/JP2006344577A/ja
Priority to US11/346,584 priority patent/US7667404B2/en
Priority to CN2006100092403A priority patent/CN1877776B/zh
Publication of KR20060128483A publication Critical patent/KR20060128483A/ko
Application granted granted Critical
Publication of KR100705806B1 publication Critical patent/KR100705806B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/34Vessels, containers or parts thereof, e.g. substrates
    • H01J11/36Spacers, barriers, ribs, partitions or the like
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/10AC-PDPs with at least one main electrode being out of contact with the plasma
    • H01J11/12AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/36Spacers, barriers, ribs, partitions or the like
    • H01J2211/361Spacers, barriers, ribs, partitions or the like characterized by the shape
    • H01J2211/363Cross section of the spacers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/34Vessels, containers or parts thereof, e.g. substrates
    • H01J2211/36Spacers, barriers, ribs, partitions or the like
    • H01J2211/361Spacers, barriers, ribs, partitions or the like characterized by the shape
    • H01J2211/365Pattern of the spacers

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 패널에 관한 것이다.
이러한 본 발명에 따른 플라즈마 디스플레이 패널은 제 1 투명기판에 형성된 제 1 전극, 제 2 투명기판에 제 1 전극과 대향하여 형성된 제 2 전극, 제 2 전극 상부에 다면체의 셀을 구획하는 격벽을 포함하고 , 제 1 전극은 상기 다면체 셀의 내측으로 돌출부를 갖으며, 제 2 전극은 홀이 형성된 광대부와 제 1 협소부를 포함하는 것 을 특징으로 한다.
따라서, 본 발명은 다면체의 방전셀을 구획하는 격벽은 델타 배치로 배열되며 이러한 방전 셀 내의 방전 공간에서의 어드레스 전극의 폭을 넓게 형성한 후 홀을 형성함으로써 어드레스 방전에 관여하는 제 1 전극 즉, 스캔 전극과 서스테인 전극, 제 2 전극 즉, 어드레스 전극의 유효측면간의 거리를 좁혀 어드레스 방전 시 일어나는 지터 현상을 저감시켜 플라즈마 디스플레이 패널의 방전 효율을 향상시키는 효과가 있다.

Description

플라즈마 디스플레이 패널{Plasma Display Panel}
도 1은 일반적인 플라즈마 디스플레이 패널의 구조를 나타낸 도.
도 2는 종래 플라즈마 디스플레이 패널의 스트라입(stripe)타입 격벽구조를 나타낸 도.
도 3은 종래 플라즈마 디스플레이 패널의 웰(well)타입 격벽구조를 나타낸 도.
도 4는 종래 플라즈마 디스플레이 패널의 델타(delta)타입 격벽구조를 나타낸 도.
도 5는 종래 델타타입 격벽구조를 갖는 플라즈마 디스플레이 패널의 전극구조를 나타낸 도.
도 6은 본 발명에 따른 플라즈마 디스플레이 패널을 나타낸 사시도.
도 7은 본 발명에 따른 플라즈마 디스플레이 패널의 전극구조를 나타낸 도.
<도면의 주요 부분에 대한 부호의 설명>
600: 전면 패널 601: 전면 글라스
a: 투명전극 b: 버스전극
602: 스캔 전극 603: 서스테인 전극
604: 상부 유전체층 610: 후면 패널
611: 후면 글라스 612: 격벽
613: 어드레스 전극 614: 하부 유전체층
본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 더욱 자세하게는 델타형 격벽구조를 가지는 플라즈마 디스플레이 패널의 유전체층 개선하여 방전 효율을 향상시킬 수 있는 플라즈마 디스플레이 패널 및 그의 제조방법에 관한 것이다.
일반적으로, 플라즈마 디스플레이 패널은 전면 패널과 후면 패널 사이에 형성된 격벽이 하나의 단위 셀을 이루는 것으로, 각 셀 내에는 네온(Ne), 헬륨(He) 또는 네온과 헬륨의 혼합기체(Ne+He)와 같은 주 방전 기체와 소량의 크세논을 함유하는 불활성 가스가 충진되어 있다. 고주파 전압에 의해 방전이 될 때, 불활성 가스는 진공자외선(Vacuum Ultraviolet Rays)을 발생하고 격벽 사이에 형성된 형광체를 발광시켜 화상이 구현된다. 이와 같은 플라즈마 디스플레이 패널은 얇고 가벼운 구성이 가능하므로 차세대 표시장치로서 각광받고 있다.
도 1은 일반적인 플라즈마 디스플레이 패널의 구조를 나타낸 도이다.
도 1에 도시된 바와 같이, 플라즈마 디스플레이 패널은 화상이 디스플레이 되는 표시면인 전면 글라스(101)에 스캔 전극(102) 및 서스테인 전극(103)이 쌍을 이뤄 형성된 복수의 유지전극쌍이 배열된 전면패널(100) 및 배면을 이루는 후면 글라스(111) 상에 전술한 복수의 유지전극쌍과 교차되도록 복수의 어드레스 전극(113)이 배열된 후면패널(110)이 일정거리를 사이에 두고 평행하게 결합된다.
전면패널(100)은 하나의 방전셀에서 상호 방전시키고 셀의 발광을 유지하기 위한 스캔 전극(102) 및 서스테인 전극(103), 즉 투명한 물질로 형성된 투명 전극(a)과 금속재질로 제작된 버스 전극(b)으로 구비된 스캔 전극(102) 및 서스테인 전극(103)이 쌍을 이뤄 포함된다. 스캔 전극(102) 및 서스테인 전극(103)은 방전 전류를 제한하며 전극 쌍 간을 절연시켜주는 유전체 층(104)에 의해 덮혀지고, 상부 유전체층(104) 상면에는 방전 조건을 용이하게 하기 위하여 산화마그네슘(MgO)을 증착한 보호층(105)이 형성된다.
후면패널(110)은 후면 글라스(111) 상부에 전면 글라스(101) 상부에 평행하게 배열된 스캔 전극(102) 및 서스테인 전극(103)과 교차하는 방향으로 어드레스 전극(113)이 배열되고, 어드레스 전극(113) 상부에는 하부 유전체층(115)가 형성된다. 또한, 하부 유전체층(115) 상부에는 방전 셀을 구획하는 격벽(112)이 형성되고, 방전셀 공간에는 형광층(114)이 도포되어 방전 시 R(적색), G(녹색), B(청색) 중 어느 하나의 색을 갖는 가시광선을 발생하게 된다.
한편, 이러한 구조를 가지는 종래 플라즈마 디스플레이 패널에 있어서, 후면 패널 위에 복수 개의 방전공간 즉, 방전 셀을 형성시키기 위한 격벽(112)은 그 구조에 따라 스트라입(stripe)타입과 웰(well) 타입으로 나뉜다. 이러한 격벽(112) 구조는 휘도 특성, 배기 특성 및 형광체 도포면적등을 고려하여 다양하게 설계된 다.
도 2는 종래 플라즈마 디스플레이 패널의 스트라입(stripe)타입 격벽구조를 나타낸 도이다.
도 2에 도시된 바와 같이, 후면 글라스(111)상의 하부 유전체층(115)상부에 형성된 격벽(112)은 스트라입으로, 버스전극과 투명전극으로 이루어지는 스캔 전극(미도시) 및 서스테인 전극(미도시)과 수직으로 배열된다. 이러한 스트라입 타입의 격벽구조는 버스전극이 방전공간상에 노출되어 후면 글라스(111)의 어드레스 전극(113)과의 상호작용이 원활하며 제조공정이 간단하다. 그러나 방전 시에 발생된 가시광이 그 격벽의 스트라이프 방향으로 누설되게 되는 단점이 있고, 형광체 인쇄 및 배기는 용이하지만 인접 셀에 영향을 주는 오방전과 형광체 도포 면적이 작아 발광효율이 높지 않은 단점이 있다.
도 3은 종래 플라즈마 디스플레이 패널의 웰(well)타입 격벽구조를 나타낸 도이다.
도 3에 도시된 바와 같이, 후면 글라스(111)상의 하부 유전체층(115) 상부에 형성된 격벽(112)은 격자형으로, 버스전극과 투명전극으로 이루어지는 스캔 전극(미도시) 및 서스테인 전극(미도시)로 수평 또는 수직으로 배열된다. 이러한 웰(Well)타입의 격벽구조는 각 방전 셀의 형광체 도포 면적이 커 휘도를 증가시킬 수 있고, 모든 방향에서의 크로스토크(cross-talk)를 방지할 수 있지만 제조공정이 까다롭고 플라즈마 디스플레이 패널 제조공정 중 배기공정에서 불순가스가 외부로 쉽게 배기되지 못하는 문제점을 가지고 있다.
이와 같이 스트라입타입의 격벽구조와 웰타입의 격벽구조의 문제점을 해결하기 위해 델타타입 격벽구조가 제안되었다.
도 4는 종래 플라즈마 디스플레이 패널의 델타(delta)타입 격벽구조를 나타낸 도이다.
도 4에 도시된 바와 같이, 후면 글라스(111)상의 하부 유전체층(115) 상부에 형성된 격벽(112)은 육각형상으로 델타배치를 갖는다. 전면 글라스(미도시) 상에 버스전극과 투명전극으로 이루어지는 전면 패널의 스캔 전극(미도시)과 서스테인 전극(미도시) 및 후면 패널의 어드레스 전극(미도시)을 구비한다. 이러한 델타타입 격벽구조는 하나의 단위 방전셀을 육각형상으로 구획하여 형광체의 도포면적이 증가하고, 반사율의 증가로 인하여 휘도를 향상시킬 수 있으며 좁은 채널로 연결되어 배가나 가스주입을 원활하게 할 수 있다.
또한, 좁은 채널에서의 방전개시전압이 넓은 채널보다 높으므로 격벽방향의 혼선도 방지할 수 있는 장점을 가지고 있으며, 격벽제조방법이나 구동방식은 기존의 것과 동일하여 추가적인 공정 없이도 스트라입 격벽구조나 웰타입 격벽구조에 비해 휘도와 방전 효율을 향상시킬 수 있다. 이러한 델타타입 격벽구조를 갖는 플라즈마 디스플레이 패널의 전극구조를 살펴보면 다음과 같다.
도 5는 종래 델타타입 격벽구조를 갖는 플라즈마 디스플레이 패널의 전극구조를 나타낸 도이다.
도 5에 도시된 바와 같이, 격벽(112)에 의해서 한정되는 단위 방전 셀은 육각형상을 가지며, 하나의 단위 방전 셀을 형성하는 R, G, B 방전 공간은 델타 배치 를 가진다. 이러한 델타 배치를 가지는 종래 플라즈마 디스플레이 패널의 도시된 바와 같이 하나의 방전 셀에 돌출 부분(112a, 112b)을 가지게 되며 돌출 부분(112a, 112b)은 쌍을 이루어 마주보게 된다. 이러한 돌출 부분(112a, 1123b)이 마주보는 방향으로 형성된 투명전극(a)과 격벽(112)과 같은 방향으로 버스 전극(b)이 형성되어 스캔 전극(102)과 서스테인 전극(103)을 이룬다. 이러한 스캔 전극(102)과 서스테인 전극(103)과 교차하는 방향으로 어드레스 전극(113)이 형성된다. 이 때 형성되는 어드레스 전극(113)의 폭은 일정하다. 이와 같이 어드레스 전극(113)의 폭이 일정하면 전면 패널(100)에 구비된 스캔 전극(102)과 후면 패널(110)에 구비된 어드레스 전극(113) 사이에 일어나는 어드레스 방전에 관여하는 스캔 전극(102)의 유효일측면과 어드레스 전극의 유효일측면간의 거리가 멀게 형성되어 어드레스 방전 시 어드레스 성능이 떨어져 지터현상이 나타나며 이에 따라 플라즈마 디스플레이 패널의 방전 효율이 저하되는 문제점이 있다.
이러한 문제점을 해결하기 위해 본 발명은 델타타입 격벽구조를 갖는 플라즈마 디스플레이 패널의 어드레스 전극을 개선하여 지터 현상을 저감시키고 방전 효율을 더욱 향상시킬 수 있는 플라즈마 디스플레이 패널을 제공하는데 그 목적이 있다.
상술한 목적을 달성하기 위한 본 발명에 따른 플라즈마 디스플레이 패널은 제 1 투명기판에 형성된 제 1 전극, 제 2 투명기판에 제 1 전극과 대향하여 형성된 제 2 전극, 제 2 전극 상부에 다면체의 셀을 구획하는 격벽을 포함하고 , 제 1 전극은 다면체 셀의 내측으로 돌출부를 갖으며, 제 2 전극은 홀이 형성된 광대부와 제 1 협소부를 포함하는 것 을 특징으로 한다.
다면체의 셀은 오각형이상 또는 곡률을 갖는 것을 특징으로 한다.
제 1 전극은 다면체의 셀을 구획하는 격벽을 따라 형성되는 것을 특징으로 한다.
제 1 전극은 Ag, ITO 또는 Cr 중 적어도 어느 하나로 형성되는 것을 특징으로 한다.
제 1 전극은 상기 다면체의 셀을 구획하는 격벽의 일부와 교차하는 것을 특징으로 한다.
제 1 전극의 돌출부는 광대부와 협소부를 갖는 것을 특징으로 한다.
제 2 전극의 광대부의 최대폭은 제 1 전극의 돌출부의 최대폭에 비해 75% 내지 150%인 것을 특징으로 한다.
제 2 전극의 제 1 협소부 의 최대폭은 제 1 전극의 돌출부의 최대폭의 5% 내지 75%인 것을 특징으로 한다.
제 2 전극의 광대부는 복수의 제 2 협소부로 연결되어, 복수의 제 2 협소부에 의해 홀이 형성되는 것 을 특징으로 한다.
제 2 협소부 의 최대폭은 제 1 전극의 돌출부의 최대폭의 1% 내지 30%인 것을 특징으로 한다.
제 2 협소부간의 간격은 제 1 전극의 돌출부의 최대폭의 5% 내지 80%인 것을 특징으로 한다.
삭제
삭제
홀의 폭은 다면체를 형성하는 격벽의 폭에 비해 50%부터 110%사이인 것을 특징으로 한다.
이하에서는 첨부된 도면을 참고로 하여 본 발명의 바람직한 실시예를 보다 상세히 설명한다.
도 6은 본 발명에 따른 플라즈마 디스플레이 패널을 나타낸 사시도이다.
도 6을 살펴보면, 본 발명에 따른 플라즈마 디스플레이 패널은 화상이 디스플레이 되는 표시면인 제 1 투명기판 즉, 전면 패널(600)과 후면을 이루는 제 2 투명기판 즉, 후면 패널(610)이 일정간격을 두고 합착되어 형성된다.
제 1 투명기판 즉, 전면 패널(600)은 전면 글라스(601) 상부에 제 1 전극이 형성되고, 제 1 전극 상부에는 유전체층(604)이 적층되어 방전전류를 제한한다. 또한, 상부 유전체층(604) 상면에는 플라즈마 방전 시 발생되는 스퍼터링으로 상부 유전체층(604)의 손상 방지와 아울러 2차 전자의 방출 효율을 높이기 위한 산화마그네슘(MgO)을 증착한 보호층(605)이 형성된다. 이 때, 제 1 전극은 Ag, ITO, Cr 중 어느 하나로 형성되고, 돌출부가 형성될 수 있다. 이러한 돌출부에는 광대부와 협소부를 갖을 수 있는데, 도 6에서는 스캔 전극(602)와 서스테인 전극(603)으로 표기하여 설명한다.
제 2 투명기판 즉, 후면 패널(610)은 후면 글라스(611) 상부에는 전면 글라스(601) 상부에 평행하게 배열된 제 1 전극(602, 603)과 교차하는 방향으로 제 2 전극(613)이 구비되고, 어드레스 전극(613) 상부에는 벽전하 축적을 위한 하부 유전체층(614)이 형성된다. 또한, 하부 유전체층(614) 상부에는 육각형상의 방전셀을 구획하는 격벽(612)이 형성되고 방전 셀은 델타 배치를 갖게 된다. 이러한 방전 셀 공간에는 형광체(미도시)가 도포되어 방전 시 R(적색), G(녹색), B(청색) 중 어느 하나의 색을 갖는 가시광선을 발생하게 된다. 이 때, 제 2 전극 즉, 어드레스 전극은 홀이 형성된 광대부와 제 1 협소부 를 갖는다. 또한, 도 6에서는 육각형상의 방전셀을 도시하였지만 델타배치를 갖는 격벽은 육각형상 뿐만이 아닌 다면체의 방전셀을 구획한다. 즉, 다면체의 방전셀은 오각형상의 이상의 다면체 또는 곡률을 가질 수도 있다.
이러한 구조를 갖는 본 발명에 따른 플라즈마 디스플레이 패널의 전극구조를 살펴보면 다음과 같다.
도 7은 본 발명에 따른 플라즈마 디스플레이 패널의 전극구조를 나타낸 도이다.
도 7을 살펴보기 전에, 다면체의 방전셀을 구획하는 격벽에서 도 7은 대표적인 예로 육각형상의 방전셀을 구획하는 격벽, 제 1 전극은 투명전극과 버스전극으로 형성된 스캔 전극과 서스테인 전극, 제 2 전극은 어드레스 전극을 예로 들어 설명한다.
도 7에 도시된 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널은 육각형상의 단위 방전 셀을 구획하는 격벽(612)이 형성되고, 이러한 격벽(612)으로 구획된 방전 셀은 델타 배치를 갖는다.
이와 같이 구획된 단위 방전 셀을 살펴보면, 돌출 부분(612a, 612b)을 가지게 되며 돌출 부분(612a, 612b)은 쌍을 이루어 마주보게 된다. 이러한 돌출 부분(612a, 612b)이 마주보는 방향으로 투명전극(a)이 형성되고, 격벽(612)의 방향과 같이 톱니 형상으로 버스전극(b)이 형성된다. 즉, 버스전극(b)은 육각형상의 셀을 구획하는 격벽을 따라 형성된다. 이러한 투명 전극(a)과 버스전극(b)이 전면 패널(600)의 스캔 전극(602)과 서스테인 전극(603)을 이루고 이러한 스캔 전극(602)과 서스테인 전극(603)과 교차하는 방향으로 후면 글라스(611)에 어드레스 전극(613)이 형성된다. 이 때, 형성되는 어드레스 전극(613)은 도 7에 도시된 바와 같이, 홀이 형성된 광대부와 제 1 협소부를 포함한다. 광대부는 방전 셀의 내부에 형성될 수 있고, 제 1 협소부는 비방전 공간인 격벽의 상부에 형성될 수 있다. 이 때 어드레스 전극(613)의 광대부의 최대폭은 투명전극과 버스전극으로 형성된 스캔 전극(602)과 서스테인 전극(603)의 광대부의 최대폭에 비해 약 75% 내지 150%이다. 이와 같이 어드레스 전극에 광대부를 갖는 이유는 스캔 전극과 어드레스 전극간에 발생하는 대향방전을 잘 일어날 수 있도록 하기 위함이다. 최근들어, 방전효율을 향상시키기 위해 스캔 전극과 서스테인 전극간의 갭을 넓게 형성하는데, 이와 같이 어드레스 전극이 광대부를 갖게 되면 스캔 전극과 서스테인 전극간의 갭이 넓게 형성되더라도 대향방전을 위한 방전전압이 크게 상승하지 않아 플라즈마 디스플레이 패널의 구동효율이 더욱 향상된다.
또한, 이와 같은 어드레스 전극의 광대부에 홀이 형성되도록 하는 것은 어드레스 전극의 특정부위에 형성되는 벽전하의 밀도를 더욱 높여 지터 특성을 개선하기 위해서이다. 보다 상세히 설명하면, 홀이 형성된 광대부를 포함하는 어드레스 전극과 홀이 없는 광대부를 포함하는 어드레스 전극에 동일한 전압을 공급하면, 홀이 없는 광대부를 포함하는 어드레스 전극에 형성되는 벽전하는 전압의 크기에 따라 광대부 전체에 걸쳐 균일하게 형성된다. 그러나, 홀이 있는 광대부를 포함하는 어드레스 전극에서는 홀이 있는 부분에 벽전하가 형성되지 아니하고, 그만큼의 벽전하 양이 어드레스 전극 상에 더욱 밀도 있게 형성된다. 따라서, 홀이 없는 어드레스 전극보다 홀이 있는 어드레스 전극은 어드레스 전극의 유효 방전 영역(스캔 전극과 대응하는 어드레스 전극의 광대부 부분)에 형성되는 벽전하의 밀도를 더욱 높일 수 있어 어드레스 방전시 방전이 더욱 잘 일어나게 된다. 이에 따라 지터 특성이 개선되는 것이다.
또한, 어드레스 전극(613)의 제 1 협소부의 최대폭(d)은 스캔 전극(602)과 서스테인 전극(603)의 돌출부의 최대폭의 5% 내지 75%이다.
또한, 이와 같이 형성되는 어드레스 전극(613)의 광대부는 복수의 제 2 협소부가 연결되어 형성될 수도 있다. 이 때, 제 2 협소부의 최대 폭(d1, d2)은 제 1 전극의 돌출부의 최대폭의 1% 내지 30%이고, 제 2 협소부간의 간격은 스캔 전극과 서스테인 전극의 돌출부의 5% 내지 80%이다. 이때, 광대부에 연결된 복수의 제 2 협소부에 의해 홀이 형성되는데, 홀의 폭은 격벽의 폭에 비해 약 50%부터 110%사이의 크기로 형성된다. 홀의 폭을 50%이상으로 하는 것은 홀의 크기를 적절한 크기 이상으로 유지함으로써, 원하는 만큼의 지터 특성을 개선효과를 얻기 위함이다. 또한, 홀의 폭을 110%이하로 하는 것은 홀의 크기가 너무 커지면 상대적으로 어드레스 전극의 폭이 너무 좁게 형성되어 스캔 전극과 어드레스 전극간의 대향방전이 안정적으로 일어나지 않을 수도 있기 때문에 이를 방지하기 위해서이다.
상술한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널의 어드레스 전극의 폭을 방전 공간에서 넓게 형성한 후 방전공간에서의 어드레스 전극에 홀을 형성함으로써 어드레스 방전에 관여하는 스캔 전극과 어드레스 전극의 유효측면간의 거리를 좁혀 어드레스 방전 시 어드레스 전극의 방전 유효 면적을 증가시키고, 어드레스 전극 상에 형성되는 벽전하의 밀도를 높여 지터 현상을 개선하고 이에 따라 플라즈마 디스플레이 패널의 방전 효율을 향상시킨다.
상술한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널의 어드레스 전극의 폭을 방전 공간에서 넓게 형성한 후 방전공간에서의 어드레스 전극에 홀을 형성함으로써 어드레스 방전에 관여하는 스캔 전극과 어드레스 전극의 유효측면간의 거리를 좁혀 어드레스 방전 시 일어나는 지터 현상을 저감시키고 이에 따라 플라즈마 디스플레이 패널의 방전 효율을 향상시킨다.
상술한 바와 같이, 본 발명의 기술적 구성은 본 발명이 속하는 기술 분야의 당업자가 본 발명의 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있다는 것을 이해할 수 있을 것이다.
그러므로 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해되어야 하고, 본 발명의 범위는 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
이상에서 보는 바와 같이, 본 발명은 다면체의 방전셀을 구획하는 격벽은 델타 배치로 배열되며 이러한 방전 셀 내의 방전 공간에서의 어드레스 전극의 폭을 넓게 형성한 후 홀을 형성함으로써 어드레스 방전에 관여하는 제 1 전극 즉, 스캔 전극과 서스테인 전극, 제 2 전극 즉, 어드레스 전극의 유효측면간의 거리를 좁혀 어드레스 방전 시 일어나는 지터 현상을 저감시켜 플라즈마 디스플레이 패널의 방전 효율을 향상시키는 효과가 있다.

Claims (13)

  1. 제 1 투명기판에 형성된 제 1 전극;
    제 2 투명기판에 상기 제 1 전극과 대향하여 형성된 제 2 전극;
    상기 제 2 전극 상부에 다면체의 셀을 구획하는 격벽을 포함하고,
    상기 제 1 전극은 상기 다면체 셀의 내측으로 돌출부를 갖으며,
    상기 제 2 전극은 홀이 형성된 광대부와 제 1 협소부를 포함하는 것
    을 특징으로 하는 플라즈마 디스플레이 패널.
  2. 제 1 항에 있어서,
    상기 다면체의 셀은 오각형이상 또는 곡률을 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  3. 제 1 항에 있어서,
    제 1 전극은 상기 다면체의 셀을 구획하는 격벽을 따라 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  4. 제 1 항에 있어서,
    상기 제 1 전극은 Ag, ITO 또는 Cr 중 적어도 어느 하나로 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  5. 제 1 항에 있어서,
    상기 제 1 전극은 상기 다면체의 셀을 구획하는 격벽의 일부와 교차하는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  6. 제 5 항에 있어서,
    상기 제 1 전극의 돌출부는 광대부와 협소부를 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널.
  7. 제 1 항에 있어서,
    상기 제 2 전극의 광대부의 최대폭은 상기 제 1 전극의 돌출부의 최대폭에 비해 75% 내지 150%인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  8. 제 1 항에 있어서,
    상기 제 2 전극의 제 1 협소부 의 최대폭은 상기 제 1 전극의 돌출부의 최대폭의 5% 내지 75%인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  9. 제 1 항에 있어서,
    상기 제 2 전극의 광대부는 복수의 제 2 협소부로 연결되어, 상기 복수의 제 2 협소부에 의해 홀이 형성되는 것
    을 특징으로 하는 플라즈마 디스플레이 패널.
  10. 제 9 항에 있어서,
    상기 제 2 협소부 의 최대폭은 상기 제 1 전극의 돌출부의 최대폭의 1% 내지 30%인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  11. 제 9 항에 있어서,
    상기 제 2 협소부간의 간격은 상기 제 1 전극의 돌출부의 최대폭의 5% 내지 80%인 것을 특징으로 하는 플라즈마 디스플레이 패널.
  12. 삭제
  13. 제 9 항에 있어서,
    상기 홀의 폭은 상기 다면체를 형성하는 격벽의 폭에 비해 50%부터 110%사이인 것을 특징으로 하는 플라즈마 디스플레이 패널.
KR1020050049975A 2005-06-10 2005-06-10 플라즈마 디스플레이 패널 KR100705806B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020050049975A KR100705806B1 (ko) 2005-06-10 2005-06-10 플라즈마 디스플레이 패널
JP2006010992A JP2006344577A (ja) 2005-06-10 2006-01-19 プラズマディスプレイ装置
US11/346,584 US7667404B2 (en) 2005-06-10 2006-02-03 Plasma display apparatus
CN2006100092403A CN1877776B (zh) 2005-06-10 2006-02-15 等离子显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050049975A KR100705806B1 (ko) 2005-06-10 2005-06-10 플라즈마 디스플레이 패널

Publications (2)

Publication Number Publication Date
KR20060128483A KR20060128483A (ko) 2006-12-14
KR100705806B1 true KR100705806B1 (ko) 2007-04-09

Family

ID=37510170

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050049975A KR100705806B1 (ko) 2005-06-10 2005-06-10 플라즈마 디스플레이 패널

Country Status (2)

Country Link
KR (1) KR100705806B1 (ko)
CN (1) CN1877776B (ko)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004214170A (ja) * 2002-12-27 2004-07-29 Samsung Sdi Co Ltd プラズマディスプレイパネル
JP2005085754A (ja) * 2003-09-04 2005-03-31 Samsung Sdi Co Ltd プラズマディスプレイパネル
KR20050052281A (ko) * 2003-11-29 2005-06-02 삼성에스디아이 주식회사 델타 화소 배열 구조를 갖는 플라즈마 디스플레이 패널

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3224486B2 (ja) * 1995-03-15 2001-10-29 パイオニア株式会社 面放電型プラズマディスプレイパネル
JP2003208848A (ja) * 2002-01-16 2003-07-25 Mitsubishi Electric Corp 表示装置
KR100471980B1 (ko) * 2002-06-28 2005-03-10 삼성에스디아이 주식회사 격벽이 내장된 플라즈마 디스플레이 패널 및 이 격벽의제조 방법

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004214170A (ja) * 2002-12-27 2004-07-29 Samsung Sdi Co Ltd プラズマディスプレイパネル
JP2005085754A (ja) * 2003-09-04 2005-03-31 Samsung Sdi Co Ltd プラズマディスプレイパネル
KR20050052281A (ko) * 2003-11-29 2005-06-02 삼성에스디아이 주식회사 델타 화소 배열 구조를 갖는 플라즈마 디스플레이 패널

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
1020050052281 *
16214170 *
17085754 *

Also Published As

Publication number Publication date
CN1877776A (zh) 2006-12-13
CN1877776B (zh) 2011-01-26
KR20060128483A (ko) 2006-12-14

Similar Documents

Publication Publication Date Title
US7518310B2 (en) Plasma display panel
US7486022B2 (en) Plasma display panel (PDP)
KR100626022B1 (ko) 플라즈마 디스플레이 패널
KR100269432B1 (ko) 3전극 대면 방전 플라즈마 디스플레이 패널
KR100705806B1 (ko) 플라즈마 디스플레이 패널
KR100488460B1 (ko) 플라즈마 디스플레이 패널
KR20050101918A (ko) 플라즈마 디스플레이 패널
KR100777735B1 (ko) 디스플레이 패널
KR100730130B1 (ko) 플라즈마 디스플레이 패널
KR100656712B1 (ko) 플라즈마 표시 패널
KR100600891B1 (ko) 플라즈마 디스플레이 패널
JP2005197260A (ja) プラズマディスプレイパネル
KR100739055B1 (ko) 플라즈마 디스플레이 패널
KR100600271B1 (ko) 플라즈마 디스플레이 패널의 격벽 구조
US20070152590A1 (en) Plasma display panel
KR100768207B1 (ko) 플라즈마 디스플레이 패널
KR100658325B1 (ko) 플라즈마 디스플레이 패널
KR100683782B1 (ko) 플라즈마 디스플레이 패널
KR100634711B1 (ko) 플라즈마 디스플레이 패널
KR100681186B1 (ko) 플라즈마 디스플레이 패널
KR100722263B1 (ko) 플라즈마 디스플레이 패널
KR100705826B1 (ko) 플라즈마 표시 패널
KR100670290B1 (ko) 플라즈마 디스플레이 패널
KR20050017637A (ko) 플라즈마 디스플레이 패널
KR20070087755A (ko) 플라즈마 디스플레이 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment
FPAY Annual fee payment
LAPS Lapse due to unpaid annual fee