KR100700003B1 - Flat Panel Display Device of having partially etched a Back of Panel - Google Patents

Flat Panel Display Device of having partially etched a Back of Panel Download PDF

Info

Publication number
KR100700003B1
KR100700003B1 KR1020040090576A KR20040090576A KR100700003B1 KR 100700003 B1 KR100700003 B1 KR 100700003B1 KR 1020040090576 A KR1020040090576 A KR 1020040090576A KR 20040090576 A KR20040090576 A KR 20040090576A KR 100700003 B1 KR100700003 B1 KR 100700003B1
Authority
KR
South Korea
Prior art keywords
flat panel
panel display
cof
unit
glass substrate
Prior art date
Application number
KR1020040090576A
Other languages
Korean (ko)
Other versions
KR20060041096A (en
Inventor
류도형
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040090576A priority Critical patent/KR100700003B1/en
Publication of KR20060041096A publication Critical patent/KR20060041096A/en
Application granted granted Critical
Publication of KR100700003B1 publication Critical patent/KR100700003B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/03Use of materials for the substrate
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/189Printed circuits structurally associated with non-printed electric components characterised by the use of a flexible or folded printed circuit
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/05Flexible printed circuits [FPCs]

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

패널부와 평판표시 시스템부를 연결하는 COF(Chip On Flexible Printed Circuit)를 가지는 평판표시장치가 개시된다. 패널부의 유리 기판은 COF의 집적 회로 칩 위치, 칩 두께 및 칩 넓이에 맞춰 부분 식각됨에 따라, 평판표시장치의 두께가 줄어듬에 의해 상기 평판표시장치가 간소화되고, 상기 COF의 집적 회로 탈착이 방지된다.Disclosed is a flat panel display device having a chip on flexible printed circuit (COF) connecting a panel unit and a flat panel display system unit. As the glass substrate of the panel portion is partially etched according to the integrated circuit chip position, chip thickness, and chip width of the COF, the flat panel display device is simplified by reducing the thickness of the flat panel display device, and the detachment of the integrated circuit of the COF is prevented. .

Description

패널부의 배면이 부분 식각된 평판표시장치{Flat Panel Display Device of having partially etched a Back of Panel} Flat panel display device of having partially etched a back of panel             

도 1은 종래 기술에 따른 평판표시장치를 개략적으로 도시한 블록도이다.1 is a block diagram schematically illustrating a flat panel display device according to the related art.

도 2는 본 발명의 실시예에 따른 평판표시장치를 개략적으로 도시한 블록도이다.2 is a block diagram schematically illustrating a flat panel display device according to an exemplary embodiment of the present invention.

도 3a는 본 발명의 바람직한 실시예에 따른 평판표시장치의 패널부와 평판표시 시스템부가 COF를 통해 서로 연결된 것을 도시한 구성도이다.3A is a diagram illustrating a panel portion and a flat panel display system portion of a flat panel display device according to an exemplary embodiment of the present invention connected to each other through a COF.

도 3b는 본 발명의 바람직한 실시예에 따른 평판표시장치의 패널부와 COF를 도시한 구성도이다.3B is a diagram illustrating a panel portion and a COF of a flat panel display device according to an exemplary embodiment of the present invention.

도 3c는 본 발명의 바람직한 실시예에 따른 또 다른 평판표시장치의 패널부와 COF를 도시한 구성도이다.3C is a block diagram illustrating a panel unit and a COF of another flat panel display device according to an exemplary embodiment of the present invention.

도 3d는 본 발명의 바람직한 실시예에 따른 또 다른 평판표시장치의 패널부와 COF를 도시한 구성도이다.3D is a diagram illustrating a panel part and a COF of another flat panel display device according to an exemplary embodiment of the present invention.

<도면의 주요 부분에 대한 부호의 설명>      <Explanation of symbols for the main parts of the drawings>

평판표시장치 : 100, 200 전원부 : 110  Flat Panel Display: 100, 200 Power Supply: 110

메모리부 : 120 프로그램부 : 130   Memory: 120 Program: 130

버퍼부 : 140 구동부 : 150   Buffer part: 140 Drive part: 150

FPC : 160 평판표시 시스템부 : 210   FPC: 160 Flat Panel Display System: 210

COF : 220 패널부 : 170, 230  COF: 220 Panel part: 170, 230

제 1커넥터 : 310 제 2커넥터 : 320  1st connector: 310 2nd connector: 320

집적 회로 : 330 유리 기판 : 340  Integrated Circuit: 330 Glass Substrate: 340

접착 물질 : 350 충전 물질 : 360  Adhesive Material: 350 Filling Material: 360

본 발명은 평판표시장치에 관한 것으로, 더욱 상세하게는 패널부의 배면이 식각된 형상을 가지는 평판표시장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a flat panel display, and more particularly, to a flat panel display having a shape in which a rear surface of the panel is etched.

현재와 같은 정보화 사회에서 디스플레이가 차지하는 비중은 날로 증가하고 있으며 그 중에서도 평판디스플레이는 정보화 시대와 멀티미디어 시대의 정보전달 매체로써 주목받고 있다. 기존의 CRT를 대체하여 데스크탑 PC용 모니터 및 휴대용 기기의 디스플레이 장치로 확고한 위치에 있으며, 현재 대형 TV 시장까지 진출을 노리고 있는 액정표시장치(LCD), 그리고 가정용 대형 디지털 TV 시장에서 이목을 집중시키고 있는 플라즈마 디스플레이 패널(PDP), 자체 발광에서 오는 여러 장점들 로 액정표시장치의 시장을 노리고 있는 유기 전계발광 디스플레이(OLED) 등이 대표적인 평판디스플레이 장치로 각광받고 있다.In today's information society, the proportion of display is increasing day by day, and flat panel display is attracting attention as an information transmission medium in the information age and multimedia age. It is firmly positioned as a display device for desktop PC monitors and portable devices in place of the existing CRT, and is attracting attention in the liquid crystal display (LCD) and large digital TV markets for homes. Plasma display panels (PDPs) and organic electroluminescent displays (OLEDs), which are aiming at the liquid crystal display device market due to various advantages coming from self-luminous, are spotlighted as representative flat panel display devices.

도 1은 종래 기술에 따른 평판표시장치를 개략적으로 도시한 블록도이다.1 is a block diagram schematically illustrating a flat panel display device according to the related art.

도 1를 참조하면, 종래의 평판표시장치(100)는 전원부(110), 메모리부(SSRAM/ROM : 120), 프로그램부(FPGA : 130), 버퍼부(Buffer : 140), 구동부(Driver : 150), FPC(Flexiable Printed Circuit : 160) 및 패널부(Panel : 170)로 구성된다.Referring to FIG. 1, a conventional flat panel display device 100 includes a power supply unit 110, a memory unit (SSRAM / ROM: 120), a program unit (FPGA: 130), a buffer unit (Buffer: 140), and a driver (Driver: 150), an FPC (Flexiable Printed Circuit: 160), and a panel (Panel: 170).

먼저, 상기 전원부(110)는 전원 공급원으로 부터 원천 전원을 공급받아 스탭 다운(step down)시킨 후, 각 내장 회로별로 상기 원천 전원을 분할하여 전원 전압을 전달한다.First, the power supply unit 110 receives source power from a power supply source, steps down, and divides the source power for each internal circuit to deliver a power voltage.

즉, 상기 전원부(110)는 메모리부(120), 프로그램부(130), 버퍼부(140), 구동부(150) 및 패널부(170)로 상기 원천 전원을 분할하여 전원 전압으로 가변시켜 각 내장 회로에 전달하도록 설계된다.That is, the power supply unit 110 divides the source power into the memory unit 120, the program unit 130, the buffer unit 140, the driving unit 150, and the panel unit 170, and converts the source power into a power supply voltage. It is designed to deliver to the circuit.

여기서, 상기 내장 회로는 상기 메모리부(120), 프로그램부(130), 버퍼부(140), 구동부(150) 및 패널부(170)를 총칭하여 명명한다.Here, the embedded circuits are collectively named as the memory unit 120, the program unit 130, the buffer unit 140, the driving unit 150, and the panel unit 170.

다음, 상기 메모리부(120)는 RAM과 ROM으로 구성되는데 RAM은 Ramdon Access Memory 의 약자로 임의 접근 메모리라고도 부르며, 상기 전원 전압이 꺼지면 기억된 내용이 지워진다. 또한, ROM은 Read Only Memory 의 약자이며, 읽을 수만 있는 메모리로서 상기 전원 전압이 꺼져도 내용은 그대로 남는다. 특히, 최근에 평판표시장치(100)에서 계속적으로 RAM의 데이터 처리 속도가 빨라짐에 따라, 상기 메모 리부(120)에 저장된 데이터가 상기 프로그램부(130)에 신속히 전달된다.Next, the memory unit 120 is composed of a RAM and a ROM, which stands for Ramdon Access Memory, also called a random access memory. When the power supply voltage is turned off, the stored contents are erased. In addition, ROM stands for Read Only Memory, which is a read-only memory, and its contents remain even when the power supply voltage is turned off. In particular, recently, as the data processing speed of the RAM continues to increase in the flat panel display 100, data stored in the memory unit 120 is quickly transferred to the program unit 130.

다음, 상기 메모리부(120)로부터 데이터를 전달받은 상기 프로그램부(Field Programmable Gate Array : 130)는 이미 이식된 프로그램 로직에 따라 상기 메모리부(120)에 커맨드 신호(command signal) 및 어드레스 신호(address signal)를 인가한다. 즉, 입력된 상기 커맨드 신호 및 어드레스 신호에 따라 상기 메모리부(120)의 어드레스가 지정되고, 상기 어드레스에 상응하는 데이터가 상기 프로그램부(130)로 출력된다. 따라서, 상기 프로그램부(130)에 수신된 데이터는 상기 프로그램 로직에 의해 처리되어 버퍼부(140)에 전달된다.Next, the program unit (Field Programmable Gate Array) 130 receiving data from the memory unit 120 transmits a command signal and an address signal to the memory unit 120 according to program logic already implanted. signal). That is, the address of the memory unit 120 is designated according to the input command signal and the address signal, and data corresponding to the address is output to the program unit 130. Accordingly, the data received by the program unit 130 is processed by the program logic and transferred to the buffer unit 140.

이하, 상술한 과정에 따라 처리되고 출력되는 데이터를 프로그램 신호라 명명한다.Hereinafter, data processed and output according to the above-described process will be referred to as a program signal.

다음, 상기 버퍼부(140)는 일시적인 정보를 저장하는 기억 장소이며 한 장치에서 다른 장치로 상기 정보를 송신할 때 일어나는 시간의 차이나 정보 흐름 속도의 차이를 보상하기 위해 사용하는 장치이다. 또한, 상기 버퍼부(140)는 레지스터의 일종으로 주소의 전송을 위해 주소 버퍼를 만들기도 하는 내장 회로이므로, 상기 프로그램부(130)로 부터 입력된 상기 프로그램 신호를 임시로 저장하여 프로그램 신호의 전송시간을 보상 및 조절한 후, 상기 프로그램 신호를 구동부(150)로 전달한다.Next, the buffer unit 140 is a storage place for storing temporary information, and is used to compensate for a difference in time or information flow rate that occurs when the information is transmitted from one device to another. In addition, the buffer unit 140 is a kind of register, and since it is an internal circuit that makes an address buffer for the transmission of an address, the program signal is temporarily transmitted from the program unit 130 to transmit the program signal. After compensating and adjusting the time, the program signal is transmitted to the driver 150.

다음, 상기 구동부(150)는 상기 구동부(150)에 탑재되어 있는 구동 트랜지스터를 사용하여 상기 프로그램부(130)로 부터 입력된 상기 프로그램 신호를 증폭시킨다. 즉, 상기 구동부(150)는 상기 패널부(170)의 평판표시소자가 원활히 디스플 레이되도록 하기 위해 상기 프로그램 신호를 확장시켜 상기 패널부(170)로 전달한다.Next, the driver 150 amplifies the program signal input from the program unit 130 by using a driving transistor mounted on the driver 150. That is, the driver 150 extends the program signal to transfer the program signal to the panel unit 170 so that the flat panel display device of the panel unit 170 can be smoothly displayed.

다음, 상기 FPC(160)는 폴리이미드(PI) 재질로 만들어진 것으로 유연성을 가진 연성회로 기판(flexible print circuit board)의 약자이며, 전자 제품의 소형 및 경량화 추세에 따라 개발된 전자 제품으로 작업성이 뛰어나다. 또한, 내열성 및 내곡성, 내약품성이 강하며, 열에 강하므로, 모든 전자 제품의 핵심부품으로서 카메라, 컴퓨터 및 주변기기, 헨드폰, 비디오 & 오디오 기기, 캠코더, 프린터, DVD, TFT LCD, 위성장비, 군사 장비, 의료 장비 등에서 널리 사용된다. 즉, 상기 FPC(160)는 상기 구동부(150)와 패널부(170)로 서로 연결해 주는 역할을 수행한다. 또한, 상기 구동부(150)로부터 전달된 프로그램 신호는 상기 FPC(160)를 통하여 상기 패널부(170)로 전달된다.Next, the FPC 160 is made of polyimide (PI) and stands for flexible flexible printed circuit board. The FPC 160 is an electronic product developed according to the trend of miniaturization and light weight of electronic products. outstanding. In addition, since it has high heat resistance, bending resistance, chemical resistance, and heat resistance, it is a core component of all electronic products, such as cameras, computers and peripherals, hand phones, video and audio devices, camcorders, printers, DVDs, TFT LCDs, satellite equipment, military Widely used in equipment, medical equipment, etc. That is, the FPC 160 serves to connect each other to the driving unit 150 and the panel unit 170. In addition, the program signal transmitted from the driver 150 is transmitted to the panel unit 170 through the FPC (160).

마지막으로, 상기 구동부(150)에 의해 증폭된 프로그램 신호는 상기 FPC(160)을 거쳐 패널부(170) 내의 평판표시소자로 입력되어 디스플레이된다.Finally, the program signal amplified by the driving unit 150 is input to the flat panel display element in the panel unit 170 via the FPC 160 and displayed.

본 발명과 관련되고, 본 발명에 의해 극복되는 종래의 평판표시장치에 따른 문제점은 다음과 같다.Problems associated with the conventional flat panel display device related to the present invention and overcome by the present invention are as follows.

집적 회로가 구비된 FPC가 패널부의 배면과 맞닿을 경우, 평판표시장치의 두께가 집적 회로의 두께만큼 커져 둔탁해지고, 상기 FPC에 구비된 집적 회로가 외부 충격에 의해 탈착되는 문제점이 있다.When the FPC provided with the integrated circuit contacts the rear surface of the panel unit, the thickness of the flat panel display is increased by the thickness of the integrated circuit, and the integrated circuit provided in the FPC is detached by an external impact.

이에 따른 문제점을 해결하기 위해서는 평판표시장치의 패널부 배면에 존재하는 유리 기판을 부분 식각하여, FPC에 구비된 집적 회로가 상기 부분 식각된 유 리 기판에 장착되는 과제를 겪어야 한다.In order to solve this problem, the glass substrate existing on the rear surface of the panel portion of the flat panel display apparatus must be partially etched, so that the integrated circuit provided in the FPC is mounted on the partially etched glass substrate.

본 발명의 목적은 패널부 배면에 존재하는 유리 기판을 부분 식각하여, FPC에 구비된 집적 회로가 상기 부분 식각된 유리 기판에 장착되는 평판표시장치를 제공한다.
SUMMARY OF THE INVENTION An object of the present invention is to provide a flat panel display in which an integrated circuit provided in the FPC is mounted on the partially etched glass substrate by partially etching the glass substrate existing on the rear surface of the panel portion.

상기 목적을 달성하기 위한 본 발명은, 전원 전압 및 디스플레이 동작신호가 생성되는 평판표시 시스템부; 상기 평판표시 시스템부로부터 전달되는 전원 전압 및 디스플레이 동작신호를 수신받아 평판표시소자가 소정의 화면을 디스플레이하고, 부분 식각된 유리 기판이 구비되는 패널부; 및 상기 평판표시 시스템부와 패널부를 연결하고, 상기 부분 식각된 유리 기판에 장착되는 집적 회로가 구비되는 COF를 포함하는 평판표시장치를 제공한다.The present invention for achieving the above object is a flat panel display system unit for generating a power supply voltage and a display operation signal; A panel unit receiving a power voltage and a display operation signal transmitted from the flat panel display system unit to display a predetermined screen on the flat panel display device, and having a partially etched glass substrate; And a COF connecting the flat panel display system unit to the panel unit and including an integrated circuit mounted on the partially etched glass substrate.

또한, 상기 목적을 달성하기 위한 본 발명은, 전원 전압 및 디스플레이 동작신호가 생성되는 평판표시 시스템부; 상기 평판표시 시스템부로부터 전달되는 전원 전압 및 디스플레이 동작신호를 수신받아 평판표시소자가 소정의 화면을 디스플레이하고, 유리 기판이 구비되는 패널부; 및 상기 평판표시 시스템부와 패널부를 연결하고, 상기 유리 기판 상부에 접착 물질을 삽입하여 고정시킨 집적 회로가 구비되는 COF를 포함하는 평판표시장치를 제공한다.In addition, the present invention for achieving the above object is a flat panel display system unit for generating a power supply voltage and a display operation signal; A panel unit receiving a power supply voltage and a display operation signal transmitted from the flat panel display system unit to display a predetermined screen on the flat panel display device, and having a glass substrate; And a COF having an integrated circuit connecting the flat panel display system unit to the panel unit and inserting and fixing an adhesive material on the glass substrate to provide the flat panel display device.

또한, 본 발명의 상기 목적은, 전원 전압 및 디스플레이 동작신호가 생성되는 평판표시 시스템부; 상기 평판표시 시스템부로부터 전달되는 전원 전압 및 디스플레이 동작신호를 수신받아 평판표시소자가 소정의 화면을 디스플레이하고, 유리 기판이 구비되는 패널부; 및 상기 평판표시 시스템부와 패널부를 연결하고, 상기 소정의 범위만큼 부분 식각된 유리 기판 내에 충전 물질을 삽입하여 고정시킨 집적 회로가 구비되는 COF를 포함하는 평판표시장치의 제공을 통해서도 달성될 수 있다.In addition, the above object of the present invention, a flat panel display system unit for generating a power supply voltage and a display operation signal; A panel unit receiving a power supply voltage and a display operation signal transmitted from the flat panel display system unit to display a predetermined screen on the flat panel display device, and having a glass substrate; And a COF having an integrated circuit connecting the flat panel display system unit to the panel unit and inserting and fixing a filling material into a glass substrate partially etched by the predetermined range. .

이하, 본 발명의 첨부한 도면을 참조하여 상세히 설명하면 다음과 같다.Hereinafter, described in detail with reference to the accompanying drawings of the present invention.

실시예Example

도 2은 본 발명의 실시예에 따른 평판표시장치를 개략적으로 도시한 블록도이다.2 is a block diagram schematically illustrating a flat panel display device according to an exemplary embodiment of the present invention.

도 2를 참조하면, 상기 평판표시장치(200)는 평판표시 시스템부(210), COF(Chip On FPC : 220), 패널부(Panel : 230)를 가진다.Referring to FIG. 2, the flat panel display apparatus 200 includes a flat panel display system 210, a chip on FPC 220, and a panel 230.

우선, 평판표시 시스템부(210)는 전원부, 메모리부, 프로그램부, 버퍼부 등을 내장하고 상기 평판표시 시스템부(210)는 COF(220)를 통해 패널부(230)와 연결된다. First, the flat panel display system unit 210 includes a power supply unit, a memory unit, a program unit, a buffer unit, and the like, and the flat panel display system unit 210 is connected to the panel unit 230 through the COF 220.

다음, 상기 평판표시 시스템부(210)의 전원부는 전원 공급원으로부터 원천 전원을 공급받아, 상기 원천 전원이 분할된 전원 전압이 상기 평판표시 시스템부(210)에 내장되어 있는 메모리부, 프로그램부, 버퍼부 등의 회로부들로 전달되게 한다. Next, the power supply unit of the flat panel display system unit 210 receives source power from a power supply source, and a memory unit, a program unit, and a buffer in which the power voltage obtained by dividing the source power is embedded in the flat panel display system unit 210. To be transferred to circuit parts such as negatives.

또한, 상기 전원부는 패널부(230)에 구비된 스캔 구동부 및 데이터 구동부로 상기 전원 전압을 COF(220)를 통해 인가하고, 상기 스캔 구동부 및 데이터 구동부로 인가된 전원 전압은 상기 패널부(230)에 탑재된 평판표시소자가 디스플레이되도록 전달된다.In addition, the power supply unit applies the power supply voltage to the scan driver and data driver provided in the panel unit 230 through the COF 220, and the power supply voltage applied to the scan driver and the data driver is the panel unit 230. The flat panel display element mounted in the display is delivered to be displayed.

다음, 상기 COF(220)는 상기 평판표시 시스템부(210)와 패널부(230) 사이에 배치되어, 상기 평판표시 시스템부(210)로부터 전달되는 전원 전압 및 디스플레이 동작 신호를 상기 패널부(230)로 전달한다.Next, the COF 220 is disposed between the flat panel display system 210 and the panel 230, and the power supply voltage and the display operation signal transmitted from the flat panel display system 210 are displayed on the panel 230. To pass).

단, 상기 디스플레이 동작신호는 상기 평판표시 시스템부(210) 내에 내장된 전원부, 메모리부, 프로그램부, 버퍼부 등의 회로부에서 생성된 신호들 중에 COF(220)를 거쳐 상기 패널부(230)로 전달되는 신호들을 총칭하여 명명한다.However, the display operation signal is transmitted to the panel unit 230 through the COF 220 among signals generated by a circuit unit such as a power unit, a memory unit, a program unit, and a buffer unit embedded in the flat panel display system unit 210. Generic names of transmitted signals.

일반적으로, 상기 COF(220)의 FPC는 폴리이미드(PI) 재질로 만들어진 것으로 유연성을 가진 연성회로 기판(flexible print circuit board)의 약자이며, 전자 제품의 소형 및 경량화 추세에 따라 개발된 전자 제품으로 작업성이 뛰어나다. 또한, 내열성 및 내곡성, 내약품성이 강하며, 열에 강하므로, 모든 전자 제품의 핵심부품으로서 카메라, 컴퓨터 및 주변기기, 헨드폰, 비디오 & 오디오 기기, 캠코더, 프린터, DVD, TFT LCD, 위성장비, 군사 장비, 의료 장비 등에서 널리 사용된다. In general, the FPC of the COF 220 is made of polyimide (PI), which stands for flexible flexible circuit board (flexible print circuit board), an electronic product developed in accordance with the trend of compact and lightweight electronic products Excellent workability In addition, since it has high heat resistance, bending resistance, chemical resistance, and heat resistance, it is a core component of all electronic products, such as cameras, computers and peripherals, hand phones, video and audio devices, camcorders, printers, DVDs, TFT LCDs, satellite equipment, military Widely used in equipment, medical equipment, etc.

따라서, 상기 COF(220)는 상기 평판표시 시스템부(210)와 패널부(230)를 서로 연결해 주는 역할을 수행한다.Accordingly, the COF 220 connects the flat panel display system 210 and the panel 230 to each other.

도 3a은 본 발명의 바람직한 실시예에 따른 평판표시장치의 패널부와 평판표시 시스템부가 COF를 통해 서로 연결된 것을 도시한 구성도이다.3A is a diagram illustrating a panel portion and a flat panel display system portion of a flat panel display device according to an exemplary embodiment of the present invention connected to each other through a COF.

도 3a을 참조하면, 평판표시장치(200)의 평판표시 시스템부(210)는 COF(220)와 연결하는 소켓인 제 1커넥터(CN1 : 310)을 구비하며, 상기 평판표시장치(200)의 패널부(230)는 상기 COF(220)와 연결하는 소켓인 제 2커넥터(CN2 : 320)를 구비한다. Referring to FIG. 3A, the flat panel display system unit 210 of the flat panel display apparatus 200 includes a first connector CN1 310, which is a socket connecting to the COF 220, of the flat panel display apparatus 200. The panel unit 230 includes a second connector CN2 320 which is a socket connecting to the COF 220.

즉, 상기 COF(220)는 제 1커넥터(310) 및 제 2커넥터(320)를 연결하는 유연성을 가진 연성회로 기판이다. That is, the COF 220 is a flexible circuit board having flexibility to connect the first connector 310 and the second connector 320.

흔히, 상기 평판표시장치(200) 제작시, 상기 COF(220)는 FPC의 상부 기판 또는 하부 기판에 상기 패널부(230)의 평판표시소자가 동작하는데 필요한 집적 회로(330)을 장착한다. 또한, 상기 평판표시장치(200)의 넓이 및 두께를 줄이기 위해 상기 COF(220)는 상기 패널부(230)의 배면으로 유연하게 접히게 된다.Often, when fabricating the flat panel display device 200, the COF 220 mounts the integrated circuit 330 required to operate the flat panel display device of the panel unit 230 on the upper substrate or the lower substrate of the FPC. In addition, in order to reduce the width and thickness of the flat panel display 200, the COF 220 is flexibly folded to the rear surface of the panel 230.

여기서, 상기 패널부(230)가 제작되기 위한 공정 과정 중에서 제 1번째로 구비된 절연 기판인 유리 기판(340)이 패널부(230)의 배면에 존재한다.Here, the glass substrate 340, which is the first insulating substrate provided in the process of manufacturing the panel unit 230, is present on the rear surface of the panel unit 230.

도 3b은 본 발명의 바람직한 실시예에 따른 평판표시장치의 패널부와 COF를 도시한 구성도이다.3B is a diagram illustrating a panel portion and a COF of a flat panel display device according to an exemplary embodiment of the present invention.

도 3b을 참조하면, COF(220)는 FPC의 상부 기판 또는 하부 기판에 집적 회로(330)가 구비되어 유연하게 접혀지고, 패널부의 배면에 존재하는 절연 기판인 유리 기판(340)과 마주친다. 이에 따라, 상기 유리 기판(340)은 상기 집적 회로(330)의 칩 두께 및 칩 넓이만큼 상기 패널부의 유리 기판(340)에 장착되도록 부분적으로 식각된다. 즉, 상기 유리 기판(340)이 부분 식각되는 경우, 상기 COF(220)의 집적 회로(330)가 설치된 위치는 상기 유리 기판(340)이 부분 식각된 위치와 일치된다. 또한, 상기 집적 회로(330)의 칩 두께와 칩 넓이도 상기 유리 기판(340)이 부분 식각된 두께와 넓이가 일치되도록 식각된다. 이 때, 상기 유리 기판(340)의 부분 식각은 HF(불산)물질이 사용된다.Referring to FIG. 3B, the COF 220 may be flexibly folded with an integrated circuit 330 on the upper substrate or the lower substrate of the FPC, and face the glass substrate 340, which is an insulating substrate on the back of the panel. Accordingly, the glass substrate 340 is partially etched to be mounted on the glass substrate 340 of the panel unit by the chip thickness and the chip width of the integrated circuit 330. That is, when the glass substrate 340 is partially etched, the position where the integrated circuit 330 of the COF 220 is installed coincides with the position where the glass substrate 340 is partially etched. In addition, the chip thickness and the chip width of the integrated circuit 330 are also etched to match the thickness and width of the glass substrate 340 partially etched. In this case, HF (fluoric acid) material is used for partial etching of the glass substrate 340.

여기서, 상기 유리 기판(340)의 부분 식각 두께는 상기 HF 물질의 량(量) 및 투과 시간에 따라 조절된다. 또한, 상기 패널부의 유리 기판(340)은 COF(220)의 집적 회로(330)의 칩 두께보다 커야함을 유의해야 한다.Here, the partial etching thickness of the glass substrate 340 is adjusted according to the amount of the HF material and the transmission time. In addition, it should be noted that the glass substrate 340 of the panel portion must be larger than the chip thickness of the integrated circuit 330 of the COF 220.

도 3c은 본 발명의 바람직한 실시예에 따른 평판표시장치의 패널부와 COF를 도시한 다른 구성도이다.3C is another configuration diagram illustrating a panel unit and a COF of a flat panel display device according to an exemplary embodiment of the present invention.

도 3c을 참조하면, COF(220)는 FPC의 상부 기판 또는 하부 기판에 집적 회로(330)가 구비되어 유연하게 접혀지고, 패널부의 배면에 존재하는 절연 기판인 유리 기판(340)과 마주친다. 이에 따라, 유리 기판(340) 상부에 COF(220)가 고정되도록 하기 위해, 상기 유리 기판(340)과 집적 회로(330)사이에 맞닿아 생긴 공간에 접착 물질(350)를 삽입하여 유리 기판(340)이 식각되지 않더라도 유리 기판(340) 상부와 맞닿은 COF(220)가 움직이지 않게 고정한다.Referring to FIG. 3C, the COF 220 may be flexibly folded with an integrated circuit 330 on the upper substrate or the lower substrate of the FPC, and face the glass substrate 340, which is an insulating substrate on the back of the panel. Accordingly, in order to fix the COF 220 on the glass substrate 340, the adhesive material 350 may be inserted into a space formed between the glass substrate 340 and the integrated circuit 330 so as to fix the COF 220. Even if the 340 is not etched, the COF 220 contacting the upper portion of the glass substrate 340 is fixed so as not to move.

여기서, 상기 접착 물질(350)은 포르말린, 아교, 페놀 수지, 에폭시 수지로 형성된다.Here, the adhesive material 350 is formed of formalin, glue, phenol resin, epoxy resin.

도 3d은 본 발명의 바람직한 실시예에 따른 평판표시장치의 패널부와 COF를 도시한 또다른 구성도이다.3D is another configuration diagram illustrating a panel unit and a COF of a flat panel display device according to an exemplary embodiment of the present invention.

도 3d을 참조하면, COF(220)는 FPC의 상부 기판 또는 하부 기판에 집적 회로(330)가 구비되어 유연하게 접혀지고, 패널부의 배면에 존재하는 절연 기판인 유리 기판(340)과 마주친다. 이에 따라, 상기 유리 기판(340)은 상기 집적 회로(330)가 설치된 소정의 범위만큼 부분적으로 식각되어 상기 집적 회로(330)가 부분 식각된 유리 기판(340) 내에 삽입되도록 한다. 또한, 상기 부분 식각된 유리 기판(340)과 상기 유리 기판(340) 내에 삽입된 집적 회로(330) 사이에 생긴 공간을 채우기 위해 충전 물질(360)를 사용하여 상기 COF(220)의 집적 회로(330)가 움직이지 않도록 고정시킨다.Referring to FIG. 3D, the COF 220 is provided with an integrated circuit 330 on the upper substrate or the lower substrate of the FPC, and is flexibly folded to face the glass substrate 340, which is an insulating substrate present on the back of the panel. Accordingly, the glass substrate 340 is partially etched by a predetermined range in which the integrated circuit 330 is installed so that the integrated circuit 330 is inserted into the partially etched glass substrate 340. In addition, the integrated circuit of the COF 220 using the filling material 360 to fill the space created between the partially etched glass substrate 340 and the integrated circuit 330 inserted into the glass substrate 340. 330) is fixed to move.

여기서, 상기 충전 물질(360)는 고무, 플라스틱, 염화 비닐, 폴리에스테르 수지로 형성된다.Here, the filler material 360 is formed of rubber, plastic, vinyl chloride, polyester resin.

상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.Although described above with reference to a preferred embodiment of the present invention, those skilled in the art will be variously modified and changed within the scope of the invention without departing from the spirit and scope of the invention described in the claims below I can understand that you can.

상술한 본 발명에 따르면, 패널부의 유리 기판은 COF의 집적 회로 칩 위치, 칩 두께 및 칩 넒이에 맞춰 부분 식각됨에 따라, 평판표시장치의 두께가 줄어듬에 의해 상기 평판표시장치가 간소화되고, 상기 집적 회로 탈착이 방지된다.According to the present invention described above, as the glass substrate of the panel portion is partially etched in accordance with the integrated circuit chip position, chip thickness and chip width of the COF, the flat panel display device is simplified by reducing the thickness of the flat panel display device. Circuit detachment is prevented.

Claims (24)

전원 전압 및 디스플레이 동작신호가 생성되는 평판표시 시스템부;A flat panel display system unit generating a power supply voltage and a display operation signal; 상기 평판표시 시스템부로부터 전달되는 전원 전압 및 디스플레이 동작신호를 수신받아 평판표시소자가 소정의 화면을 디스플레이하고, 부분 식각된 유리 기판이 구비되는 패널부; 및A panel unit receiving a power voltage and a display operation signal transmitted from the flat panel display system unit to display a predetermined screen on the flat panel display device, and having a partially etched glass substrate; And 상기 평판표시 시스템부와 패널부를 연결하고, 상기 부분 식각된 유리 기판에 장착되는 집적 회로가 구비되는 COF를 포함하는 평판표시장치.And a COF connecting the flat panel display system unit to the panel unit and having an integrated circuit mounted on the partially etched glass substrate. 제 1항에 있어서, 상기 COF는 FPC의 상부 기판 또는 하부 기판에 설치된 집적 회로를 가지는 것을 특징으로 하는 평판표시장치.The flat panel display of claim 1, wherein the COF has an integrated circuit installed on an upper substrate or a lower substrate of an FPC. 제 2항에 있어서, 상기 COF는 폴리이미드(PI) 재질로 형성되는 것을 특징으로 하는 평판표시장치.The flat panel display of claim 2, wherein the COF is formed of a polyimide (PI) material. 제 2항에 있어서, 상기 COF의 집적 회로가 설치된 위치는 패널부의 배면에 존재하는 유리 기판이 부분 식각된 위치와 일치하는 것을 특징으로 하는 것을 특징 으로 하는 평판표시장치.The flat panel display of claim 2, wherein the position at which the integrated circuit of the COF is installed coincides with a position where the glass substrate on the rear surface of the panel portion is partially etched. 제 4항에 있어서, 상기 집적회로의 칩 두께와 칩 넓이는 상기 유리 기판을 부분 식각한 두께와 넓이와 일치하는 것을 특징으로 하는 평판표시장치.The flat panel display of claim 4, wherein a chip thickness and a chip width of the integrated circuit correspond to a thickness and a width of a portion of the glass substrate. 제 5항에 있어서, 상기 유리 기판의 부분 식각은 HF(불산) 물질을 사용하는 것을 특징으로 하는 평판표시장치.The flat panel display of claim 5, wherein the partial etching of the glass substrate is made of HF (fluoric acid) material. 제 6항에 있어서, 상기 HF 물질의 량(量)과 투과 시간에 의해 유리 기판의 식각 두께가 조절되는 것을 특징으로 하는 평판표시장치.The flat panel display of claim 6, wherein the etching thickness of the glass substrate is controlled by the amount of the HF material and the transmission time. 제 1항에 있어서, 상기 패널부는 평판표시소자, 스캔 구동부 및 데이터 구동부를 구비하는 것을 특징으로 하는 평판표시장치.The flat panel display of claim 1, wherein the panel unit comprises a flat panel display element, a scan driver, and a data driver. 제 1항에 있어서, 상기 평판표시 시스템부는 상기 COF와 연결되는 제 1커넥 터를 구비한 것을 특징으로 하는 평판표시장치.The flat panel display of claim 1, wherein the flat panel display system comprises a first connector connected to the COF. 제 9항에 있어서, 상기 패널부는 상기 COF와 연결되는 제 2커넥터를 구비한 것을 특징으로 하는 평판표시장치.The flat panel display of claim 9, wherein the panel unit includes a second connector connected to the COF. 삭제delete 삭제delete 삭제delete 삭제delete 삭제delete 삭제delete 삭제delete 전원 전압 및 디스플레이 동작신호가 생성되는 평판표시 시스템부;A flat panel display system unit generating a power supply voltage and a display operation signal; 상기 평판표시 시스템부로부터 전달되는 전원 전압 및 디스플레이 동작신호를 수신받아 평판표시소자가 소정의 화면을 디스플레이하고, 부분 식각된 유리 기판이 구비되는 패널부; 및A panel unit receiving a power voltage and a display operation signal transmitted from the flat panel display system unit to display a predetermined screen on the flat panel display device, and having a partially etched glass substrate; And 상기 평판표시 시스템부와 패널부를 연결하고, 상기 소정의 범위만큼 부분 식각된 유리 기판 내에 충전 물질을 삽입하여 고정시킨 집적 회로가 구비되는 COF를 포함하는 평판표시장치.And a COF connected to the flat panel display system unit and the panel unit, and including an integrated circuit in which a filling material is inserted and fixed in a glass substrate partially etched by the predetermined range. 제 18항에 있어서, 상기 COF는 FPC의 상부 기판 또는 하부 기판에 설치된 집적 회로를 가지는 것을 특징으로 하는 평판표시장치.19. The flat panel display of claim 18, wherein the COF has an integrated circuit provided on an upper substrate or a lower substrate of an FPC. 제 19항에 있어서, 상기 COF는 폴리이미드(PI) 재질로 형성되는 것을 특징으로 하는 평판표시장치.20. The flat panel display of claim 19, wherein the COF is formed of a polyimide (PI) material. 제 18항에 있어서, 상기 부분 식각된 유리 기판은 COF의 집적 회로가 설치된 소정의 범위만큼 식각되고, 상기 유리 기판 내에 삽입된 집적 회로 사이에 생긴 공간이 충전 물질로 채워지는 것을 특징으로 하는 평판표시장치.19. The flat panel display of claim 18, wherein the partially etched glass substrate is etched by a predetermined range in which an integrated circuit of COF is installed, and a space formed between the integrated circuits inserted in the glass substrate is filled with a filling material. Device. 제 21항에 있어서, 상기 충전 물질은 고무, 플라스틱, 염화 비닐, 폴리에스테르 수지로 형성되는 것을 특징으로 하는 평판표시장치.22. The flat panel display of claim 21, wherein the filling material is formed of rubber, plastic, vinyl chloride, or polyester resin. 제 18항에 있어서, 상기 COF는 상기 평판표시 시스템부와 연결되는 제 1커넥터를 구비한 것을 특징으로 하는 평판표시장치.19. The flat panel display of claim 18, wherein the COF includes a first connector connected to the flat panel display system unit. 제 23항에 있어서, 상기 COF는 상기 패널부와 연결되는 제 2커넥터를 구비한 것을 특징으로 하는 평판표시장치.The flat panel display of claim 23, wherein the COF includes a second connector connected to the panel unit.
KR1020040090576A 2004-11-08 2004-11-08 Flat Panel Display Device of having partially etched a Back of Panel KR100700003B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040090576A KR100700003B1 (en) 2004-11-08 2004-11-08 Flat Panel Display Device of having partially etched a Back of Panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040090576A KR100700003B1 (en) 2004-11-08 2004-11-08 Flat Panel Display Device of having partially etched a Back of Panel

Publications (2)

Publication Number Publication Date
KR20060041096A KR20060041096A (en) 2006-05-11
KR100700003B1 true KR100700003B1 (en) 2007-03-26

Family

ID=37147835

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040090576A KR100700003B1 (en) 2004-11-08 2004-11-08 Flat Panel Display Device of having partially etched a Back of Panel

Country Status (1)

Country Link
KR (1) KR100700003B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11194432B2 (en) 2019-05-07 2021-12-07 Samsung Display Co., Ltd. Display device

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001264787A (en) 2000-03-21 2001-09-26 Sanyo Electric Co Ltd Wiring of display device
KR20020008261A (en) * 2000-07-20 2002-01-30 윤종용 Flexible circuit board of a liquid crystal display device
KR20030056235A (en) * 2001-12-27 2003-07-04 엘지전자 주식회사 A flexible printed circuit's installing structure and installing method for the flat panel display
KR20040061433A (en) * 2002-12-31 2004-07-07 비오이 하이디스 테크놀로지 주식회사 Liquid Crystal Display
JP2004252335A (en) 2003-02-21 2004-09-09 Seiko Epson Corp Projection type display device

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001264787A (en) 2000-03-21 2001-09-26 Sanyo Electric Co Ltd Wiring of display device
KR20020008261A (en) * 2000-07-20 2002-01-30 윤종용 Flexible circuit board of a liquid crystal display device
KR20030056235A (en) * 2001-12-27 2003-07-04 엘지전자 주식회사 A flexible printed circuit's installing structure and installing method for the flat panel display
KR20040061433A (en) * 2002-12-31 2004-07-07 비오이 하이디스 테크놀로지 주식회사 Liquid Crystal Display
JP2004252335A (en) 2003-02-21 2004-09-09 Seiko Epson Corp Projection type display device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11194432B2 (en) 2019-05-07 2021-12-07 Samsung Display Co., Ltd. Display device

Also Published As

Publication number Publication date
KR20060041096A (en) 2006-05-11

Similar Documents

Publication Publication Date Title
CN108257508B (en) Flexible display device and method of manufacturing the same
US9520088B2 (en) Display device having flexible film cable
CN107665673B (en) Organic light emitting display device and driving method thereof
US10115334B2 (en) Display driving circuit and display device including the same
US8605027B2 (en) Shift register, display device having the same and method of driving the same
US9226408B2 (en) Display device
US20100103149A1 (en) Driving System of Liquid Crystal Display
US10912215B2 (en) Display device
JP2007025659A (en) Liquid crystal display apparatus, information processing system equipped with the same, and its driving method
US8223104B2 (en) Display device and electronic device having the same
US8587577B2 (en) Signal transmission lines for image display device and method for wiring the same
US20220005410A1 (en) Display device and method for manufacturing the same
CN111741599A (en) Circuit board and method of manufacturing the same
KR20180058283A (en) Flexible display device
KR100700003B1 (en) Flat Panel Display Device of having partially etched a Back of Panel
US10672316B2 (en) COF circuit board, display device, signal processing method and bridging chip
US20070018938A1 (en) Source driving device and driving method for liquid crystal display panel
US11120723B2 (en) Display panel driver and display device including the same
KR102178470B1 (en) Display device having a flexible film cable
US20090009462A1 (en) Liquid crystal display panel and driving method thereof
KR100700014B1 (en) Flat Panel Display Device for inserting a guard
KR100571000B1 (en) Flat panel display device
KR100486914B1 (en) Plasma display panel and method of assembling the same
KR100447123B1 (en) Plasma display panel
US20060284793A1 (en) Display system using mobile communication terminal, method of displaying image, and computer program product

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130228

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20140303

Year of fee payment: 8

FPAY Annual fee payment
FPAY Annual fee payment

Payment date: 20180302

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20190304

Year of fee payment: 13