KR100687104B1 - Method and Apparatus for immunization against noise inherent in signal level transition - Google Patents
Method and Apparatus for immunization against noise inherent in signal level transition Download PDFInfo
- Publication number
- KR100687104B1 KR100687104B1 KR1020000011212A KR20000011212A KR100687104B1 KR 100687104 B1 KR100687104 B1 KR 100687104B1 KR 1020000011212 A KR1020000011212 A KR 1020000011212A KR 20000011212 A KR20000011212 A KR 20000011212A KR 100687104 B1 KR100687104 B1 KR 100687104B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- state
- transition
- output
- input signal
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/027—Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
- H03K3/037—Bistable circuits
- H03K3/0377—Bistables with hysteresis, e.g. Schmitt trigger
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/125—Discriminating pulses
- H03K5/1252—Suppression or limitation of noise or interference
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/153—Arrangements in which a pulse is delivered at the instant when a predetermined characteristic of an input signal is present or at a fixed time interval after this instant
- H03K5/1534—Transition or edge detectors
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Logic Circuits (AREA)
- Manipulation Of Pulses (AREA)
Abstract
본 발명은 디지털 신호와 같은 입력신호의 신호 레벨 천이시(높은 신호레벨로부터 낮은 신호전위로의 스위칭(Switching) 또는 그 역으로의 스위칭과 같은 상태 천이)에 고유하게 발생하는 노이즈 영역에 대항하는 면역화 방법 및 장치에 관한 것이다. 본 발명의 방법은, 1. 입력신호의 두 신호 레벨사이에서 노이즈 영역을 벗어나서 제 1 천이임계값과 제 2 천이 임계값을 선택하는 단계; 2. 입력신호의 변화를 검출하여 출력신호를 제공하는 단계를 포함한다. 출력신호의 제공은, 입력신호가 제 1 천이 임계값과 동일 신호 레벨이 되려고 감소할 때, 제 1 상태에서 수행되고, 입력신호가 제 2 천이 임계값과 같아지려고 증가할 때 제 2 상태에서 수행된다. 그에 따라, 두 상태(신호 레벨들)에서 스위칭되고, 노이즈 영역에 대항하여 면역화되는 출력신호는 입력신호의 상태 천이에 응답하여 제공된다. 본 발명에 따르는 제 1 천이 임계값과 제 2 천이 임계값의 선택은 종래의 쉬미트 트리거 회로에서와는 달리 제한되지 않는다.The present invention immunizes against noise regions inherent in the signal level transition of a signal such as a digital signal (state transitions such as switching from a high signal level to a low signal potential or vice versa). A method and apparatus are disclosed. The method of the present invention comprises the steps of: 1. selecting a first transition threshold and a second transition threshold out of a noise region between two signal levels of an input signal; 2. detecting a change in the input signal and providing an output signal. The provision of the output signal is performed in the first state when the input signal decreases to become the same signal level as the first transition threshold, and in the second state when the input signal increases to equal the second transition threshold. do. Thus, an output signal that is switched in two states (signal levels) and immunized against the noise area is provided in response to the state transition of the input signal. The selection of the first transition threshold and the second transition threshold according to the present invention is not limited unlike in conventional Schmitt trigger circuits.
쉬미트 트리거, 노이즈, 면역화Schmitt trigger, noise, immunization
Description
도 1은 종래의 쉬미트 트리거(schmitt trigger) 회로의 천이 특성을 보여 주는 회로도.1 is a circuit diagram showing the transition characteristics of a conventional Schmitt trigger circuit.
도 2는 입력신호에 응답하여 출력신호를 제공하고, 이 출력신호는 입력신호의 신호레벨 천이(각기 다른 전압 레벨 혹은 다른 전류 레벨 혹은 다른 에너지 레벨 사이의 상태 천이와 같은)에서 고유하게 발생하는 노이즈 영역에 대항하여 면역화되는 본 발명의 일 실시예에 따르는 회로도.Figure 2 provides an output signal in response to an input signal, which is inherently generated at signal level transitions (such as transitions between different voltage levels or different current levels or different energy levels) of the input signal. A circuit diagram according to one embodiment of the invention to be immunized against a region.
도 3은 도2의 회로의 타이밍 도.3 is a timing diagram of the circuit of FIG.
도 4는 입력신호에 응답하여 출력신호를 제공하고, 이 출력신호는 입력신호의 신호레벨 천이에서 고유하게 발생하는 노이즈 영역에 대항하여 면역화되는 본 발명의 다른 실시예에 따르는 회로도. 4 is a circuit diagram according to another embodiment of the present invention in which an output signal is provided in response to an input signal, the output signal being immunized against a noise region inherently occurring in the signal level transition of the input signal.
도 5는 도 4의 회로의 타이밍 도.5 is a timing diagram of the circuit of FIG.
도 6은 본 발명의 일 실시예에서 사용된 한 유형의 상태천이소자(MOSFET)들의 연결을 보여주는 회로도.Figure 6 is a circuit diagram showing the connection of one type of state transition elements (MOSFETs) used in one embodiment of the present invention.
[도면의 주요부분에 대한 부호의 설명][Explanation of symbols on the main parts of the drawings]
11: 제 1 회로 12: 입력 신호11: first circuit 12: input signal
13: 제 1 과도 신호 14: 제 2 과도 신호13: first transient signal 14: second transient signal
15: 제 1 천이 임계값 16: 제 2 천이 임계값15: first transition threshold 16: second transition threshold
17: 출력 신호 18: 제어 신호17: output signal 18: control signal
19: 보조제어신호 21: 제 2 회로19: auxiliary control signal 21: second circuit
31: 제 1 기준값 32: 제 2 기준값31: first reference value 32: second reference value
41: 스위칭 회로 43: 출력핀41: switching circuit 43: output pin
111: 제 1 상태 천이 소자 112: 제 2 상태 천이 소자111: first state transition element 112: second state transition element
121: 제 1 입력상태 122: 제 2 입력상태121: first input state 122: second input state
131: 제 1 과도신호에 대한 제 1 타입 상태 131: first type status for the first transient signal
132: 제 1 과도 신호에 대한 제 2 타입 상태132: second type state for the first transient signal
141: 제 2 과도신호에 대한 제 1 종 상태 141: Type 1 condition for the second transient signal
142: 제 2 과도신호에 대한 제 2 종 상태142: Type 2 state for the second transient signal
171: 제 1 출력상태 172: 제 2 출력상태171: first output state 172: second output state
181: 제 1 제어상태 182: 제 2 제어상태181: first control state 182: second control state
211: 검출회로 212: 지연소자211: detection circuit 212: delay element
213: 비교 회로 214: 플립플롭 213: comparison circuit 214: flip-flop
215: 제 1 비교 결과 신호 216: 제 2 비교 결과 신호 215: first comparison result signal 216: second comparison result signal
411: 제 1 스위칭소자 412: 제 2 스위칭소자411: first switching element 412: second switching element
43: 출력핀 415: 반전소자 43: output pin 415: inverting element
본 발명은 신호 레벨 천이시에 고유하게 발생하는 노이즈(noise)에 대항하는 면역화 설계에 관한 것으로, 특히 디지털 신호의 신호 레벨 천이에서 고유하게 발생하는 노이즈 영역에 대항하는 면역화 장치와 그 방법에 관한 것이다.The present invention relates to an immunization design against noise inherent in signal level transitions, and more particularly, to an immunization device and method for combating noise regions inherently in signal level transitions of digital signals. .
도 1은 상태 천이점 Vih가 상태 천이점 Vil보다 항상 큰 종래의 쉬미트 트리거 회로의 천이 특성을 보여준다. Vih 혹은 Vil중 어느 하나가 거기에 인가된 입력신호의 신호 레벨 천이(고전압 레벨에서 저전압 레벨 혹은 그 역으로의 스위칭과 같은)에서 고유한 노이즈 영역내에 있으면, 그러한 쉬미트 트리거 회로를 기본으로 하여 제공되는 출력신호는 시간 영역내에서 항상 진동하거나 불안정하게 된다. 이는 특히 입력신호가 두 신호 레벨 사이에서 주기적으로 스위칭할 때(즉, 입력신호가 고 신호 레벨에서 저 신호 레벨로, 그리고 그 역으로 상태 천이를 주기적으로 이행할 때) 심각하게 발생한다. Figure 1 shows the transition characteristics of a conventional Schmitt trigger circuit where the state transition point Vih is always greater than the state transition point Vil. If either Vih or Vil is in the inherent noise region at the signal level transition (such as switching from high voltage level to low voltage level or vice versa) of the input signal applied thereto, then provided based on such a Schmitt trigger circuit. The output signal is always vibrated or unstable in the time domain. This is particularly serious when the input signal periodically switches between two signal levels (ie, when the input signal periodically transitions from a high signal level to a low signal level and vice versa).
또한 쉬미트 트리거 회로에서 Vih이 Vil보다 높은 레벨이어야 한다는 제한 때문에, 상태 천이점 Vih와 Vil이 동시에 노이즈 영역을 벗어나도록 조절한다는 것은 결코 쉽지가 않고, 이는 결과적으로 출력신호의 품질의 제어를 어렵게 한다. Also, due to the limitation that Vih must be higher than Vil in the Schmitt trigger circuit, it is never easy to adjust the state transition points Vih and Vil out of the noise region at the same time, which in turn makes it difficult to control the quality of the output signal. .
이 문제의 해결을 위한 중요성은 디지털 시스템의 적용분야가 넓어지고, 구동전압이 낮아지고, 동작속도가 빨라질수록 증가한다. The importance for resolving this problem increases with the wider application of digital systems, lower driving voltages and faster operating speeds.
그러므로, 본 발명은 상태 천이점 Vih가 Vil보다 커야 한다는 조건 없이 Vih와 Vil가 독립적으로 선택될 수 있는 회로 및 방법을 제공하므로써, 입력신호의 다른 신호 레벨들 사이에서 출력신호가 상태천이(예를 들어, 고전압에서 저전압 레벨로의 또는 그 역으로의 천이)할 때 고유하게 발생하는 노이즈 영역에 대항하여 출력신호가 쉽게 면역화될 수 있고, 디지털 신호 시스템이 효과적으로 개선될 수 있으며, 컴퓨터, 디지털 통신, 디지털 제어 및 여타의 디지털 신호에 의하여 구동되는 시스템에 중요한 기여를 하게 된다. Thus, the present invention provides a circuit and method in which Vih and Vil can be selected independently without the condition that the state transition point Vih must be greater than Vil, thereby allowing the output signal to transition between different signal levels of the input signal (e.g., For example, an output signal can be easily immunized against a noise region inherently occurring when transitioning from a high voltage to a low voltage level and vice versa, a digital signal system can be effectively improved, and a computer, digital communication, Significant contributions are made to systems driven by digital control and other digital signals.
본 발명의 목적은 입력 신호의 신호 레벨 천이시(다른 전압 레벨 혹은 전류 레벨 혹은 전력 레벨 사이에서의 천이)에 고유하게 발생하는 노이즈 영역에 대항하여 면역화되며, 입력 신호에 반응하는 출력신호를 제공하는 장치 및 그 방법을 제공하는데 있다. It is an object of the present invention to provide an output signal that is immunized against a noise region inherent in a signal level transition of an input signal (a transition between different voltage levels or current levels or power levels). An apparatus and a method thereof are provided.
본 발명의 다른 목적은 종래의 쉬미트 트리거 회로와 달리 입력신호의 상태 천이점의 선택이 제한되지 않도록 하므로써, 입력 신호의 신호 레벨 천이시(다른 전압 레벨간 혹은 다른 전류 레벨간, 혹은 다른 에너지 레벨간의 상태천이와 같은)에 고유하게 발생하는 노이즈 영역을 피해서 상태 천이점들이 쉽게 선택될 수 있고, 출력신호를 안정적으로 유도할 수 있는 장치 및 방법을 제공하는 데 있다.Another object of the present invention is to prevent the selection of the state transition point of the input signal unlike the conventional Schmitt trigger circuit, so that when the signal level of the input signal transitions (between different voltage levels or between different current levels, or different energy levels) The present invention provides an apparatus and a method in which state transition points can be easily selected to avoid noise regions inherently occurring in the state transition of the liver and can stably induce an output signal.
이러한 목적을 달성하기 위한 본 발명의 일 측면에 따르면, 입력신호에 응답하여 출력신호를 제공하는 장치는 입력신호의 신호 레벨 천이시(다른 전압 레벨간 혹은 다른 전류 레벨간, 다른 에너지 레벨간의 천이점과 같은)에 고유하게 발생하는 노이즈 영역에 대항하여 면역화되는 출력신호를 갖는다. According to an aspect of the present invention for achieving this object, the device for providing an output signal in response to the input signal is a transition point of the signal level of the input signal (transition point between different voltage levels or between different current levels, different energy levels Have an output signal that is immunized against a noise region inherently occurring.
이 면역화 장치는 제 1 회로와 제 2 회로를 포함한다. 제 1 회로는 입력신호에 응답하여 제 1 과도신호와 제 2 과도신호를 제공한다. 제 1 과도신호는 입력신호가 제 1 천이 임계값보다 높을 때 제 1 타입 상태(예를 들어, 더 낮은 전압 레벨 또는 전류 레벨, 또는 에너지 레벨)에 있고, 입력신호가 제 1 천이 임계값보다 낮을 때 제 2 타입 상태(예를 들어, 더 높은 전압 레벨 또는 전류 전위 또는 에너지 레벨)에 있다. 제 2 과도신호는 입력신호가 제 2 천이 임계값보다 낮을 때 제 2 종 상태(예를 들어, 제 2 타입 상태와 반드시 동일하지는 않지만 더 높은 전압 레벨 또는 전류 레벨, 또는 에너지 레벨)에 있고, 입력신호가 제 2 천이 임계값보다 높을 때 제 1 종 상태(예를 들어, 제 1 타입 상태와 반드시 동일하지는 않지만 더 높은 전압 레벨 또는 전류 전위 또는 에너지 레벨)에 있다. 여기서, 제 1 천이 임계값과 제 2 천이 임계값은 노이즈 영역을 벗어나 있다.This immunization device comprises a first circuit and a second circuit. The first circuit provides a first transient signal and a second transient signal in response to the input signal. The first transient signal is in a first type state (eg, a lower voltage level or current level, or an energy level) when the input signal is higher than the first transition threshold, and the input signal is lower than the first transition threshold. When in a second type state (eg, a higher voltage level or current potential or energy level). The second transient signal is in a second type state (eg, a higher voltage level or current level, or energy level, but not necessarily the same as the second type state) when the input signal is below the second transition threshold, and the input When the signal is above the second transition threshold, it is in the first type state (eg, a higher voltage level or current potential or energy level, although not necessarily the same as the first type state). Here, the first transition threshold and the second transition threshold are out of the noise region.
제 2 회로는 입력신호를 검출하여 출력신호를 제공한다. 신호레벨로부터 제 1 천이 임계값으로 감소하는 입력신호가 검출될 때, 제 1 출력상태에서의 출력신호는 제 1 과도신호의 상태 천이(예를 들어, 고전압 레벨에서 저전압 레벨로의 천이, 또는 그 역으로의 천이)에 응답하여 제공된다. 신호레벨로부터 제 2 천이 임계값으로 증가하는 입력신호가 검출될 때, 제 2 출력상태에서의 출력신호는 제 2 과도신호의 상태 천이에 응답하여 제공된다. The second circuit detects an input signal and provides an output signal. When an input signal that decreases from the signal level to the first transition threshold is detected, the output signal in the first output state results in a state transition (e.g., transition from a high voltage level to a low voltage level) of the first transient signal. In reverse). When an input signal increasing from the signal level to the second transition threshold is detected, the output signal in the second output state is provided in response to the state transition of the second transient signal.
상기한 제 1 천이 임계값과 제 2 임계값은 노이즈 발생 영역을 피해 쉽게 선택될 수 있다. 그로 인해, 입력신호의 다른 전압 레벨들간 또는 전류 레벨들간 또 는 에너지 레벨들간의 신호 레벨 천이(고전압/고전류/고에너지 레벨에서 저전압/저전류/저에너지 레벨로의 상태 천이 혹은 그 역으로의 상태천이와 같은)에서 고유하게 발생하는 노이즈(noise)에 대항하여 출력신호는 현저한 면역성을 갖게 된다.The first transition threshold and the second threshold may be easily selected to avoid the noise generation area. Thereby, a signal level transition (state transition from high voltage / high current / high energy level to low voltage / low current / low energy level or vice versa between different voltage levels or between current levels or energy levels of the input signal) The output signal is remarkably immune against noise inherently occurring in such a case.
상기한 제 2 회로는 검출회로와 스위칭회로를 구비한다. The second circuit includes a detection circuit and a switching circuit.
검출 회로는 입력 신호에 응답하여 제어 신호를 제공하는데, 이 제어신호는 입력신호가 제 1 입력 상태일 때 제 1 제어상태(예를 들면, 고전압 레벨)로 있고, 입력신호가 제 1 기준값보다 낮아지려고 제 1 입력상태로부터 감소할 때 제 2 제어상태(예를 들면, 저전압 레벨)에 있으며, 입력신호가 제 2 기준값보다 높아지려고 제 2 입력상태에서 증가할 때에는 제 1 제어상태로 있다. 여기서, 제 1 기준값은 제 1 천이 임계값보다 낮은 반면 제 2 기준값은 제 2 천이 임계값보다 높다. The detection circuit provides a control signal in response to the input signal, the control signal being in a first control state (eg, a high voltage level) when the input signal is in the first input state, the input signal being lower than the first reference value. It is in a second control state (e.g., a low voltage level) when decreasing from the first input state to lose, and is in a first control state when the input signal is increased in the second input state to increase above the second reference value. Here, the first reference value is lower than the first transition threshold while the second reference value is higher than the second transition threshold.
스위칭회로는, 제어신호가 제 1 제어 상태일 때, 제 1 과도 신호의 상태 천이(예를 들어 저전압/저전류/저에너지레벨에서 고전압/고전류/고에너지 레벨로의 천이)에 응답하여 제 1 출력상태로 출력신호를 제공하며, 제어신호가 제 2 제어상태일 때, 제 2 과도 신호의 상태 천이(예를 들어, 고전압/고전류/고에너지레벨에서 저전압/저전류/저에너지레벨로의 천이)에 응답하여 제 2 출력 상태로 출력신호를 제공한다.The switching circuit outputs the first output in response to a state transition of the first transient signal (e.g., transition from a low voltage / low current / low energy level to a high voltage / high current / high energy level) when the control signal is in the first control state. To provide an output signal, and when the control signal is in the second control state, to a state transition of the second transient signal (e.g., transition from high voltage / high current / high energy level to low voltage / low current / low energy level). In response, provide an output signal to the second output state.
다시 제어신호가 제 1 제어상태일 경우, 스위칭회로는 또 다시 제 1 과도 신호의 천이상태(예를 들어 저전압/저전류/저에너지 레벨에서 고전압/고전류/고에너지 레벨로의 천이 또는 그 역으로의 천이)에 응답하여 제 1 출력상태로 출력신호를 제공한다. 이처럼, 스위칭회로는 인가받은 입력 신호에 응답하여 지속적으로 안정 적인 출력신호를 제공할 수 있다.Again, when the control signal is in the first control state, the switching circuit again again transitions from the transition state of the first transient signal (e.g., from low voltage / low current / low energy level to high voltage / high current / high energy level or vice versa). Provide an output signal to the first output state in response to a transition). As such, the switching circuit can continuously provide a stable output signal in response to the input signal.
본 발명의 제 2 측면에 따르면, 본 발명은 하강 에지보다는 상승 에지로 시작하는 입력펄스신호에도 적용될 수 있고, 입력신호에 응답하여 출력신호를 제공하기 위한 회로로 표현될 수 있는 것으로 이해될 수 있으며, 이 출력신호는 입력신호의 신호 레벨 천이시(다른 전압 또는 다른 전류 또는 다른 에너지 레벨 사이에서의 상태천이와 같은)에 고유하게 발생되는 노이즈 영역에 대항하여 면역화 된다.According to the second aspect of the present invention, the present invention may be applied to an input pulse signal starting with a rising edge rather than a falling edge, and may be understood as a circuit for providing an output signal in response to the input signal. This output signal is immunized against a noise area inherent in the signal level transition of the input signal (such as a transition between different voltages or currents or different energy levels).
본 발명의 제 2 측면에 따른 회로는 제 1 회로와 제 2 회로를 포함한다.The circuit according to the second aspect of the invention comprises a first circuit and a second circuit.
제 1 회로는 입력신호에 응답하여 제 1 과도 신호와 제 2 과도 신호를 제공하며, 제 1 과도신호는 입력신호가 제 1 천이 임계값보다 높을 때 제 1 상태(예를 들어, 저전압 레벨, 저전류 레벨 또는 저에너지 레벨)로 있고, 반면에 입력신호가 제 1 임계값보다 낮을 때 제 2 상태(예를 들어, 고전압 레벨, 고전류 레벨 또는 고에너지 레벨)로 있다. 제 2 과도신호는 입력신호가 제 2 천이 임계값보다 낮을 때 제 2 종 상태(예를 들어, 고전압 레벨, 고전류 레벨 또는 제 2 상태와 반드시 동일하지는 않는 고에너지 레벨)로 있고, 입력신호가 제 2 임계값보다 높을 때 제 1 종 상태(예를 들어, 저전압 레벨, 저전류 레벨 또는 제 1 상태와 반드시 동일하지는 않는 저에너지 레벨)로 있다. 여기서, 제 1 천이 임계값과 제 2 천이 임계값은 노이즈 영역 밖에 있다.The first circuit provides a first transient signal and a second transient signal in response to the input signal, the first transient signal being in a first state (eg, low voltage level, low when the input signal is higher than the first transition threshold). Current level or low energy level, while in a second state (eg, high voltage level, high current level or high energy level) when the input signal is below the first threshold. The second transient signal is in a second type state (eg, a high voltage level, a high current level, or a high energy level that is not necessarily the same as the second state) when the input signal is lower than the second transition threshold, and the input signal is in the second state. It is in a first type state (eg, a low voltage level, a low current level, or a low energy level that is not necessarily the same as the first state) when higher than two thresholds. Here, the first transition threshold and the second transition threshold are outside the noise region.
제 2 회로는 입력신호를 검출하여 출력신호를 제공한다. 임의의 신호 레벨에서 제 1 천이 임계값으로 증가한 입력신호가 검출될 때, 제 1 출력상태로 있는 출력신호는 제 1 과도 신호의 상태 천이에 응답하여 제공되고, 임의의 신호 레벨에서 제 2 천이 임계값으로 감소한 입력신호가 검출될 때, 제 2 출력상태로 있는 출력신호는 제 2 천이 신호의 상태 천이에 응답하여 제공된다.The second circuit detects an input signal and provides an output signal. When an input signal that is increased to a first transition threshold at any signal level is detected, an output signal that is in the first output state is provided in response to a state transition of the first transient signal and at a second signal threshold a second transition threshold. When an input signal reduced in value is detected, the output signal in the second output state is provided in response to the state transition of the second transition signal.
명백하게, 본 발명의 제 2 실시예에 따르면, 제 1 천이 임계값과 제 2 천이 임계값도 노이즈 발생구역을 피해서 위치하도록 쉽게 선택될 수 있으며, 그에 따라 출력신호가 입력신호의 신호 레벨 천이(다른 전압 전위, 다른 전류 전위 또는 다른 에너지 레벨들 사이에서의 상태 천이와 같은)에서 고유하게 발생하는 노이즈 영역에 대항하여 상당한 정도로 면역화 될 수 있다. Obviously, according to the second embodiment of the present invention, the first transition threshold and the second transition threshold can also be easily selected to be located away from the noise generating area, so that the output signal is a signal level transition of the input signal. Immunity can be immunized to a significant extent against noise regions inherently occurring at voltage potentials, different current potentials or state transitions between different energy levels.
본 발명의 제 2 측면에 따르면, 제 2 회로는 검출회로와 스위칭 회로를 포함할 수 있다.According to a second aspect of the present invention, the second circuit may comprise a detection circuit and a switching circuit.
검출회로는 입력 신호에 응답하여 제어 신호를 제공하는데, 이 제어신호는 입력신호가 제 1 입력상태에 있을 때 제 1 제어상태(예를 들어, 고 전압 레벨)로 있고, 반면에 입력신호가 제 1 기준값보다 높아지려고 제 1 입력상태로부터 증가할 때 제 2 제어 상태(예를 들면 저 전압 레벨)로 있다. 또, 제어신호는 입력신호가 제 2 기준값보다 낮아지려고 제 2 입력상태로부터 감소될 때 제 1 제어상태로 있다. 여기서, 제 1 기준값은 제 1 천이 임계값보다 높은 반면 제 2 기준값은 제 2 천이 임계값보다 낮다.The detection circuit provides a control signal in response to the input signal, which is in a first control state (eg, a high voltage level) when the input signal is in the first input state, while the input signal It is in a second control state (e.g. a low voltage level) when increasing from the first input state to be higher than one reference value. Further, the control signal is in the first control state when the input signal is reduced from the second input state to be lower than the second reference value. Here, the first reference value is higher than the first transition threshold while the second reference value is lower than the second transition threshold.
스위칭회로는 제어신호가 제 1 제어상태에 있을 때, 제 1 과도신호의 상태 천이에 응답하여 제 1 출력상태로 출력신호를 제공하고, 제어신호가 제 2 제어상태에 있을 때, 제 2 과도신호의 상태 천이에 응답하여 제 2 출력상태로 출력신호를 제공한다. 제어신호가 다시 제 1 제어상태에 있을 때, 스위칭회로는 다시 제 1 과 도신호의 상태 천이에 응답하여 제 1 출력상태로 출력신호를 제공할 것이다. 이처럼, 스위칭회로는 거기에 인가된 입력신호들에 응답하여 안정한 출력신호를 계속해서 제공한다. The switching circuit provides the output signal to the first output state in response to the state transition of the first transient signal when the control signal is in the first control state, and the second transient signal when the control signal is in the second control state The output signal is provided to the second output state in response to the state transition of. When the control signal is again in the first control state, the switching circuit will again provide the output signal to the first output state in response to the state transition of the first and the degree signal. As such, the switching circuit continues to provide a stable output signal in response to the input signals applied thereto.
본 발명의 제 1 또는 제 2 측면 중 어느 하나에 따르는 스위칭회로는 제 1 스위칭 소자, 제 2 스위칭 소자 및 출력 핀을 구비한다. 여기서 제어신호가 제 1 제어상태에 있을 때, 제 1 스위칭 소자는 제 1 과도신호의 상태 천이에 응답하여 제 1 출력상태로 출력신호를 출력 핀에 제공하고, 제어신호가 제 2 제어상태에 있을 때, 제 2 스위칭소자는 제 2 과도 신호의 상태 천이에 응답하여 제 2 출력상태로 출력신호를 출력 핀에 제공한다. The switching circuit according to any one of the first or second aspects of the invention comprises a first switching element, a second switching element and an output pin. Here, when the control signal is in the first control state, the first switching element provides the output signal to the output pin in the first output state in response to the state transition of the first transient signal, and the control signal is in the second control state. At this time, the second switching element provides the output signal to the output pin in the second output state in response to the state transition of the second transient signal.
제 1 출력상태에 있고 제 1 과도신호의 상태 천이에 응답하여 제 1 스위칭소자에 의하여 출력 핀에 제공되는 출력신호는, 제 2 출력상태에 있는 출력신호가 제 2 과도신호의 상태 천이에 응답하여 제 2 스위칭소자에 의하여 제공될 때까지 제 1 출력상태로 유지되므로써, 출력 핀에서의 출력신호의 상태는 입력상태에 대한 두 출력상태들 사이에서 스위칭된다.An output signal provided to the output pin by the first switching element in a first output state and in response to a state transition of the first transient signal, wherein the output signal in the second output state is in response to a state transition of the second transient signal. By being kept in the first output state until provided by the second switching element, the state of the output signal at the output pin is switched between the two output states for the input state.
만약 제 1 기준값과 제 2 기준값 모두가 노이즈(noise)발생 구역을 피해서 선택된다면, 출력 신호도 입력신호의 신호 레벨 천이(다른 레벨의 전압, 다른 레벨의 전류 또는 다른 전위의 에너지와 같은)에서 고유하게 발생되는 노이즈에 대항하여 더욱 더 면역화될 수 있다.If both the first reference value and the second reference value are chosen to avoid the noise generating area, the output signal is also inherent in the signal level transition (such as voltage at different levels, current at different levels, or energy at different potentials) of the input signal. Can be more and more immunized against the generated noise.
본 발명의 제 3 측면은 입력신호에 응답하여 출력신호를 제공하는 방법으로서, 이 출력신호는 입력신호의 신호 레벨 천이에서 고유하게 발생되는 노이즈 영역 에 대항하여 면역화된다. A third aspect of the invention is a method of providing an output signal in response to an input signal, the output signal being immunized against a noise region inherently generated in the signal level transition of the input signal.
상기한 방법은, (1) 입력신호의 두 신호 레벨(예를 들어, 디지털 신호의 각기 다른 전압 레벨, 다른 전류 레벨, 또는 다른 에너지 레벨) 사이에서 노이즈 발생 영역을 피해서 제 1 천이 임계값과 제 2 천이 임계값을 선택하는 단계;The above method involves (1) avoiding a noise generating region between two signal levels of an input signal (e.g., different voltage levels, different current levels, or different energy levels of a digital signal) and thus reducing the first transition threshold and the first transition threshold. Selecting a two transition threshold;
(2) 입력신호가 제 1 천이 임계값보다 높을 때, 제 1 과도신호가 제 1 타입 상태에 있는 반면, 입력신호가 제 1 천이 임계값보다 낮을 때 제 2 타입 상태로 되는 제 1 과도신호를 입력신호에 응답하여 제공하는 단계; (2) When the input signal is higher than the first transition threshold, the first transient signal is in the first type state, while when the input signal is lower than the first transition threshold, the first transient signal is brought into the second type state. Providing in response to an input signal;
(3) 입력신호가 제 2 천이 임계값보다 높을 때, 제 2 과도신호가 제 1 종 상태로 있는 반면, 입력신호가 제 2 천이 임계값보다 낮을 때 제 2 과도신호가 제 2 종 상태로 있는 제 2 과도신호를 입력신호에 응답하여 제공하는 단계; 및(3) When the input signal is higher than the second transition threshold, the second transient signal is in the first type state, while when the input signal is lower than the second transition threshold, the second transient signal is in the second type state. Providing a second transient signal in response to an input signal; And
(4) 입력신호의 감소가 검출될 때, 제 1 과도신호의 상태 천이에 응답하여 제 1 출력상태로 제공되는 반면, 입력신호의 증가가 검출될 때, 제 2 과도신호의 상태 천이에 응답하여 제 2 출력상태로 제공되는 출력신호를 제공하기 위하여 입력신호의 변화를 검출하는 단계를 포함한다.(4) When a decrease in the input signal is detected, the first output state is provided in response to a state transition of the first transient signal, while when an increase in the input signal is detected, in response to a state transition of the second transient signal. Detecting a change in the input signal to provide an output signal provided in the second output state.
분명하게 상기에서 기술한 측면들 이외의 다른 측면들이 있을 수 있다. 예를 들면 본 발명의 제 4 측면은 입력신호에 응답하여 출력신호를 제공하기 위한 방법으로서, 이 출력신호는 입력신호의 신호 레벨 천이에서 고유하게 발생하는 노이즈 영역에 대항하여 면역화된다. 이 방법은 다음의 네 단계를 포함한다:Obviously, there may be other aspects than those described above. For example, a fourth aspect of the present invention is a method for providing an output signal in response to an input signal, the output signal being immunized against a noise region inherently occurring in the signal level transition of the input signal. This method involves four steps:
(1) 입력신호의 두 개의 신호레벨(예를 들면, 디지털 신호의 다른 두 개의 전압 레벨, 다른 전류 레벨 또는 임의 신호의 다른 에너지 레벨) 사이에서 노이즈(noise)를 피해서 제 1 천이 임계값 및 제 천이 2 임계값을 선택하는 단계;(1) avoid a noise between two signal levels of an input signal (e.g., two different voltage levels of a digital signal, another current level, or another energy level of an arbitrary signal) to avoid the first transition threshold and the first transition threshold. Selecting a transition 2 threshold;
(2) 입력신호가 제 1 천이 임계값보다 낮을 때, 제 1 과도신호가 제 1 타입 상태에 있는 반면, 입력신호가 제 1 천이 임계값보다 높을 때, 제 1 과도신호가 제 2 타입 상태로 되는 제 1 과도신호를 입력신호에 응답하여 제공하는 단계;(2) When the input signal is lower than the first transition threshold, the first transient signal is in the first type state, while when the input signal is higher than the first transition threshold, the first transient signal is brought to the second type state. Providing a first transient signal in response to an input signal;
(3) 입력신호가 제 2 천이 임계값보다 낮을 때, 제 2 과도신호가 제 1 종 상태에 있는 반면에, 입력신호가 제 2 천이 임계값보다 높을 때 제 2 과도신호가 제 2 종 상태로 있는 제 2 과도신호를 입력신호에 응답하여 제공하는 단계; 및(3) When the input signal is lower than the second transition threshold, the second transient signal is in the first type state, while when the input signal is higher than the second transition threshold, the second transient signal is brought into the second type state. Providing a second transient signal in response to an input signal; And
(4) 입력신호의 증가가 검출될 때, 제 1 과도신호의 상태 천이에 응답하여 제 1 출력상태로 출력신호가 제공되는 반면에, 입력신호의 증가가 검출될 때, 제 2 과도신호의 상태 천이에 응답하여 제 2 출력상태로 출력신호가 제공되도록 입력신호의 변화를 검출하여 출력신호에 제공하는 단계.(4) When an increase in the input signal is detected, the output signal is provided in the first output state in response to the state transition of the first transient signal, while the state of the second transient signal is detected when the increase in the input signal is detected. Detecting a change in the input signal and providing the output signal to the output signal such that the output signal is provided to the second output state in response to the transition.
본 발명은 첨부한 도면을 참조한 다음의 바람직한 실시예에 대한 설명으로부터 가장 잘 이해될 수 있을 것이다.The invention will be best understood from the following description of the preferred embodiments with reference to the attached drawings.
도 2는 입력신호에 응답하여 출력신호를 제공하기 위한 방법을 설명하기 위한 것으로서, 이 출력신호는 입력신호의 신호 레벨 천이에서 고유하게 발생하는 노이즈 영역에 대항하여 면역화되는 것을 보여주는 회로도이고, 도 3은 도 2의 타이밍 도이다.FIG. 2 is a diagram illustrating a method for providing an output signal in response to an input signal, wherein the output signal is a circuit diagram showing that the output signal is immunized against a noise region inherently occurring in the signal level transition of the input signal. Is a timing diagram of FIG.
도 2와 도 3을 참조하면, 면역화 장치는 제 1 회로(11)와 제 2 회로(21)을 포함한다. 제 1 회로(11)는 입력신호(12)에 응답하여 제 1 과도신호(13)와 제 2 과도신호(14)를 제공한다. 제 1 과도신호(13)는 입력신호(12)가 제 1 천이 임계값(15)보다 높을 때 제 1 타입 상태(131)에 있고, 입력신호(12)가 제 1 천이 임계값(15)보다 낮을 때 제 2 형 상태(132)에 있다. 제 2 과도신호(14)는 입력신호(12)가 제 2 천이 임계값(16)보다 낮을 때 제 2 종 상태(142)에 있고, 입력신호(12)가 제 2 천이 임계값(16)보다 높을 때 제 1 종 상태(141)에 있다. 여기서, 제 1 천이 임계값(15)과 제 2 천이 임계값(16)은 둘 다 노이즈 영역을 벗어나 있다.2 and 3, the immunization device includes a first circuit 11 and a second circuit 21. The first circuit 11 provides the first
제 2 회로(21)는 입력신호(12)를 검출하여 출력신호(17)를 제공한다. 신호레벨로부터 제 1 천이 임계값(15)으로 감소하는 입력신호(12)가 검출될 때, 제 1 출력상태(171)에서의 출력신호(17)는 제 1 과도신호(13)의 상태 천이(낮은 전압/전류/에너지 레벨(131)에서 높은 전압/전류/에너지 레벨(132)로의 천이)에 응답하여 제공된다. 신호레벨로부터 제 2 천이 임계값(16)으로 증가하는 입력신호(12)가 검출될 때, 제 2 출력상태(172)에서의 출력신호(17)는 제 2 과도신호(14)의 상태 천이(높은 전압/전류/에너지 레벨(142)로부터 낮은 전압/전류/에너지 레벨(141)로의 천이)에 응답하여 제공된다. The second circuit 21 detects the
상기한 제 1 천이 임계값(15)과 제 2 임계값(16)은 노이즈(noise) 발생 영역(61, 71)을 피해 쉽게 선택될 수 있다. 그로 인해, 출력신호(17)는 노이즈 영역(61, 71)에 대항하여 상당한 정도로 면역화될 수 있다.The
제 1 회로(11)는 제 1 과도신호(13)를 제공하기 위한 제 1 상태 천이 소자(111)와 제 2 과도신호(14)를 제공하기 위한 제 2 상태 천이 소자(112)를 포함한다. 제 1 상태 천이 소자(111)는 입력신호(12)가 제 1 천이 임계값(15)보다 높을 때 제 1 타입 상태(131: 예를 들어, 저전압 레벨)에서 제 1 과도신호(13)를 제공하고, 반면에 입력신호(12)가 제 1 천이 임계값(15)보다 낮을 때 제 2 형 상태(132: 예를 들어, 고전압 레벨)에서 제 1 과도신호(13)를 제공하도록 구성된다. 제 2 상태 천이 소자(112)는 입력신호(12)가 제 2 천이 임계값(16)보다 낮을 때 제 2 종 상태(142)에서 제 2 과도신호(14)를 제공하고, 반면에 입력신호(12)가 제 2 천이 임계값(16)보다 높을 때 제 1 종 상태(141)에서 제 2 과도신호(14)를 제공한다.The first circuit 11 includes a first
도 6에 도시된 것처럼, 상기한 상태 천이 소자(111, 112)는 직렬 연결된 각각 두 개의 모스펫(MOSFET)으로 구성될 수도 있다. 제 1 천이 임계값(15)과 제 2 천이 임계값(16)은 모스펫의 길이에 대한 폭의 비를 조절하는 것에 의하여 선택될 수 있다.As illustrated in FIG. 6, the
제 2 회로는 검출회로(211)와 스위칭회로(41)를 구비한다. The second circuit includes a
검출 회로(211)는 입력 신호(12)에 응답하여 제어 신호(18)를 제공하는데, 이 제어신호(18)는 입력신호(12)가 제 1 입력 상태(121)일 때에는 제 1 제어상태(181)에 있고, 반면에 입력신호(12)가 제 1 기준값(31)보다 낮아지려고 제 1 입력상태(121)로부터 감소할 때에는 제 2 제어상태(182)에 있으며, 입력신호(12)가 제 2 기준값(32)보다 높아지려고 제 2 입력상태(122)로부터 증가할 때에는 제 1 제어상태(181)로 있다. 여기서, 제 1 기준값(31)은 제 1 천이 임계값(15)보다 낮은 반면 제 2 기준값(32)은 제 2 천이 임계값(16)보다 높다. The
스위칭회로(41)는, 제어신호(18)가 제 1 제어 상태(181)일 때, 제 1 과도 신호(13)의 상태 천이(예를 들어, 저전압/저전류/저에너지레벨에서 고전압/고전류/ 고에너지레벨로의 천이)에 응답하여 제 1 출력상태(171)로 출력신호(17)를 출력하며, 제어신호(18)가 제 2 제어상태(182)일 때에, 제 2 과도 신호(14)의 상태 천이(예를 들어 고전압/고전류/고에너지 레벨에서 저전압/저전류/저에너지 레벨로 전환하는)에 응답하여 제 2 출력 상태(172)로 출력신호(17)를 제공한다.The switching
다시 제어신호(18)가 제 1 제어상태(181)일 경우, 스위칭회로(41)는 또 다시 제 1 과도 신호(13)의 천이상태에 응답하여 제 1 출력상태(171)로 출력신호(17)를 제공한다. 제 1 과도신호(13) 및 제 2 과도신호(14)와 함께 제어신호(18)의 구동에 근거하여, 노이즈 영역(61, 71)을 벗어나서 제 1 천이 임계값(15)과 제 2 천이 임계값(16)이 선택될 때, 본 발명의 회로는 인가받은 입력신호(12)에 응답하여 연속적으로 출력신호(17)를 제공할 수 있다. When the
스위칭회로(41)는 제 1 스위칭 소자(411), 제 2 스위칭 소자(412) 및 출력 핀(43)을 구비한다. 여기서 제어신호(18)가 제 1 제어상태(181)에 있을 때, 제 1 스위칭 소자(411)는 제 1 과도신호(13)의 제 1 타입 상태 레벨(131)에서 제 2 형 상태 레벨(132)로의 상태 천이에 응답하여 제 1 출력상태(171)로 출력신호(17)를 출력핀(43)에 제공하고, 제어신호(18)가 제 2 제어상태(182)에 있을 때, 제 2 스위칭소자(412)는 제 2 과도 신호(14)의 제 2 종 상태 레벨(142)에서 제 1 종 상태 레벨(141)로의 상태 천이에 응답하여 제 2 출력상태(172)로 출력신호(17)를 출력 핀(43)에 제공한다. The switching
검출회로(211)는 비교회로(213)와 플립플롭(214)을 포함한다. 비교회로(213)는 입력신호(12)에 응답하여 플립플롭(214)에 제 1 비교결과신호(215)와 제 2 비교 결과신호(216)를 제공하고, 플립플롭(214)은 제 1 비교결과신호(215)와 제 2 비교결과신호(216)에 따라 제어신호(18)를 제공한다.The
제 1 비교결과신호(215)는 플립플롭(214)의 리셋 입력 핀(ri)을 통하여 수신되고, 제 2 비교결과신호(216)는 플립플롭(214)의 클럭 입력 핀(ci)을 통하여 수신된다. 여기서, 입력신호(12)가 제 1 기준값(31)보다 낮아지려고 제 1 입력상태(121)로부터 감소할 때, 제 1 비교결과신호(215)는 플립플롭(214)이 제 2 제어상태(182)로 제어신호(18)를 제공하려는 상태에 있고, 입력신호가 제 2 기준값(32)보다 높아지려고 제 2 입력상태(122)로부터 증가할 때, 제 2 비교결과신호(216)는 플립플롭(214)이 제 1 제어상태(181)로 제어신호(18)를 제공하는 상태에 있다. The first
입력신호(12)에 응답하여 출력신호(17)를 제공하고, 이 출력신호(17)는 입력신호(12)의 신호 레벨 천이에서 고유하게 발생하는 노이즈 영역들에 대항하여 면역화되는 본 발명의 제 2 실시예는 도 5에서 설명된 타이밍 도를 참조하여 도 4에서 설명된다. An
도 4/도 5와 도 2/도 3 사이의 차이는 다음과 같다.The difference between FIGS. 4/5 and 2/3 is as follows.
도 4에서 제 2 회로(21)는 제어신호(18)를 보조 제어신호(19)가 되도록 제어신호(18)를 지연하기 위한 지연소자(212)를 포함한다. 제어신호(18)는 제 1 과도신호(13)의 상태 천이에 응답하여 출력신호(17)를 출력 핀(43)에 제공하도록 제 1 스위칭소자(411)를 제어하고, 보조제어신호(19)는 제 2 과도신호(14)의 상태 천이에 응답하여 출력신호(17)를 출력 핀(43)에 제공하도록 제 2 스위칭소자(412)를 제어 한다.In FIG. 4, the second circuit 21 includes a
보조제어신호(19)는 바람직하지 않은 구동으로부터 도 2의 회로를 면역화시킬 의도로 제공된다. 제 1 스위칭 소자(411)에 의해 출력 핀(43)에 제 1 출력상태(171)로 출력신호(17)가 제공될 때, 제 2 스위칭소자(412)는 제 2 제어상태(182)에 있는 제어신호(18)와 제 1 종 상태(141)에 있는 제 2 과도신호(14)를 입력하며, 이에 따라 출력 핀(43)이 여전히 출력신호(17)를 제 1 출력상태(171)로 유지할 때, 제 2 스위칭소자(412)에 의하여 출력 핀(43)에 제 2 출력상태(172)로 출력신호(17)가 제공된다.The
실제, 도 2의 인버팅 소자(415)는 인버팅 소자와 지연소자로 동시에 기능하며, 이에 따라 지연소자(212)는 도 2의 회로성능에 영향을 주지 않고 생략될 수 있다. In fact, the inverting
제어신호(18)과 보조제어신호(19) 사이의 위상 차이로 인하여 생길 가능성이 있는 출력 핀(43)에서의 순간적인 플로팅 상태는, 출력 핀(43)에 의하여 구동되는 소자들의 기생용량에 의하여 오프 셋 되거나, 출력 핀(43)과 공통단(접지)을 연결하는 매우 적은 용량의 커패시터에 의하여 제거될 수 있다. The instantaneous floating state at the
분명히 도 2와 도 3에 의하여 정의된 실시예는 제 1 천이 임계값(15), 제 2 천이 임계값(16) 및 기준값(31, 32)이 적절하게 선택되는 한, 어떠한 응용에서도 충분히 좋다.Obviously the embodiment defined by FIGS. 2 and 3 is sufficient for any application as long as the
본 발명의 제 3 실시예는, 입력신호(12)에 응답하여 출력신호를 제공하는 방법으로서, 이 출력신호는 입력신호의 신호 레벨 천이에서 고유하게 발생되는 노이 즈 영역에 대항하여 면역화되는데, 도 2와 도 3을 참조하여 설명한다.A third embodiment of the present invention is a method of providing an output signal in response to an
상기한 방법은, (1) 입력신호(12)의 두 신호 레벨(121, 122: 예를 들어, 디지털 신호의 각기 다른 전압 레벨, 다른 전류 레벨, 또는 다른 에너지 레벨) 사이에서 노이즈(noise) 발생 영역(61, 71)을 피해서 제 1 천이 임계값(15)과 제 2 천이 임계값(16)을 선택하는 단계;The method described above includes (1) generating noise between two
(2) 입력신호(12)가 제 1 천이 임계값(15)보다 높을 때, 제 1 과도신호(13)가 제 1 타입 상태(131)에 있는 반면, 입력신호(12)가 제 1 천이 임계값(15)보다 낮을 때, 제 2 타입 상태(132)로 되는 제 1 과도신호(13)를 입력신호(12)에 응답하여 제공하는 단계; (2) When the
(3) 입력신호(12)가 제 2 천이 임계값(16)보다 높을 때, 제 2 과도신호(14)가 제 1 종 상태(141)로 있는 반면, 입력신호(12)가 제 2 천이 임계값(16)보다 낮을 때, 제 2 과도신호(14)가 제 2 종 상태(142)로 있는 제 2 과도신호(14)를 입력신호(12)에 응답하여 제공하는 단계; 및(3) When the
(4) 입력신호(12)의 감소가 검출될 때, 제 1 과도신호(13)의 상태 천이(제 1 타입 상태(131)로부터 제 2 타입 상태(132)로의 천이)에 응답하여 제공되는 반면, 입력신호(12)의 증가가 검출될 때, 제 2 과도신호(14)의 상태 천이(제 2 종 상태(142)로부터 제 1 종 상태(141)로의 천이)에 응답하여 제 2 출력상태(172)로 제공되는 출력신호를 제공하기 위해 입력신호의 변화를 검출하는 단계를 포함한다.(4) When a decrease in the
단계 (4)에서 제 1 과도신호(13)의 상태 천이에 응답하여 제공되는 출력신호(17)는 제 2 출력상태(172)에 있는 출력신호(17)가 제 2 과도신호(14)의 상태 천이에 응답하여 제공될 때까지 제 1 출력상태(172)로 유지된다.The
상기한 방법은 제 1 기준값(31)과 제 2 기준값(32)을 선택하는 단계를 추가로 포함하는데, 여기서 제 1 천이 임계값(15)은 제 1 기준값(31)보다 입력신호(12)의 높은 신호 레벨(도 3에서 제 1 입력상태(121)와 같은)에 가까운 반면, 제 2 천이 임계값(16)은 제 2 기준값(32)보다 입력신호(12)의 더 낮은 신호 레벨(도 3에서 제 2 입력상태(122)와 같은)에 더 가깝다. 단계 (4)는 다음의 단계들(4.1, 4.2)을 포함한다.The method further includes selecting a
(4.1)단계는 입력신호(12)의 변화에 응답하여 제어신호(18)를 출력하는 단계로서, 입력신호(12)가 제 1 기준값(31)과 거의 같아지도록 높은 신호 레벨(121)로부터 감소할 때, 제어신호(18)가 제 1 제어상태(181)로부터 제 2 제어상태(182)로 되는 반면에, 입력신호(12)가 제 2 기준값(32)과 거의 같아지도록 낮은 신호 레벨(122)로부터 증가할 때, 제어신호(18)는 제 2 제어상태(182)로부터 제 1 제어상태(181)로 된다. In step (4.1), the
(4.2)단계에서 제어신호(18)가 제 1 제어상태(181)에 있을 때, 제 1 출력상태(171)에 있는 출력신호(17)가 제 1 과도신호(13)의 상태 천이에 응답하여 제공되는 반면, 제어신호(18)가 제 2 제어상태(182)에 있을 때, 제 2 출력상태(172)에 있는 출력신호(17)가 제 2 과도신호(14)의 상태 천이에 응답하여 제공된다. When the
한편, 여기에서는, 본 발명의 특정 실시예에 대하여 설명하였지만, 본 발명 은 개시된 실시예에만 한정되지 않는 것으로 이해되어야 한다. 통상의 지식을 가진 자에 의하여 변형과 변경이 가능할 것이다. 따라서, 이하 특허청구범위는 본 발명의 사상과 범위를 벗어나지 않는 한 그러한 모든 변형과 변경을 포함하는 것으로 간주된다.Meanwhile, although specific embodiments of the present invention have been described herein, it should be understood that the present invention is not limited to the disclosed embodiments. Modifications and variations may be made by those skilled in the art. Accordingly, the following claims are intended to embrace all such alterations and modifications without departing from the spirit and scope of the invention.
Claims (12)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000011212A KR100687104B1 (en) | 2000-03-07 | 2000-03-07 | Method and Apparatus for immunization against noise inherent in signal level transition |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000011212A KR100687104B1 (en) | 2000-03-07 | 2000-03-07 | Method and Apparatus for immunization against noise inherent in signal level transition |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010087858A KR20010087858A (en) | 2001-09-26 |
KR100687104B1 true KR100687104B1 (en) | 2007-02-26 |
Family
ID=37530651
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020000011212A KR100687104B1 (en) | 2000-03-07 | 2000-03-07 | Method and Apparatus for immunization against noise inherent in signal level transition |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100687104B1 (en) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07288455A (en) * | 1994-03-28 | 1995-10-31 | Motorola Inc | Circuit and method for reinforcing logical transition appearing on route |
JPH0865138A (en) * | 1994-08-22 | 1996-03-08 | Fujitsu Ltd | Signal line driving circuit |
JPH08130446A (en) * | 1994-10-03 | 1996-05-21 | Nokia Mobile Phones Ltd | Current saving detection for input signal level exceeding threshold |
KR20000000632A (en) * | 1998-06-02 | 2000-01-15 | 윤종용 | Comparator having hysteresis |
-
2000
- 2000-03-07 KR KR1020000011212A patent/KR100687104B1/en not_active IP Right Cessation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07288455A (en) * | 1994-03-28 | 1995-10-31 | Motorola Inc | Circuit and method for reinforcing logical transition appearing on route |
JPH0865138A (en) * | 1994-08-22 | 1996-03-08 | Fujitsu Ltd | Signal line driving circuit |
JPH08130446A (en) * | 1994-10-03 | 1996-05-21 | Nokia Mobile Phones Ltd | Current saving detection for input signal level exceeding threshold |
KR20000000632A (en) * | 1998-06-02 | 2000-01-15 | 윤종용 | Comparator having hysteresis |
Also Published As
Publication number | Publication date |
---|---|
KR20010087858A (en) | 2001-09-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6774674B2 (en) | Semiconductor device | |
KR100319607B1 (en) | Analog dll circuit | |
JP4235561B2 (en) | Half-bridge drive circuit and power conversion system including the drive circuit | |
EP0463854B1 (en) | Clocked driver circuit | |
KR20010098518A (en) | Dll circuit, semiconductor device using the same and delay control method | |
US4677321A (en) | TTL compatible input buffer | |
EP0239762B1 (en) | Buffer circuit | |
GB2250391A (en) | Apparatus for generating phase shifted clock signals | |
KR19990044993A (en) | integrated circuit | |
KR0143388B1 (en) | Semiconductor integrated circuit | |
US5801567A (en) | Circuit and method for generating a delayed output signal | |
KR100687104B1 (en) | Method and Apparatus for immunization against noise inherent in signal level transition | |
US6950488B2 (en) | Delay locked-loop circuit for reducing load of variable delay unit at high-frequency operation and locking external clock signal stably | |
KR20010013516A (en) | Coupled sawtooth oscillator | |
US5612630A (en) | Asynchronous self-adjusting input circuit | |
JPH08213892A (en) | Through rate control driving circuit and electric signal generation method | |
JPH06152341A (en) | Buffering circuit | |
CN111682873A (en) | Low-power-consumption output buffer circuit | |
JP3461036B2 (en) | Frequency phase comparator | |
JPH04263514A (en) | Logic circuit | |
CN111835338A (en) | Level shifter device and method for operating level shift circuit | |
US5812003A (en) | TTL delay matching circuit | |
JPH098615A (en) | Integrated circuit | |
JPH1048267A (en) | Peak detection circuit | |
CN113644900B (en) | Interpolation circuit and motor driving circuit |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120206 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |