KR100672694B1 - 씨모스 이미지 센서 제조 방법 - Google Patents

씨모스 이미지 센서 제조 방법 Download PDF

Info

Publication number
KR100672694B1
KR100672694B1 KR1020040105953A KR20040105953A KR100672694B1 KR 100672694 B1 KR100672694 B1 KR 100672694B1 KR 1020040105953 A KR1020040105953 A KR 1020040105953A KR 20040105953 A KR20040105953 A KR 20040105953A KR 100672694 B1 KR100672694 B1 KR 100672694B1
Authority
KR
South Korea
Prior art keywords
metal pad
forming
substrate
pad
layer
Prior art date
Application number
KR1020040105953A
Other languages
English (en)
Other versions
KR20060068031A (ko
Inventor
주상민
Original Assignee
동부일렉트로닉스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 동부일렉트로닉스 주식회사 filed Critical 동부일렉트로닉스 주식회사
Priority to KR1020040105953A priority Critical patent/KR100672694B1/ko
Publication of KR20060068031A publication Critical patent/KR20060068031A/ko
Application granted granted Critical
Publication of KR100672694B1 publication Critical patent/KR100672694B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/14636Interconnect structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14601Structural or functional details thereof
    • H01L27/1462Coatings
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/14Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components sensitive to infrared radiation, light, electromagnetic radiation of shorter wavelength or corpuscular radiation and specially adapted either for the conversion of the energy of such radiation into electrical energy or for the control of electrical energy by such radiation
    • H01L27/144Devices controlled by radiation
    • H01L27/146Imager structures
    • H01L27/14683Processes or apparatus peculiar to the manufacture or treatment of these devices or parts thereof
    • H01L27/14685Process for coatings or optical elements

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Electromagnetism (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Solid State Image Pick-Up Elements (AREA)

Abstract

본 발명은 금속 패드의 표면에 과산화 수소수를 반응시켜 베리어층을 형성하여 각 공정으로부터 금속 패드의 부식을 방지하도록 한 씨모스(CMOS) 이미지 센서의 제조방법에 관한 것으로서, 액티브 영역과 패드 영역으로 구분되는 기판상의 패드 영역에 금속 패드를 형성하는 단계와, 상기 금속 패드를 포함한 기판 전면에 보호막을 형성하고 상기 보호막을 선택적으로 제거하여 상기 금속 패드를 오픈하여 금속 패드 오픈부를 형성하는 단계와, 상기 금속 패드가 형성된 기판을 산소 분위기에서 과산화수소수를 분사하고, 열처리하여 상기 금속 패드의 표면에 베리어층을 형성하는 단계와, 상기 기판의 액티브 영역에 평탄화층을 형성하는 단계와, 상기 평탄화층상에 칼라 필터층을 형성하는 단계와, 상기 칼라 필터층 상측에 마이크로렌즈를 형성하는 단계와, 상기 금속 패드의 표면에 형성된 베리어층을 제거하는 단계를 포함하여 형성함을 특징으로 한다.
이미지 센서, 금속 패드, 마이크로렌즈, 과산화수소수

Description

씨모스 이미지 센서 제조 방법{Method for fabricating an CMOS image sensor}
도 1은 일반적인 씨모스 이미지 센서의 1 화소의 등가회로도
도 2는 일반적인 씨모스 이미지 센서의 1 화소의 레이아웃도
도 3a 내지 도 3e는 종래 기술에 의한 CMOS 이미지 센서의 제조방법을 나타낸 공정단면도
도 4a 내지 도 4f는 본 발명의 실시예에 따른 CMOS 이미지 센서의 제조방법을 나타낸 공정단면도
도면의 주요 부분에 대한 설명
200 : 반도체 기판 201 : 절연막
202 : 금속 패드 203 : 보호막
204 : 감광막 205 : 금속 패드 오픈부
206 : 베리어층 207 : 제 1 평탄화층
208, 209, 210 : 칼라 필터층 211 : 제 2 평탄화층
212 : 마이크로렌즈
본 발명은 CMOS 이미지 센서의 제조방법에 관한 것으로서, 특히 금속 패드의 부식을 방지하도록 한 씨모스 이미지 센서의 제조방법에 관한 것이다.
일반적으로, 이미지 센서(Image sensor)는 광학적 영상(optical image)을 전기적 신호로 변환시키는 반도체 소자로써, 크게, 전하 결합 소자(charge coupled device: CCD)와 씨모스(CMOS; Complementary Metal Oxide Silicon) 이미지 센서(Image Sensor)로 구분된다.
상기 전하 결합 소자(charge coupled device: CCD)는 빛의 신호를 전기적 신호로 변환하는 복수개의 포토 다이오드(Photo diode; PD)가 매트릭스 형태로 배열되고, 상기 매트릭스 형태로 배열된 각 수직 방향의 포토 다이오드 사이에 형성되어 상기 각 포토 다이오드에서 생성된 전하를 수직방향으로 전송하는 복수개의 수직 방향 전하 전송 영역(Vertical charge coupled device; VCCD)과, 상기 각 수직 방향 전하 전송 영역에 의해 전송된 전하를 수평방향으로 전송하는 수평방향 전하전송영역(Horizontal charge coupled device; HCCD) 및 상기 수평방향으로 전송된 전하를 센싱하여 전기적인 신호를 출력하는 센스 증폭기(Sense Amplifier)를 구비하여 구성된 것이다.
그러나, 이와 같은 CCD는 구동 방식이 복잡하고, 전력 소비가 클 뿐만 아니라, 다단계의 포토 공정이 요구되므로 제조 공정이 복잡한 단점을 갖고 있다.
또한, 상기 전하 결합 소자는 제어회로, 신호처리회로, 아날로그/디지털 변환회로(A/D converter) 등을 전하 결합 소자 칩에 집적시키기가 어려워 제품의 소 형화가 곤란한 단점을 갖는다.
최근에는 상기 전하 결합 소자의 단점을 극복하기 위한 차세대 이미지 센서로서 씨모스 이미지 센서가 주목을 받고 있다.
상기 씨모스 이미지 센서는 제어회로 및 신호처리회로 등을 주변회로로 사용하는 씨모스 기술을 이용하여 단위 화소의 수량에 해당하는 모스 트랜지스터들을 반도체 기판에 형성함으로써 상기 모스 트랜지스터들에 의해 각 단위 화소의 출력을 순차적으로 검출하는 스위칭 방식을 채용한 소자이다.
즉, 상기 씨모스 이미지 센서는 단위 화소 내에 포토 다이오드와 모스 트랜지스터를 형성시킴으로써 스위칭 방식으로 각 단위 화소의 전기적 신호를 순차적으로 검출하여 영상을 구현한다.
상기 씨모스 이미지 센서는 씨모스 제조 기술을 이용하므로 적은 전력 소모, 적은 포토공정 스텝에 따른 단순한 제조공정 등과 같은 장점을 갖는다.
또한, 상기 씨모스 이미지 센서는 제어회로, 신호처리회로, 아날로그/디지털 변환회로 등을 씨모스 이미지 센서 칩에 집적시킬 수가 있으므로 제품의 소형화가 용이하다는 장점을 갖고 있다.
따라서, 상기 씨모스 이미지 센서는 현재 디지털 정지 카메라(digital still camera), 디지털 비디오 카메라 등과 같은 다양한 응용 부분에 널리 사용되고 있다.
한편, CMOS 이미지 센서는 트랜지스터의 개수에 따라 3T형, 4T형, 5T형 등으로 구분된다. 3T형은 1개의 포토다이오드와 3개의 트랜지스터로 구성되며, 4T형은 1개의 포토다이오드와 4개의 트랜지스터로 구성된다. 상기 3T형 CMOS 이미지 센서의 단위화소에 대한 등가회로 및 레이아웃(lay-out)을 살펴보면 다음과 같다.
도 1은 일반적인 3T형 CMOS 이미지 센서의 등가 회로도이고, 도 2는 일반적인 3T형 CMOS 이미지 센서의 단위화소를 나타낸 레이아웃도이다.
일반적인 3T형 씨모스 이미지 센서의 단위 화소는, 도 1에 도시된 바와 같이, 1개의 포토다이오드(PD; Photo Diode)와 3개의 nMOS 트랜지스터(T1, T2, T3)로 구성된다. 상기 포토다이오드(PD)의 캐소드는 제 1 nMOS 트랜지스터(T1)의 드레인 및 제 2 nMOS 트랜지스터(T2)의 게이트에 접속되어 있다.
그리고, 상기 제 1, 제 2 nMOS 트랜지스터(T1, T2)의 소오스는 모두 기준 전압(VR)이 공급되는 전원선에 접속되어 있고, 제 1 nMOS 트랜지스터(T1)의 게이트는 리셋신호(RST)가 공급되는 리셋선에 접속되어 있다.
또한, 제 3 nMOS 트랜지스터(T3)의 소오스는 상기 제 2 nMOS 트랜지스터의 드레인에 접속되고, 상기 제 3 nMOS 트랜지스터(T3)의 드레인은 신호선을 통하여 판독회로(도면에는 도시되지 않음)에 접속되고, 상기 제 3 nMOS 트랜지스터(T3)의 게이트는 선택 신호(SLCT)가 공급되는 열 선택선에 접속되어 있다.
따라서, 상기 제 1 nMOS 트랜지스터(T1)는 리셋 트랜지스터(Rx)로 칭하고, 제 2 nMOS 트랜지스터(T2)는 드라이브 트랜지스터(Dx), 제 3 nMOS 트랜지스터(T3)는 선택 트랜지스터(Sx)로 칭한다.
일반적인 3T형 CMOS 이미지 센서의 단위 화소는, 도 2에 도시한 바와 같이, 액티브 영역(10)이 정의되어 액티브 영역(10) 중 폭이 넓은 부분에 1개의 포토다이 오드(20)가 형성되고, 상기 나머지 부분의 액티브 영역(10)에 각각 오버랩되는 3개의 트랜지스터의 게이트 전극(120, 130, 140)이 형성된다.
즉, 상기 게이트 전극(120)에 의해 리셋 트랜지스터(Rx)가 형성되고, 상기 게이트 전극(130)에 의해 드라이브 트랜지스터(Dx)가 형성되며, 상기 게이트 전극(140)에 의해 선택 트랜지스터(Sx)가 형성된다.
여기서, 상기 각 트랜지스터의 액티브 영역(10)에는 각 게이트 전극(120, 130, 140) 하측부를 제외한 부분에 불순물 이온이 주입되어 각 트랜지스터의 소오스/드레인 영역이 형성된다.
따라서, 상기 리셋 트랜지스터(Rx)와 상기 드라이브 트랜지스터(Dx) 사이의 소오스/드레인 영역에는 전원전압(Vdd)이 인가되고, 상기 셀렉트 트랜지스터(Sx) 일측의 소오스/드레인 영역은 판독회로(도면에는 도시되지 않음)에 접속된다.
상기에서 설명한 각 게이트 전극(120, 130, 140)들은, 도면에는 도시되지 않았지만, 각 신호 라인에 연결되고, 상기 각 신호 라인들은 일측 끝단에 패드를 구비하여 외부의 구동회로에 연결된다.
이와 같이 패드를 구비한 각 신호 라인과 이 후에 진행되는 공정들에 대하여 설명하면 다음과 같다.
도 3a 내지 도 3e는 종래의 CMOS 이미지 센서의 제조방법을 나타낸 공정 단면도이다.
먼저, 도 3a에 도시한 바와 같이, 반도체 기판(100)에 게이트 절연막 또는 층간 절연막 등의 절연막(101)(예를 들면 산화막)을 형성하고, 상기 절연막(101)위 에 각 신호 라인의 금속 패드(102)를 형성한다.
이 때, 상기 금속 패드(102)는 상기 도 2에서 설명한 바와 같은 각 게이트 전극(120, 130, 140)과 동일 물질로 동일 층에 형성될 수 있고, 별도의 콘택을 통해 다른 물질로 형성될 수 있으며, 대부분 알루미늄(Al)으로 형성된다.
한편, 이후 공정에서 상기 알루미늄으로 이루어진 금속 패드(102)의 부식 저항을 높이기 위해 상기 금속 패드(102)의 표면에 UV 오존(ozone)처리 또는 용액을 합성하여 표면처리를 실시한다.
그리고, 상기 금속 패드(102)를 포함한 상기 절연막(101) 전면에 보호막(103)을 형성한다. 여기서 상기 보호막(103)은 산화막 또는 질화막 등으로 형성한다.
도 3b에 도시한 바와 같이, 상기 보호막(103)위에 감광막(104)을 도포하고, 노광 및 현상하여 상기 금속 패드(102) 상측 부분이 노출되도록 패터닝한다.
그리고, 상기 패터닝된 감광막(104)을 마스크로 이용하여 상기 보호막(103)을 선택적으로 식각하여 상기 금속 패드(102)에 오픈부(105)를 형성한다.
도 3c에 도시한 바와 같이, 상기 감광막(104)을 제거하고, 상기 보호막(103) 전면에 제 1 평탄화층(106)을 증착하고 마스크를 이용한 사진 식각 공정을 이용하여 상기 금속 패드 부분을 제외한 부분에만 남도록 한다.
그리고, 각 포토다이오드 영역(도면에는 도시되지 않음)에 상응하는 상기 제 1 평탄화층(106)위에 차례로 청색 칼라 필터층(107), 녹색 칼라 필터층(108) 및 적색 칼라 필터층(109)을 형성한다.
여기서, 상기 각 칼라 필터층 형성 방법은, 해당 칼라 레지스트를 도포하고 별도의 마스크를 이용한 사진 식각 공정으로 각 칼라 필터층을 형성한다.
도 3d에 도시한 바와 같이, 상기 각 칼라 필터층(107, 108, 109)을 포함한 기판 전면에 제 2 평탄화층(111)을 형성하고 마스크를 이용한 사진 식각 공정으로 상기 금속 패드 부분을 제외한 영역에만 남도록 한다.
도 3e에 도시한 바와 같이, 상기 제 2 평탄화층(111) 상의 각 칼라 필터층(107, 108, 109)에 대응하여 마이크로렌즈(112)를 형성한다.
그리고, 이와 같이 제조된 CMOS 이미지 센서의 각 금속 패드(102)의 프로브 테스트(probe test)하여 접촉저항을 체크한 후, 이상이 없으면 외부 구동회로와 상기 금속 패드를 전기적으로 연결시킨다.
그러나, 상기와 같은 종래의 CMOS 이미지 센서의 제조방법에 있어서는 다음과 같은 문제점이 있었다.
즉, 금속 패드의 부식 저항을 높이기 위해 UV 오존 처리 또는 용액 처리 등을 사용할 경우 알루미늄 표면의 막 두께를 조절하기 어렵고 농도를 조절하기가 어렵다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로, 금속 패드의 표면에 과산화 수소수를 반응시켜 베리어층을 형성하여 각 공정으로부터 금속 패드의 부식을 방지하도록 한 씨모스(CMOS) 이미지 센서의 제조방법을 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 씨모스(CMOS) 이미지 센서의 제조 방법은, 액티브 영역과 패드 영역으로 구분되는 기판상의 패드 영역에 금속 패드를 형성하는 단계와, 상기 금속 패드를 포함한 기판 전면에 보호막을 형성하고 상기 보호막을 선택적으로 제거하여 상기 금속 패드를 오픈하여 금속 패드 오픈부를 형성하는 단계와, 상기 금속 패드의 표면에 베리어층을 형성하는 단계와, 상기 기판의 액티브 영역에 평탄화층을 형성하는 단계와, 상기 평탄화층상에 칼라 필터층을 형성하는 단계와, 상기 칼라 필터층 상측에 마이크로렌즈를 형성하는 단계와, 상기 금속 패드의 표면에 형성된 베리어층을 제거하는 단계를 포함하여 형성함을 특징으로 한다.
이하, 첨부된 도면을 참고하여 본 발명에 의한 씨모스 이미지 센서의 제조방법을 보다 상세히 설명하면 다음과 같다.
도 4a 내지 도 4f는 본 발명의 실시예에 따른 CMOS 이미지 센서의 제조방법을 나타낸 공정 단면도이다.
먼저, 도 4a에 도시한 바와 같이, 반도체 기판(200)에 게이트 절연막 또는 층간 절연막 등의 절연막(201)을 형성하고, 상기 절연막(201)위에 각 신호 라인의 금속 패드(202)를 형성한다.
이 때, 상기 금속 패드(202)는 상기 도 2에서 설명한 바와 같은 각 게이트 전극(120, 130, 140)과 동일 물질로 동일 층에 형성될 수 있고, 별도의 콘택을 통해 다른 물질로 형성될 수 있으며, 대부분 알루미늄(Al)으로 형성된다.
그리고, 상기 금속 패드(202)를 포함한 상기 절연막(201) 전면에 보호막(203)을 형성한다. 여기서 상기 보호막(203)은 산화막 또는 질화막 등으로 형성한다.
도 4b에 도시한 바와 같이, 상기 보호막(203)위에 감광막(204)을 도포한 후, 노광 및 현상 공정으로 상기 감광막(204)을 선택적으로 패터닝하여 상기 금속 패드(202) 상측 부분을 노출시킨다.
이어, 상기 패터닝된 감광막(204)을 마스크로 이용하여 상기 보호막(203)을 선택적으로 식각하여 상기 금속 패드(202)에 금속 패드 오픈부(205)를 형성한다.
도 4c에 도시한 바와 같이, 상기 감광막(204)을 제거하고, 상기 금속 패드 오픈부(105)의 표면에 베리어층(206)을 형성한다.
여기서, 상기 베리어층(206)을 형성하는 방법은 다음과 같다.
즉, 상기 금속 패드(202)가 형성된 반도체 기판(200)을 산소 분위기에서 과산화 수소수(H2O2)를 전면에 분사하고, 약 320℃의 온도를 갖는 관상로(도시되지 않음)에서 약 1시간 동안 열처리를 실시하여 형성한다.
한편, 상기 관상로에 산소 분위기와 과산화수소수를 분사하는 것은 단시간에 금속 산화막, 예를 들면 알루미늄 산화막을 형성하기 위해서 이고, 상기 알루미늄은 알루미늄 산화막으로 상 변이하는 온도가 320℃이므로 약 320℃의 온도에서 열처리를 실시하고 있다.
또는, 상기 금속 패드(202)가 형성된 반도체 기판(200)을 과산화 수소수 (H2O2)가 용해되어 있는 용액에 담가 형성할 수도 있다.
도 4d에 도시한 바와 같이, 상기 반도체 기판(200)의 전면에 제 1 평탄화층(207)을 형성하고, 포토 및 식각 공정을 통해 각 포토다이오드 영역(도면에는 도시되지 않음)에 상응하는 영역에만 남도록 상기 제 1 평탄화층(207)을 선택적으로 제거한다.
이어, 상기 제 1 평탄화층(207)위에 차례로 청색 칼라 필터층(208), 녹색 칼라 필터층(209) 및 적색 칼라 필터층(210)을 형성한다.
여기서, 상기 각 칼라 필터층 형성 방법은, 해당 감광성 물질을 도포하고 별도의 마스크를 이용한 사진 식각 공정으로 각 칼라 필터층을 형성한다.
도 4e에 도시한 바와 같이, 상기 각 칼라 필터층(208, 209, 210)을 포함한 반도체 기판(200)의 전면에 제 2 평탄화층(211)을 형성하고, 포토 및 식각 공정으로 상기 금속 패드 부분을 제외한 영역에만 남도록 상기 제 2 평탄화층(211)을 선택적으로 제거한다.
도 4f에 도시한 바와 같이, 상기 제 2 평탄화층(211)상에 유전체 물질을 증착하고, 포토 및 식각 공정으로 상기 유전체 물질을 선택적으로 제거하여 상의 각 칼라 필터층(208, 209, 210)에 대응하여 마이크로렌즈(212)를 형성한다.
이 때, 별도의 마스크를 추가하지 않고, 상기 금속 패드(202)의 표면에 형성된 알루미늄 산화막(206)을 블랭킷 식각(blank etch) 등에 의해 선택적으로 제거하여 패드 오픈부(205)를 형성한다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술 사상을 이탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다.
따라서, 본 발명의 기술적 범위는 실시예에 기재된 내용으로 한정하는 것이 아니라 특허 청구범위에 의해서 정해져야 한다.
이상에서 설명한 바와 같은 본 발명에 따른 씨모스(CMOS) 이미지 센서의 제조방법에 있어서는 다음과 같은 효과가 있다.
첫째, 금속 패드 오픈부를 형성한 후 금속 패드의 표면에 알루미늄 산화막을 형성함으로써, 이후 공정에서 현상액 또는 식각액으로부터 상기 금속 패드를 보호할 수 있기 때문에 금속 패드의 부식을 방지할 수 있다.
둘째, 금속 패드의 부식을 방지함으로써 소자의 전기적 특성을 향상시킬 수 있다.

Claims (5)

  1. 액티브 영역과 패드 영역으로 구분되는 기판상의 패드 영역에 금속 패드를 형성하는 단계;
    상기 금속 패드를 포함한 기판 전면에 보호막을 형성하고 상기 보호막을 선택적으로 제거하여 상기 금속 패드를 오픈하여 금속 패드 오픈부를 형성하는 단계;
    상기 금속 패드가 형성된 기판을 산소 분위기에서 과산화수소수를 분사하고, 열처리하여 상기 금속 패드의 표면에 베리어층을 형성하는 단계;
    상기 기판의 액티브 영역에 평탄화층을 형성하는 단계;
    상기 평탄화층상에 칼라 필터층을 형성하는 단계;
    상기 칼라 필터층 상측에 마이크로렌즈를 형성하는 단계;
    상기 금속 패드의 표면에 형성된 베리어층을 제거하는 단계를 포함하여 형성함을 특징으로 하는 씨모스 이미지 센서의 제조방법.
  2. 삭제
  3. 제 1 항에 있어서, 상기 열처리는 320℃의 내부 온도를 갖는 관상로에서 실시하는 것을 특징으로 하는 씨모스 이미지 센서의 제조방법.
  4. 액티브 영역과 패드 영역으로 구분되는 기판상의 패드 영역에 금속 패드를 형성하는 단계;
    상기 금속 패드를 포함한 기판 전면에 보호막을 형성하고 상기 보호막을 선택적으로 제거하여 상기 금속 패드를 오픈하여 금속 패드 오픈부를 형성하는 단계;
    상기 금속 패드가 형성된 기판을 과산화수소수가 용해되어 있는 용액에 담가 금속 산화막으로 베리어층을 형성하는 단계;
    상기 기판의 액티브 영역에 평탄화층을 형성하는 단계;
    상기 평탄화층상에 칼라 필터층을 형성하는 단계;
    상기 칼라 필터층 상측에 마이크로렌즈를 형성하는 단계;
    상기 금속 패드의 표면에 형성된 베리어층을 제거하는 단계를 포함하여 형성함을 특징으로 하는 씨모스 이미지 센서의 제조방법.
  5. 제 1 항에 있어서, 상기 베리어층은 블랭킷 식각으로 제거하는 것을 특징으로 하는 씨모스 이미지 센서의 제조방법.
KR1020040105953A 2004-12-15 2004-12-15 씨모스 이미지 센서 제조 방법 KR100672694B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040105953A KR100672694B1 (ko) 2004-12-15 2004-12-15 씨모스 이미지 센서 제조 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040105953A KR100672694B1 (ko) 2004-12-15 2004-12-15 씨모스 이미지 센서 제조 방법

Publications (2)

Publication Number Publication Date
KR20060068031A KR20060068031A (ko) 2006-06-21
KR100672694B1 true KR100672694B1 (ko) 2007-01-22

Family

ID=37162391

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040105953A KR100672694B1 (ko) 2004-12-15 2004-12-15 씨모스 이미지 센서 제조 방법

Country Status (1)

Country Link
KR (1) KR100672694B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100850129B1 (ko) * 2006-12-28 2008-08-04 동부일렉트로닉스 주식회사 Cmos 이미지 센서의 터미널 비아 패드 부식 방지 방법및 이를 이용한 cmos 이미지 센서

Also Published As

Publication number Publication date
KR20060068031A (ko) 2006-06-21

Similar Documents

Publication Publication Date Title
KR100504563B1 (ko) 이미지 센서 제조 방법
KR100698097B1 (ko) 씨모스 이미지 센서 및 그 제조방법
KR100698104B1 (ko) 씨모스 이미지 센서 및 그 제조 방법
KR100832721B1 (ko) 씨모스 이미지 센서의 제조방법
KR100595329B1 (ko) 씨모스 이미지 센서의 제조방법
US20060138578A1 (en) CMOS image sensor and method for fabricating the same
US7416914B2 (en) Method of fabricating CMOS image sensor
KR100606902B1 (ko) 씨모스 이미지 센서의 제조 방법
KR100685894B1 (ko) 씨모스 이미지 센서 제조 방법
KR100648994B1 (ko) 씨모스 이미지 센서의 제조방법
KR100672694B1 (ko) 씨모스 이미지 센서 제조 방법
KR20060136073A (ko) 씨모스 이미지 센서 제조 방법
KR100731137B1 (ko) 씨모스 이미지 센서의 제조방법
KR100752162B1 (ko) 씨모스 이미지 센서의 제조 방법
KR100720491B1 (ko) 씨모스 이미지 센서의 제조방법
KR100720477B1 (ko) 씨모스 이미지 센서의 제조방법
KR100648998B1 (ko) 씨모스 이미지 센서 및 그 제조방법
KR100720469B1 (ko) 씨모스 이미지 센서의 제조방법
KR100720513B1 (ko) 씨모스 이미지 센서의 제조방법
KR100672693B1 (ko) 씨모스 이미지 센서의 제조 방법
KR100648999B1 (ko) 씨모스 이미지 센서의 제조방법
KR100606907B1 (ko) 씨모스 이미지 센서의 제조방법
KR100698070B1 (ko) 씨모스 이미지 센서의 제조방법
KR100720508B1 (ko) 씨모스 이미지 센서의 제조방법
KR100672659B1 (ko) 씨모스 이미지 센서의 제조방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20111220

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee