KR100658339B1 - Field Emission Display and Method of Driving the same - Google Patents

Field Emission Display and Method of Driving the same Download PDF

Info

Publication number
KR100658339B1
KR100658339B1 KR1020000025488A KR20000025488A KR100658339B1 KR 100658339 B1 KR100658339 B1 KR 100658339B1 KR 1020000025488 A KR1020000025488 A KR 1020000025488A KR 20000025488 A KR20000025488 A KR 20000025488A KR 100658339 B1 KR100658339 B1 KR 100658339B1
Authority
KR
South Korea
Prior art keywords
spacer
gate electrode
field emission
pulse
electrode line
Prior art date
Application number
KR1020000025488A
Other languages
Korean (ko)
Other versions
KR20010104081A (en
Inventor
문성학
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020000025488A priority Critical patent/KR100658339B1/en
Publication of KR20010104081A publication Critical patent/KR20010104081A/en
Application granted granted Critical
Publication of KR100658339B1 publication Critical patent/KR100658339B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display

Abstract

본 발명은 스페이서에 축적되는 전하를 제거할 수 있도록 한 전계 방출 표시소자에 관한 것이다.The present invention relates to a field emission display device capable of removing charges accumulated in a spacer.

본 발명의 전계 방출 표시소자는 스페이서에 축적된 전하를 제거하기 위하여 스페이서에 소거펄스를 인가하는 스페이서 구동부를 구비한다.The field emission display device of the present invention includes a spacer driver for applying an erase pulse to the spacer to remove charges accumulated in the spacer.

본 발명에 의하면 스페이서에 소정레벨의 소거펄스를 인가하여 스페이서에 축적된 전하를 제거할 수 있다.
According to the present invention, an erase pulse having a predetermined level can be applied to the spacer to remove charges accumulated in the spacer.

Description

전계 방출 표시소자 및 그 구동방법{Field Emission Display and Method of Driving the same} Field emission display device and driving method thereof {Field Emission Display and Method of Driving the same}             

도 1은 종래의 전계 방출 표시소자를 나타내는 사시도. 1 is a perspective view showing a conventional field emission display device.

도 2는 도 1에 도시된 전계 방출 표시소자의 단면도. FIG. 2 is a cross-sectional view of the field emission display device shown in FIG. 1. FIG.

도 3은 종래의 전계 방출 표시소자의 구동장치를 나타내는 도면.3 is a view showing a driving device of a conventional field emission display device.

도 4는 도 1에 도시된 스페이서의 배치를 나타내는 평면도. 4 is a plan view showing the arrangement of the spacer shown in FIG. 1;

도 5는 도 4에 도시된 스페이서에 전하가 축적되는 것을 나타내는 단면도. FIG. 5 is a cross-sectional view showing that charge is accumulated in the spacer shown in FIG. 4; FIG.

도 6은 도 4에 도시된 스페이서에 형성되는 전극을 나타내는 단면도. FIG. 6 is a cross-sectional view illustrating an electrode formed on the spacer illustrated in FIG. 4. FIG.

도 7은 본 발명의 전계 방출 표시소자의 구동장치를 나타내는 도면. 7 is a view showing a driving device of the field emission display device of the present invention.

도 8은 본 발명의 제 1 실시예에 의한 전계 방출 표시소자의 구동파형을 나타내는 파형도. Fig. 8 is a waveform diagram showing driving waveforms of the field emission display device according to the first embodiment of the present invention.

도 9는 본 발명의 제 2 실시예에 의한 전계 방출 표시소자의 구동파형을 나타내는 파형도.
9 is a waveform diagram showing driving waveforms of a field emission display device according to a second embodiment of the present invention;

< 도면의 주요 부분에 대한 부호의 설명 ><Description of Symbols for Main Parts of Drawings>

2 : 상부 유리기판 4 : 애노드 전극 2: upper glass substrate 4: anode electrode                 

6 : 형광체 8 : 하부 유리기판6: phosphor 8: lower glass substrate

10 : 캐소드 전극 12 : 저항층10 cathode electrode 12 resistive layer

14 : 게이트 절연층 16 : 게이트 전극14 gate insulating layer 16 gate electrode

22 : 에미터 전극 30 : 전자빔22 emitter electrode 30 electron beam

32 : 전계 방출 어레이 40,44 : 스페이서32: field emission array 40, 44: spacer

42 : 전하 46 : 전극42: charge 46: electrode

48 : 화소 50A,60A : 제 1 캐소드 구동부48: pixel 50A, 60A: first cathode driver

50B,60B : 제 2 캐소드 구동부 52,62 : 게이트 구동부50B, 60B: second cathode driver 52, 62: gate driver

64 : 스페이서 구동부
64: spacer drive part

본 발명은 전계 방출 표시소자 및 그 구동방법에 관한 것으로, 특히 스페이서에 축적되는 전하를 제거할 수 있도록 한 전계 방출 표시소자 및 그 구동방법에 관한 것이다. BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a field emission display device and a driving method thereof, and more particularly, to a field emission display device and a driving method thereof capable of removing charges accumulated in a spacer.

최근, 음극선관(Cathode Ray Tube : CRT)의 단점인 무게와 부피를 줄일 수 있는 각종 평판 표시장치들이 개발되고 있다. 이러한 평판 표시장치에는 액정 표시장치(Liquid Crystal Display : 이하 "LCD"라 함), 전계 방출 표시장치(Field Emission Display : 이하 "FED"라 함) 및 플라즈마 표시장치(Plasma Display Panel : 이하 "PDP"라 함), 일렉트로 루미네센스(Electro-luminescence : 이하 "EL"이라 함) 등이 있다. 표시품질을 개선하기 위하여, 평판 표시장치의 휘도, 콘트라스트 및 색순도를 높이기 위한 연구개발이 활발히 진행되고 있다. Recently, various flat panel displays have been developed to reduce weight and volume, which are disadvantages of cathode ray tubes (CRTs). Such flat panel displays include liquid crystal displays (hereinafter referred to as "LCD"), field emission displays (hereinafter referred to as "FED"), and plasma display panels (hereinafter referred to as "PDP"). And electroluminescence (hereinafter referred to as "EL"). In order to improve the display quality, research and development have been actively conducted to increase the brightness, contrast and color purity of flat panel displays.

FED는 첨예한 음극(에미터)에 고전계를 집중해 양자역학적인 터널(Tunnel) 효과에 의하여 전자를 방출하고, 방출된 전자를 이용하여 형광체를 여기시킴으로써 화상을 표시하게 된다. The FED concentrates a high field on a sharp cathode (emitter), emits electrons by a quantum mechanical tunnel effect, and displays an image by exciting the phosphor using the emitted electrons.

도 1 및 도 2를 참조하면, 애노드 전극(4) 및 형광체(6)가 적층된 상부 유리기판(2)과, 하부 유리기판(8) 상에 형성되는 전계방출 어레이(32)를 구비한 FED가 도시되어 있다. 전계방출 어레이(32)는 하부 유리기판(8) 상에 형성되는 캐소드 전극(10) 및 저항층(12)과, 저항층(12)상에 형성되는 게이트 절연층(14) 및 에미터(22)와, 게이트 절연층(14) 상에 형성되는 게이트 전극(16)을 구비한다. 캐소드 전극(10)은 에미터(22)에 전류를 공급하게 되며, 저항층(12)은 캐소드 전극(10)으로부터 에미터(22) 쪽으로 인가되는 과전류를 제한하여 에미터(22)에 균일한 전류를 공급하는 역할을 하게 된다. 게이트 절연층(14)은 캐소드 전극(10)과 게이트 전극(16) 사이를 절연하게 된다. 게이트 전극(16)은 전자를 인출시키기 위한 인출전극으로 이용된다. 상부 유리기판(2)과 하부 유리기판(8) 사이에는 스페이서(40)가 설치된다. 스페이서(40)는 상부 유리기판(2)과 하부 유리기판(8) 사이의 고진공 상태를 유지할 수 있도록 상부 유리기판(2)과 하부 유리기판(8)을 지지한다. 1 and 2, an FED having an upper glass substrate 2 on which an anode electrode 4 and a phosphor 6 are stacked, and a field emission array 32 formed on the lower glass substrate 8. Is shown. The field emission array 32 includes the cathode electrode 10 and the resistive layer 12 formed on the lower glass substrate 8, and the gate insulating layer 14 and the emitter 22 formed on the resistive layer 12. ) And a gate electrode 16 formed on the gate insulating layer 14. The cathode electrode 10 supplies a current to the emitter 22, and the resistive layer 12 limits the overcurrent applied from the cathode electrode 10 toward the emitter 22, thereby making it uniform to the emitter 22. It serves to supply current. The gate insulating layer 14 insulates between the cathode electrode 10 and the gate electrode 16. The gate electrode 16 is used as an extraction electrode for drawing electrons. A spacer 40 is installed between the upper glass substrate 2 and the lower glass substrate 8. The spacer 40 supports the upper glass substrate 2 and the lower glass substrate 8 so as to maintain a high vacuum state between the upper glass substrate 2 and the lower glass substrate 8.

도 3은 종래의 전계 방출 표시소자의 구동장치를 나타내는 도면이다. 3 is a view showing a driving device of a conventional field emission display device.                         

도 3을 참조하면, 종래의 전계 방출 표시소자의 구동장치는 m 개의 게이트 전극라인들(R)에 접속되어 각각의 게이트 전극라인들(R)을 순차적으로 인에이블 시키는 게이트 구동부(52)와, 기수번째 캐소드 전극라인들(C)에 접속되어 게이트 전극라인들(R)이 인에이블 되는 기간동안 화상 데이터를 게이트 전극라인들(R)에 순차적으로 공급하는 제 1 캐소드 구동부(50A)와, 우수번째 캐소드 전극라인들(C)에 접속되어 게이트 전극라인들(R)이 인에이블 되는 기간동안 화상 데이터를 게이트 전극라인들(R)에 순차적으로 공급하는 제 2 캐소드 구동부(50B)를 구비한다. 게이트 전극라인들(R)과 캐소드 전극라인들(C)의 교차부에 매트릭스(Matrix) 형태로 형성된 화소(Pixel)(48)가 위치된다. 게이트 구동부(52)는 제 1 내지 제 m 게이트 전극들(R1내지Rm)에 순차적으로 스캔펄스(Scan Pulse)를 공급한다. 캐소드 구동부(50)는 게이트 전극들(R)에 스캔펄스가 공급될 때 인에이블 되어 화상 데이터를 제 1 내지 제 n 캐소드 전극라인들(C)에 공급한다.Referring to FIG. 3, a conventional driving device of a field emission display device includes a gate driver 52 connected to m gate electrode lines R to sequentially enable respective gate electrode lines R; A first cathode driver 50A which is connected to the odd-numbered cathode electrode lines C and sequentially supplies the image data to the gate electrode lines R during the period in which the gate electrode lines R are enabled; The second cathode driver 50B is connected to the first cathode electrode lines C to sequentially supply image data to the gate electrode lines R during the period in which the gate electrode lines R are enabled. Pixels 48 formed in a matrix form are positioned at the intersections of the gate electrode lines R and the cathode electrode lines C. FIG. The gate driver 52 sequentially supplies scan pulses to the first to m th gate electrodes R1 to Rm. The cathode driver 50 is enabled when scan pulses are supplied to the gate electrodes R to supply image data to the first to nth cathode electrode lines C.

화상을 표시하기 위하여, 캐소드 전극(10)에 부극성(-)의 캐소드전압이 인가되고 애노드 전극(4)에 정극성(+)의 애노드전압이 인가된다. 그리고 게이트 전극(16)에는 정극성(+)의 게이트 전압이 인가된다. 그러면, 에미터(22)로부터 방출된 전자빔(30)이 애노드 전극(4) 쪽으로 가속된다. 이 전자빔(30)이 적색·녹색·청색의 형광체(6)에 충돌하여 형광체(6)를 여기시키기 된다. 이때, 형광체(6)에 따라 적색·녹색·청색 중 어느 한 색의 가시광이 발생된다. 스페이서(40)는 도 4와 같이 게이트 전극(16)과 나란하게 형성된다. 이 때문에 어느 한 서브화소 또는 화소 내에서 발생된 전자빔(30)이 형광체(6) 쪽으로 가속될 때, 전자빔(30) 확산에 의해 도 5와 같이 스페이서(40)에 전하(42)가 축적된다. 이렇게 축적된 전하는 인접한 화소셀간의 크로스 토크(Cross talk) 및 방전 불균일 현상을 발생시킨다. 즉, 스페이서(40)에 축적된 전하(42)는 화소셀의 균일성을 저해하거나 방전의 불균일 현상을 발생시켜 FED의 화질을 저하시킨다. In order to display an image, a negative (-) cathode voltage is applied to the cathode electrode 10 and a positive (+) anode voltage is applied to the anode electrode 4. The gate voltage of positive polarity (+) is applied to the gate electrode 16. Then, the electron beam 30 emitted from the emitter 22 is accelerated toward the anode electrode 4. The electron beam 30 collides with the red, green, and blue phosphors 6 to excite the phosphors 6. At this time, visible light of any one of red, green, and blue colors is generated according to the phosphor 6. The spacer 40 is formed in parallel with the gate electrode 16 as shown in FIG. 4. For this reason, when the electron beam 30 generated in any one subpixel or pixel is accelerated toward the phosphor 6, the charge 42 is accumulated in the spacer 40 by the electron beam 30 diffusion. The charge thus accumulated causes cross talk and discharge irregularity between adjacent pixel cells. In other words, the charges 42 accumulated in the spacer 40 lower the uniformity of the pixel cells or cause unevenness of the discharge, thereby degrading the image quality of the FED.

스페이서(40)에 전하(42)가 축적되는 것을 방지하기 위하여 미국 특허공보 "5,532,548"에서는 도 6과 같이 스페이서(44)에 소정개수의 전극(46)을 형성하였다. 스페이서(44)에 형성된 전극(46)에는 소정전압이 인가되어 스페이서(44)에 전하가 축적되는 것을 방지한다. 하지만, 소정크기 이하의 스페이서(44)에 전극을 형성하기가 어려울 뿐만 아니라 전극 형성에 상당한 공정시간이 소비되어 생산성이 저하된다. In order to prevent the charge 42 from accumulating in the spacer 40, a predetermined number of electrodes 46 are formed in the spacer 44 as shown in FIG. 6 in US Pat. No. 5,532,548. A predetermined voltage is applied to the electrode 46 formed in the spacer 44 to prevent charges from accumulating in the spacer 44. However, it is difficult to form an electrode in the spacer 44 of a predetermined size or less, and a considerable process time is consumed for forming the electrode, thereby decreasing productivity.

따라서, 본 발명의 목적은 스페이서에 축적되는 전하를 제거할 수 있도록 한 전계 방출 표시소자 및 그 구동방법에 관한 것이다. Accordingly, an object of the present invention is to provide a field emission display device and a driving method thereof capable of removing charges accumulated in a spacer.

상기 목적을 달성하기 위하여 본 발명의 전계 방출 표시소자는 스페이서에 축적된 전하를 제거하기 위하여 스페이서에 소거펄스를 인가하는 스페이서 구동부를 구비한다.In order to achieve the above object, the field emission display device of the present invention includes a spacer driver for applying an erase pulse to the spacer to remove charges accumulated in the spacer.

본 발명의 전계 방출 표시소자의 구동방법은 스페이서에 축적된 전하를 제거하기 위하여 스페이서에 소거펄스가 순차적으로 인가되는 단계를 포함한다. The driving method of the field emission display device of the present invention includes the step of sequentially applying an erase pulse to the spacer to remove the charge accumulated in the spacer.

상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예 에 대한 설명을 통하여 명백하게 드러나게 될 것이다.Other objects and features of the present invention in addition to the above objects will become apparent from the description of the embodiments with reference to the accompanying drawings.

이하, 도 7 내지 도 9를 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.Hereinafter, exemplary embodiments of the present invention will be described with reference to FIGS. 7 to 9.

도 7은 본 발명의 실시예에 의한 전계 방출 표시소자의 구동장치를 나타내는 도면이다. 7 is a view showing a driving device of a field emission display device according to an embodiment of the present invention.

도 7을 참조하면, 본 발명의 실시예에 의한 전계 방출 표시소자의 구동장치는 m 개의 게이트 전극라인들(R)에 접속되어 각각의 게이트 전극라인들(R)을 순차적으로 인에이블 하기 위한 게이트 구동부(62)와, 기수번째 캐소드 전극라인들(C)에 접속되어 게이트 전극라인들(R)이 인에이블 되는 기간동안 화상 데이터를 게이트 전극라인들(R)에 순차적으로 공급하기 위한 제 1 캐소드 구동부(60A)와, 우수번째 캐소드 전극라인들(C)에 접속되어 게이트 전극라인들(R)이 인에이블 되는 기간동안 화상 데이터를 게이트 전극라인들(R)에 순차적으로 공급하는 제 2 캐소드 구동부(60B)와, k 개의 스페이서 전극라인들(S)에 접속되어 각각의 스페이서 전극라인들(S)을 인에이블 하기 위한 스페이서 구동부(64)를 구비한다. 게이트 전극라인들(R)과 캐소드 전극라인들(C)의 교차부에 매트릭스 형태로 배치된 화소(Pixel)(66)가 위치된다. 스페이서(68)는 게이트 전극라인들(R)과 나란하게 형성됨과 아울러 3개의 게이트 전극라인들(R) 마다 형성된다. 이와 같은 스페이서(68)의 개수는 화소셀의 구조, 스페이서들 간의 영향 및 패널의 상태에 맞도록 다시 정해질 수 있다. 게이트 구동부(62)는 제 1 내지 제 m 게이트 전극라인들(R1 내지 Rm)에 순차적으로 스캔펄스를 공급한다. 캐소드 구동부(60)는 게이트 전극라인들(R)에 스캔펄스가 공급될 때 인에이블 되어 화상 데이터를 제 1 내지 제 n 캐소드 전극라인들(C1내지Cn)에 공급한다. 스페이서 구동부(64)는 제 3 게이트 전극라인(R3)에 스캔펄스가 공급된 후 제 1 스페이서(S1)에 소정레벨의 소거펄스를 공급하여 제 1 스페이서(S1)에 축적된 전하를 제거한다. 즉, 스페이서 구동부(64)는 스페이서(68)의 앞단에 형성된 게이트 전극라인(R)에 스캔펄스가 공급된 후 스페이서에 소정레벨의 소거펄스를 공급한다. Referring to FIG. 7, a driving device of a field emission display device according to an exemplary embodiment of the present invention is connected to m gate electrode lines R to gates for sequentially enabling respective gate electrode lines R. FIG. A first cathode connected to the driver 62 and the odd-numbered cathode electrode lines C to sequentially supply image data to the gate electrode lines R during the period in which the gate electrode lines R are enabled. The second cathode driver connected to the driver 60A and the even-numbered cathode electrode lines C to sequentially supply image data to the gate electrode lines R during the period in which the gate electrode lines R are enabled. 60B and a spacer driver 64 connected to the k spacer electrode lines S to enable the spacer electrode lines S, respectively. Pixels 66 disposed in a matrix form are positioned at the intersections of the gate electrode lines R and the cathode electrode lines C. FIG. The spacer 68 is formed in parallel with the gate electrode lines R and is formed every three gate electrode lines R. As shown in FIG. The number of such spacers 68 may be determined to match the structure of the pixel cell, the influence between the spacers, and the state of the panel. The gate driver 62 sequentially supplies scan pulses to the first to m th gate electrode lines R1 to Rm. The cathode driver 60 is enabled when scan pulses are supplied to the gate electrode lines R to supply image data to the first to nth cathode electrode lines C1 to Cn. After the scan pulse is supplied to the third gate electrode line R3, the spacer driver 64 supplies an erase pulse having a predetermined level to the first spacer S1 to remove charges accumulated in the first spacer S1. That is, the spacer driver 64 supplies the erase pulse of a predetermined level to the spacer after the scan pulse is supplied to the gate electrode line R formed at the front end of the spacer 68.

도 8을 참조하여 동작과정을 상세히 설명하면, 먼저 게이트 구동부(62)로부터 제 1 게이트 전극라인(R1)에 스캔펄스(Vg)가 공급된다. 제 1 게이트 전극라인(R1)에 스캔펄스(Vg)가 공급될 때 제 1 내지 제 n 캐소드 전극라인(C1내지Cn)에 화상데이터가 공급된다. 캐소드 전극라인들(C)에 화상데이터가 공급되면 화소(66)들에서 화상데이터에 대응하는 양의 전자가 방출된다. 이 후 제 2 및 제 3 게이트 전극라인(R2,R3)에 순차적으로 스캔펄스(Vg)가 공급된다. 제 3 게이트 전극라인(R3)에 스캔펄스가 공급된 후 스페이서 구동부(64)로부터 제 1 스페이서 전극라인(S1)에 부극성(-)의 소거펄스(-Vs)가 공급된다. 스페이서(68)에 부극성의 소거펄스(-Vs)가 공급되면 스페이서(68)에 축적된 전하들은 진공공간으로 방출된다. 진공공간으로 방출된 전자들은 다음 전자의 방출시 재이용 된다. 또한, 본 발명에서는 스페이서 구동부(64)로부터 스페이서 전극라인(S)에 양극성(+)의 소거펄스가 공급될 수 있다. 스페이서(68)에 양극성(+)의 소거펄스가 공급되면 스페이서(68)에 축적된 전하들은 재결합을 통해 제거된다. 즉, 본 발명에서는 게이트 전극라인들(R)에 양극성 또는 부극성의 소거 펄스를 인가하여 스페이서(68)에 축적된 전하들을 제거한다. 또한, 본 발명에서는 도 9와 같이 게이트 전극라인들(R)에 스캔펄스(Vg)가 인가되기 전에 모든 스페이서(68)에 리셋펄스를 인가함으로써 이전의 필드(Field)나 프레임(Frame)에서 축적되었던 하전입자들을 제거할 수 있다. 스페이서(68)에 인가되는 리셋펄스는 소정레벨의 양극성 또는 부극성의 펄스이다. 8, the scan pulse Vg is first supplied from the gate driver 62 to the first gate electrode line R1. When the scan pulse Vg is supplied to the first gate electrode line R1, the image data is supplied to the first to nth cathode electrode lines C1 to Cn. When image data is supplied to the cathode electrode lines C, electrons corresponding to the image data are emitted from the pixels 66. Thereafter, the scan pulses Vg are sequentially supplied to the second and third gate electrode lines R2 and R3. After the scan pulse is supplied to the third gate electrode line R3, the negative erase pulse (-Vs) is supplied from the spacer driver 64 to the first spacer electrode line S1. When the negative erase pulse (-Vs) is supplied to the spacer 68, the charges accumulated in the spacer 68 are released into the vacuum space. Electrons released into the vacuum space are reused at the next electron emission. In addition, in the present invention, an erase pulse of positive polarity may be supplied to the spacer electrode line S from the spacer driver 64. When a bipolar (+) erase pulse is supplied to the spacer 68, the charges accumulated in the spacer 68 are removed through recombination. That is, in the present invention, an erase pulse of positive or negative polarity is applied to the gate electrode lines R to remove the charges accumulated in the spacer 68. In addition, in the present invention, as shown in FIG. 9, the reset pulse is applied to all the spacers 68 before the scan pulse Vg is applied to the gate electrode lines R, thereby accumulating in the previous field or frame. The charged particles can be removed. The reset pulse applied to the spacer 68 is a bipolar or negative polarity pulse of a predetermined level.

상술한 바와 같이, 본 발명에 따른 전계 방출 표시소자 및 그 구동방법에 의하면 스페이서에 소정레벨의 소거펄스를 인가하여 스페이서에 축적된 전하를 제거할 수 있다. 따라서, 화소셀간의 크로스 토크 및 방전 불균일 현상을 최소화 할 수 있다. As described above, according to the field emission display device and the driving method thereof according to the present invention, an erase pulse having a predetermined level can be applied to the spacer to remove the charge accumulated in the spacer. Therefore, cross talk between the pixel cells and discharge unevenness can be minimized.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.Those skilled in the art will appreciate that various changes and modifications can be made without departing from the technical spirit of the present invention. Therefore, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification but should be defined by the claims.

Claims (8)

게이트 전극라인 및 캐소드 전극라인의 교차부에 화소셀이 매트릭스 형태로 배치되고, 상기 게이트 전극라인과 나란하게 형성되는 적어도 하나이상의 스페이서를 구비하는 전계 방출 표시소자에 있어서,In a field emission display device having pixel cells arranged in a matrix at an intersection of a gate electrode line and a cathode electrode line, and having at least one spacer formed in parallel with the gate electrode line. 상기 스페이서에 축적된 전하를 제거하기 위하여 상기 스페이서에 소거펄스를 인가하는 스페이서 구동부를 구비하는 것을 특징으로 하는 전계 방출 표시소자. And a spacer driver for applying an erase pulse to the spacer to remove charges accumulated in the spacer. 제 1 항에 있어서,The method of claim 1, 상기 소거펄스는 정극성 및 부극성의 전압중 어느 하나인 것을 특징으로 하는 전계 방출 표시소자. And the erasing pulse is any one of a positive voltage and a negative voltage. 제 1 항에 있어서,The method of claim 1, 상기 소거펄스는 상기 스페이서에 순차적으로 인가되는 것을 특징으로 하는 전계 방출 표시소자. And the erase pulses are sequentially applied to the spacers. 제 3 항에 있어서,The method of claim 3, wherein 상기 스페이서의 앞단에 형성된 게이트 전극라인에 스캔펄스가 인가된 후 상기 소거펄스가 상기 스페이서에 인가되는 것을 특징으로 하는 전계 방출 표시소자. And the erase pulse is applied to the spacer after the scan pulse is applied to the gate electrode line formed at the front end of the spacer. 소거펄스가 인가되는 게이트 전극라인과, 상기 소거펄스에 동기되어 화상데이터가 공급되는 캐소드 전극라인과, 상기 게이트 전극라인과 나란하게 설치되는 적어도 하나이상의 스페이서를 구비하는 전계 방출 표시소자의 구동방법에 있어서,And a gate electrode line to which an erase pulse is applied, a cathode electrode line to which image data is supplied in synchronization with the erase pulse, and at least one spacer disposed in parallel with the gate electrode line. In 상기 스페이서에 축적된 전하를 제거하기 위하여 상기 스페이서에 소거펄스가 순차적으로 인가되는 단계를 포함하는 것을 특징으로 하는 전계 방출 표시소자의 구동방법. And erasing pulses sequentially applied to the spacers to remove charges accumulated in the spacers. 제 5 항에 있어서,The method of claim 5, 상기 소거펄스는 상기 스페이서의 앞단에 형성된 게이트 전극라인에 소거펄스가 인가된 후 상기 스페이서에 인가되는 것을 특징으로 하는 전계 방출 표시소자의 구동방법. And the erase pulse is applied to the spacer after the erase pulse is applied to the gate electrode line formed at the front end of the spacer. 제 5 항에 있어서,The method of claim 5, 상기 소거펄스가 인가되기 전에 상기 스페이서에 리셋펄스가 인가되는 단계를 포함하는 것을 특징으로 하는 전계 방출 표시소자의 구동방법. And applying a reset pulse to the spacer before the erase pulse is applied. 제 7 항에 있어서,The method of claim 7, wherein 상기 리셋펄스는 모든 스페이서에 동시에 인가되는 것을 특징으로 하는 전계 방출 표시소자의 구동방법. And the reset pulse is simultaneously applied to all spacers.
KR1020000025488A 2000-05-12 2000-05-12 Field Emission Display and Method of Driving the same KR100658339B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000025488A KR100658339B1 (en) 2000-05-12 2000-05-12 Field Emission Display and Method of Driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000025488A KR100658339B1 (en) 2000-05-12 2000-05-12 Field Emission Display and Method of Driving the same

Publications (2)

Publication Number Publication Date
KR20010104081A KR20010104081A (en) 2001-11-24
KR100658339B1 true KR100658339B1 (en) 2006-12-15

Family

ID=41756131

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000025488A KR100658339B1 (en) 2000-05-12 2000-05-12 Field Emission Display and Method of Driving the same

Country Status (1)

Country Link
KR (1) KR100658339B1 (en)

Also Published As

Publication number Publication date
KR20010104081A (en) 2001-11-24

Similar Documents

Publication Publication Date Title
KR100324262B1 (en) Plasma Display Panel and Method of Driving the same
KR100342831B1 (en) Field Emission Display and Driving Apparatus and Method thereof
KR100658339B1 (en) Field Emission Display and Method of Driving the same
KR100352977B1 (en) Field Emission Display and Driving Method thereof
KR19990081215A (en) Driving Method of Plasma Display Panel
KR100323973B1 (en) Plasma Display Panel and Method of Driving the same
KR100266168B1 (en) Plasma display panel
KR100359019B1 (en) Field Emission Display
KR100338516B1 (en) Field Emission Display and Stabilization Method of Field distribution thereon
KR20020014551A (en) Field Emission Display and Driving Method thereof
KR100359020B1 (en) Field Emission Display
KR100415614B1 (en) Active type Metal Insulator Metal Field Emission Display and Driving Method Thereof
KR100430085B1 (en) Flat Display Panel and Driving Method Thereof
KR100804814B1 (en) Field Emission Display and Driving Method Thereof
KR100448478B1 (en) Metal-Insulator-Metal Field Emission Display and Driving Method Thereof
KR100415601B1 (en) Active type Metal Insulator Metal Field Emission Display and Driving Method Thereof
KR100727304B1 (en) Driving Method of Field Emission display
KR20020092572A (en) Driving Method of Plasma Display Panel
KR100710211B1 (en) Field Emission Display
KR100727306B1 (en) Field Emission Display and Method of Driving the same
KR100667109B1 (en) Plasma Display Panel and Driving Method thereof
KR100373529B1 (en) Plasma Display Panel and Driving Method Thereof
KR100747358B1 (en) Flat Display Panel and Driving Method Thereof
KR100353951B1 (en) Field Emission Display and Method of Driving the same
KR100824674B1 (en) Driving method of plasma display panel

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee