KR100648854B1 - 시스템 온 칩 시뮬레이션 장치 - Google Patents
시스템 온 칩 시뮬레이션 장치 Download PDFInfo
- Publication number
- KR100648854B1 KR100648854B1 KR1020050116251A KR20050116251A KR100648854B1 KR 100648854 B1 KR100648854 B1 KR 100648854B1 KR 1020050116251 A KR1020050116251 A KR 1020050116251A KR 20050116251 A KR20050116251 A KR 20050116251A KR 100648854 B1 KR100648854 B1 KR 100648854B1
- Authority
- KR
- South Korea
- Prior art keywords
- soc
- test
- chip
- software
- testbench
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/22—Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
- G06F11/26—Functional testing
- G06F11/261—Functional testing by simulating additional hardware, e.g. fault simulation
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Debugging And Monitoring (AREA)
Abstract
Description
Claims (4)
- 시스템 온 칩(SOC) 테스트 시 외부 테스트벤치(testbench)와 시스템 온 칩(SOC)내에서 실행되는 소프트웨어 사이의 통신을 위한 시스템 온 칩(SOC) 시뮬레이션 장치에 있어서,상기 시스템 온 칩(SOC) 소프트웨어에서 테스트의 완료 및 시작을 상기 테스트벤치에 알려주거나, 반대로 상기 테스트벤치로부터 상기 소프트웨어에게 테스트를 위한 다른 입력들이 모두 설정되었음을 알려주는 데이터가 시스템 버스(system bus)를 통해 기록되는 테스트 레지스터;를 포함함을 특징으로 하는 시스템 온 칩(SOC) 시뮬레이션 장치.
- 제1항에 있어서, 상기 테스트 레지스터는상기 테스트벤치의 출력이 유용한 데이터인지를 알려주는 데이터가 기록됨을 특징으로 하는 시스템 온 칩(SOC) 시뮬레이션 장치.
- 시스템 온 칩(SOC)의 입력과 출력을 각 시간에 맞추어 인가하고 그 결과를 검사하는 시뮬레이션 장치에 있어서,상기 시스템 온 칩(SOC) 테스트 시 외부 테스트 입력을 위한 입력 테스트벤치와 테스트 출력을 위한 출력 테스트벤치를 구비하는 테스트벤치(testbench);상기 시스템 온 칩(SOC)의 소프트웨어를 실행하기 위한 소프트웨어 인스트럭 션과 데이터를 저장하는 메모리;상기 메모리의 소프트웨어 인스트럭션과 데이터를 이용하여 상기 시스템 온 칩(SOC)의 소프트웨어에서 실행된 결과를 출력하는 중앙처리장치;상기 중앙처리장치의 출력데이터를 전송하는 시스템 버스; 및상기 시스템 버스(system bus)를 통해 상기 시스템 온 칩(SOC) 소프트웨어에서 테스트의 완료 및 시작을 상기 테스트벤치에 알려주거나, 반대로 상기 테스트벤치로부터 상기 소프트웨어에게 테스트를 위한 다른 입력들이 모두 설정되었음을 알려주는 데이터가 기록되는 테스트 레지스터;를 포함함을 특징으로 하는 시스템 온 칩(SOC) 시뮬레이션 장치.
- 제1항에 있어서, 상기 테스트 레지스터는상기 테스트벤치의 출력이 유용한 데이터인지를 알려주는 데이터가 기록됨을 특징으로 하는 시스템 온 칩(SOC) 시뮬레이션 장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050116251A KR100648854B1 (ko) | 2005-12-01 | 2005-12-01 | 시스템 온 칩 시뮬레이션 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020050116251A KR100648854B1 (ko) | 2005-12-01 | 2005-12-01 | 시스템 온 칩 시뮬레이션 장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR100648854B1 true KR100648854B1 (ko) | 2006-11-24 |
Family
ID=37713265
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020050116251A KR100648854B1 (ko) | 2005-12-01 | 2005-12-01 | 시스템 온 칩 시뮬레이션 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100648854B1 (ko) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20040005125A (ko) * | 2002-07-08 | 2004-01-16 | 삼성전자주식회사 | 온 칩 롬 테스트 장치 및 방법 |
-
2005
- 2005-12-01 KR KR1020050116251A patent/KR100648854B1/ko active IP Right Grant
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20040005125A (ko) * | 2002-07-08 | 2004-01-16 | 삼성전자주식회사 | 온 칩 롬 테스트 장치 및 방법 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN105205249B (zh) | 一种soc调试验证系统及其软硬件协同方法 | |
CN115146568B (zh) | 一种基于uvm的芯片验证系统及验证方法 | |
CN113297017A (zh) | 一种基于uvm的soc验证系统及方法 | |
US20080312900A1 (en) | Simulation apparatus and simulation method | |
EP2923214B1 (en) | Unique and unclonable platform identifiers using data-dependent circuit path responses | |
WO2016197711A1 (zh) | 一种配置寄存器的方法和装置 | |
CN109918338B (zh) | 安全芯片操作系统测试装置 | |
CN106155903A (zh) | 用于系统设计验证的装置和方法 | |
US6938228B1 (en) | Simultaneously simulate multiple stimuli and verification using symbolic encoding | |
Gaikwad et al. | Verification of AMBA AXI on-chip communication protocol | |
JP2011186817A (ja) | 論理検証装置及び論理検証方法 | |
CN114548027A (zh) | 在验证系统中追踪信号的方法、电子设备及存储介质 | |
US20050144436A1 (en) | Multitasking system level platform for HW/SW co-verification | |
Mahesh et al. | Verification of memory transactions in AXI protocol using system verilog approach | |
KR100648854B1 (ko) | 시스템 온 칩 시뮬레이션 장치 | |
US20240232502A9 (en) | Enhanced artificial intelligence for performance validation of core integraeted circuit features | |
Caba et al. | Testing framework for on-board verification of HLS modules using grey-box technique and FPGA overlays | |
Cong et al. | Coverage evaluation of post-silicon validation tests with virtual prototypes | |
CN107329869B (zh) | 一种片上系统的仿真方法及装置 | |
KR100725473B1 (ko) | 부하 제어 기능을 갖는 속도 변환 장치 | |
CN105511995B (zh) | 一种图形处理器验证方法 | |
JP2004361171A (ja) | 半導体集積回路および半導体集積回路の機能検証方法 | |
Hosny | A Unified UVM Methodology For MPSoC Hardware/Software Functional Verification | |
JP2016091277A (ja) | トレースシステムおよびicチップ | |
CN116976404A (zh) | 基于卷积神经网络硬件加速器的fpga多通道设计系统及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
A302 | Request for accelerated examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20121116 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20131031 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20140930 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20151023 Year of fee payment: 10 |
|
FPAY | Annual fee payment |
Payment date: 20171110 Year of fee payment: 12 |
|
FPAY | Annual fee payment |
Payment date: 20181015 Year of fee payment: 13 |