KR100648854B1 - 시스템 온 칩 시뮬레이션 장치 - Google Patents

시스템 온 칩 시뮬레이션 장치 Download PDF

Info

Publication number
KR100648854B1
KR100648854B1 KR1020050116251A KR20050116251A KR100648854B1 KR 100648854 B1 KR100648854 B1 KR 100648854B1 KR 1020050116251 A KR1020050116251 A KR 1020050116251A KR 20050116251 A KR20050116251 A KR 20050116251A KR 100648854 B1 KR100648854 B1 KR 100648854B1
Authority
KR
South Korea
Prior art keywords
soc
test
chip
software
testbench
Prior art date
Application number
KR1020050116251A
Other languages
English (en)
Inventor
신용환
Original Assignee
(주)알파칩스
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by (주)알파칩스 filed Critical (주)알파칩스
Priority to KR1020050116251A priority Critical patent/KR100648854B1/ko
Application granted granted Critical
Publication of KR100648854B1 publication Critical patent/KR100648854B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/26Functional testing
    • G06F11/261Functional testing by simulating additional hardware, e.g. fault simulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Debugging And Monitoring (AREA)

Abstract

본 발명은 시스템 온 칩(SOC) 테스트 시 외부 테스트벤치(testbench)와 시스템 온 칩 (SOC) 내부에서 실행되고 있는 소프트웨어 사이에 통신이 이루어질 수 있도록 하는 시스템 온 칩(SOC) 시뮬레이션 장치에 관한 것이다.
본 발명에 의한 시스템 온 칩(SOC) 시뮬레이션 장치는 시스템 온 칩(SOC) 테스트 시 외부 테스트 입력을 위한 입력 테스트벤치와 테스트 출력을 위한 출력 테스트벤치를 구비하는 테스트벤치(testbench); 상기 시스템 온 칩(SOC)의 소프트웨어를 실행하기 위한 소프트웨어 인스트럭션과 데이터를 저장하는 메모리; 상기 메모리의 소프트웨어 인스트럭션과 데이터를 이용하여 상기 시스템 온 칩(SOC)의 소프트웨어에서 실행된 결과를 출력하는 중앙처리장치; 상기 중앙처리장치의 출력데이터를 전송하는 시스템 버스; 및 상기 시스템 버스(system bus)를 통해 상기 시스템 온 칩(SOC) 소프트웨어에서 테스트의 완료 및 시작을 상기 테스트벤치에 알려주거나, 반대로 상기 테스트벤치로부터 상기 소프트웨어에게 테스트를 위한 다른 입력들이 모두 설정되었음을 알려주는 데이터가 기록되는 테스트 레지스터;를 포함함을 특징으로 한다.

Description

시스템 온 칩 시뮬레이션 장치{Simulation apparatus of system on chip}
도 1은 종래의 시스템 온 칩(SOC)의 테스트를 위한 시뮬레이션 장치를 도시한 것이다.
도 2는 테스트 입출력과 시스템 온 칩(SOC)의 소프트웨어 사이의 미스매치를 나타낸다.
도 3은 본 발명에 의한 시스템 온 칩(SOC)의 테스트를 위한 시뮬레이션 장치를 도시한 것이다.
본 발명은 시스템 온 칩(SOC)에 관한 것으로, 특히 시스템 온 칩의 테스트를 위한 시뮬레이션 구성에 관한 것이다.
도 1은 종래의 시스템 온 칩(SOC)의 테스트를 위한 시뮬레이션 구성을 도시한 것이다.
시스템 온 칩(SOC)을 테스트 할 때는 하드웨어 디스크립션 언어(Hardware Description Language)를 기반으로 한 시뮬레이션(simulation)을 통하여 이루어지게 된다. 이 시뮬레이션(simulation)은 도 1과 같이 시스템 온 칩(SOC)의 입력과 출력을 각 시간에 맞추어 인가하고 그 결과를 검사함으로써 이루어지게 된다.
그리고 시스템 온 칩(SOC) 내에서는 롬 메모리 데이터(ROM Memory Data)나 외부 입력에 의한 인스트럭션(Instruction)을 제공받아 소프트웨어가 실행된다.
그러나 위와 같은 전통적인 시뮬레이션(simulation) 방식에 있어서 시스템 온 칩(SOC) 내부에서 실행되고 있는 소프트웨어가 특정 입력을 원할 경우 그 시간을 정확히 맞추어 테스트 입력(Test Input)을 인가하기는 도 2에서 보이는 바와 같이 매우 어렵다.
또한, 입출력에 있어서 매우 제한적인 시스템 온 칩(SOC) 설계에서 시스템 온 칩(SOC) 소프트웨어(Software)에서 실행된 결과를 시스템 온 칩(SOC) 검증자가 쉽게 알 수 있도록 중앙처리장치(CPU)가 바로 그 결과를 외부로 알려주는 방법은 매우 제한적이라고 할 수 있다.
본 발명이 이루고자 하는 기술적 과제는 테스트 입력(Test Input)이 인가되어야 하는 적절한 시기와 테스트 출력(Test Output) 측면에서 현재 유용한 데이터(valid data)가 출력되고 있다는 것을 인지시켜 주는 시스템 온 칩(SOC) 시뮬레이션 장치를 제공하는 것이다.
상기 기술적 과제를 해결하기 위한 본 발명에 의한 시스템 온 칩(SOC) 시뮬레이션 장치는 시스템 온 칩(SOC) 테스트 시 외부 테스트벤치(testbench)와 시스템 온 칩(SOC)내에서 실행되는 소프트웨어 사이의 통신을 위한 시스템 온 칩(SOC) 시 뮬레이션 장치에 있어서, 시스템 온 칩(SOC) 소프트웨어에서 테스트의 완료 및 시작을 상기 테스트벤치에 알려주거나, 반대로 상기 테스트벤치로부터 상기 소프트웨어에게 테스트를 위한 다른 입력들이 모두 설정되었음을 알려주는 데이터가 시스템 버스(system bus)를 통해 기록되는 테스트 레지스터;를 포함함을 특징으로 한다.
상기 기술적 과제를 해결하기 위한 본 발명에 의한 시스템 온 칩(SOC) 시뮬레이션 장치는 시스템 온 칩(SOC) 테스트 시 외부 테스트 입력을 위한 입력 테스트벤치와 테스트 출력을 위한 출력 테스트벤치를 구비하는 테스트벤치(testbench); 상기 시스템 온 칩(SOC)의 소프트웨어를 실행하기 위한 소프트웨어 인스트럭션과 데이터를 저장하는 메모리; 상기 메모리의 소프트웨어 인스트럭션과 데이터를 이용하여 상기 시스템 온 칩(SOC)의 소프트웨어에서 실행된 결과를 출력하는 중앙처리장치; 상기 중앙처리장치의 출력데이터를 전송하는 시스템 버스; 및 상기 시스템 버스(system bus)를 통해 상기 시스템 온 칩(SOC) 소프트웨어에서 테스트의 완료 및 시작을 상기 테스트벤치에 알려주거나, 반대로 상기 테스트벤치로부터 상기 소프트웨어에게 테스트를 위한 다른 입력들이 모두 설정되었음을 알려주는 데이터가 기록되는 테스트 레지스터;를 포함함을 특징으로 한다.
이하 도면을 참조하여 본 발명을 상세히 설명하기로 한다.
도 3은 본 발명에 의한 시스템 온 칩의 테스트를 위한 시뮬레이션 구성을 도시한 것으로, 테스트벤치(10), 중앙처리장치(20), 메모리(30), 시스템 버스(40) 및 테스트 레지스터(50)로 이루어진다.
테스트벤치(10)는 시스템 온 칩(SOC) 테스트 시 외부 테스트 입력을 위한 입 력 테스트벤치와 테스트 출력을 위한 출력 테스트벤치를 구비한다.
중앙처리장치(20)는 메모리(30)의 소프트웨어 인스트럭션과 데이터를 이용하여 상기 시스템 온 칩(SOC)의 소프트웨어에서 실행된 결과를 출력한다.
메모리(30)는 시스템 온 칩(SOC)의 소프트웨어를 실행하기 위한 소프트웨어 인스트럭션과 데이터를 저장한다.
시스템 버스(system bus:40)는 중앙처리장치(20)의 출력데이터를 전송한다.
테스트 레지스터(50)는 시스템 버스(40)를 통해 시스템 온 칩(SOC) 소프트웨어에서 테스트의 완료 및 시작을 상기 테스트벤치에 알려주거나, 반대로 상기 테스트벤치로부터 상기 소프트웨어에게 테스트를 위한 다른 입력들이 모두 설정되었음을 알려주는 데이터가 기록된다.
본 발명에서 도 3과 같이 시스템 버스(40)를 통하여 시스템 온 칩(SOC)의 소프트웨어가 직접 테스트 레지스터(Test Register:50)에 값을 기록(Write)함으로써 테스트벤치(Testbench)에 테스트 입력(Test Input)이 인가되어야 하는 적절한 시기와 테스트 출력(Test Output) 측면에서 현재 유용한 데이터(valid data)가 출력되고 있다는 것을 인지시켜 준다.
이상으로, 본 발명은 도면에 도시된 실시예를 참고로 설명되었으나 이는 예시적인 것에 불과하며, 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
본 발명에 의하면, 시스템 온 칩(SOC)의 소프트웨어가 원하는 적절한 시기에 테스트입력(Test Input)을 인가할 수 있으며, 현재 소프트웨어의 상태를 외부로 바로 알려줄 수 있다. 또한, 출력 테스트벤치로 출력되는 데이터의 유용한 상태(valid status)를 알려줄 수 있다.

Claims (4)

  1. 시스템 온 칩(SOC) 테스트 시 외부 테스트벤치(testbench)와 시스템 온 칩(SOC)내에서 실행되는 소프트웨어 사이의 통신을 위한 시스템 온 칩(SOC) 시뮬레이션 장치에 있어서,
    상기 시스템 온 칩(SOC) 소프트웨어에서 테스트의 완료 및 시작을 상기 테스트벤치에 알려주거나, 반대로 상기 테스트벤치로부터 상기 소프트웨어에게 테스트를 위한 다른 입력들이 모두 설정되었음을 알려주는 데이터가 시스템 버스(system bus)를 통해 기록되는 테스트 레지스터;를 포함함을 특징으로 하는 시스템 온 칩(SOC) 시뮬레이션 장치.
  2. 제1항에 있어서, 상기 테스트 레지스터는
    상기 테스트벤치의 출력이 유용한 데이터인지를 알려주는 데이터가 기록됨을 특징으로 하는 시스템 온 칩(SOC) 시뮬레이션 장치.
  3. 시스템 온 칩(SOC)의 입력과 출력을 각 시간에 맞추어 인가하고 그 결과를 검사하는 시뮬레이션 장치에 있어서,
    상기 시스템 온 칩(SOC) 테스트 시 외부 테스트 입력을 위한 입력 테스트벤치와 테스트 출력을 위한 출력 테스트벤치를 구비하는 테스트벤치(testbench);
    상기 시스템 온 칩(SOC)의 소프트웨어를 실행하기 위한 소프트웨어 인스트럭 션과 데이터를 저장하는 메모리;
    상기 메모리의 소프트웨어 인스트럭션과 데이터를 이용하여 상기 시스템 온 칩(SOC)의 소프트웨어에서 실행된 결과를 출력하는 중앙처리장치;
    상기 중앙처리장치의 출력데이터를 전송하는 시스템 버스; 및
    상기 시스템 버스(system bus)를 통해 상기 시스템 온 칩(SOC) 소프트웨어에서 테스트의 완료 및 시작을 상기 테스트벤치에 알려주거나, 반대로 상기 테스트벤치로부터 상기 소프트웨어에게 테스트를 위한 다른 입력들이 모두 설정되었음을 알려주는 데이터가 기록되는 테스트 레지스터;를 포함함을 특징으로 하는 시스템 온 칩(SOC) 시뮬레이션 장치.
  4. 제1항에 있어서, 상기 테스트 레지스터는
    상기 테스트벤치의 출력이 유용한 데이터인지를 알려주는 데이터가 기록됨을 특징으로 하는 시스템 온 칩(SOC) 시뮬레이션 장치.
KR1020050116251A 2005-12-01 2005-12-01 시스템 온 칩 시뮬레이션 장치 KR100648854B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050116251A KR100648854B1 (ko) 2005-12-01 2005-12-01 시스템 온 칩 시뮬레이션 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050116251A KR100648854B1 (ko) 2005-12-01 2005-12-01 시스템 온 칩 시뮬레이션 장치

Publications (1)

Publication Number Publication Date
KR100648854B1 true KR100648854B1 (ko) 2006-11-24

Family

ID=37713265

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050116251A KR100648854B1 (ko) 2005-12-01 2005-12-01 시스템 온 칩 시뮬레이션 장치

Country Status (1)

Country Link
KR (1) KR100648854B1 (ko)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040005125A (ko) * 2002-07-08 2004-01-16 삼성전자주식회사 온 칩 롬 테스트 장치 및 방법

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040005125A (ko) * 2002-07-08 2004-01-16 삼성전자주식회사 온 칩 롬 테스트 장치 및 방법

Similar Documents

Publication Publication Date Title
CN105205249B (zh) 一种soc调试验证系统及其软硬件协同方法
CN115146568B (zh) 一种基于uvm的芯片验证系统及验证方法
CN113297017A (zh) 一种基于uvm的soc验证系统及方法
US20080312900A1 (en) Simulation apparatus and simulation method
EP2923214B1 (en) Unique and unclonable platform identifiers using data-dependent circuit path responses
WO2016197711A1 (zh) 一种配置寄存器的方法和装置
CN109918338B (zh) 安全芯片操作系统测试装置
CN106155903A (zh) 用于系统设计验证的装置和方法
US6938228B1 (en) Simultaneously simulate multiple stimuli and verification using symbolic encoding
Gaikwad et al. Verification of AMBA AXI on-chip communication protocol
JP2011186817A (ja) 論理検証装置及び論理検証方法
CN114548027A (zh) 在验证系统中追踪信号的方法、电子设备及存储介质
US20050144436A1 (en) Multitasking system level platform for HW/SW co-verification
Mahesh et al. Verification of memory transactions in AXI protocol using system verilog approach
KR100648854B1 (ko) 시스템 온 칩 시뮬레이션 장치
US20240232502A9 (en) Enhanced artificial intelligence for performance validation of core integraeted circuit features
Caba et al. Testing framework for on-board verification of HLS modules using grey-box technique and FPGA overlays
Cong et al. Coverage evaluation of post-silicon validation tests with virtual prototypes
CN107329869B (zh) 一种片上系统的仿真方法及装置
KR100725473B1 (ko) 부하 제어 기능을 갖는 속도 변환 장치
CN105511995B (zh) 一种图形处理器验证方法
JP2004361171A (ja) 半導体集積回路および半導体集積回路の機能検証方法
Hosny A Unified UVM Methodology For MPSoC Hardware/Software Functional Verification
JP2016091277A (ja) トレースシステムおよびicチップ
CN116976404A (zh) 基于卷积神经网络硬件加速器的fpga多通道设计系统及装置

Legal Events

Date Code Title Description
A201 Request for examination
A302 Request for accelerated examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121116

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20131031

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140930

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20151023

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20171110

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20181015

Year of fee payment: 13