KR100640361B1 - 동기화 이더넷 네트워크의 시간 할당 방법 - Google Patents
동기화 이더넷 네트워크의 시간 할당 방법 Download PDFInfo
- Publication number
- KR100640361B1 KR100640361B1 KR1020040082623A KR20040082623A KR100640361B1 KR 100640361 B1 KR100640361 B1 KR 100640361B1 KR 1020040082623 A KR1020040082623 A KR 1020040082623A KR 20040082623 A KR20040082623 A KR 20040082623A KR 100640361 B1 KR100640361 B1 KR 100640361B1
- Authority
- KR
- South Korea
- Prior art keywords
- network
- time
- gateway
- synchronous
- data
- Prior art date
Links
- 230000001360 synchronised effect Effects 0.000 title claims abstract description 51
- 238000000034 method Methods 0.000 title claims abstract description 20
- 230000005540 biological transmission Effects 0.000 description 8
- 238000010586 diagram Methods 0.000 description 4
- 238000004891 communication Methods 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/50—Circuit switching systems, i.e. systems in which the path is physically permanent during the communication
- H04L12/52—Circuit switching systems, i.e. systems in which the path is physically permanent during the communication using time division techniques
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/42—Loop networks
- H04L12/423—Loop networks with centralised control, e.g. polling
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Small-Scale Networks (AREA)
Abstract
본 발명에 따라 비동기 구간 및 동기 구간으로 이루어진 사이클 주기로 시간 할당을 수행하는 게이트웨이와, 상기 게이트웨이에 연결되는 복수의 네트워크 단말들을 포함하는 동기화 이더넷 네트워크의 시간 할당 방법은, (a) 한 사이클 내의 동기 구간을 다분할하여 복수의 시간 슬롯들을 마련하는 과정과; (b) 해당 사이클에 참여한 복수의 네트워크 단말들에게 각 시간 슬롯을 공통으로 할당하는 과정을 포함하고, 상기 게이트웨이는 한 시간 슬롯에서 복수의 네트워크 단말들로부터 동시에 데이터들을 수신하고, 다른 시간 슬롯에서 복수의 네트워크 단말들로 동시에 데이터들을 전송한다.
동기화 이더넷, 네트워크, 시간 할당, 게이트웨이, 네트워크 단말
Description
도 1은 전형적인 동기화 이더넷 네트워크의 시간 할당 테이블을 나타내는 도면,
도 2는 본 발명의 바람직한 실시예에 따른 동기화 이더넷 네트워크를 나타내는 도면,
도 3 및 도 4는 본 발명의 바람직한 실시예에 따른 동기화 이더넷 네트워크의 시간 할당 방법을 설명하기 위한 도면들.
본 발명은 동기화 이더넷(synchronous ethernet)에 관한 것으로서, 특히 동기화 이더넷 네트워크 및 상기 동기화 이더넷 네트워크의 시간 할당 방법에 관한 것이다.
동기화 이더넷은 음성/영상 데이터와 같은 실시간 데이터(real time data)를 전송하기 위해 연구되고 있는 여러 기술들 중 하나로서, 동기화 이더넷 네트워크는 외부망(external network)과 연결되어 어느 한 거주지(residential area)를 담당하며, 상기 거주지 내의 게이트웨이(gateway)와 상기 게이트웨이에 연결되는 네트워크 단말들(end-point)인 스테이션들(station)을 포함한다. 현재, 동기화 이더넷 네트워크는 비동기 구간 및 동기 구간으로 이루어진 사이클(cycle) 주기로 시간 할당을 수행한다. 각 사이클은 125㎲ 단위이며, 매체 접근 제어층(MAC layer)의 동기 비트(sync bit)를 이용하여 스테이션들간의 동기를 제공한다는 정도만 정해져 있을 뿐, 동기 구간을 어떻게 활용하는가에 대한 규정은 정해져 있지 않다.
도 1은 전형적인 동기화 이더넷 네트워크의 시간 할당 테이블을 나타내는 도면이다. 도시된 바와 같이, 상기 시간 할당 테이블(time allocation table, 100)에서 하나의 사이클(cycle, 110)은 비동기 구간(asynchronous part: ASYNC, 120)과 동기 구간(synchronous part: SYNC, 130)으로 이루어지며, 하나의 사이클(110)은 125㎲의 대역폭을 갖는다. 비동기 구간(120)에서는 비동기 데이터가 전송되며, 동기 구간(130)에서는 실시간 데이터와 같은 동기 데이터가 전송된다.
그러나, 상술한 바와 같은 전형적인 동기화 이더넷 네트워크는 사이클 주기로 데이터를 처리하고, 어느 한 사이클에서 어느 한 스테이션이 전송한 동기 데이터는 게이트웨이의 버퍼 레지스터(buffer register)에 저장된 후 다음 사이클에서 목적지 스테이션으로 전송되므로, 실시간 데이터의 전송 지연이 적어도 한 사이클 이상 발생한다는 문제점이 있다.
본 발명은 상술한 종래의 문제점을 해결하기 위하여 안출한 것으로서, 본 발명의 목적은 동기 데이터의 전송 지연을 최소화하고, 한정된 대역폭을 효율적으로 사용할 수 있는 동기화 이더넷 네트워크의 시간 할당 방법을 제공함에 있다.
상기한 문제점을 해결하기 위하여, 본 발명에 따른 비동기 구간 및 동기 구간으로 이루어진 사이클 주기로 시간 할당을 수행하는 게이트웨이와, 상기 게이트웨이에 연결되는 복수의 네트워크 단말들을 포함하는 동기화 이더넷 네트워크의 시간 할당 방법은, (a) 한 사이클 내의 동기 구간을 다분할하여 복수의 시간 슬롯들을 마련하는 과정과; (b) 해당 사이클에 참여한 복수의 네트워크 단말들에게 각 시간 슬롯을 공통으로 할당하는 과정을 포함하고, 상기 게이트웨이는 한 시간 슬롯에서 복수의 네트워크 단말들로부터 동시에 데이터들을 수신하고, 다른 시간 슬롯에서 복수의 네트워크 단말들로 동시에 데이터들을 전송한다.
이하에서는 첨부도면들을 참조하여 본 발명의 실시예를 상세히 설명하기로 한다. 본 발명을 설명함에 있어서, 관련된 공지기능이나 구성에 대한 구체적인 설명은 본 발명의 요지를 모호하지 않게 하기 위하여 생략한다.
도 2는 본 발명의 바람직한 실시예에 따른 동기화 이더넷 네트워크를 나타내는 도면이다. 상기 동기화 이더넷 네트워크(200)는 인터넷(internet)과 같은 외부망(230)과 연결되며, 게이트웨이(gateway: GW, 210)와, 제1 내지 제7 스테이션들(station: ST, 220-1~220-7)과, 네트워크 저장 장치(network attatched storage: NAS, 220-8)를 포함한다. 상기 동기화 이더넷 네트워크(200)는 사무소, 홈 등과 같 은 어느 한 거주지(residential area: RA)를 담당하며, 상기 각 스테이션은 클라이언트(client)측 장치(개인용 컴퓨터 등)를 나타낸다.
상기 게이트웨이(210)는 제1 내지 제8 포트들(port: P)을 구비하며, 상기 외부망(230)과 연결된다. 상기 게이트웨이(210)는 포트별로 수신한 동기 데이터를 저장하기 위한 복수의 버퍼 레지스터들과, 상기 각 버퍼 레지스터에 저장된 동기 데이터를 목적지 스테이션으로 스위칭하여 전송하기 위한 이더넷 스위치(ethernet switch)를 포함할 수 있다. 즉, 상기 게이트웨이의 각 포트당 독립된 버퍼 레지스트가 제공되며, 상기 버퍼 레지스트들에 저장된 동기 데이터들은 동시에 서로 다른 목적지로 스위칭되어 전송된다.
상기 제1 내지 제7 스테이션들(220-1~220-7)은 네트워크 단말들(end-point)로서, 상기 각 스테이션(220-1~220-7)은 다른 스테이션간의 통신, 상기 게이트웨이(210)를 통한 상기 외부망(230)과의 통신, 상기 네트워크 저장 장치(220-8)와의 통신을 수행한다.
상기 네트워크 저장 장치(220-8)는 네트워크 단말들로서, 상기 게이트웨이(210)의 제8 포트와 연결되고, 음성/영상 데이터와 같은 실시간 데이터를 저장하며, 해당 스테이션으로 저장된 실시간 데이터를 동기 데이터로 제공한다. 상기 제1 내지 제7 스테이션들(220-1~220-7) 및 상기 네트워크 저장 장치(220-8)는 상기 게이트웨이(210)의 제1 내지 제8 포트들과 성형 구조(star topology)로 일대일 연결된다.
상기 동기화 이더넷 네트워크(200)의 구조에 대해 간략히 살펴보았으며, 이 하 상기 동기화 이더넷 네트워크(200)의 시간 할당 방법에 대해 살펴보면 아래와 같다.
상기 게이트웨이(210)는 상기 네트워크 단말들(220-1~220-8)과 시간적으로 동기를 맞추게 되며, 상기 게이트웨이(210)는 전체 네트워크(200)의 시간 마스터(time master)로서 기능한다. 상기 게이트웨이(210)는 비동기 구간 및 동기 구간으로 이루어진 사이클 주기로 상기 네트워크 저장 장치(220-8) 및 제1 내지 제7 스테이션들(220-1~220-7)에게 시간 할당을 수행한다. 하나의 사이클은 125㎲의 대역폭을 갖고, 비동기 구간에서는 비동기 데이터가 전송되며, 동기 구간에서는 실시간 데이터와 같은 동기 데이터가 전송된다.
아래의 <표 1>은 상기 동기화 이더넷 네트워크(200)에서 전송되는 동기 데이터들을 테이블로 예시한 것이며, 예를 들어, 제1 동기 데이터(D1)는 제1 스테이션(220-1)을 발신지로 하고 제2 스테이션(220-2)을 목적지로 한다. 이하, 본 발명의 바람직한 실시예에 따른 동기화 이더넷 네트워크(200)의 시간 할당 방법은 하기 <표 1>을 참고하여 설명하기로 한다.
데이터 | 발신지 | 목적지 |
D1 | ST1 | ST2 |
D2; D3 | ST2 | ST1; ST3 |
D4; D5; D6 | ST3 | ST1; ST2; ST4 |
D7;D8 | NAS | ST1; ST3 |
도 3은 본 발명의 바람직한 실시예에 따른 동기화 이더넷 네트워크(200)의 시간 할당 방법을 설명하기 위한 도면이다. 도 3에는, 상기 동기화 이더넷 네트워 크(200)의 시간 할당 테이블(T_GW, 300)과, 상기 네트워크 저장 장치(220-8)의 전송 테이블(T_NAS, 330-4) 및 상기 제1 내지 제3 스테이션들(220-1~220-3)의 전송 테이블들(T_ST, 330-1~330-3)이 도시되어 있다. 즉, 상기 <표 1>의 데이터 전송에 참여하는 네트워크 단말들만이 예시된다. 이 때, 각 전송 테이블에는 해당 스테이션이 전송하는 동기 데이터의 목적지가 표시되어 있다. 본 발명에 따른 상기 동기화 이더넷 네트워크(200)의 시간 할당 방법은 아래의 두 과정들을 포함한다.
(a) 동기 구간 및 비동기 구간(310)으로 이루어진 한 사이클 내에서 상기 동기 구간을 포트수 8로 분할함으로써, 상기 동기 구간 내에 제1 내지 제8 시간 슬롯들(TS, 320-1~320-8)을 마련한다. 이 때, 각 시간 슬롯은 (동기 구간의 대역폭/포트수) t의 대역폭을 갖는다.
(b) 상기 네트워크 저장 장치(220-8) 및 상기 제1 내지 제7 스테이션들(220-1~220-7)에게 각 분할된 시간 슬롯을 공통으로 할당한다. 즉, 제1 내지 제8 시간 슬롯들 각각을 상기 네트워크 저장 장치(220-8) 및 상기 제1 내지 제7 스테이션들(220-1~220-7)에게 공통으로 할당한다.
상기 게이트웨이(210)는 위 두 과정들을 수행함과 더불어, 동기 구간 내에서 t 주기로 수신한 동기 데이터를 처리하게 된다. 즉, 상기 게이트웨이(210)는 어느 한 시간 슬롯에서 어느 한 네트워크 단말이 전송한 동기 데이터를 버퍼 레지스터에 저장한 후 다음 시간 슬롯에서 목적지 스테이션으로 전송하므로, 실시간 데이터의 지연을 최소화한다. 각 시간 슬롯에서 동일한 목적지가 중복되지 않는다는 제한하에서, 상기 게이트웨이는 복수의 네트워크 단말들로부터 동시에 수신한 동기 데이 터들을 동시에 목적지 스테이션들로 전송한다.
상기 제1 스테이션(220-1)은 제1 시간 슬롯(320-1)에서 제1 동기 데이터를 송신한다. 상기 제2 스테이션(220-2)은 제1 시간 슬롯(320-1)에서 제2 동기 데이터를 송신하며, 제2 시간 슬롯(320-2)에서 제3 동기 데이터를 송신한다. 상기 제3 스테이션(220-3)은 제1 시간 슬롯(320-1)에서 제6 동기 데이터를 송신하고, 제2 시간 슬롯(320-2)에서 제4 동기 데이터를 송신하며, 제3 시간 슬롯(320-3)에서 제5 동기 데이터를 송신한다. 상기 네트워크 저장 장치(220-8)는 제1 시간 슬롯(320-1)에서 제8 동기 데이터를 송신하고, 제3 시간 슬롯(320-3)에서 제7 동기 데이터를 송신한다.
도 4는 도 3과 함께 본 발명의 바람직한 실시예에 따른 동기화 이더넷 네트워크(200)의 시간 할당 방법을 설명하기 위한 도면으로서, 도 3은 동기 데이터의 대역폭과 시간 슬롯의 대역폭이 일치하는 경우를 나타내고, 도 4는 그렇지 않은 경우를 나타낸다. 이하, 도 3의 설명과 중복되는 설명은 생략하기로 한다.
도 4에는, 상기 동기화 이더넷 네트워크(200)의 시간 할당 테이블(T_GW, 400)과, 상기 네트워크 저장 장치(220-8)의 전송 테이블(T_NAS, 430-4) 및 상기 제1 내지 제3 스테이션들(220-1~220-3)의 전송 테이블들(T_ST, 430-1~430-3)이 도시되어 있다. 동기 구간 및 비동기 구간(410)으로 이루어진 상기 시간 할당 테이블(400)은 상기 동기 구간 내에 제1 내지 제8 시간 슬롯들(TS, 420-1~420-8)이 마련되어 있으며, 각 시간 슬롯은 (동기 구간의 대역폭/포트수) t의 대역폭을 갖는다. 상기 제1 내지 제8 시간 슬롯들(420-1~420-8) 각각은 상기 네트워크 저장 장치 (220-8) 및 상기 제1 내지 제7 스테이션들(220-1~220-7)에게 공통으로 할당되어 있다.
상기 제1 스테이션(220-1)은 제1 및 제2 시간 슬롯들(420-1,420-2)에서 제1 동기 데이터를 송신한다. 상기 제2 스테이션(220-2)은 제1 시간 슬롯(420-1)에서 제2 동기 데이터를 송신하며, 제2 시간 슬롯(420-2)에서 제3 동기 데이터를 송신한다. 상기 제3 스테이션(220-3)은 제1 시간 슬롯(420-1)에서 제6 동기 데이터를 송신하고, 제2 시간 슬롯(420-2)에서 제4 동기 데이터를 송신하며, 제3 및 제4 시간 슬롯들(420-3,420-4)에서 제5 동기 데이터를 송신한다. 상기 네트워크 저장 장치(220-8)는 제1 시간 슬롯(420-1)에서 제8 동기 데이터를 송신하고, 제3 시간 슬롯(420-3)에서 제7 동기 데이터를 송신한다.
상술한 바와 같이, 본 발명에 따른 동기화 이더넷 네트워크의 시간 할당 방법은 한 사이클 내의 동기 구간을 게이트웨이의 포트수로 분할하고, 상기 각 분할된 시간 슬롯을 해당 사이클에 참여한 복수의 네트워크 단말들에게 공통으로 할당하므로, 실시간 데이터의 지연을 최소화하고 한정된 대역폭을 효율적으로 사용할 수 있다는 이점이 있다.
Claims (3)
- 비동기 구간 및 동기 구간으로 이루어진 사이클 주기로 시간 할당을 수행하는 게이트웨이와, 상기 게이트웨이에 연결되는 복수의 네트워크 단말들을 포함하는 동기화 이더넷 네트워크의 시간 할당 방법에 있어서,(a) 한 사이클 내의 동기 구간을 다분할하여 복수의 시간 슬롯들을 마련하는 과정과;(b) 해당 사이클에 참여한 복수의 네트워크 단말들에게 각 시간 슬롯을 공통으로 할당하는 과정을 포함하고,상기 게이트웨이는 한 시간 슬롯에서 복수의 네트워크 단말들로부터 동시에 데이터들을 수신하고, 다른 시간 슬롯에서 복수의 네트워크 단말들로 동시에 데이터들을 전송함을 특징으로 하는 동기화 이더넷 네트워크의 시간 할당 방법.
- 제1항에 있어서,상기 (b) 과정에서 해당 사이클에 참여한 모든 네트워크 단말에게 각 시간 슬롯을 공통으로 할당함을 특징으로 하는 동기화 이더넷 네트워크의 시간 할당 방법.
- 제1항에 있어서,상기 (b) 과정에서 각 시간 슬롯에서 동일한 목적지가 중복되지 않음을 특징으로 하는 동기화 이더넷 네트워크의 시간 할당 방법.
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040082623A KR100640361B1 (ko) | 2004-10-15 | 2004-10-15 | 동기화 이더넷 네트워크의 시간 할당 방법 |
US11/179,754 US20060083258A1 (en) | 2004-10-15 | 2005-07-12 | Time allocation method for synchronous ethernet network |
CNA2005100895741A CN1761183A (zh) | 2004-10-15 | 2005-08-04 | 针对同步以太网网络的时间分配方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040082623A KR100640361B1 (ko) | 2004-10-15 | 2004-10-15 | 동기화 이더넷 네트워크의 시간 할당 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060033486A KR20060033486A (ko) | 2006-04-19 |
KR100640361B1 true KR100640361B1 (ko) | 2006-10-30 |
Family
ID=36180700
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040082623A KR100640361B1 (ko) | 2004-10-15 | 2004-10-15 | 동기화 이더넷 네트워크의 시간 할당 방법 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20060083258A1 (ko) |
KR (1) | KR100640361B1 (ko) |
CN (1) | CN1761183A (ko) |
Families Citing this family (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8315274B2 (en) * | 2006-03-29 | 2012-11-20 | Honeywell International Inc. | System and method for supporting synchronous system communications and operations |
CN101227381B (zh) * | 2007-01-19 | 2012-01-18 | 杭州华三通信技术有限公司 | 分组交换网络传递时钟同步信息的方法及电路仿真通信设备 |
EP2978168A1 (de) * | 2014-07-21 | 2016-01-27 | dSPACE digital signal processing and control engineering GmbH | Verfahren zur Nachbildung von entsprechenden Laufzeiten eines segmentierten Netzwerkes |
CN104618265B (zh) * | 2014-12-30 | 2018-03-13 | 华为技术有限公司 | 一种报文转发方法和装置 |
JP6502114B2 (ja) * | 2015-02-12 | 2019-04-17 | 株式会社神戸製鋼所 | 通信制御システム及び通信制御方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19708182C2 (de) * | 1997-02-28 | 1998-12-03 | Philips Patentverwaltung | System zur leitungsungebundenen Übertragung eines rahmensynchronisierten Signals zwischen einer Feststation und wenigstens einem mobilen Terminal |
US6831899B1 (en) * | 2000-08-18 | 2004-12-14 | At&T Corp. | Voice and video/image conferencing services over the IP network with asynchronous transmission of audio and video/images integrating loosely coupled devices in the home network |
US20040242249A1 (en) * | 2003-05-30 | 2004-12-02 | Neilson Paul Christian | Non-interfering multipath communications systems |
-
2004
- 2004-10-15 KR KR1020040082623A patent/KR100640361B1/ko not_active IP Right Cessation
-
2005
- 2005-07-12 US US11/179,754 patent/US20060083258A1/en not_active Abandoned
- 2005-08-04 CN CNA2005100895741A patent/CN1761183A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
US20060083258A1 (en) | 2006-04-20 |
KR20060033486A (ko) | 2006-04-19 |
CN1761183A (zh) | 2006-04-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7656890B2 (en) | Downstream channel change technique implemented in an access network | |
KR100799885B1 (ko) | 근거리 피코 셀 내에서 방송과 통신 및 제어의 융합이가능한 무선 네트워크 프로토콜 | |
AU2001251201A1 (en) | Multi-channel power line exchange protocol | |
CA2248490A1 (en) | Access to communications systems | |
US8873537B2 (en) | Synchronization method and system of control sequence numbers | |
US8873587B2 (en) | Communication method using time-division multiplexing | |
JP2005260967A (ja) | パケット・データの同期化された組合せの方法、装置、およびシステム | |
KR101805628B1 (ko) | 오디오/비디오 네트워크에서의 동시성 통신을 위한 방법 및 시스템 | |
CN102316518A (zh) | 一种改进的rts/cts通信控制方法 | |
EP1040360A4 (en) | METHOD AND APPARATUS FOR POWER LINE SWITCHING PROTOCOL | |
KR20190071792A (ko) | 프론트홀 전송 네트워크의 데이터 전송 방법, 장치 및 컴퓨터 저장 매체 | |
KR100640361B1 (ko) | 동기화 이더넷 네트워크의 시간 할당 방법 | |
CN101175086B (zh) | 一种远端射频单元获取ip地址的方法及系统 | |
WO2015154458A1 (zh) | 一种节点逻辑id的分配装置、方法及通信系统 | |
US20060083188A1 (en) | Synchronous ethernet network and time allocation method used therein | |
BRPI0307062B1 (pt) | método e aparelho para a configuração de canal de tráfego em um sistema de comunicações de multiplexação por divisão de tempo (tdm) | |
CN102611918B (zh) | 视频同步播放控制系统及方法 | |
US10841029B2 (en) | Hybrid time-division multiplexing | |
JPH07297850A (ja) | ローカルアクセスケーブル上のマルチメディア通信用の制御 | |
WO2014175482A1 (ko) | 이더넷 오디오 전송 기능을 이용한 음악 반주 장치 및 음악 반주 시스템 | |
JP5876954B1 (ja) | 端局装置及び端局装置の受信方法 | |
US20200351751A1 (en) | Data forwarding method and apparatus | |
ITTO940282A1 (it) | Unita' periferica per multivideoconferenza via satellite | |
JP2007267286A (ja) | 基地局装置及び通信中継方法 | |
JP2004363973A (ja) | データ伝送システム |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20120927 Year of fee payment: 7 |
|
FPAY | Annual fee payment |
Payment date: 20130927 Year of fee payment: 8 |
|
FPAY | Annual fee payment |
Payment date: 20140929 Year of fee payment: 9 |
|
FPAY | Annual fee payment |
Payment date: 20150925 Year of fee payment: 10 |
|
LAPS | Lapse due to unpaid annual fee |