KR100637508B1 - 플라즈마 표시 장치 및 플라즈마 표시 패널의 구동 방법 - Google Patents

플라즈마 표시 장치 및 플라즈마 표시 패널의 구동 방법 Download PDF

Info

Publication number
KR100637508B1
KR100637508B1 KR1020040098970A KR20040098970A KR100637508B1 KR 100637508 B1 KR100637508 B1 KR 100637508B1 KR 1020040098970 A KR1020040098970 A KR 1020040098970A KR 20040098970 A KR20040098970 A KR 20040098970A KR 100637508 B1 KR100637508 B1 KR 100637508B1
Authority
KR
South Korea
Prior art keywords
electrode
voltage
period
electrodes
discharge
Prior art date
Application number
KR1020040098970A
Other languages
English (en)
Other versions
KR20060060096A (ko
Inventor
김현
태흥식
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040098970A priority Critical patent/KR100637508B1/ko
Priority to US11/289,360 priority patent/US20060114185A1/en
Publication of KR20060060096A publication Critical patent/KR20060060096A/ko
Application granted granted Critical
Publication of KR100637508B1 publication Critical patent/KR100637508B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

주사 전극과 유지 전극 사이의 간격이 넓은 플라즈마 표시 패널의 방전 셀을 초기화하기 위해, 주사 전극의 음의 전압을 인가하고 어드레스 전극에 양의 전압을 인가하여 주사 전극과 어드레스 전극 사이에서 방전을 일으킨다. 다음, 유지 전극에 음의 전압을 인가하고 어드레스 전극에 양의 전압을 인가하여 유지 전극과 어드레스 전극 사이에서 방전을 일으킨다. 이어서, 주사 전극과 유지 전극의 전압을 유지한 상태에서 어드레스 전극의 전압을 감소시킨다.
PDP, 롱갭, 리셋, 방전, 방전 셀

Description

플라즈마 표시 장치 및 플라즈마 표시 패널의 구동 방법 {PLASMA DISPLAY DEVICE AND DRIVING METHOD OF PLASMA DISPLAY PANEL}
도 1은 본 발명의 실시예에 따른 플라즈마 표시 장치의 개략적인 도면이다.
도 2는 도 1의 플라즈마 표시 패널의 부분 평면도이다.
도 3은 도 2의 Ⅲ-Ⅲ' 선에 대한 단면도이다.
도 4는 본 발명의 실시예에 따른 플라즈마 표시 패널의 유지 기간에서의 구동 파형을 나타내는 도면이다.
도 5는 도 4의 구동 파형이 인가될 때 발생되는 방전 메커니즘을 설명하는 도면이다.
도 6은 본 발명의 실시예에 따른 플라즈마 표시 패널의 리셋 기간 및 어드레스 기간에서의 구동 파형도이다.
도 7a 내지 도 7e는 도 6의 구동 파형에 따른 셀의 벽 전하 상태를 나타내는 도면이다.
본 발명은 플라즈마 표시 장치 및 플라즈마 표시 패널의 구동 방법에 관한 것이다.
플라즈마 표시 장치는 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 플라즈마 표시 패널을 이용한 표시 장치이다. 이러한 플라즈마 표시 패널에는 그 크기에 따라 수십에서 수백 만개 이상의 화소(방전 셀)가 매트릭스 형태로 배열되어 있다.
일반적으로 플라즈마 표시 패널은 한 프레임이 각각의 가중치를 가지는 복수의 서브필드로 분할되어 구동되며, 각 서브필드는 시간적인 동작 변화로 표현하면 리셋 기간, 어드레스 기간 및 유지 기간으로 이루어진다. 여기서, 리셋 기간은 셀에 어드레싱 동작이 원활히 수행되도록 하기 위해 각 셀의 상태를 초기화시키는 기간이며, 어드레스 기간은 패널에서 켜질 방전 셀(이하 "셀"이라 함)을 구별하기 위하여 켜질 셀에 벽 전하를 쌓아두는 동작을 수행하는 기간이다. 유지 기간은 어드레스 기간에서 선택된 셀에 대해서 각 서브필드의 가중치에 해당하는 기간 동안 표시 동작을 수행하는 기간이다.
플라즈마 표시 패널에서 방전 전극(주사 전극과 유지 전극) 사이의 간격이 넓으면 양광주(positive column) 방전이 형성되어 방전 효율이 향상된다고 알려져 있다. 그런데 방전 전극 사이의 간격에 비례해서 방전 전압이 증가하므로, 이러한 넓은 간격의 전극이 플라즈마 표시 패널에는 쉽게 적용이 되지 못하고 있다.
본 발명이 이루고자 하는 기술적 과제는 방전 전극 사이의 간격이 넓은 플라즈마 표시 패널의 구동 방법을 제공하는 것이다.
본 발명의 한 특징에 따르면, 플라즈마 표시 패널과 구동부를 포함하는 플라즈마 표시 장치가 제공된다. 플라즈마 표시 패널은 복수의 제1 전극, 복수의 제2 전극 및 상기 제1 전극과 제2 전극에 교차하는 방향으로 형성되는 복수의 제3 전극을 포함하며, 상기 제1 전극, 제2 전극 및 제3 전극에 의해 방전 셀이 형성된다. 구동부는 리셋 기간 중 제1 기간 동안 상기 제2 전극에 음의 제1 전압을 인가하고 상기 제3 전극에 양의 제2 전압을 인가하며, 제2 기간 동안 상기 제1 전극에 음의 제3 전압을 인가하고 상기 제2 전극에 양의 제4 전압을 인가하며, 상기 제2 기간 중 일부인 제3 기간 동안 상기 제3 전극에 양의 제5 전압을 인가한다.
본 발명의 다른 특징에 따르면, 복수의 제1 전극, 복수의 제2 전극 및 상기 제1 전극과 제2 전극에 교차하는 방향으로 형성되는 복수의 제3 전극을 포함하며, 상기 제1 전극, 제2 전극 및 제3 전극에 의해 방전 셀이 형성되는 플라즈마 표시 패널을 구동하는 방법이 제공된다. 본 발명의 구동 방법에 의하면, 리셋 기간에서 상기 제2 전극에 음의 제1 전압이 인가되고 상기 제3 전극에 양의 제2 전압이 인가된다. 그리고 상기 제1 전극에 음의 제3 전압이 인가되고 상기 제2 전극에 양의 제4 전압이 인가되며 상기 제3 전극에 양의 제5 전압이 인가된다. 이어서, 상기 제1 전극과 상기 제2 전극에 상기 제3 전압 및 상기 제4 전압이 인가된 상태에서 상기 제3 전극의 전압이 상기 제5 전압보다 낮은 제6 전압으로 감소된다.
본 발명의 또다른 구동 방법에 의하면, 리셋 기간에서 상기 제2 전극과 상기 제3 전극 사이에서 제1 방전이 형성된다. 이어서 상기 제1 전극과 상기 제3 전극 사이에서 제2 방전이 형성된다. 이때, 상기 제1 전극과 상기 제2 전극 사이의 간격이 상기 제2 전극과 상기 제3 전극 사이의 거리보다 길다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
그리고 본 발명에서 언급되는 벽 전하란 셀의 벽(예를 들어, 유전층) 상에서 각 전극에 가깝게 형성되는 전하를 말한다. 그리고 벽 전하는 실제로 전극 자체에 접촉되지는 않지만, 여기서는 전극에 "형성됨", "축적됨" 또는 "쌓임"과 같이 설명한다. 또한 벽 전압은 벽 전하에 의해서 셀의 벽에 형성되는 전위차를 말한다.
먼저, 도 1 내지 도 3을 참조하여 본 발명의 실시예에 따른 플라즈마 표시 장치의 개략적인 구조에 대해서 설명한다.
도 1은 본 발명의 실시예에 따른 플라즈마 표시 장치의 개략적인 도면이고, 도 2는 도 1의 플라즈마 표시 패널의 부분 평면도이며, 도 3은 도 2의 Ⅲ-Ⅲ' 선에 대한 단면도이다.
도 1에 도시한 바와 같이, 본 발명의 실시예에 따른 플라즈마 표시 장치는 플라즈마 표시 패널(100), 제어부(200), 어드레스 전극 구동부(300), 유지 전극 구동부(400) 및 주사 전극 구동부(500)를 포함한다.
도 1 및 도 2에 도시한 바와 같이, 플라즈마 표시 패널(100)은 열 방향으로 뻗어 있는 복수의 어드레스 전극(A1-Am, 11)(이하 "A 전극"이라 함), 그리고 행 방 향으로 서로 쌍을 이루면서 뻗어 있는 복수의 유지 전극(X1-Xn, 21)(이하 "X 전극"이라 함) 및 주사 전극(Y1-Yn, 22)(이하 "Y 전극"이라 함)을 포함한다. X 전극(21)은 각 Y 전극(22)에 대응해서 형성되며, X 및 Y 전극(21, 22)과 A 전극(11)은 서로 교차하도록 배치된다. A 전극(11)과 X 및 Y 전극(21, 22)의 교차부에 있는 방전 공간이 각각 셀(30R, 30G, 30B)을 형성한다.
제어부(200)는 외부로부터 영상 신호를 수신하여 A 전극, X 전극 및 Y 전극 구동부(300, 400, 500)의 구동을 제어하는 신호를 출력한다. 그리고 제어부(200)는 한 필드를 각각의 휘도 가중치를 가지는 복수의 서브필드로 분할하여 구동한다.
어드레스 기간에서, Y 전극 구동부(500)는 Y 전극(22)이 선택되는 순서대로(예를 들어, 순차적으로) Y 전극(22)에 주사 펄스를 인가하고, A 전극 구동부(300)는 각 Y 전극(22)에 주사 펄스가 인가될 때마다 켜질 셀을 선택하기 위한 어드레스 전압을 각 A 전극(11)에 인가한다. 즉, 어드레스 기간에서 주사 펄스가 인가된 Y 전극(22)과 그 Y 전극(22)에 주사 펄스가 인가될 때 어드레스 전압이 인가된 A 전극(11)에 의해 형성되는 셀이 켜질 셀로 선택된다. 그리고 유지 기간에서, X 전극 구동부(400)와 Y 전극 구동부(500)는 X 전극(21)과 Y 전극(22)에 유지방전 펄스를 교대로 인가하여 어드레스 기간에서 선택된 셀에 대하여 표시 동작을 수행한다.
도 2 및 도 3을 참조하여 플라즈마 표시 패널(100)에 대해서 상세히 설명한다. 플라즈마 표시 패널(100)은 서로 마주보며 떨어져 있는 배면 기판(10)과 전면 기판(20)을 포함한다.
도 2 및 도 3에 도시한 바와 같이, A 전극(11)이 배면 기판(10) 위에 일 방 향(도 2 및 도 3의 y축 방향)으로 뻗어 있으며, 유전층(12)이 A 전극(11)을 덮으면서 배면 기판(10) 위에 형성된다. A 전극(11)은 이웃하는 A 전극(11)과 일정한 간격을 두고 나란하게 형성된다. 유전층(12) 위에는 A 전극(11)이 뻗어 있는 방향(y축 방향) 및 이에 직교하는 방향(도 2 및 도 3의 x축 방향)을 따라 격벽(13)이 형성되어 있다. 이와 같이 격자형으로 형성된 격벽(13)에 의해 셀(30R, 30G, 30B)이 구획된다. 그리고 격벽(13)의 측면과 유전층(12)의 위에는 형광층(14)이 형성되어 있으며, 셀(30R, 30G, 30B) 영역에 각각 적색, 녹색 및 청색의 형광층(14)이 형성되어 셀(30R, 30G, 30B)의 색상을 결정한다. 그리고 도 2 및 도 3에서는 격벽(13)을 격자 형상으로 도시하였지만, 스트라이프형 또는 격자 형상 이외의 다른 폐쇄형 구조로 격벽(13)이 형성될 수도 있다.
전면 기판(20) 위에는 A 전극(11)과 직교하는 방향(도 2 및 도 3의 x축 방향)으로 X 전극(21)과 Y 전극(22)이 뻗어 있다. 그리고 X 전극(21)과 Y 전극(22)을 덮으면서 투명한 유전층(23)과 보호막(24)이 전면 기판(20) 위에 형성되어 있다. 보호막(24)은 2차 전자 방출 계수가 좋은 MgO 성분으로 형성될 수 있다.
그리고 도 3에 도시한 바와 같이, X 전극(21)과 Y 전극(22) 사이의 간격(G)이 A 전극(11)과 Y 전극(22) 사이의 거리(D)보다 더 길게 형성되어 있다. 이러한 구조를 일반적으로 "롱갭(long gap) 구조"라 한다.
이와 같이, 플라즈마 디스플레이 패널이 롱갭 구조로 형성되면, 유지 기간에서 X 전극(21)과 Y 전극(22) 사이에 유지방전이 발생하는 경우에, 양광주 방전이 발생하여 발광 효율이 향상된다. 그런데, 롱갭 구조에서는 X 전극(21)과 Y 전극 (22) 사이의 방전을 위해 필요한 전압이 높아지므로, 기존의 구동 방법과는 다른 구동 방법이 필요하다.
아래에서는 도 4 내지 도 6, 도 7a 내지 도 7e를 참조하여 롱갭 구조의 플라즈마 표시 패널(100)을 구동하는 방법에 대해서 설명한다. 도 4 내지 도 6, 도 7a 내지 도 7e에서는 설명의 편의상 하나의 X 전극, Y 전극 및 A 전극에 의해 형성되는 셀을 기준으로 설명하며, X 전극, Y 전극 및 A 전극을 각각 X, Y 및 A로 표시하였다.
도 4는 본 발명의 실시예에 따른 플라즈마 표시 패널의 유지 기간에서의 구동 파형을 나타내는 도면이며, 도 5는 도 4의 구동 파형이 인가될 때 발생되는 방전 메커니즘을 설명하는 도면이다. 도 5에서는 설명의 편의상 셀에서 기판(10, 20), 격벽(13) 및 형광층(14)의 도시를 생략하고, 유전층(23)과 보호막(24)을 하나의 층으로 도시하였으며, 또한 X 전극(21)과 Y 전극(22)을 유전층(23) 밖에 도시하였다.
유지 기간 전에, 어드레스 기간에서 선택된 셀의 Y 전극에는 양의 벽 전하, X 전극에는 음의 벽 전하가 형성되어 있으며, A 전극에는 X 전극에 비해 상대적으로 적은 양의 음의 벽 전하가 형성되어 있다. 또한, 본 발명의 실시예에서는 유지방전 펄스는 Vs 전압과 접지 전압을 교대로 가지는 펄스로 나타낸다.
도 4에 나타낸 바와 같이, 먼저 X 전극에 접지 전압을 인가한 상태에서 Y 전극에 Vs 전압을 가지는 펄스를 인가하는 동시에 A 전극에 Vz 전압을 가지는 펄스를 인가한다. 여기서 Vz 전압을 가지는 펄스의 폭은 Vs 전압을 가지는 펄스의 폭보다 짧다. 즉, A 전극이 Vz 전압에서 접지 전압으로 변경된 이후 일정 시간 동안 Y 전극에는 Vs 전압이 인가된다. 그리고 X 전극과 A 전극 사이에서 2차 전자 방출 계수가 높은 보호막으로 쌓인 X 전극이 음극으로 작용하고 X 전극과 A 전극의 간격이 X 전극과 Y 전극의 간격보다 짧으므로, X 전극과 A 전극 사이의 방전 개시 전압이 X 전극과 Y 전극 사이의 방전 개시 전압보다 낮다. 따라서 Vz 전압을 Vs 전압보다 낮은 전압으로 설정할 수 있다.
이때, A 전극과 X 전극에 형성된 벽 전하에 의해 A 전극의 전위가 X 전극에 비해 높은 상태이므로, A 전극과 X 전극 사이의 전계(Eax)와 Y 전극과 X 전극 사이의 전계(Eyx)에 의해 A 전극과 X 전극 사이에서 유도 방전(①)이 일어난다. 즉, X 전극과 Y 전극 사이의 간격이 롱갭이므로 X 전극과 Y 전극 사이에서 방전이 먼저 일어나지 않고, A 전극과 X 전극 사이에서 먼저 방전이 일어난다. 이러한 A 전극과 X 전극 사이의 유도 방전(①)에 의해 A 전극을 덮고 있는 형광층과 유전층(12)에 음의 전하가 쌓이면서 방전(②)이 A 전극을 따라서 확장된다.
확장되는 방전(②)이 Y 전극까지 도달하면 Y 전극과 X 전극 사이에서 주 방전(③)이 형성된다. 그리고 Y 전극과 X 전극 사이에 형성된 전계(Eyx)와 A 전극과 Y 전극 사이에 형성된 전계(Eya)는 A 전극을 따라 확장되는 방전(②)을 Y 전극 측으로 유도하여 주 방전(③)이 형성되도록 돕는다.
이와 같이, 본 발명의 실시예에서는 X 전극과 Y 전극 사이의 주 방전이 X 전극과 A 전극 사이의 유도 방전에 의해 일어나므로, X 전극과 Y 전극 사이의 방전을 위한 Vs 전압의 크기가 A 전극에 Vz 전압을 인가하지 않는 경우에 비해 낮게 설정 될 수 있다. 일 예로 Vs 전압을 160V, Vz 전압을 80V로 설정할 수 있다.
그리고 X 전극과 Y 전극 사이에서 주 방전이 형성된 후에는 접지 전압이 인가된 X 전극에는 양의 벽 전하가 쌓이고 Vs 전압이 인가된 Y 전극에는 음의 벽 전하가 쌓인다.
다음, 도 4에 도시한 바와 같이 Y 전극에 접지 전압을 인가한 상태에서 X 전극에 Vs 전압을 가지는 펄스가 인가되고 A 전극에 Vz 전압을 가지는 펄스가 인가된다. 그러면 앞서 설명한 것처럼 A 전극과 Y 전극 사이에서 유도 방전(①)이 일어난 후, 방전(②)이 A 전극을 따라 X 전극 측으로 확장되어 Y 전극과 X 전극 사이에서 주 방전(③)이 일어난다. 이 주 방전에 의해 Y 전극에는 양의 벽 전하가 쌓이고 X 전극에는 음의 벽 전하가 쌓여서, 다음에 Y 전극에 Vs 전압이 인가될 때 다시 유지방전이 일어날 수 있다.
이와 같이, 유지 기간에서 Vs 전압과 접지 전압을 교대로 가지는 유지방전 펄스가 Y 전극과 X 전극에 반대 위상으로 인가되고, 또한 Vs 전압이 Y 전극 또는 X 전극에 인가될 때 Vz 전압이 A 전극에 인가되어 유지방전이 일어날 수 있다.
도 6은 본 발명의 실시예에 따른 플라즈마 표시 패널의 리셋 기간 및 어드레스 기간에서의 구동 파형도이고, 도 7a 내지 도 7e는 도 6의 구동 파형에 따른 셀의 벽 전하 상태를 나타내는 도면이다. 도 7a 내지 도 7e에서는 설명의 편의상 셀에서 X 전극, Y 전극 및 A 전극만을 도시하였다.
아래에서는 서브필드의 유지 기간이 X 전극에 Vs 전압을 가지는 펄스가 인가된 상태에서 종료되는 것으로 가정한다. 그러면 직전 서브필드의 유지 기간에서 켜 진 셀은 도 7a와 같이 Y 전극에 양의 벽 전하, X 전극에 음의 벽 전하가 형성된 상태를 가진다.
도 6에 도시한 바와 같이, 리셋 기간에서 먼저 X 전극이 접지 전압으로 바이어스된 상태에서 Y 전극에 -Vys1 전압을 가진 펄스가 인가되는 동시에 A 전극에 Vas1 전압을 가진 펄스가 인가된다. 여기서, Vas1 전압과 -Vsy1 전압의 차이를 Y 전극과 A 전극 사이의 방전 개시 전압보다 상당히 높은 전압으로 설정하면, 직전 서브필드에서 켜진 셀에서 Y 전극과 A 전극 사이의 방전이 발생한다. 이 방전에 의해 도 7b에 도시한 바와 같이 양의 벽 전하가 Y 전극에 형성되고 음의 벽 전하가 A 전극에 형성된다.
다음, X 전극에 -Vxs2 전압을 가지는 펄스, Y 전극에 Vys2 전압을 가지는 펄스, A 전극에 Vas2 전압을 가지는 펄스가 인가된다. 이와 같이 하면, 도 7c에 도시한 바와 같이 X 전극과 A 전극 사이에서 주로 방전이 일어나서 A 전극의 음의 벽 전하가 형성되고 X 전극에 양의 벽 전하가 형성된다. 그리고 Y 전극에 인가되어 있는 Vys2 전압에 의해 음의 벽 전하가 Y 전극에 일부 형성된다.
이어서, X 전극과 Y 전극의 전압을 각각 -Vxs2 전압 및 Vys2 전압으로 유지한 상태에서 A 전극의 전압을 접지 전압으로 변경한다. 즉, Vas2 전압의 펄스 폭을 -Vxs2 전압의 펄스 및 Vys2 전압의 펄스 폭보다 짧게 한다. 도 7c의 상태에서는 셀 내부의 전위차는 대략 0V이므로, A 전극의 전압이 Vas2 전압에서 접지 전압으로 변경되면 A 전극에 실질적으로 -Vas2 전압이 인가되는 것과 같은 효과가 발생한다. 이에 따라 A 전극과 Y 전극 사이 및 A 전극과 X 전극 사이에서 전위차가 발생하여 도 7c에서의 방전 후에 짧은 시간 동안 남아 있는 공간 전하에 의해 A 전극, X 전극 및 Y 전극에 벽 전하가 추가로 형성된다. 즉, 상대적으로 전위가 낮아진 A 전극에는 양의 벽 전하가 추가로 형성되고 상대적으로 전위가 높아진 X 전극 및 Y 전극에는 음의 벽 전하가 추가로 형성된다. 결과적으로, A 전극과 X 전극의 벽 전하가 줄고 Y 전극의 벽 전하가 증가해서 도 7d와 같이 된다. 이때, Y 전극과 A 전극 사이에서 강한 방전이 발생하지 않도록 Vys2 전압의 크기를 -Vxs2 전압의 크기(Vxs2)보다 작게 설정할 수 있다.
이와 같이, X 전극에 벽 양의 전하가 형성되고 A 전극과 Y 전극에 음의 벽 전하가 형성된 상태에서 리셋 기간이 종료된다.
다음, 어드레스 기간에서 X 전극이 Vb 전압으로 바이어스된 상태에서 복수의 Y 전극에 순차적으로 -VscL 전압을 가지는 펄스가 인가되며, -VscL 전압이 인가된 Y 전극에 의해 형성되는 셀 중 켜질 셀의 A 전극에 Va 전압을 가지는 펄스가 인가된다. 그리고 -VscL 전압이 인가되지 않는 나머지 Y 전극은 VscH 전압으로 바이어스되고, Va 전압이 인가되지 않는 A 전극에는 접지 전압이 인가된다. 이때, VscH 전압은 접지 전압이 사용될 수 있다. 그러면 Y 전극에 인가된 -VscL 전압과 A 전극에 인가된 Va 전압에 의해 Y 전극과 A 전극 사이에서 약하게 방전이 형성되고, 이어서 X 전극에 축적된 양의 벽 전하와 X 전극에 인가된 Vb 전압에 의해 X 전극과 Y 전극의 방전이 강하게 유도된다. 따라서 도 7e와 같이 X 전극에는 음의 벽 전하, Y 전극에는 양의 벽 전하가 고르게 형성되어 유지 기간에서 유지방전이 일어날 수 있다.
그리고 어드레스 기간에서 방전이 일어나지 않은 셀(즉, 켜지지 않을 셀)은 도 7d와 같이 형성된 벽 전하 상태를 다음 서브필드의 리셋 기간 전까지 그대로 유지한다. 이때, 시간 경과에 따라 일부 벽 전하가 소멸될 수도 있다.
이와 같이, 직전 서브필드에서 켜지지 않은 셀은 도 7d와 같은 벽 전하 상태를 가지므로 리셋 기간 직전에서 벽 전하에 의한 Y 전극의 상대적인 전위가 켜진 셀에 비해 낮다. 따라서 리셋 기간에서 Y 전극에 -Vys1 전압이 인가되고 A 전극에 Vas1 전압이 인가되면, 켜지지 않은 셀도 직전 서브필드에서 켜진 셀과 같이 Y 전극과 A 전극 사이에서 방전이 일어나서 도 7b와 같은 상태로 되어, 이후의 리셋 기간 및 어드레스 기간에서 켜진 셀과 유사하게 방전이 일어난다.
다음, 리셋 기간과 어드레스 기간에서 사용되는 전압의 조건에 대해서 설명한다.
리셋 기간에서는 먼저 켜진 셀 및 켜지지 않은 셀 모두에서 Y 전극과 A 전극 사이의 방전이 일어나서 모든 셀이 초기화되고, 이와 같이 방전이 일어난 후에 X 전극과 A 전극 사이에 방전이 일어난다. 따라서 Y 전극과 A 전극 사이의 방전을 위해 외부에서 인가되는 전압의 차이(Vas1+Vys1)가 이어지는 X 전극과 A 전극 사이의 방전을 위해 인가되는 전압의 차이(Vas2+Vxs2)보다 더 클 수 있다. 또한, 리셋 기간에서 Y 전극에 인가되는 Vys2 전압에 의해 A 전극과 Y 전극 사이에서 주 방전이 일어나지 않도록 Vys2 전압은 Vs 전압 또는 Vz 전압보다 낮은 전압으로 설정될 수 있다.
그리고 어드레스 기간에서는 Y 전극에 -VscL 전압이 인가된 상태에서 A 전극 에 Va 전압이 인가되어서 A 전극과 Y 전극 사이에서 방전이 일어나지만, 유지 기간에서는 Y 전극(또는 X 전극)에 접지 전압이 인가된 상태에서 A 전극에 Vz 전압이 인가되어 A 전극과 Y 전극(또는 X 전극) 사이에서 방전이 일어난다. 따라서 Va 전압을 Vz 전압보다 낮게 설정할 수 있다.
일 예로, -Vys1 전압을 -220V, Vas1 전압을 90V, -Vxs2 전압을 -220V, Vys2 전압을 80V, Vas2 전압을 70V, Vb 전압을 170V, -VscL 전압을 -120V, Va 전압을 40V로 설정할 수 있다.
이상에서 본 발명의 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
이와 같이 본 발명에 의하면, 플라즈마 표시 패널에서 주사 전극과 유지 전극 사이의 간격이 상대적으로 넓은 경우에도 상대적으로 낮은 전압으로 구동할 수 있다. 이에 따라 소비 전력을 감소시킬 수 있어서 효율을 증가시킬 수 있다.

Claims (22)

  1. 복수의 제1 전극, 복수의 제2 전극 및 상기 제1 전극과 제2 전극에 교차하는 방향으로 형성되는 복수의 제3 전극을 포함하며, 상기 제1 전극, 제2 전극 및 제3 전극에 의해 방전 셀이 형성되는 플라즈마 표시 패널, 그리고
    리셋 기간 중 제1 기간 동안 상기 제2 전극에 음의 제1 전압을 인가하고 상기 제3 전극에 양의 제2 전압을 인가하며, 제2 기간 동안 상기 제1 전극에 음의 제3 전압을 인가하고 상기 제2 전극에 양의 제4 전압을 인가하며, 상기 제2 기간 중 일부인 제3 기간 동안 상기 제3 전극에 양의 제5 전압을 인가하는 구동부
    를 포함하는 플라즈마 표시 장치.
  2. 제1항에 있어서,
    상기 구동부는, 상기 제2 기간 중 상기 제3 기간 이외의 제4 기간 동안 상기 제3 전극에 상기 제5 전압보다 낮은 제6 전압을 인가하는 플라즈마 표시 장치.
  3. 제2항에 있어서,
    상기 제3 기간은 상기 제4 기간보다 시간적으로 빠른 플라즈마 표시 장치.
  4. 제3항에 있어서,
    상기 구동부는, 어드레스 기간에서 상기 제1 전극을 양의 제7 전압으로 바이 어스한 상태에서 켜질 방전 셀의 상기 제2 전극과 상기 제3 전극에 각각 음의 제8 전압과 양의 제9 전압을 인가하는 플라즈마 표시 장치.
  5. 제4항에 있어서,
    상기 구동부는, 유지 기간에서 제10 전압과 상기 제10 전압보다 낮은 제11 전압을 교대로 가지는 유지방전 펄스를 상기 제1 전극과 상기 제2 전극에 반대 위상으로 인가하며, 상기 제10 전압이 상기 제1 전극 또는 상기 제2 전극에 인가되는 제4 기간 중 일부인 제5 기간 동안 상기 제3 전극에 양의 제12 전압을 인가하는 플라즈마 표시 장치.
  6. 제5항에 있어서,
    상기 제4 기간은 상기 제5 기간에서 시간적으로 앞에 위치하는 플라즈마 표시 장치.
  7. 제6항에 있어서,
    상기 구동부는, 상기 유지 기간의 마지막에 상기 제1 전극에 상기 제10 전압을 인가하고 상기 제2 전극에 상기 제11 전압을 인가하는 플라즈마 표시 장치.
  8. 제6항에 있어서,
    상기 제12 전압은 상기 제10 전압보다 낮은 전압인 플라즈마 표시 장치.
  9. 제6항에 있어서,
    상기 제6 전압 및 상기 제12 전압은 접지 전압은 플라즈마 표시 장치.
  10. 제5항 내지 제9항 중 어느 한 항에 있어서,
    상기 제12 전압은 상기 제9 전압보다 높은 전압인 플라즈마 표시 장치.
  11. 제5항 내지 제9항 중 어느 한 항에 있어서,
    상기 제4 전압은 상기 제10 전압보다 낮은 전압인 플라즈마 표시 장치.
  12. 제1항 내지 제9항 중 어느 한 항에 있어서,
    상기 제2 전압과 상기 제1 전압의 차이는 상기 제5 전압과 상기 제3 전압의 차이보다 큰 플라즈마 표시 장치.
  13. 제1항 내지 제9항 중 어느 한 항에 있어서,
    상기 제3 전압의 크기는 상기 제4 전압의 크기보다 큰 플라즈마 표시 장치.
  14. 제1항 내지 제9항 중 어느 한 항에 있어서,
    상기 제1 전극과 상기 제2 전극 사이의 간격은 상기 제2 전극과 상기 제3 전극 사이의 거리보다 긴 플라즈마 표시 장치.
  15. 복수의 제1 전극, 복수의 제2 전극 및 상기 제1 전극과 제2 전극에 교차하는 방향으로 형성되는 복수의 제3 전극을 포함하며, 상기 제1 전극, 제2 전극 및 제3 전극에 의해 방전 셀이 형성되는 플라즈마 표시 패널을 구동하는 방법에 있어서,
    리셋 기간에서,
    상기 제2 전극에 음의 제1 전압을 인가하고 상기 제3 전극에 양의 제2 전압을 인가하는 단계,
    상기 제1 전극에 음의 제3 전압을 인가하고 상기 제2 전극에 양의 제4 전압을 인가하며 상기 제3 전극에 양의 제5 전압을 인가하는 단계, 그리고
    상기 제1 전극과 상기 제2 전극에 상기 제3 전압 및 상기 제4 전압이 인가된 상태에서 상기 제3 전극의 전압을 상기 제5 전압보다 낮은 제6 전압으로 감소시키는 단계
    를 포함하는 플라즈마 표시 패널의 구동 방법.
  16. 제15항에 있어서,
    상기 제4 전압의 크기는 상기 제3 전압의 크기보다 작은 플라즈마 표시 패널의 구동 방법.
  17. 제16항에 있어서,
    상기 제2 전압과 상기 제1 전압의 차이는 상기 제5 전압과 상기 제3 전압의 차이보다 큰 플라즈마 표시 패널의 구동 방법.
  18. 제15항 내지 제17항 중 어느 한 항에 있어서,
    상기 제1 전극과 상기 제2 전극 사이의 간격이 상기 제2 전극과 상기 제3 전극 사이의 거리보다 긴 플라즈마 표시 패널의 구동 방법.
  19. 제15항 내지 제17항 중 어느 한 항에 있어서,
    유지 기간에서, 상기 제1 전극과 상기 제2 전극에 반대 위상으로 유지방전 펄스를 인가하는 단계를 더 포함하며,
    상기 유지 기간의 마지막에 상기 제1 전극에 상기 제2 전극보다 높은 전압을 유지방전 펄스가 인가된 플라즈마 표시 패널의 구동 방법.
  20. 복수의 제1 전극, 복수의 제2 전극 및 상기 제1 전극과 제2 전극에 교차하는 방향으로 형성되는 복수의 제3 전극을 포함하며, 상기 제1 전극, 제2 전극 및 제3 전극에 의해 방전 셀이 형성되는 플라즈마 표시 패널을 구동하는 방법에 있어서,
    리셋 기간에서,
    상기 제2 전극과 상기 제3 전극 사이에서 제1 방전을 형성하는 단계, 그리고
    상기 제1 전극과 상기 제3 전극 사이에서 제2 방전을 형성하는 단계
    를 포함하며,
    상기 제1 전극과 상기 제2 전극 사이의 간격이 상기 제2 전극과 상기 제3 전 극 사이의 거리보다 긴 플라즈마 표시 패널의 구동 방법.
  21. 제20항에 있어서,
    어드레스 기간에서, 상기 복수의 제2 전극에 선택적으로 주사 펄스를 인가하는 단계를 더 포함하는 플라즈마 표시 패널의 구동 방법.
  22. 제20항 또는 제21항에 있어서,
    직전에 켜진 방전 셀 및 켜지지 않은 방전 셀 모두에서 상기 제1 방전을 형성하는 플라즈마 표시 패널의 구동 방법.
KR1020040098970A 2004-11-30 2004-11-30 플라즈마 표시 장치 및 플라즈마 표시 패널의 구동 방법 KR100637508B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020040098970A KR100637508B1 (ko) 2004-11-30 2004-11-30 플라즈마 표시 장치 및 플라즈마 표시 패널의 구동 방법
US11/289,360 US20060114185A1 (en) 2004-11-30 2005-11-30 Plasma display and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040098970A KR100637508B1 (ko) 2004-11-30 2004-11-30 플라즈마 표시 장치 및 플라즈마 표시 패널의 구동 방법

Publications (2)

Publication Number Publication Date
KR20060060096A KR20060060096A (ko) 2006-06-05
KR100637508B1 true KR100637508B1 (ko) 2006-10-23

Family

ID=36566876

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040098970A KR100637508B1 (ko) 2004-11-30 2004-11-30 플라즈마 표시 장치 및 플라즈마 표시 패널의 구동 방법

Country Status (2)

Country Link
US (1) US20060114185A1 (ko)
KR (1) KR100637508B1 (ko)

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6373452B1 (en) * 1995-08-03 2002-04-16 Fujiitsu Limited Plasma display panel, method of driving same and plasma display apparatus
TW451182B (en) * 1998-11-20 2001-08-21 Acer Media Technology Inc Driving method of image to improve the dynamic image profile of display
US6630796B2 (en) * 2001-05-29 2003-10-07 Pioneer Corporation Method and apparatus for driving a plasma display panel
TWI239026B (en) * 2001-08-29 2005-09-01 Au Optronics Corp Plasma display panel structure and its driving method
JP4550334B2 (ja) * 2001-09-27 2010-09-22 株式会社日立製作所 液晶表示装置および液晶表示装置の製造方法
JP2003330411A (ja) * 2002-05-03 2003-11-19 Lg Electronics Inc プラズマディスプレイパネルの駆動方法及び装置
JP4271902B2 (ja) * 2002-05-27 2009-06-03 株式会社日立製作所 プラズマディスプレイパネル及びそれを用いた画像表示装置
KR100487809B1 (ko) * 2003-01-16 2005-05-06 엘지전자 주식회사 플라즈마 디스플레이 패널 및 그 구동방법
JP3888322B2 (ja) * 2003-03-24 2007-02-28 松下電器産業株式会社 プラズマディスプレイパネルの駆動方法
JP2005043413A (ja) * 2003-07-22 2005-02-17 Pioneer Electronic Corp 表示パネルの駆動方法
JP2005122116A (ja) * 2003-09-25 2005-05-12 Pioneer Electronic Corp 表示装置
JP2005121905A (ja) * 2003-10-16 2005-05-12 Pioneer Electronic Corp 表示装置
TWI228744B (en) * 2004-07-12 2005-03-01 Au Optronics Corp Plasma display panel and method for driving thereof

Also Published As

Publication number Publication date
US20060114185A1 (en) 2006-06-01
KR20060060096A (ko) 2006-06-05

Similar Documents

Publication Publication Date Title
KR100341313B1 (ko) 플라즈마 디스플레이 패널과 구동장치 및 방법
US7659870B2 (en) Method of driving plasma display panel
US7329990B2 (en) Plasma display panel having different sized electrodes and/or gaps between electrodes
KR100604275B1 (ko) 플라즈마 디스플레이 패널의 구동방법
US6906689B2 (en) Plasma display panel and driving method thereof
KR100338518B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR20060088224A (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100637508B1 (ko) 플라즈마 표시 장치 및 플라즈마 표시 패널의 구동 방법
KR100578975B1 (ko) 플라즈마 표시 장치와 플라즈마 표시 패널의 구동 방법
US20070018914A1 (en) Plasma display device and driving method thereof
KR100844765B1 (ko) 플라즈마 디스플레이 패널 및 그의 구동방법
KR100579332B1 (ko) 플라즈마 디스플레이 패널의 전극구조
US7619586B2 (en) Plasma display apparatus and method for driving the same
KR100740128B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100893687B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
US7714808B2 (en) Plasma display apparatus and driving method thereof
KR100599655B1 (ko) 플라즈마 표시 장치와 그의 구동 방법
KR100555306B1 (ko) 플라즈마 디스플레이 패널
KR100805125B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
JP4844624B2 (ja) プラズマディスプレイ装置及びその駆動方法
US8305402B2 (en) Plasma display device
KR100863971B1 (ko) 플라즈마 표시 장치 및 그 구동 방법
KR100560527B1 (ko) 플라즈마 표시 장치의 구동 방법
KR100740109B1 (ko) 플라즈마 표시 장치의 구동 방법
KR100560522B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090928

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee