KR100615301B1 - 효율적인 주사 동작을 위한 전계발광 디스플레이 패널의구동 방법 및 장치 - Google Patents

효율적인 주사 동작을 위한 전계발광 디스플레이 패널의구동 방법 및 장치 Download PDF

Info

Publication number
KR100615301B1
KR100615301B1 KR1020050004461A KR20050004461A KR100615301B1 KR 100615301 B1 KR100615301 B1 KR 100615301B1 KR 1020050004461 A KR1020050004461 A KR 1020050004461A KR 20050004461 A KR20050004461 A KR 20050004461A KR 100615301 B1 KR100615301 B1 KR 100615301B1
Authority
KR
South Korea
Prior art keywords
data
scan
electrode lines
voltage
scanned
Prior art date
Application number
KR1020050004461A
Other languages
English (en)
Other versions
KR20060083588A (ko
Inventor
박정국
김형욱
전홍배
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020050004461A priority Critical patent/KR100615301B1/ko
Publication of KR20060083588A publication Critical patent/KR20060083588A/ko
Application granted granted Critical
Publication of KR100615301B1 publication Critical patent/KR100615301B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0248Precharge or discharge of column electrodes before or after applying exact column voltages

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)

Abstract

본 발명은, 데이터 전극 라인들과 주사 전극 라인들이 소정 간격을 두고 서로 교차되게 형성되어 이 교차 영역들에서 전계발광 셀들이 형성되는 전계발광 디스플레이 패널의 구동 방법 및 장치이다. 이 구동 방법 및 장치는, 각각의 수평 구동 시간에서, 주사될 주사 전극 라인에 주사 전압을 인가하고, 주사되지 않을 주사 전극 라인들에 상기 주사 전압보다 높은 바이어스 전압을 인가하며, 각각의 데이터 전극 라인에 자신의 계조에 비례한 양의 전류를 흘려준다. 여기에서, 주사되지 않을 주사 전극 라인들에 인가되는 상기 바이어스 전압이 각각의 데이터 전극 라인의 계조들중에서 최고 계조에 비례하여 변한다.

Description

효율적인 주사 동작을 위한 전계발광 디스플레이 패널의 구동 방법 및 장치{Method and apparatus of driving electro-luminescence display panel for efficient scan operation}
도 1은 본 발명의 일 실시예에 의한 전계발광 디스플레이 패널의 구동 장치를 보여주는 도면이다.
도 2는 도 1의 전계발광 디스플레이 패널의 구동을 위한 제어 및 구동 신호들을 보여주는 타이밍도이다.
도 3은 도 1의 데이터 구동부의 내부 구성을 보여주는 회로도이다.
도 4는 도 5의 출력 회로의 내부 구성을 보여주는 회로도이다.
도 5는 도 1의 전원 공급부에 포함되어 주사 바이어스 전압을 발생시키는 주사 바이어스 발생부를 보여주는 회로도이다.
<도면의 주요 부분에 대한 부호의 설명>
1...주 제어부, 22D...데이터 구동부,
22S...주사 구동부, 9...프리-챠지 회로,
7...전원 공급부, SDM...영상 신호,
DDA...영상 데이터, SDC...데이터 제어 신호,
SSA...주사 제어 신호, SPC...프리-챠지 제어 신호,
HSYNC...수평 동기 신호, DDAL...라인 데이터.
본 발명은, 데이터 전극 라인들과 주사 전극 라인들이 소정 간격을 두고 서로 교차되게 형성되어 이 교차 영역들에서 전계발광 셀들이 형성되는 전계발광 디스플레이 패널의 구동 방법 및 장치에 관한 것으로서, 보다 상세하게는, 각각의 수평 구동 시간에서, 주사될 주사 전극 라인에 주사 전압을 인가하고, 주사되지 않을 주사 전극 라인들에 상기 주사 전압보다 높은 바이어스 전압을 인가하며, 각각의 데이터 전극 라인에 자신의 계조에 비례한 양의 전류를 흘려주는 전계발광 디스플레이 패널의 구동 방법에 관한 것이다.
전계발광 디스플레이 패널의 구조에 대해서는 미국 특허 제6,236,443호에 잘 설명되어 있으므로 생략된다.
상기와 같은 통상적인 전계-발광 디스플레이 패널의 구동 장치에 있어서, 각각의 수평 구동 시간에서, 주사되지 않는 주사 전극 라인들의 전계발광 셀들의 발광을 방지하기 위하여 주사되지 않는 주사 전극 라인들에는 높은 바이어스 전압이 인가되어야 한다. 하지만, 이로 인하여 주사되지 않는 주사 전극 라인들의 전계발광 셀들에서 누설 전류가 흐르게 됨에 따라, 전계발광 셀들의 수명이 단축되고 소 비전력이 증대되는 문제점들이 있다.
본 발명의 목적은, 효율적인 주사 동작을 수행하여, 전계발광 셀들의 수명을 연장하고 소비전력을 줄일 수 있는 전계발광 디스플레이 패널의 구동 방법 및 장치를 제공하는 것이다.
상기 목적을 이루기 위한 본 발명은, 데이터 전극 라인들과 주사 전극 라인들이 소정 간격을 두고 서로 교차되게 형성되어 상기 교차 영역들에서 전계발광 셀들이 형성되는 전계발광 디스플레이 패널의 구동 방법 및 장치이다. 이 구동 방법 및 장치는, 각각의 수평 구동 시간에서, 주사될 주사 전극 라인에 주사 전압을 인가하고, 주사되지 않을 주사 전극 라인들에 상기 주사 전압보다 높은 바이어스 전압을 인가하며, 각각의 데이터 전극 라인에 자신의 계조에 비례한 양의 전류를 흘려준다. 여기에서, 주사되지 않을 주사 전극 라인들에 인가되는 상기 바이어스 전압이 상기 각각의 데이터 전극 라인의 계조들중에서 최고 계조에 비례하여 변한다.
본 발명의 상기 전계발광 디스플레이 패널의 구동 방법 및 장치에 의하면, 상기 각각의 데이터 전극 라인의 계조들중에서 최고 계조에 대응하여 요구되는 바이어스 전압이 인가될 수 있다. 즉, 주사되지 않는 주사 전극 라인들에 인가되는 바이어스 전압이 적응적으로 최소화될 수 있다. 이에 따라, 주사되지 않는 주사 전극 라인들의 전계발광 셀들에서 누설 전류가 최소화되므로, 전계발광 셀들의 수명이 연장되고 소비전력이 줄어들 수 있다.
이하, 본 발명에 따른 바람직한 실시예가 상세히 설명된다.
도 1은 본 발명의 일 실시예에 의한 전계발광 디스플레이 패널(32)의 구동 장치를 보여준다. 도 1에서 참조 부호 EC는 전계 발광 셀들을 가리키며, 이 전계발광 셀들(EC) 각각은 전계발광 다이오드 및 기생 캐페시터를 포함한다.
도 1을 참조하면, 본 발명의 일 실시예에 의한 전계발광 디스플레이 패널(32)의 구동 장치는 주 제어부(1), 데이터 구동부(22D), 주사 구동부(22S), 프리-챠지 회로(9), 및 전원 공급부(7)를 포함한다.
주 제어부(1)는 입력 영상 신호(SDM)를 처리하여 디스플레이 데이터 신호들(DDA) 및 스위칭 제어 신호들(SDC, SSA, SPC)을 발생시킨다.
데이터 구동부(22D)는 전계발광 디스플레이 패널(32)의 데이터 전극 라인들(3a 내지 3z)의 신호-입력단들에 연결된다. 데이터 구동부(22D)는 주 제어부(1)로부터 입력되는 스위칭 제어 신호들(SDC)에 따라 디스플레이 데이터 신호들(DDA)에 상응하는 데이터 전류 신호들을 전류원들(8a 내지 8z)에서 생성하여 데이터 전극 라인들(3a 내지 3z)에 인가한다. 또한, 데이터 구동부(22D)는, 각각의 수평 구동 주기(도 2의 THD1, THD2)의 초기에서, 스위칭 제어 신호들(SDC)에 포함되어 있는 피크-부팅 제어 신호(도 2의 SPB)에 따른 시간(도 2의 t3~t4, t6~t7, t9~t10) 동안에 피크-부팅 전류들(도 2의 IPK)을 데이터 전극 라인들(3a 내지 3z)에 인가한다.
한편, 데이터 구동부(22D)는 주 제어부(1)로부터 입력되는 스위칭 제어 신호들(SDC)에 포함된 수평 동기 신호(HSYNC) 및 주사될 주사 전극 라인에 상응하는 라인 데이터(DDAL)를 전원 공급부(7)에 제공한다.
주사 구동부(22S)는 주 제어부(1)로부터 입력되는 스위칭 제어 신호들(SSA)에 따른 주사 전위를 주사 전극 라인들(4a 내지 4z) 각각에 순차적으로 인가한다.
프리-챠지 회로(9)는 스위칭 회로(25)와 예비 충전부(22)를 포함한다. 주 제어부(1)로부터의 프리-챠지 제어 신호(SPC)에 따라 동작하는 스위칭 회로(25)는 데이터 전극 라인들(3a 내지 3z) 각각에 연결된 스위칭 소자들(25a 내지 25z)을 구비한다. 예비 충전부(22)는, 스위칭 회로(25)의 공통 출력 단자와 접지 단자 사이에 연결되어, 각각의 수평 구동 시간의 종료 직전에 스위칭 회로(25)의 스위칭 소자들(25a 내지 25z)이 온(On)됨에 따라 방전될 전류에 의하여 예비 충전을 수행한다.
보다 상세하게는, 각각의 수평 구동 주기의 종료 직전에서, 스위칭 회로(25)의 스위칭 소자들(25a 내지 25z)이 온(On)된다. 이로 인하여, 데이터 전극 라인들(3a 내지 3z)로부터 예비 충전부(22) 안의 제너 다이오드(23)를 통하여 접지 단자로 전류가 흐르며, 데이터 전극 라인들(3a 내지 3z)의 전압이 제너 다이오드(23)의 항복 전압(breakdown voltage)과 같아지는 시점에서 전류가 흐르지 않는다.
상기와 같은 프리-챠지(pre-charge) 동작에 의하면, 다음 수평 구동 주기의 초기에서 모든 데이터 전극 라인들(3a 내지 3z)의 초기 전압이 캐페시터(24)의 충전 전압 즉, 제너 다이오드(23)의 항복 전압으로서 균일하게 되며, 다음 수평 구동 주기에서 선택된 셀들의 턴-온(turn-on) 동작이 상기 충전 전압에 의하여 빨라진다.
전원 공급부(7)는 주 제어부(1), 데이터 구동부(22D), 및 주사 구동부(22S)의 동작 전압들(V1 내지 V4)을 발생시킨다. 전원 공급부(7)에 포함되어 주사 바이어스 전압(V2)을 발생시키는 주사 바이어스 발생부(도 5, 7a))는 데이터 구동부(22D)로부터의 수평 동기 신호(HSYNC) 및 상기 라인 데이터(DDAL)에 따라 동작한다. 여기에서, 주사 바이어스 발생부(도 5, 7a)로부터 주사 구동부(22S)에 공급되는 주사 바이어스 전압(V2)은 각각의 데이터 전극 라인(3a 내지 3z)의 계조들중에서 최고 계조에 비례하여 변한다. 이와 관련된 내용은 도 2를 참조하여 보다 상세히 설명될 것이다.
도 2는 도 1의 전계발광 디스플레이 패널(32)의 구동을 위한 제어 및 구동 신호들을 보여준다. 도 2에서, 참조 부호 SHS는 주 제어부(도 1의 1)로부터 데이터 구동부(도 1의 22D)에 입력되는 스위칭 제어 신호들(SDC)에 포함된 수평 동기 신호를 가리킨다. 참조 부호 SPC는, 주 제어부(1)로부터 데이터 구동부(22D)에 입력되는 스위칭 제어 신호들(SDC)에 포함된 프리-챠지 제어 신호, 및 주 제어부(1)로부터 프리-챠지 회로(9)로 입력되는 프리-챠지 제어 신호를 가리킨다. 참조 부호 SPB는 주 제어부(1)로부터 데이터 구동부(22D)에 입력되는 스위칭 제어 신호들(SDC)에 포함된 피크-부팅 제어 신호를 가리킨다. 참조 부호 SCV는 어느 한 데이터 전극 라인(3a 내지 3z)의 전위를 가리킨다. 참조 부호 SCI는 어느 한 데이터 전극 라인(3a 내지 3z)의 전류량을 가리킨다. 참조 부호 S4A는 첫번째 주사 전극 라인(4a)에 인가되는 구동 신호를 가리킨다. 참조 부호 S4B는 두번째 주사 전극 라인(4b)에 인가되는 구동 신호를 가리킨다. 참조 부호 S4Z는 최종 주사 전극 라인(4z)에 인가되는 구동 신호를 가리킨다.
도 1 및 2를 참조하면, 수평 동기 신호(SHS)의 전위가 접지 전위(VGND)로부터 높은 전위(VHS_H)로 상승하는 시점에서 각각의 수평 구동 주기(THD1, THD2 )가 시작된다.
각각의 수평 구동 주기(THD1, THD2)에 있어서, 주사될 주사 전극 라인(THD1 의 경우 4a, THD2의 경우 4b)에 주사 전압(VGND)을 인가하고, 주사되지 않을 주사 전극 라인들에 상기 주사 전압(VGND)보다 높은 바이어스 전압(THD1의 경우 V2b, T HD2의 경우 V2a)을 인가하며, 각각의 데이터 전극 라인(3a 내지 3z)에 자신의 계조에 비례한 양의 전류를 흘려준다.
여기에서, 주사되지 않을 주사 전극 라인들에 인가되는 바이어스 전압은 각각의 데이터 전극 라인(3a 내지 3z)의 계조들중에서 최고 계조에 비례하여 변한다. 예를 들어, 제1 수평 구동 주기(THD1)에서의 최고 계조가 그 이전 주기 즉, 그 이전 프레임의 최종 수평 구동 주기의 것과 같으면, 도 2에 도시된 바와 같이 제1 수평 구동 주기(THD1)에서의 주사 바이어스 전압(V2b)은 그 이전 주기에서의 것과 같다. 하지만, 제1 수평 구동 주기(THD1)에서의 최고 계조가 그 다음 주기인 제2 수평 구동 주기(THD2)에서의 것보다 낮으므로, 제1 수평 구동 주기(THD1)에서의 주사 바이어스 전압(V2b)은 그 다음 주기인 제2 수평 구동 주기(THD2)에서의 것(V2a)보다 낮다. 또한, 제1 수평 구동 주기(THD1)에서의 최고 계조가 제2 수평 구동 주기(THD2)의 다음 주기에서의 것보다 높으므로, 제1 수평 구동 주기(THD1)에서의 주사 바이어스 전압(V2b)은 제2 수평 구동 주기(THD2)의 다음 주기에서의 것(V2c)보다 높다.
요약하면, 각각의 데이터 전극 라인(3a 내지 3z)의 계조들중에서 최고 계조에 대응하여 요구되는 바이어스 전압이 인가된다. 즉, 주사되지 않는 주사 전극 라인들에 인가되는 바이어스 전압이 적응적으로 최소화될 수 있다. 이에 따라, 주사되지 않는 주사 전극 라인들의 전계발광 셀들에서 누설 전류가 최소화되므로, 전계발광 셀들의 수명이 연장되고 소비전력이 줄어들 수 있다.
제1 수평 구동 주기(THD1)에 있어서, 피크-부팅 제어 신호(SPB)가 높은 전위(VPC_H)로부터 접지 전위(VGND)로 하강하는 시간(t3~t4) 동안에 최대 전류량(I PK)의 피크-부팅 전류가 데이터 전극 라인들(3a 내지 3z)에 인가된다. 이에 따라, 각 전계 발광 셀(EC)의 기생 캐페시터에서 적절한 충전을 일으키게 한다. 이로 인하여, t4 내지 t5 시간의 실제 구동 시간에서 기생 캐페시터의 간섭을 최소화할 수 있다.
t4 내지 t5 시간의 실제 구동 시간에서는, 계조 데이터에 비례한 구동 전류(IGRAY)가 데이터 전극 라인들(3a 내지 3z)로부터 각 전계발광 셀들(EC)에 흐른다.
끝으로, 프리챠지 시간(t5 내지 t6)에서는, 스위칭 회로(25)의 스위칭 소자들(25a 내지 25z)이 온(On)된다. 이로 인하여, t4 내지 t5 시간의 실제 구동 시간의 종료 후, 데이터 전극 라인들(3a 내지 3z)로부터 예비 충전부(22) 안의 제너 다이오드(23)를 통하여 접지 단자로 전류가 흐르며, 데이터 전극 라인들(3a 내지 3z)의 전압이 제너 다이오드(23)의 항복 전압(breakdown voltage)과 같아지는 시점에서 전류가 흐르지 않는다.
상기와 같은 프리-챠지(pre-charge) 동작에 의하면, 다음 수평 구동 주기의 초기에서 모든 데이터 전극 라인들(3a 내지 3z)의 초기 전압이 캐페시터(24)의 충전 전압 즉, 제너 다이오드(23)의 항복 전압으로서 균일하게 되며, 다음 수평 구동 주기에서 선택된 셀들의 턴-온(turn-on) 동작이 상기 충전 전압에 의하여 빨라진다.
상기 제1 수평 구동 주기(THD1)의 동작 순서는 제2 수평 구동 주기(THD2)에서도 동일하게 적용된다.
도 3을 참조하면, 도 1의 데이터 구동부(22D)는 인터페이스(30), 래치 회로(31), 디지털-아날로그 변환기들(32), 및 출력 회로(33)를 포함한다. 도 1 내지 3 을 참조하여, 도 1의 데이터 구동부(22D)의 내부 동작을 설명하면 다음과 같다.
래치 회로(31)와 디지털-아날로그 변환기들(32)은 주 제어부(1)로부터 입력되는 스위칭 제어 신호들(SDC)에 포함되어 인터페이스(30)를 통하여 입력되는 수평 동기 신호(HSYNC)에 따라 동작한다.
래치 회로(31)는, 주 제어부(1)로부터 인터페이스(30)를 통하여 입력되는 디스플레이 데이터 신호들(DDA)을 주기적으로 저장하는 한편, 각각의 수평 구동 시간의 디스플레이 데이터 신호들 즉, 라인 데이터(DDAL)를 주기적으로 출력한다.
한편, 래치 회로(31)로부터의 라인 데이터(DDAL)는 인터페이스(30)로부터의 수평 동기 신호(HSYNC)와 함께 전원 공급부(도 1의 7)에 입력된다.
디지털-아날로그 변환기들(32)은, 래치 회로(31)로부터의 현재 수평 구동 시간의 디스플레이 데이터 신호들 즉, 라인 데이터(DDAL) 각각을 데이터 전압 신호들(VD1 내지 VDm)로 변환시킨다.
출력 회로(33)는, 주 제어부(1)로부터의 스위칭 제어 신호들(SDC)에 포함되어 인터페이스(30)를 통하여 입력되는 피크-부팅 제어 신호(SPB)에 따른 시간(t3~t4, t6~t7, t9~t10) 동안에 피크-부팅 전류들을 데이터 전극 라인들(도 1의 3a 내지 3z)에 인가한다. 또한, 디지털-아날로그 변환기들(32)로부터의 데이터 전압 신호들(VD1 내지 VDm)에 따른 데이터 전류 신호들을 데이터 전극 라인들(3a 내지 3z)에 인가한다. 그리고, 주 제어부(1)로부터의 스위칭 제어 신호들(SDC)에 포함되어 인터페이스(30)를 통하여 입력되는 프리-챠지 제어 신호(SPC)에 따라 구동 전류 신호들(SC1 내지 SCm)을 제어한다. 이 출력 회로(33)와 관련된 내용을 보다 상세히 설명하면 다음과 같다.
도 2 내지 4를 참조하면, 데이터 전극 라인들(도 1의 3a 내지 3z)에 데이터 전류 신호들(SC1 내지 SCm)이 인가되고, 데이터 구동부(22D)의 출력 회로(33)는 이 구동 전류 신호들(SC1 내지 SCm) 각각에 대하여 3 개의 트랜지스터들이 형성된다.
데이터 전극 라인들(3a 내지 3z)이 m 개인 경우, m 개의 제1 트랜지스터들(TR11 내지 TRm1)과 m 개의 제2 트랜지스터들(TR12 내지 TRm2)의 드레인(Drain) 전극들에는 설정 바이어스 전압(V1)이 인가된다. 제1 트랜지스터들(TR11 내지 TRm1) 각각의 게이트(Gate) 전극들에는 디지털-아날로그 변환기들(32)로부터의 각각의 데이터 전압 신호(VD1 내지 VDm)가 인가된다. 주 제어부(1)로부터의 스위칭 제어 신호들(SDC)에 포함되어 인터페이스(30)를 통하여 입력되는 피크-부팅 제어 신호(SPB)는 제2 트랜지스터들(TR12 내지 TRm2)의 게이트(Gate) 전극들에 인가된다.
제1 트랜지스터들(TR11 내지 TRm1)의 소오스(Source) 전극들 각각은 m 개의 제3 트랜지스터들(TR13 내지 TRm3)의 드레인(Drain) 전극들 각각에 연결된다.
주 제어부(1)로부터의 스위칭 제어 신호들(SDC)에 포함되어 인터페이스(30)를 통하여 입력되는 프리-챠지 제어 신호(SPC)는 제3 트랜지스터들(TR13 내지 TRm3)의 게이트(Gate) 전극들에 인가된다. 제3 트랜지스터들(TR13 내지 TRm3)의 소오스(Source) 전극들 각각과 제2 트랜지스터들(TR12 내지 TRm2)의 소오스(Source) 전극들 각각은 서로 연결되어, m 개의 데이터 전극 라인들(3a 내지 3z) 각각에 인가되는 구동 전류 신호들(SC1 내지 SCm)을 발생시킨다.
도 2 및 4를 참조하여, 도 4의 출력 회로(33)의 제1 수평 구동 주기(THD1)에서의 동작을 살펴보면 다음과 같다. 이 동작은 제2 수평 구동 주기(THD2)에서도 동일하다.
피크-부팅 제어 신호(SPB)가 높은 전위(VPC_H)로부터 접지 전위(VGND)로 하강하는 시간(t3 내지 t4 시간) 동안에는 m 개의 제2 트랜지스터들(TR12 내지 TRm2)이 모두 온(On) 상태가 된다. 이에 따라, 최대 전류량(IPK)의 피크-부팅 전류가 구동 전류 신호들(SC1 내지 SCm)로서 데이터 전극 라인들(3a 내지 3z)에 인가된다. 여기에서, m 개의 제2 트랜지스터들(TR12 내지 TRm2)은 다른 트랜지스터들보다 더 높은 전류를 발생시키는 특성을 가진다.
피크-부팅 제어 신호(SPB)가 높은 전위(VPC_H)를 유지하는 실제 구동 시간(t4~t5)에는, m 개의 제2 트랜지스터들(TR12 내지 TRm2)이 모두 오프(Off) 상태이 다. 또한, 제1 트랜지스터들(TR11 내지 TRm1)의 게이트들 각각에는 데이터 전압 신호들(VD1 내지 VDm) 각각이 인가되고, 제3 트랜지스터들(TR13 내지 TRm3)이 온(On) 상태이다. 이에 따라, 데이터 전압 신호들(VD1 내지 VDm)에 따른 각각의 구동 전류(IGRAY)가 구동 전류 신호들(SC1 내지 SCm)로서 데이터 전극 라인들(3a 내지 3z)에 인가된다.
끝으로, 프리-챠지 시간(t5 내지 t6)에서는, 주 제어부(1)로부터의 스위칭 제어 신호들(SDC)에 포함되어 인터페이스(30)를 통하여 입력되는 프리-챠지 제어 신호(SPC)가 높은 전위(VPC_H)를 가지므로, 제3 트랜지스터들(TR13 내지 TRm3)이 오프(Off) 상태가 된다. 또한, 제2 트랜지스터들(TR12 내지 TRm2)이 오프(Off) 상태이다. 또한, 스위칭 회로(도 1의 25)의 스위칭 소자들(도 1의 25a 내지 25z)이 모두 온(On) 상태가 되므로, 구동 전류 신호들(SC1 내지 SCm)에 의하여 전계발광 셀들(EC)에 전류가 흐르지 않는다. 이 프리-챠지 동작에 대해서는 위에서 상세히 설명된 바와 같다.
도 5는 도 1의 전원 공급부에 포함되어 주사 바이어스 전압을 발생시키는 주사 바이어스 발생부(7a)를 보여준다.
도 3 및 5를 참조하면, 상기 주사 바이어스 발생부(7a)는 디지털 비교기(51), 이이피롬(Electrically Erasable and Programmable Read Only Memory, 52), 및 바이어스 전압 출력부(53)를 포함한다.
데이터 구동부(22D)의 인터페이스(30)로부터의 수평 동기 신호(SHS)에 따라 동작하는 디지털 비교기(51)는 데이터 구동부(22D)의 래치 회로(31)로부터의 라인 데이터(DDAL)를 상호 비교하여 최고 계조의 데이터(DMAX)를 발생시킨다. 이이피롬(EEPROM, 52)은 디지털 비교기(51)로부터의 최고 계조의 데이터(DMAX)를 어드레스로 입력받아 주사 바이어스용 데이터를 발생시킨다. 이에 따라, 바이어스 전압 출력부(53)는 이이피롬(EEPROM, 52)으로부터의 주사 바이어스용 데이터에 따라 바이어스 전압을 출력한다.
바이어스 전압 출력부(53)는 출력 버퍼(539), 제1 내지 제7 저항기들(R1~R7), 및 제1 내지 제6 스위치들(SW1~SW7)을 포함한다.
연산 증폭기로서의 출력 버퍼(539)는 자신의 + 입력 단자에 인가되는 전압이 출력 전압(V2) 즉, 상기 주사 바이어스 전압(V2)이 되도록 버퍼링을 수행한다. 제1 내지 제7 저항기들(R1~R7)은 접지 단자와 설정 공급 전압(VCC)의 단자 사이에 서로 직렬로 연결된다. 제1 내지 제6 스위치들(SW1~SW7)은 제1 내지 제6 저항기들(R1~R6) 각각에 병렬로 연결된다. 제7 저항기(R7)의 일단은 설정 공급 전압(VCC)의 단자와 연결되며, 제7 저항기(R7)의 타단 및 제6 저항기(R6)의 연결 노드가 출력 버퍼(539)의 + 입력 단자에 연결된다.
제1 내지 제6 스위치들(SW1~SW7)은 이이피롬(EEPROM, 52)으로부터의 6 비트의 주사 바이어스용 데이터에 따라 동작한다. 이에 따라, 각각의 수평 구동 주기 에 있어서, 주사되지 않을 주사 전극 라인들에 인가되는 주사 바이어스 전압(V2)은 각각의 데이터 전극 라인(도 1의 3a 내지 3z)의 계조들중에서 최고 계조에 비례하여 변한다.
이상 설명된 바와 같이, 본 발명에 따른 전계발광 디스플레이 패널의 구동 방법 및 장치에 의하면, 각각의 데이터 전극 라인의 계조들중에서 최고 계조에 대응하여 요구되는 바이어스 전압이 인가될 수 있다. 즉, 주사되지 않는 주사 전극 라인들에 인가되는 바이어스 전압이 적응적으로 최소화될 수 있다. 이에 따라, 주사되지 않는 주사 전극 라인들의 전계발광 셀들에서 누설 전류가 최소화되므로, 전계발광 셀들의 수명이 연장되고 소비전력이 줄어들 수 있다.
본 발명은, 상기 실시예에 한정되지 않고, 청구범위에서 정의된 발명의 사상 및 범위 내에서 당업자에 의하여 변형 및 개량될 수 있다.

Claims (6)

  1. 데이터 전극 라인들과 주사 전극 라인들이 소정 간격을 두고 서로 교차되게 형성되어 상기 교차 영역들에서 전계발광 셀들이 형성되는 전계발광 디스플레이 패널에 대하여, 각각의 수평 구동 시간에서, 주사될 주사 전극 라인에 주사 전압을 인가하고, 주사되지 않을 주사 전극 라인들에 상기 주사 전압보다 높은 바이어스 전압을 인가하며, 각각의 데이터 전극 라인에 자신의 계조에 비례한 양의 전류를 흘려주는 전계발광 디스플레이 패널의 구동 방법에 있어서,
    주사되지 않을 주사 전극 라인들에 인가되는 상기 바이어스 전압이 상기 각각의 데이터 전극 라인의 계조들중에서 최고 계조에 비례하여 변하는 구동 방법.
  2. 데이터 전극 라인들과 주사 전극 라인들이 소정 간격을 두고 서로 교차되게 형성되어 상기 교차 영역들에서 전계발광 셀들이 형성되는 전계발광 디스플레이 패널에 대하여, 각각의 수평 구동 시간에서, 주사될 주사 전극 라인에 주사 전압을 인가하고, 주사되지 않을 주사 전극 라인들에 상기 주사 전압보다 높은 바이어스 전압을 인가하며, 각각의 데이터 전극 라인에 자신의 계조에 비례한 양의 전류를 흘려주는 전계발광 디스플레이 패널의 구동 장치에 있어서,
    주사되지 않을 주사 전극 라인들에 인가되는 상기 바이어스 전압이 상기 각각의 데이터 전극 라인의 계조들중에서 최고 계조에 비례하여 변하는 구동 장치.
  3. 제2항에 있어서,
    디스플레이 데이터 신호들 및 스위칭 제어 신호들을 발생시키는 주 제어부;
    상기 데이터 전극 라인들의 신호-입력단들에 연결되고, 상기 주 제어부로부터 입력되는 스위칭 제어 신호들에 따라 디스플레이 데이터 신호들에 상응하는 데이터 전류 신호들을 생성하여 상기 데이터 전극 라인들에 인가하는 데이터 구동부;
    상기 주 제어부로부터 입력되는 스위칭 제어 신호들에 따라, 주사될 주사 전극 라인에 주사 전압을 인가하고, 주사되지 않을 주사 전극 라인들에 상기 주사 전위보다 높은 바이어스 전압을 인가하는 주사 구동부; 및
    상기 주 제어부, 데이터 구동부, 및 주사 구동부의 동작 전압들을 발생시키는 전원 공급부를 포함한 전계발광 디스플레이 패널의 구동 장치.
  4. 제3항에 있어서, 상기 데이터 구동부가,
    상기 주 제어부로부터의 디스플레이 데이터 신호들을 주기적으로 저장하는 래치 회로;
    상기 래치 회로로부터의 디스플레이 데이터 신호들 각각을 데이터 전압 신호들로 변환시키는 디지털-아날로그 변환기들; 및
    상기 디지털-아날로그 변환기들로부터의 데이터 전압 신호들에 따른 상기 데이터 전류 신호들을 상기 데이터 전극 라인들에 인가하는 출력 회로를 포함한 전계발광 디스플레이 패널의 구동 장치.
  5. 제4항에 있어서, 상기 전원 공급부에 포함되어 상기 바이어스 전압을 발생시키는 주사 바이어스 발생부가,
    상기 데이터 구동부의 상기 래치 회로로부터의 라인 데이터를 상호 비교하여 최고 계조의 데이터를 발생시키는 디지털 비교기,
    상기 디지털 비교기로부터의 최고 계조의 데이터를 어드레스로 입력받아 주사 바이어스용 데이터를 발생시키는 메모리, 및
    상기 메모리로부터의 주사 바이어스용 데이터에 따라 상기 바이어스 전압을 출력하는 바이어스 전압 출력부를 포함한 전계발광 디스플레이 패널의 구동 장치.
  6. 제5항에 있어서, 상기 바이어스 전압 출력부가,
    상기 바이어스 전압을 출력하는 출력 버퍼,
    접지 단자와 설정 공급 전압의 단자 사이에 서로 직렬로 연결된 제1 내지 제n(n은 3 이상의 정수) 저항기들, 및
    상기 제1 내지 제n-1 저항기들 각각에 병렬로 연결된 제1 내지 제n-1 스위치들을 포함하고,
    상기 제n 저항기의 일단이 상기 설정 공급 전압의 단자와 연결되며,
    상기 제n 저항기의 타단 및 상기 제n-1 저항기들의 연결 노드가 상기 출력 버퍼의 입력 단자에 연결되고,
    상기 제1 내지 제n-1 스위치들이 상기 메모리로부터의 n-1 비트의 상기 주사 바이어스용 데이터에 따라 동작하는 전계발광 디스플레이 패널의 구동 장치.
KR1020050004461A 2005-01-18 2005-01-18 효율적인 주사 동작을 위한 전계발광 디스플레이 패널의구동 방법 및 장치 KR100615301B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050004461A KR100615301B1 (ko) 2005-01-18 2005-01-18 효율적인 주사 동작을 위한 전계발광 디스플레이 패널의구동 방법 및 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050004461A KR100615301B1 (ko) 2005-01-18 2005-01-18 효율적인 주사 동작을 위한 전계발광 디스플레이 패널의구동 방법 및 장치

Publications (2)

Publication Number Publication Date
KR20060083588A KR20060083588A (ko) 2006-07-21
KR100615301B1 true KR100615301B1 (ko) 2006-08-25

Family

ID=37173908

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050004461A KR100615301B1 (ko) 2005-01-18 2005-01-18 효율적인 주사 동작을 위한 전계발광 디스플레이 패널의구동 방법 및 장치

Country Status (1)

Country Link
KR (1) KR100615301B1 (ko)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11305730A (ja) 1998-04-22 1999-11-05 Pioneer Electron Corp 発光ディスプレイ及びその駆動方法
KR20040080231A (ko) * 2003-03-11 2004-09-18 삼성전자주식회사 액정 표시 장치의 구동 장치
KR20060046711A (ko) * 2004-07-23 2006-05-17 도호꾸 파이오니어 가부시끼가이샤 자발광 표시 패널의 구동 장치, 구동 방법 및 그 구동장치를 구비한 전자 기기

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11305730A (ja) 1998-04-22 1999-11-05 Pioneer Electron Corp 発光ディスプレイ及びその駆動方法
KR20040080231A (ko) * 2003-03-11 2004-09-18 삼성전자주식회사 액정 표시 장치의 구동 장치
KR20060046711A (ko) * 2004-07-23 2006-05-17 도호꾸 파이오니어 가부시끼가이샤 자발광 표시 패널의 구동 장치, 구동 방법 및 그 구동장치를 구비한 전자 기기

Also Published As

Publication number Publication date
KR20060083588A (ko) 2006-07-21

Similar Documents

Publication Publication Date Title
US6417825B1 (en) Analog active matrix emissive display
KR100903099B1 (ko) 효율적으로 부팅이 수행되는 전계발광 디스플레이 패널의구동 방법 및 장치
US7005916B2 (en) Amplifier circuit, driving circuit of display apparatus, portable telephone and portable electronic apparatus
KR101147104B1 (ko) 액정 표시 장치의 데이터 구동 방법 및 장치
JP4461301B2 (ja) データ集積回路,およびデータ集積回路を有する発光表示装置
JP3935891B2 (ja) ランプ電圧発生装置及びアクティブマトリクス駆動型表示装置
CN1399241A (zh) 显示装置及显示用驱动电路
KR20060136017A (ko) 액정 표시 장치의 데이터 구동 방법 및 장치
KR20180066313A (ko) 데이터 구동부 및 그의 구동방법
JP2006313306A (ja) ガンマ基準電圧発生回路,及びそれを備える平板表示装置
US6975313B2 (en) Power supply circuit for display unit, method for controlling same, display unit, and electronic apparatus
US7471269B2 (en) Method for driving electroluminescence display panel with selective preliminary charging
US8077133B2 (en) Driving circuit
CN115335892A (zh) 驱动电路、显示装置和驱动方法
JP3161870B2 (ja) プラズマディスプレイ装置
KR100541975B1 (ko) 능동 구동형 el의 소스 구동회로 및 그 구동방법
KR20030091043A (ko) 표시 장치
KR100615301B1 (ko) 효율적인 주사 동작을 위한 전계발광 디스플레이 패널의구동 방법 및 장치
US7460138B2 (en) PWM signal generation circuit and display driver
US20070103131A1 (en) DC-DC converter and organic light emitting display using the same
KR100608967B1 (ko) 표시 장치
KR20080047922A (ko) Oled패널의 디지털 구동 장치 및 그 방법
KR100672109B1 (ko) 유기 el 패널 구동 회로 및 이와 동일한 유기 el 소자구동 회로의 구동 전류에 대한 적부 테스트 방법
CN111326116B (zh) 伽马校正数模转换器、数据驱动器及其方法
KR100670271B1 (ko) 효율적인 프리-챠지 동작을 위한 전계발광 디스플레이패널의 구동 방법 및 장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120730

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20130731

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee