KR100612903B1 - Ddr 메모리를 이용한 데이타 저장시스템 - Google Patents

Ddr 메모리를 이용한 데이타 저장시스템 Download PDF

Info

Publication number
KR100612903B1
KR100612903B1 KR1020040015442A KR20040015442A KR100612903B1 KR 100612903 B1 KR100612903 B1 KR 100612903B1 KR 1020040015442 A KR1020040015442 A KR 1020040015442A KR 20040015442 A KR20040015442 A KR 20040015442A KR 100612903 B1 KR100612903 B1 KR 100612903B1
Authority
KR
South Korea
Prior art keywords
ddr memory
ddr
backplane
disk
storage system
Prior art date
Application number
KR1020040015442A
Other languages
English (en)
Other versions
KR20050090192A (ko
Inventor
최훈규
양승희
김희구
장봉철
Original Assignee
스피나 시스템즈 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 스피나 시스템즈 주식회사 filed Critical 스피나 시스템즈 주식회사
Priority to KR1020040015442A priority Critical patent/KR100612903B1/ko
Publication of KR20050090192A publication Critical patent/KR20050090192A/ko
Application granted granted Critical
Publication of KR100612903B1 publication Critical patent/KR100612903B1/ko

Links

Images

Classifications

    • AHUMAN NECESSITIES
    • A61MEDICAL OR VETERINARY SCIENCE; HYGIENE
    • A61FFILTERS IMPLANTABLE INTO BLOOD VESSELS; PROSTHESES; DEVICES PROVIDING PATENCY TO, OR PREVENTING COLLAPSING OF, TUBULAR STRUCTURES OF THE BODY, e.g. STENTS; ORTHOPAEDIC, NURSING OR CONTRACEPTIVE DEVICES; FOMENTATION; TREATMENT OR PROTECTION OF EYES OR EARS; BANDAGES, DRESSINGS OR ABSORBENT PADS; FIRST-AID KITS
    • A61F9/00Methods or devices for treatment of the eyes; Devices for putting-in contact lenses; Devices to correct squinting; Apparatus to guide the blind; Protective devices for the eyes, carried on the body or in the hand
    • A61F9/04Eye-masks ; Devices to be worn on the face, not intended for looking through; Eye-pads for sunbathing
    • A61F9/06Masks, shields or hoods for welders
    • AHUMAN NECESSITIES
    • A41WEARING APPAREL
    • A41DOUTERWEAR; PROTECTIVE GARMENTS; ACCESSORIES
    • A41D13/00Professional, industrial or sporting protective garments, e.g. surgeons' gowns or garments protecting against blows or punches
    • A41D13/05Professional, industrial or sporting protective garments, e.g. surgeons' gowns or garments protecting against blows or punches protecting only a particular body part
    • A41D13/11Protective face masks, e.g. for surgical use, or for use in foul atmospheres
    • A41D13/1184Protective face masks, e.g. for surgical use, or for use in foul atmospheres with protection for the eyes, e.g. using shield or visor
    • AHUMAN NECESSITIES
    • A41WEARING APPAREL
    • A41DOUTERWEAR; PROTECTIVE GARMENTS; ACCESSORIES
    • A41D2600/00Uses of garments specially adapted for specific purposes
    • A41D2600/20Uses of garments specially adapted for specific purposes for working activities
    • A41D2600/202Welding

Landscapes

  • Health & Medical Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • General Health & Medical Sciences (AREA)
  • Biomedical Technology (AREA)
  • Textile Engineering (AREA)
  • Ophthalmology & Optometry (AREA)
  • Physical Education & Sports Medicine (AREA)
  • Heart & Thoracic Surgery (AREA)
  • Vascular Medicine (AREA)
  • Life Sciences & Earth Sciences (AREA)
  • Animal Behavior & Ethology (AREA)
  • Public Health (AREA)
  • Veterinary Medicine (AREA)
  • Power Sources (AREA)
  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

본 발명은 DDR 메모리를 이용한 데이타 저장시스템에 관한 것으로, 복수개의 DDR 메모리를 탈착가능하게 구비하고 상기 DDR 메모리를 제어하는 컨트롤러(12)를 구비한 DDR 메모리 디스크(10), 일측에 상기 DDR 메모리 디스크(10)를 탈착가능하게 결합시키는 PCI슬롯(21)을 복수개 구비한 백플레인(20), 상기 백플레인(20)의 일측에 탈착가능하게 결합되고 CPU와 메인메모리, 플래쉬 롬을 구비한 제어모듈(30), 상기 DDR 메모리 디스크(10)에 저장된 데이타를 백업하는 하드디스크(40), 상기 백플레인(20)에 전원을 공급하는 전원부(51,52), 사용자 인터페이스를 제공하는 LCD/Key 모듈(60)로 구성되어, DDR 메모리를 이용하여 데이타를 저장함으로써 충격과 진동에 내성이 있고 열발생이 적어 용이하게 관리할 수 있으며, 랜덤 액세스시에 데이타 전송속도를 일정하게 유지할 수 있도록 된 것이다.
메모리, 램, DDR, PCI, 하드디스크

Description

DDR 메모리를 이용한 데이타 저장시스템{ A storage system using a DDR SDRAM }
도 1은 본 발명에 따른 DDR 메모리를 이용한 데이타 저장시스템을 나타낸 개략적 분해사시도,
도 2는 본 발명에 따른 DDR 메모리를 이용한 데이타 저장시스템의 백플레인을 나타낸 개략적 일측면도,
도 3은 본 발명에 따른 DDR 메모리를 이용한 데이타 저장시스템의 DDR 메모리 디스크를 나타낸 개략적 일측면도이다.
* 도면의 주요부분에 대한 부호의 설명 *
10 : DDR 메모리 디스크 11 : 램소켓
12 : 컨트롤러 20 : 백플레인
21,22 : 인터페이스 23 : PCI브릿지
30 : 제어모듈 40 : 하드디스크
51,52 : 전원부 60 : LCD/Key 모듈
70 : FAN
본 발명은 데이타 저장시스템에 관한 것으로, 특히 DDR 메모리를 이용한 데이타 저장시스템에 관한 것이다.
일반 PC나 대용량 저장장치에서는 하드디스크를 이용하여 데이타를 저장하게 되는데, 하드디스크는 충격과 진동에 약하고 고열을 발생시키며, 랜덤 액세스시에 성능이 저하되어 대용량 저장장치에서 용량을 늘리거나 데이타 요구가 빈번한 애플리케이션에서 데이타 전송속도를 일정하게 유지하는 데에는 적합하지 못했다.
이와 같이, 최근 하드디스크의 내구성 문제, 소음문제와, 엑세스 시간의 문제점들을 해결하기 위해 ROM을 하드디스크 대용으로 하는 보조 저장장치로 쓰이기 시작했는데 데이타를 쓰는데 걸리는 시간이 RAM에 비해서 현저하게 느리고 일반 쓰기를 반복할 경우 수명이 다하는 등의 일반 RAM에 비해서 내구성도 단점으로 지적되어 범용적 실용화에 많은 걸림돌이 되고 있다.
한편, 휘발성 메모리인 램(RAM)은 전력을 제거하면 데이터를 잃어버리고 언제든지 새로 쓰기를 할 수 있는 특성을 갖고 있어 운영체제와 응용프로그램을 위한 임시 저장장치로 아주 유용하게 사용되고 있다.
최근에 사용이 늘어난 DDR(Double Data Rate)램은 DDR SDRAM이라고도 하고, S(synchronous)D램과 구조가 같지만 버스를 추가하여 데이터 전송속도가 두배로 늘어나는 효과가 있다. 현재 그래픽 용도에 주로 사용되며 점차 PC의 메인메모리로도 사용이 확대되고 있는 추세다.
이에 본 발명은 상기한 바의 제반 문제점들을 해소하기 위해 안출된 것으로, 충격과 진동에 내성이 있고 열발생이 적으며 랜덤 액세스시에 데이타 전송속도를 일정하게 유지할 수 있는 DDR 메모리를 이용한 데이타 저장시스템을 제공함에 그 목적이 있다.
상기한 바의 목적을 달성하기 위한 본 발명은, 복수개의 DDR 메모리를 탈착가능하게 구비하고, 상기 DDR 메모리를 제어하는 컨트롤러(12)를 구비한 DDR 메모리 디스크(10); 일측에 상기 DDR 메모리 디스크(10)를 탈착가능하게 결합시키는 인터페이스를 복수개 구비한 백플레인(20); 상기 백플레인(20)의 일측에 탈착가능하게 결합되고, CPU와 메인메모리, 플래쉬 롬을 구비하며, PCI 인터페이스를 구비한 제어모듈(30); 상기 백플레인(20)에 전원을 공급하는 전원부(51,52);를 포함하는 DDR 메모리를 이용한 데이타 저장시스템에 있어서,상기 DDR 메모리 디스크(10)에 저장된 데이타를 백업하는 하드디스크(40);를 구비하고, 상기 전원부(51,52)는 스위칭방식 전원공급장치(SMPS)(51)와, 무정전 전원장치(UPS)(52)로 구성되어, 기 하드디스크(40)는 상기 스위칭 방식 전원공급장치(51)로부터 전원 failure신호가 감지되면 상기 DDR 메모리 디스크(10)의 데이타를 백업하도록 처리된 것을 특징으로 한다.
이하 본 발명의 바람직한 실시예를 첨부된 도면을 참조하여 상세히 설명한다.
본 발명에 따른 DDR 메모리를 이용한 데이타 저장시스템은, 복수개의 DDR 메모리를 탈착가능하게 구비하고 상기 DDR 메모리를 제어하는 컨트롤러(12)를 구비한 DDR 메모리 디스크(10), 일측에 상기 DDR 메모리 디스크(10)를 탈착가능하게 결합시키는 PCI슬롯(21)을 복수개 구비한 백플레인(20), 상기 백플레인(20)의 일측에 탈착가능하게 결합되고 CPU와 메인메모리, 플래쉬 롬을 구비한 제어모듈(30), 상기 DDR 메모리 디스크(10)에 저장된 데이타를 백업하는 하드디스크(40), 상기 백플레인(20)에 전원을 공급하는 전원부(51,52), LCD/Key 모듈(60)로 구성되어 있다.
상기 백플레인(20)은 랙(rack)에 수직하게 장착되고, 상기 랙의 선단에는 도어가 힌지결합되며, 도어의 일측에는 FAN(70)과 LCD/Key 모듈(60)이 구비되어 있다.
상기 백플레인(20)은 제어모듈(30)과 DDR 메모리 디스크(10)를 연결해 주는 역할을 하는 것으로, DDR 메모리 디스크(10)를 결합시키는 인터페이스(21)를 구비하고, 상기 제어모듈(30)을 결합시키는 인터페이스(22)를 구비하며, DDR 메모리 디스크(10)들을 결합시키는 복수개의 인터페이스(22)를 서로 접속시키는 PCI브릿지(23)를 구비하고, 전원연결모듈을 구비하고 있다.
상기 백플레인(20)의 PCI브릿지(23)는 Fan-out과 라우팅 길이로 인한 문제를 해결하기 위해 인접한 DDR 메모리 디스크 인터페이스들을 접속시키게 되며, 상기 전원연결모듈은 전원부를 백플레인(20)에 연결시킨다.
상기 DDR 메모리 디스크(10)는 DDR 메모리를 기억매체로 하는 모듈로 IDE 방식으로 액세스되고, 다수개의 램소켓(11)을 구비하여 다수개의 DDR SDRAM을 장착할 수 있으며, PCI 방식으로 DDR 메모리에 데이타를 출입시키는 컨트롤러(PCI to DDR memory controller)를 구비하고, PCI 버스와 전원으로 구성되어 상기 백플레인(20) 에 결합되는 인터페이스를 구비하고 있다.
상기 컨트롤러(12)는 FPGA 타입으로 설계되며, 제어방식은 ATA/ATAPI-5 규격을 따르고, FPGA는 ECC기능을 포함하고 있다.
상기 DDR 메모리 디스크(10)는 에뮬레인션 드라이버(Emulation Driver)에 의해 디스크로 인식되며, 저장된 데이타를 다른 DDR 메모리 디스크(10)로 이동시킬 수 있고, RAID로 구성될 수 있으며, 자체 전원이 온오프가능하게 된다.
상기 제어모듈(30)은 PCI 인터페이스를 구비하여 상기 백플레인(20)과 연결되고, 32bit 이상의 CPU와 64MB 이상의 메인메모리, 16MB 이상의 플래쉬 롬을 구비하며, PCI 버스와 독립적으로 구성된 버스에서 동작하는 이더넷(Ethernet) 모듈을 구비하고 있다. 상기 이더넷 모듈은 UTP(Unshieled Twisted Pair)포트와 Fiber port(광전송포트)를 구비하고 있다.
또한, 상기 제어모듈(30)은 시리얼 콘솔(Serial console)을 구비하여 GUI 또는 텍스트 형태의 명령으로 제어가능하고, LCD/Key 모듈(60)을 연결할 수 있는 포트를 구비하며, 상기 DDR 메모리 디스크(10)의 디스크 분리Key와 연결할 수 있는 포트를 구비하고 있다.
즉, 시리얼 콘솔을 이용하여 GUI 또는 텍스트 모드의 명령을 사용함으로써 시스템을 제어하게 되고, LCD/Key 모듈(60)을 통해 확인할 수 있게 된다.
상기 전원부(51,52)는 두개의 스위칭방식 전원공급장치(SMPS)(51)와 하나의 무정전 전원장치(UPS)(52)되어 랙에 장착된다.
상기 SMPS(51) 과전류 방지기능과 입력과전압 방지기능을 구비하고, 상기 UPS(52)는 SMPS(51)로부터 전원 failure신호가 감지되거나 외부전원이 공급되지 않을 경우 작동하고, 출력과전류방지 회로와 입력과전압 방지회로를 내장하고 있다.
상기 하드디스크(40)는 상기 SMPS로부터 전원 failure신호가 감지되면 상기 DDR 메모리 디스크(10)의 데이타를 백업하게 된다.
상기 DDR 메모리 디스크(10)와 LCD/Key 모듈(60), 전원부(51,52), FAN, 하드디스크(40)는 HOT-plug가 가능하고, 상기 DDR 메모리 디스크(10)와 전원부(51,52)는 HOT-swap이 가능하다.
본 발명에는 리눅스를 OS로 사용하여 NAS관련 프로토콜을 지원하며, 알림기능을 구비하여 이상시 작동하게 되고, 사용자에게 문자나 메일을 통해 알리게 된다.
본 발명은 기존의 서버나 스토리지장치에 SCSI 방식으로 연결가능한 인터페이스를 구비하고 있다.
이상에서 설명한 바와 같이 본 발명에 따른 DDR 메모리를 이용한 데이타 저장시스템에 의하면, DDR 메모리를 이용하여 데이타를 저장함으로써 충격과 진동에 내성이 있고 열발생이 적어 용이하게 관리할 수 있으며, 랜덤 액세스시에 데이타 전송속도를 일정하게 유지할 수 있어 데이타요구가 빈번한 애플리케이션이나 초고속 스트리밍 서비스를 제공하는 서버 및 스토리지에 적합하고, 기존의 서버나 스토 리지에 추가로 장착할 수 있다.

Claims (7)

  1. 복수개의 DDR 메모리를 탈착가능하게 구비하고, 상기 DDR 메모리를 제어하는 컨트롤러(12)를 구비한 DDR 메모리 디스크(10); 일측에 상기 DDR 메모리 디스크(10)를 탈착가능하게 결합시키는 인터페이스를 복수개 구비한 백플레인(20); 상기 백플레인(20)의 일측에 탈착가능하게 결합되고, CPU와 메인메모리, 플래쉬 롬을 구비하며, PCI 인터페이스를 구비한 제어모듈(30); 상기 백플레인(20)에 전원을 공급하는 전원부(51,52);를 포함하는 DDR 메모리를 이용한 데이타 저장시스템에 있어서,
    상기 DDR 메모리 디스크(10)에 저장된 데이타를 백업하는 하드디스크(40);를 구비하고, 상기 전원부(51,52)는 두 개의 스위칭방식 전원공급장치(SMPS)(51)와, 하나의 무정전 전원장치(UPS)(52)로 구성되어,
    상기 하드디스크(40)는 상기 스위칭 방식 전원공급장치(51)로부터 전원 failure신호가 감지되면 상기 DDR 메모리 디스크(10)의 데이타를 백업하도록 처리된 것을 특징으로 하는 DDR 메모리를 이용한 데이타 저장시스템.
  2. 제1항에 있어서, 상기 백플레인(20)은 DDR 메모리 디스크(10)들을 결합시키는 복수개의 인터페이스를 서로 접속시키는 PCI브릿지(23)를 더 구비한 것을 특징으로 하는 DDR 메모리를 이용한 데이타 저장시스템.
  3. 제1항에 있어서, 상기 DDR 메모리 디스크(10)은 DDR SDRAM을 탈착가능하게 장착하는 다수개의 램소켓(11)을 구비한 것을 특징으로 하는 DDR 메모리를 이용한 데이타 저장시스템.
  4. 제1항에 있어서, 상기 제어모듈(30)은 시리얼 콘솔(Serial console)을 구비 하여 GUI 또는 텍스트 형태의 명령으로 제어가능하고, 이더넷 포트를 더 구비한 것을 특징으로 하는 DDR 메모리를 이용한 데이타 저장시스템.
  5. 삭제
  6. 삭제
  7. 삭제
KR1020040015442A 2004-03-08 2004-03-08 Ddr 메모리를 이용한 데이타 저장시스템 KR100612903B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040015442A KR100612903B1 (ko) 2004-03-08 2004-03-08 Ddr 메모리를 이용한 데이타 저장시스템

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040015442A KR100612903B1 (ko) 2004-03-08 2004-03-08 Ddr 메모리를 이용한 데이타 저장시스템

Publications (2)

Publication Number Publication Date
KR20050090192A KR20050090192A (ko) 2005-09-13
KR100612903B1 true KR100612903B1 (ko) 2006-08-18

Family

ID=37272309

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040015442A KR100612903B1 (ko) 2004-03-08 2004-03-08 Ddr 메모리를 이용한 데이타 저장시스템

Country Status (1)

Country Link
KR (1) KR100612903B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100758589B1 (ko) * 2005-07-15 2007-09-18 주식회사 태진인포텍 고속 인터페이스를 이용한 메모리 디스크 장치 및 그제어방법
CN102012261A (zh) * 2010-09-26 2011-04-13 浪潮电子信息产业股份有限公司 一种电源的振动检测分析方法
CN112464592B (zh) * 2020-11-17 2024-06-18 眸芯科技(上海)有限公司 Ddr仿真中处理ddr颗粒信息和后门任务的方法及应用

Also Published As

Publication number Publication date
KR20050090192A (ko) 2005-09-13

Similar Documents

Publication Publication Date Title
KR102471713B1 (ko) 다수의 솔리드-스테이트 드라이브들을 지원하기 위한 모듈러 시스템 아키텍처
EP1956489B1 (en) Storage control unit and data management method
JP4060235B2 (ja) ディスクアレイ装置及びディスクアレイ装置の制御方法
US8117376B2 (en) Storage system and control method thereof
US9250687B1 (en) High performance flexible storage system architecture
KR20190098688A (ko) 정전에 대한 비용 효율적인 솔리드 스테이트 디스크 데이터 보호 방법
TWI285304B (en) Extendable storage apparatus for blade server system
US7437585B2 (en) Storage system and power control method therefor, adapter and power control method therefor, and storage controller and control method therefor
US20020199040A1 (en) High speed communications device/system
US20170270044A1 (en) Active Storage Unit and Array
JP2006031630A (ja) ストレージ装置及びストレージ装置の消費電力制御方法
JP2008524725A (ja) 記憶システム用多機能拡張スロット
CN108664440B (zh) 接口服务器和机箱
KR20120089214A (ko) Raid 기반 저장소 컨트롤 보드
KR20120089215A (ko) 파이버 채널 인터페이스 컨트롤러를 갖는 raid 기반 저장소 컨트롤 보드
JP5147586B2 (ja) ストレージ装置及びその制御方法
KR100612903B1 (ko) Ddr 메모리를 이용한 데이타 저장시스템
US8988870B2 (en) Data storage device enclosure and module
JP5236813B2 (ja) ストレージ装置、及びストレージ装置の制御方法
KR20120012951A (ko) 멀티 pci 버스 스위칭을 갖는 raid 컨트롤러
CN105511990B (zh) 基于融合架构双冗余度存储控制节点架构的装置
US20050289217A1 (en) Low cost flexible network accessed storage architecture
WO2011060679A1 (zh) 存储模块、存储设备、存储系统以及数据处理方法
WO2016006108A1 (ja) ストレージおよびその制御方法
US9423863B2 (en) Server system with power distribution board and storage control method thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130208

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20130808

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140808

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20150813

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee