KR100593889B1 - Multilayer Ceramic Capacitors with Reinforcement Patterns - Google Patents
Multilayer Ceramic Capacitors with Reinforcement Patterns Download PDFInfo
- Publication number
- KR100593889B1 KR100593889B1 KR1020030096397A KR20030096397A KR100593889B1 KR 100593889 B1 KR100593889 B1 KR 100593889B1 KR 1020030096397 A KR1020030096397 A KR 1020030096397A KR 20030096397 A KR20030096397 A KR 20030096397A KR 100593889 B1 KR100593889 B1 KR 100593889B1
- Authority
- KR
- South Korea
- Prior art keywords
- pattern
- ceramic
- internal electrode
- reinforcement
- electrode
- Prior art date
Links
- 230000002787 reinforcement Effects 0.000 title claims abstract description 40
- 239000003985 ceramic capacitor Substances 0.000 title claims abstract description 31
- 239000000919 ceramic Substances 0.000 claims abstract description 84
- 238000000034 method Methods 0.000 claims description 13
- 239000000758 substrate Substances 0.000 abstract description 17
- 230000035939 shock Effects 0.000 abstract description 15
- 230000003014 reinforcing effect Effects 0.000 abstract description 8
- 230000002542 deteriorative effect Effects 0.000 abstract description 2
- 239000000463 material Substances 0.000 description 20
- 238000010586 diagram Methods 0.000 description 9
- 230000000052 comparative effect Effects 0.000 description 7
- 230000007547 defect Effects 0.000 description 5
- 230000008569 process Effects 0.000 description 5
- 238000004519 manufacturing process Methods 0.000 description 3
- 229910000679 solder Inorganic materials 0.000 description 3
- 230000000903 blocking effect Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 238000010304 firing Methods 0.000 description 2
- 239000007769 metal material Substances 0.000 description 2
- 229910052759 nickel Inorganic materials 0.000 description 2
- 238000007747 plating Methods 0.000 description 2
- 230000002250 progressing effect Effects 0.000 description 2
- 239000002002 slurry Substances 0.000 description 2
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 1
- 239000011230 binding agent Substances 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000001816 cooling Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 238000010030 laminating Methods 0.000 description 1
- 238000010295 mobile communication Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000000843 powder Substances 0.000 description 1
- 239000002994 raw material Substances 0.000 description 1
- 239000013585 weight reducing agent Substances 0.000 description 1
- 229910000859 α-Fe Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01G—CAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
- H01G4/00—Fixed capacitors; Processes of their manufacture
- H01G4/30—Stacked capacitors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01G—CAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
- H01G2/00—Details of capacitors not covered by a single one of groups H01G4/00-H01G11/00
- H01G2/14—Protection against electric or thermal overload
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01G—CAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
- H01G4/00—Fixed capacitors; Processes of their manufacture
- H01G4/002—Details
- H01G4/005—Electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01G—CAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
- H01G4/00—Fixed capacitors; Processes of their manufacture
- H01G4/002—Details
- H01G4/228—Terminals
- H01G4/232—Terminals electrically connecting two or more layers of a stacked or rolled capacitor
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Manufacturing & Machinery (AREA)
- Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
- Ceramic Capacitors (AREA)
Abstract
본 발명은 적층 세라믹콘덴서에 관한 것으로, 유전체로 이루어진 세라믹시트가 다층으로 적층된 직육면체상의 세라믹기체; 상기 세라믹시트의 표면에 형성되는 내부전극; 상기 내부전극의 일단과 전기적으로 연결되도록 상기 세라믹기체의 양단부에 형성되는 외부전극;및 상기 내부전극와 중첩되지 않도록 상기 내부전극이 형성되지 않은 나머지 영역인 사이드마진부에 상기 내부전극의 길이방향으로 평행하게 독립적으로 형성되는 적어도 하나이상의 보강패턴;을 포함하여 구성된다. The present invention relates to a multilayer ceramic capacitor, comprising: a ceramic substrate having a rectangular parallelepiped in which a ceramic sheet made of a dielectric is laminated in multiple layers; Internal electrodes formed on the surface of the ceramic sheet; External electrodes formed on both ends of the ceramic body to be electrically connected to one end of the internal electrode; and parallel to the side margins of the side margins of the remaining regions where the internal electrodes are not formed so as not to overlap the internal electrodes. It is configured to include; at least one reinforcing pattern is formed independently.
본 발명에 의하면, 열충격신뢰성시험시 세라믹기체의 외부전극으로부터 내부전극으로의 진행되는 크랙의 진로를 저지하여 전자부품의 전기적인 특성이 저하되는 것을 방지하고, 제품신뢰성을 높일 수 있다. According to the present invention, it is possible to prevent the electrical characteristics of electronic components from deteriorating by preventing the progress of cracks from the external electrodes of the ceramic substrate to the internal electrodes during the thermal shock reliability test, thereby improving product reliability.
적층세라믹 콘덴서, 보강패턴, 세라믹기체, 세라믹시트, 내부전극, 외부전극Multilayer Ceramic Capacitor, Reinforcement Pattern, Ceramic Gas, Ceramic Sheet, Internal Electrode, External Electrode
Description
도 1는 종래기술에 따른 적층세라믹 콘덴서를 도시한 것으로서,1 illustrates a multilayer ceramic capacitor according to the prior art,
a)는 세라믹시트가 수평하게 적층된 구성도이고,a) is a configuration diagram in which the ceramic sheets are stacked horizontally,
b)는 세라믹시트가 수직하게 적층된 구성도이다.b) is a block diagram in which the ceramic sheets are vertically stacked.
도 2는 본 발명에 따른 보강패턴을 갖는 적층세라믹 콘덴서의 제 1실시예를 도시한 구성도이다.2 is a configuration diagram showing a first embodiment of a multilayer ceramic capacitor having a reinforcement pattern according to the present invention.
도 3는 본 발명에 따른 보강패턴을 갖는 적층세라믹 콘덴서의 제 2실시예를 도시한 구성도이다.3 is a configuration diagram showing a second embodiment of a multilayer ceramic capacitor having a reinforcement pattern according to the present invention.
도 4는 본 발명에 따른 보강패턴을 갖는 적층세라믹 콘덴서의 제 3실시예를 도시한 구성도이다. Figure 4 is a block diagram showing a third embodiment of a multilayer ceramic capacitor having a reinforcement pattern according to the present invention.
* 도면의 주요부분에 대한 부호의 설명 *Explanation of symbols on the main parts of the drawings
110 : 세라믹기체 115 : 세라믹시트110: ceramic gas 115: ceramic sheet
120 : 내부전극 130 : 외부전극120: internal electrode 130: external electrode
140 : 보강패턴 141a,141b : 막대형 패턴부재140:
142a,142b : 막대분할형 패턴부재 143a,143b : 막대분할라인형 패턴부재142a, 142b: rod
150 : 납땜 160 : 기판150: solder 160: substrate
본 발명은 적층 세라믹콘덴서에 관한 것으로, 보다 상세히는 열충격신뢰성시험시 세라믹기체의 외부전극으로부터 내부전극으로의 진행되는 크랙의 진로를 저지하여 전자부품의 전기적인 특성이 저하되는 것을 방지하고, 제품신뢰성을 높일 수 있는 보강패턴을 갖는 적층형 세라믹콘덴서에 관한 것이다. The present invention relates to a multilayer ceramic capacitor, and more particularly, to prevent the electrical characteristics of electronic components from deteriorating by preventing the progress of cracks from the external electrode to the internal electrode of the ceramic substrate during thermal shock reliability test, and the reliability of the product. The present invention relates to a multilayer ceramic capacitor having a reinforcement pattern capable of increasing the resistance.
적층세라믹 콘덴서는 DC신호차단, 바이패싱(bypassing), 주파수공진등의 기능으로 활용되는 배리스터(varistor), 페라이트(ferrite), 압전체(piezo-electric body)등과 같이 세라믹을 이용한 세라믹전자부품이다. Multilayer ceramic capacitors are ceramic electronic components using ceramics, such as varistors, ferrites, and piezo-electric bodies, which are used for functions such as DC signal blocking, bypassing, and frequency resonance.
이러한 적층세라믹 콘덴서는 전자제품의 소형화, 경량화의 요구에 따르 그 사용량이 증가되어 왔으며, 최근 전자부품의 디지털화및 이동통신 시장의 확장에 따라 그 수요가 폭발적으로 증가되고 있는 추세이다. These multilayer ceramic capacitors have been used more and more in accordance with the demand for miniaturization and weight reduction of electronic products. Recently, the demand for these multilayer ceramic capacitors is exploding due to the digitalization of electronic components and the expansion of the mobile communication market.
일반적으로 적층세라믹콘덴서를 제조하는 공정은 CaOa3, MnO, Glass Frit의 원료분말을 슬러리화하여 슬러리를 제조하고, 상기 슬러리를 유전체시트로 세라믹시트를 성형하며, 상기 세라믹시트의 표면에 Ni,Cu 소재의 금속성 내부전극을 패턴 인쇄하고, 상기 내부전극이 인쇄된 세라믹시트를 다층으로 적층하여 적층시트를 제조하며, 상기 적층시트를 500 내지 1300kgf/cm2의 압력으로 압착하고, 상기 압착된 적층시트를 소정의 길이로 절단하여 직육면체상의 세라믹기체를 제조한 다음, 상기 세라믹기체를 소성로에서 230 내지 350℃의 온도로 20 내지 40시간동안 가소(burn-out)하여 바인더성분을 제거하고, 900 내지 950℃의 온도로 10시간 동안 소성하였다. 그리고, 상기 소성로에서 소성된 세라믹기체의 외부면에 외부전극을 도포하고, 이를 750 내지 950℃의 온도및 냉각단계를 거쳐 소성하고, 상기 소성된 세라믹기체의 외부면에 외부전극을 도포하고, 이를 750 내지 950℃의 온도로 30분 내지 2시간동안 소성하여 단자전극을 형성한 다음, 도금하여 제품을 완성하였다. In general, a process of manufacturing a laminated ceramic capacitor is a slurry prepared by slurrying raw material powders of CaOa 3 , MnO, and Glass Frit, forming the ceramic sheet using the slurry as a dielectric sheet, and Ni, Cu on the surface of the ceramic sheet. Pattern-printing the metallic internal electrode of the material, and manufacturing a laminated sheet by laminating the ceramic sheet printed with the internal electrode in multiple layers, the laminated sheet is pressed at a pressure of 500 to 1300kgf / cm 2 , the compressed laminated sheet After cutting to a predetermined length to produce a rectangular parallelepiped ceramic gas, and then burned out the ceramic gas in a firing furnace at a temperature of 230 to 350 ℃ for 20 to 40 hours to remove the binder component, 900 to 950 It baked for 10 hours at the temperature of ° C. Then, the external electrode is applied to the outer surface of the ceramic gas fired in the firing furnace, and then fired through a temperature and cooling step of 750 to 950 ° C., and the external electrode is applied to the outer surface of the fired ceramic gas, and Baking at a temperature of 750 to 950 ℃ for 30 minutes to 2 hours to form a terminal electrode, and then plated to complete the product.
도 1(a)(b)는 종래기술에 따른 적층세라믹 콘덴서를 도시한 구성도로서, 도시한 바와같이, 종래 적층세라믹 콘덴서(1)는 다수개로 세라믹시트(15)가 적층된 세라믹기체(10)와, 상기 세라믹시트(15)의 표면에 패턴인쇄되는 내부전극(20)및 상기 내부전극의 일단과 전기적으로 연결되도록 상기 세라믹기체(10)의 양단에 형성되는 외부전극(30)으로 구성되고, 상기 외부전극(30)은 납땜(40)을 매개로 하여 기판(50)상에 전기적으로 접속된다. 1 (a) and (b) is a block diagram showing a multilayer ceramic capacitor according to the prior art, as shown, the
이러한 세라믹기체(10)는 도 1(a)에 도시한 바와같이, 세라믹시트(15) 및 이에 인쇄된 내부전극이 실장면에 대하여 평행하게 탑재되거나, 도 1(b)에 도시한 바와같이, 상기 세라믹시트(15)및 이에 인쇄된 내부전극(20)이 실장면에 대하여 직교하도록 탑재될 수 있다. As shown in FIG. 1 (a), the
한편, 상기한 구성을 갖는 종래 적층세라믹콘덴서(1)는 출고전에 무작위로 샘플링하여 이를 -55℃ 의 저온으로 냉각한 다음 125℃ 까지 온도를 상승시키는 온도변화를 반복하는 열충격시험을 수행함으로서 사전에 불량여부를 검사하였다. On the other hand, the conventional multilayer ceramic capacitor (1) having the above-described configuration in advance by performing a thermal shock test to repeat the temperature change to sample at random before leaving the factory to cool it to a low temperature of -55 ℃ and then raise the temperature to 125 ℃ Check for defects.
그러나, 이러한 열충격신뢰성시험을 수행하는 과정에서, 유전체로 이루어진 세라믹시트(15)와 금속소재로 이루어진 내부전극(20)의 열팽창계수가 서로 다르기 때문에, 도 1에 도시한 바와같이, 상기 외부전극(30)의 끝단에서 인장응력이 발생되어 크랙(C)이 발생되고, 발생된 크랙(C)은 상기 외부전극(30)으로부터 상기 세라믹기체(10)의 세라믹시트(15)측으로 진행되면서 내부전극(20)까지 영향을 미치게 되고, 이로 인하여 부품의 기계적 강도및 내구성을 저하시킴은 물론, 전기적인 특성을 저하시키는 문제점이 있었다. However, in the process of performing the thermal shock reliability test, since the thermal expansion coefficients of the
따라서, 본 발명은 상기한 문제점을 해결하기 위해 안출한 것으로, 그 목적은 열충격신뢰성 시험시 세라믹시트와 외부전극의 열팽창차이로 인하여 발생되는 크랙이 내부전극으로 진행되는 것을 차단하고, 기계적 강도및 내구성을 향상시킬수 있는 보강패턴을 갖는 적층세라믹 콘덴서를 제공하고자 한다.
Accordingly, the present invention has been made to solve the above problems, its purpose is to prevent the cracks generated by the thermal expansion difference between the ceramic sheet and the external electrode during the thermal shock reliability test to proceed to the internal electrode, mechanical strength and durability An object of the present invention is to provide a multilayer ceramic capacitor having a reinforcement pattern that can improve the efficiency of the present invention.
상기한 목적을 달성하기 위한 기술적인 수단으로서, 본 발명은 As a technical means for achieving the above object, the present invention
유전체로 이루어진 세라믹시트가 다층으로 적층된 직육면체상의 세라믹기체;A ceramic body on a rectangular parallelepiped in which a ceramic sheet made of a dielectric is laminated in multiple layers;
상기 세라믹시트의 표면에 형성되는 내부전극;Internal electrodes formed on the surface of the ceramic sheet;
상기 내부전극의 일단과 전기적으로 연결되도록 상기 세라믹기체의 양단부에 형성되는 외부전극;및 External electrodes formed at both ends of the ceramic body to be electrically connected to one end of the internal electrode; and
상기 내부전극와 중첩되지 않도록 상기 내부전극이 형성되지 않은 나머지 영역인 사이드마진부에 상기 내부전극의 길이방향으로 평행하게 독립적으로 형성되는 적어도 하나이상의 보강패턴;을 포함함을 특징으로 하는 보강패턴을 갖는 적층세라믹콘덴서를 마련함에 의한다. And at least one reinforcement pattern independently formed in parallel to the longitudinal direction of the inner electrode in a side margin part, which is a remaining region in which the inner electrode is not formed, so as not to overlap with the inner electrode. The laminated ceramic capacitor is provided.
바람직하게는 상기 보강패턴은 상기 내부전극의 패턴인쇄시 상기 내부전극과 동일한 두께로 세라믹시트의 표면상에 구비되는 패턴부재이다. Preferably, the reinforcing pattern is a pattern member provided on the surface of the ceramic sheet to have the same thickness as that of the internal electrode when printing the pattern of the internal electrode.
바람직하게는 상기 보강패턴은 상기 내부전극의 좌우양측에 나란하게 인쇄되는 좌우한쌍의 막대형 패턴부재이다. Preferably, the reinforcing pattern is a pair of left and right rod-shaped pattern members printed side by side on the left and right sides of the internal electrode.
바람직하게는 상기 보강패턴은 상기 내부전극의 좌우양측에 나란하게 인쇄되고, 길이방향으로 적어도 2개이상 분할된 좌우한쌍의 막대분할형 패턴부재이다.Preferably, the reinforcing pattern is a pair of left and right pairs of rod-shaped pattern members printed side by side on the left and right sides of the inner electrode and divided into at least two or more in the longitudinal direction.
보다 바람직하게는 상기 막대분할형 패턴부재는 상기 내부전극의 일단과 타단근방에 대응배치된다. More preferably, the rod split pattern member is disposed corresponding to one end and the other end of the inner electrode.
바람직하게는 상기 보강패턴은 상기 내부전극의 좌우양측에 나란하게 인쇄되고, 길이방향으로 적어도 2개이상 분할되며, 폭방향으로 적어도 2개이상 라인화된 좌우한쌍의 막대분할라인형 패턴부재이다.Preferably, the reinforcing pattern is a pair of left and right bar-divided line pattern members printed side by side on the left and right sides of the inner electrode, divided into at least two or more in the longitudinal direction, and lined at least two or more in the width direction.
보다 바람직하게는 상기 막대분할라인형 패턴부재는 상기 내부전극의 일단과 타단근방에 대응배치된다. More preferably, the rod-dividing line-shaped pattern member is disposed corresponding to one end and the other end of the inner electrode.
바람직하게는 상기 보강패턴이 형성되는 복수개의 세라믹시트는 실장면에 대하여 평행하도록 배치되어 수직방향으로 적층되어 직육면체상의 세라믹기체를 구성한다. Preferably, the plurality of ceramic sheets on which the reinforcing patterns are formed are disposed to be parallel to the mounting surface and stacked in a vertical direction to form a ceramic body on a rectangular parallelepiped.
바람직하게는 상기 보강패턴이 형성되는 복수개의 세라믹시트는 실장면에 대하여 직교하도록 배치되어 수평방향으로 적층되는 직육면체상의 세라믹기체를 구성한다. Preferably, the plurality of ceramic sheets on which the reinforcement pattern is formed constitutes a rectangular parallelepiped ceramic body which is disposed to be orthogonal to the mounting surface and stacked in a horizontal direction.
이하, 본 발명에 대해 첨부된 도면에 따라 보다 상세히 설명한다. Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.
도 2는 본 발명에 따른 보강패턴을 갖는 적층세라믹 콘덴서의 제 1실시예를 도시한 구성도이고, 도 3는 본 발명에 따른 보강패턴을 갖는 적층세라믹 콘덴서의 제 2실시예를 도시한 구성도이며, 도 4는 본 발명에 따른 보강패턴을 갖는 적층세라믹 콘덴서의 제 3실시예를 도시한 구성도이다. Figure 2 is a block diagram showing a first embodiment of a multilayer ceramic capacitor having a reinforcement pattern according to the present invention, Figure 3 is a block diagram showing a second embodiment of a multilayer ceramic capacitor having a reinforcement pattern according to the present invention. 4 is a configuration diagram showing a third embodiment of a multilayer ceramic capacitor having a reinforcement pattern according to the present invention.
본 발명의 적층세라믹 콘텐서(100)는 도 2 내지 4에 도시한 바와같이, 내부전극(120)이 형성되는 세라믹시트(115)마다 보강패턴(140)을 형성하여 열충격신뢰성 시험시 콘덴서완제품의 기계적강도를 향상시켜 재료의 열팽창차이로 인한 크랙발생을 억제하고, 크랙이 발생되더라도 발생된 크랙이 내부전극(120)측으로 진행되는 것을 저지할 수 있는 것이다. As shown in FIGS. 2 to 4, the multilayer
이러한 적층세라믹 콘덴서(100)는 세라믹기체(110), 내부전극(120), 외부전극(130)및 보강패턴(140)으로 구성된다. The multilayer
즉, 상기 세라믹기체(110)는 도 2내지 4에 도시한 바와같이, 유전체로 이루어진 세라믹시트(115)가 적어도 3층이상의 다층으로 적층되어 직육면체상으로 형성되며, 상기 세라믹시트(115)의 표면상에는 Cu,Ni과 같은 금속소재의 페이트스트(paste)로서 내부전극(120)이 패턴인쇄된다. That is, as shown in FIGS. 2 to 4, the
그리고, 상기 세라믹시트(115)에 인쇄되는 내부전극(120)의 일단은 세라믹시트(115)이 평면상에 위치하지만 타단은 상기 외부전극과 전기적으로 연결되도록 세라믹시트(115)의 외측테두리까지 연장된다. In addition, one end of the
여기서, 상기 내부전극(120)이 형성되는 세라믹시트(115)의 상부표면을 전극영역이라 하고, 상기 내부전극(120)이 형성되지 않는 세라믹시트(115)의 상부표면을 사이드마진부(M)이라 하며, 통상적으로 상기 사이드마진부(M)의 영역은 상기 내부전극(120)이 형성되는 전극영역보다는 상대적으로 작은 면적으로 형성된다. Here, the upper surface of the
또한, 상기 외부전극(130)은 상기 세라믹시트(115)와 교대로 적층되어 세라믹기체(110)의 좌우양측으로 번갈아 노출되는 내부전극(120)의 일단과 전기적으로 연결되도록 상기 세라믹기체(110)의 좌우양단 양단외부면에 되는 외부단자로서, 이는 기판(160)상에 납땜(150)을 매개로 하여 탑재된다. In addition, the
한편, 상기 보강패턴(140)은 상기 세라믹기체의 내구성및 기계적강도를 증가시키면서 열충격시험시 열팽창차이로 인해 발생되는 크랙(C)이 상기 세라믹기체(110)의 내부전극(120)측으로 진행되는 것을 저지하는 저항선 역활을 수행할 수 있도록 상기 내부전극(120)이 형성되지 않는 세라믹시트(115)의 비전극영역인 사이드마진부(M)에 상기 내부전극(120)의 길이방향으로 평행하게 독립적으로 적어도 하나이상 인쇄된다. On the other hand, the
이러한 보강패턴(140)은 상기 세라믹시트(115)의 표면에 상기 내부전극(120)을 패턴인쇄하는 공정시 상기 내부전극(120)과 중첩되지 않도록 상기 내부전극(120)과 동일한 두께및 소재로 세라믹시트(115)의 사이드마진부(M)에 인쇄되는 패턴부재이다. The
또한, 상기 보강패턴(140)은 도 2에 도시한 바와같이, 상기 내부전극(120)의 좌우양측에 나란하게 인쇄되는 좌우한쌍의 막대형 패턴부재(141a)(141b)로 구비된다. 이에 따라, 제조완성된 콘덴서제품의 출고전 열충격신뢰성시험시 상기 외부전극(130)에서의 인장응력에 의한 크랙(C)이 발생되더라고, 외부전극(130)으로부터 세라믹기체(110)의 내부전극(120)측으로 확대되는 크랙(C)이 상기 사이드마진부(M)에 형성된 막대형 패턴부재(141a)(141b)에 의해서 내부전극(120)측으로 진행되지 못하고 저지되어 내부전극(120)의 손상을 방지하여 전기적인 특성을 유지할 수 있는 것이다. In addition, as shown in FIG. 2, the
그리고, 상기 보강패턴(140)은 도 3에 도시한 바와같이, 상기 내부전극(120)의 좌우양측에 나란하게 길이방향으로 적어도 2개이상 분할된 좌우한쌍의 막대분할형 패턴부재(142a)(142b)로 구비되고, 상기 내부전극(120)의 일단과 타단근방의 좌우양측에 대응배치된다. 이에 따라, 제조완성된 콘덴서제품의 출고전 열충격신뢰성시험시 상기 외부전극(130)에서의 인장응력에 의한 크랙(C)이 발생되더라고, 외부전극(130)으로부터 세라믹기체(110)의 내부전극(120)측으로 확대되는 크랙(C)이 상기 사이드마진부(M)에 형성된 막대분할형 패턴부재(142a)(142b)에 의해서 내부전극(120)측으로 진행되지 못하고 저지되어 내부전극(120)의 손상을 방지하여 전기적인 특성을 유지할 수 있는 것이다. As shown in FIG. 3, the
또한, 상기 보강패턴(140)은 도 4에 도시한 바와같이, 상기 내부전극(120)의 좌우양측에 나란하게 인쇄되고, 길이방향으로 적어도 2개이상 분할되며, 폭방향으로 적어도 2개이상 라인화된 좌우한쌍의 막대분할라인형 패턴부재(143a)(143b)로 구비되고, 상기 내부전극(120)의 일단과 타단근방의 좌우양측에 대응배치된다. 이에따라, 제조완성된 콘덴서제품의 출고전 열충격신뢰성시험시 상기 외부전극(130)에서의 인장응력에 의한 크랙(C)이 발생되더라고, 외부전극(130)으로부터 세라믹기체(110)의 내부전극(120)측으로 확대되는 크랙(C)이 상기 사이드마진부(M)에 형성된 막대분할라인형 패턴부재(143a)(1413)에 의해서 내부전극(120)측으로 진행되지 못하고 저지되어 내부전극(120)의 손상을 방지하여 전기적인 특성을 유지할 수 있는 것이다. In addition, the
한편, 상기 세라믹기체(110)는 보강패턴이 형성되는 복수개의 세라믹시트(115)를 상기 세라믹기체(110)가 탑재되는 실장면에 대하여 평행하게 배치하여 수직방향으로 적층되는 직육면체상으로 구성될 수도 있으며, 세라믹기체(110)가 탑재되는 실장면에 대하여 직교하도록 배치하여 수평방향으로 적층되는 직육면체상으로 구성된다. On the other hand, the
<실시예><Example>
본 발명에 따른 보강패턴(140)을 세라믹시트(115)에 형성한 적층세라믹 콘덴서의 유효성을 시험하기 위해서, 세라믹시트(115)에 내부전극을 인쇄하기 위한 스크린 제작시 내부전극(120)의 형상과 더불어 보강패턴(140)의 형상을 갖는 스크린을 제작하여 세마믹시트(115)에 내부전극(120)을 인쇄함과 동시에 막대형 패턴부재(141a)(141b), 막대분할형 패턴부재(142a)(142b) 및 막대분할라인형 패턴부재(143a)(143b)을 각각 인쇄한 다음, 이를 다수개 적층하여 세라믹기체(110)를 형성하여 압착, 소성한다. In order to test the effectiveness of the multilayer ceramic capacitor having the reinforcing
그리고, 소성된 세라믹기체(110)의 좌우양단부에 내부전극의 일단과 전기적으로 연결되는 외부전극(130)을 도포하여 외부단자를 형성하고, 도금공정을 순차적으로 진행하여 보강패턴(140)을 갖는 콘덴서제품의 발명재 1,2,3를 제작하였다. In addition,
또한, 이에 대한 비교재는 상기 발명재 1,2,3와 동일한 적층수를 갖는 세라믹시트(115)에 보강패턴(140)이 형성되지 않는 세라믹기체(110)를 압착, 소성, 외부전극의 형성및 도금공정을 동일한 조건으로 적용하여 콘덴서제품을 제작하였다. In addition, the comparative material for this is to squeeze, fire, and form an external electrode on the
이러한 발명재 1,2,3와 비교재에 대한 열충격신뢰성 시험은 알루미나 기판상에 탑재한 상태에서 이들을 -55℃ 로부터 125℃ 까지 상승시키는 가열과 그 반대로 하강시키는 냉각을 반복하는 1회의 열충격시험을 실시하며, 이러한 열충격시험을 300사이클 진행한 다음, 발명재 1,2,3와 비교재에 대하여 전기적 특성을 검사하여 불량발생여부를 하기 표 1과 같은 결과를 얻을 수 있었다. The thermal shock reliability test of the
상기 표 1에와 같이, 본 발명의 보강패턴(140)이 형성된 40개의 발명재 1,2,3에서는 전기적 특성의 불량이 전혀 발생되지 않은 반면에, 비교재에서는 40개중 4개가 전기적특성의 불량이 발생됨을 알수 있었다. As shown in Table 1, in the 40
또한, 발명재 1,2,3와 비교재의 몸체를 절단하여 절단된 몸체의 내부면에 발생된 크랙의 진행상태를 육안으로 확인한 결과 발명재 1,2,3에서 발생된 크랙은 도 2,3,4에 도시한 바와같이, 보강패턴에 의해 내부전극으로 진행되는 것이 저지된 반면에, 비교재에서 발생된 크랙은 도 1에 도시한 바와같이, 내부전극측으로 진행됨을 육안으로 확인할 수 있었다. In addition, as a result of visually confirming the progress of the cracks generated on the inner surface of the cut body by cutting the body of the
상술한 바와 같은 본 발명에 따르면, 직육면체상의 세라믹기체를 형성하도록 다수개 적층되는 세라믹시트의 사이드마진부에 내부전극의 패턴인쇄시 보강패턴을 인쇄함으로서, 열충격신뢰성시험시 세라믹기체의 기계적 강도및 내구성을 향상시켜 크랙발생을 감소시키고, 크랙발생시 크랙이 내부전극측으로 진행되는 것을 저지하여 내부전극의 손상에 의한 전기적 특성이 저하되는 것을 방지하고, 이로 인해 제품신뢰성을 향상시킬수 있는 효과가 얻어진다. According to the present invention as described above, by printing a reinforcement pattern during the pattern printing of the internal electrode on the side margin of the ceramic sheet to be laminated to form a plurality of rectangular parallelepiped ceramic gas, the mechanical strength and durability of the ceramic gas during thermal shock reliability test In order to reduce the occurrence of cracks, to prevent the cracks from proceeding to the inner electrode side during the occurrence of cracks to prevent the electrical characteristics due to damage of the inner electrode is lowered, thereby obtaining the effect of improving product reliability.
본 발명은 특정한 실시예에 관련하여 도시하고 설명하였지만, 이하의 청구범위에 의해 마련되는 본 발명의 정신이나 분야를 벗어나지 않는 한도내에서 본 발명이 다양하게 개조 및 변화될수 있다는 것을 당업계에서 통상의 지식을 가진자는 용이하게 알수 있음을 밝혀두고자 한다. While the invention has been shown and described with respect to specific embodiments thereof, it will be apparent to those skilled in the art that various changes and modifications can be made without departing from the spirit or scope of the invention as set forth in the claims below. I would like to clarify that knowledge is easy to know.
Claims (9)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030096397A KR100593889B1 (en) | 2003-12-24 | 2003-12-24 | Multilayer Ceramic Capacitors with Reinforcement Patterns |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030096397A KR100593889B1 (en) | 2003-12-24 | 2003-12-24 | Multilayer Ceramic Capacitors with Reinforcement Patterns |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050064802A KR20050064802A (en) | 2005-06-29 |
KR100593889B1 true KR100593889B1 (en) | 2006-06-28 |
Family
ID=37256357
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020030096397A KR100593889B1 (en) | 2003-12-24 | 2003-12-24 | Multilayer Ceramic Capacitors with Reinforcement Patterns |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100593889B1 (en) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20210056171A (en) * | 2019-11-08 | 2021-05-18 | 주식회사 아모텍 | Broadband capacitor |
KR20210056170A (en) * | 2019-11-08 | 2021-05-18 | 주식회사 아모텍 | Broadband capacitor |
US11908624B2 (en) | 2019-11-08 | 2024-02-20 | Amotech Co., Ltd. | Broadband capacitor |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN201812816U (en) * | 2010-06-24 | 2011-04-27 | 潮州三环(集团)股份有限公司 | Ceramic packaging base |
KR20190116128A (en) | 2019-07-05 | 2019-10-14 | 삼성전기주식회사 | Capacitor component |
KR20230103098A (en) | 2021-12-31 | 2023-07-07 | 삼성전기주식회사 | Multi-layer capacitor |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07283541A (en) * | 1994-04-14 | 1995-10-27 | Murata Mfg Co Ltd | Laminated ceramic parts |
JPH07297071A (en) * | 1994-04-25 | 1995-11-10 | Matsushita Electric Ind Co Ltd | Multilayered grain boundary insulated semiconductor ceramic capacitor |
JPH10154632A (en) * | 1996-11-22 | 1998-06-09 | Murata Mfg Co Ltd | Three-terminal capacitor |
JPH11147273A (en) * | 1997-11-18 | 1999-06-02 | Matsushita Electric Ind Co Ltd | Laminate and capacitor |
-
2003
- 2003-12-24 KR KR1020030096397A patent/KR100593889B1/en not_active IP Right Cessation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07283541A (en) * | 1994-04-14 | 1995-10-27 | Murata Mfg Co Ltd | Laminated ceramic parts |
JPH07297071A (en) * | 1994-04-25 | 1995-11-10 | Matsushita Electric Ind Co Ltd | Multilayered grain boundary insulated semiconductor ceramic capacitor |
JPH10154632A (en) * | 1996-11-22 | 1998-06-09 | Murata Mfg Co Ltd | Three-terminal capacitor |
JPH11147273A (en) * | 1997-11-18 | 1999-06-02 | Matsushita Electric Ind Co Ltd | Laminate and capacitor |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20210056171A (en) * | 2019-11-08 | 2021-05-18 | 주식회사 아모텍 | Broadband capacitor |
KR20210056170A (en) * | 2019-11-08 | 2021-05-18 | 주식회사 아모텍 | Broadband capacitor |
KR102536171B1 (en) * | 2019-11-08 | 2023-05-24 | 주식회사 아모텍 | Broadband capacitor |
KR102536166B1 (en) * | 2019-11-08 | 2023-05-24 | 주식회사 아모텍 | Broadband capacitor |
US11908624B2 (en) | 2019-11-08 | 2024-02-20 | Amotech Co., Ltd. | Broadband capacitor |
Also Published As
Publication number | Publication date |
---|---|
KR20050064802A (en) | 2005-06-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102068805B1 (en) | Ceramic electronic component | |
JP5632046B2 (en) | Multilayer ceramic capacitor and manufacturing method thereof | |
JP5313289B2 (en) | Multilayer ceramic capacitor | |
KR101514512B1 (en) | A multilayer ceramic capacitor and a method for manufactuaring the same | |
KR101548797B1 (en) | A multilayer ceramic capacitor and a method for manufactuaring the same | |
US6829134B2 (en) | Laminated ceramic electronic component and method for manufacturing the same | |
JP5271377B2 (en) | Multilayer ceramic capacitor | |
KR101309591B1 (en) | Chip type electronic element | |
KR101856083B1 (en) | Multilayer ceramic capacitor | |
KR101950715B1 (en) | Multilayer ceramic capacitor | |
KR101496815B1 (en) | Multi-layered ceramic electronic part and board for mounting the same | |
JP3879605B2 (en) | Multilayer ceramic capacitor and manufacturing method thereof | |
KR100593889B1 (en) | Multilayer Ceramic Capacitors with Reinforcement Patterns | |
JP2005252104A (en) | Laminated ceramic capacitor | |
JP2012151175A (en) | Ceramic electronic component, ceramic electronic component mounting structure, and ceramic electronic component manufacturing method | |
KR101452127B1 (en) | Multi-layered ceramic electronic part, manufacturing method thereof and board for mounting the same | |
KR20050041904A (en) | Multilayer capacitor | |
KR101565725B1 (en) | A multilayer ceramic capacitor and a method for manufactuaring the same | |
JP3671703B2 (en) | Multilayer ceramic capacitor | |
KR101496816B1 (en) | Multi-layered ceramic electronic part and board for mounting the same | |
KR20050093879A (en) | A multi layer ceramic condenser having a reinforce pattern | |
KR100586954B1 (en) | Array Type Multi-Layer Ceramic Capacitor and the Manufacturing Process | |
JP2005235976A (en) | Laminated ceramic capacitor and its manufacturing method | |
JP2003007567A (en) | Electronic component array | |
JP4192796B2 (en) | Multilayer ceramic capacitor and its mounting structure |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |