KR100590089B1 - Plasma display panel - Google Patents

Plasma display panel Download PDF

Info

Publication number
KR100590089B1
KR100590089B1 KR1020040050733A KR20040050733A KR100590089B1 KR 100590089 B1 KR100590089 B1 KR 100590089B1 KR 1020040050733 A KR1020040050733 A KR 1020040050733A KR 20040050733 A KR20040050733 A KR 20040050733A KR 100590089 B1 KR100590089 B1 KR 100590089B1
Authority
KR
South Korea
Prior art keywords
electrode
display area
discharge
line
discharge cell
Prior art date
Application number
KR1020040050733A
Other languages
Korean (ko)
Other versions
KR20060001593A (en
Inventor
안정근
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020040050733A priority Critical patent/KR100590089B1/en
Publication of KR20060001593A publication Critical patent/KR20060001593A/en
Application granted granted Critical
Publication of KR100590089B1 publication Critical patent/KR100590089B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/24Sustain electrodes or scan electrodes
    • H01J2211/245Shape, e.g. cross section or pattern
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/323Mutual disposition of electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J2211/00Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
    • H01J2211/20Constructional details
    • H01J2211/22Electrodes
    • H01J2211/32Disposition of the electrodes
    • H01J2211/326Disposition of electrodes with respect to cell parameters, e.g. electrodes within the ribs

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 전극 구조를 개선한 플라즈마 디스플레이 패널에 관한 것으로, 서로 대향하는 한 쌍의 기판; 상기 기판 중 어느 한 곳에 형성되는 어드레스 전극; 상기 기판의 사이 공간에 위치해서 다수의 방전셀들을 형성하고 있는 격벽; 상기 방전셀 내에 형성되는 형광체층; 및, 서로 마주해 상기 방전셀 내에서 방전갭을 형성하는 제1 전극 및 제2 전극;을 포함하며, 상기 기판이 상기 방전셀과의 조합에 의해 화상을 표시하는 표시 영역과, 화상이 표시되지 않는 비표시 영역으로 형성되고, 상기 제1 전극 및 제2 전극 각각은, 적어도 2개 이상의 라인부들로 이루어지며, 상기 방전셀내에서 서로 마주해 방전갭을 형성하는 한 쌍의 라인부 중 적어도 1개는 상기 비표시 영역에서 일 방향으로 휘어진 구조로 이루어진다.The present invention relates to a plasma display panel having an improved electrode structure, comprising: a pair of substrates facing each other; An address electrode formed at any one of the substrates; A partition wall disposed in a space between the substrates to form a plurality of discharge cells; A phosphor layer formed in the discharge cell; And a first electrode and a second electrode which face each other to form a discharge gap in the discharge cell, wherein the display area in which the substrate displays an image by combination with the discharge cell, and the image are not displayed. A non-display area, each of the first electrode and the second electrode having at least two line portions, and at least one of a pair of line portions facing each other in the discharge cell to form a discharge gap Has a structure bent in one direction in the non-display area.

플라즈마, 전극, 버스 전극, 패널, 방전, 표시 영역, 비표시 영역Plasma, electrode, bus electrode, panel, discharge, display area, non-display area

Description

플라즈마 디스플레이 패널{PLASMA DISPLAY PANEL}Plasma Display Panel {PLASMA DISPLAY PANEL}

도 1은 본 발명의 일 실시예에 따른 플라즈마 디스플레이 패널의 부분 분해 사시도이다.1 is a partially exploded perspective view of a plasma display panel according to an embodiment of the present invention.

도 2는 플라즈마 디스플레이 패널의 표시 영역과 비표시 영역을 설명하는 개략적인 평면도이다.2 is a schematic plan view illustrating a display area and a non-display area of a plasma display panel.

도 3은 도 1에 도시한 전극과 격벽의 배치 관계를 설명하는 배치도이다.3 is a layout view illustrating an arrangement relationship between the electrode and the partition wall illustrated in FIG. 1.

도 4는 본 발명의 다른 실시예에 따른 전극과 격벽의 배치 관계를 설명하는 배치도이다.4 is a layout view illustrating an arrangement relationship between an electrode and a partition wall according to another exemplary embodiment of the present disclosure.

도 5는 본 발명의 또 다른 실시예에 따른 전극과 격벽의 배치 관계를 설명하는 배치도이다.5 is a layout view illustrating an arrangement relationship between an electrode and a partition wall according to another exemplary embodiment of the present invention.

본 발명은 플라즈마 디스플레이 패널에 관한 것으로서, 더욱 상세하게는 전극 구조를 개선해서 휘도를 향상시키며, 방전을 안정화한 플라즈마 디스플레이 패널에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a plasma display panel, and more particularly, to a plasma display panel in which an electrode structure is improved to improve brightness and stabilize discharge.

플라즈마 디스플레이 패널(이하, '패널')은 한 쌍의 기판 사이에 방전셀과, 상기 방전셀에 대응하게 형성되는 한 쌍의 유지전극을 배치해서 플라즈마 방전 과정에서 발생하는 자외선으로 각 색상별 형광체를 여기시켜 화상을 표시하는 디스플레이이다.Plasma display panels (hereinafter, referred to as 'panels') are disposed between a pair of substrates and a pair of sustain electrodes formed to correspond to the discharge cells to form phosphors for each color with ultraviolet rays generated during a plasma discharge process. It is a display which displays an image by exciting.

이때, 기판으로부터 방사되는 빛을 차단하지 않기 위해서 상기 유지 전극은 투명 전극으로 형성됨이 일반적이다. 그런데, 투명 전극 자체는 저항이 높기 때문에 이의 도전성을 보완하기 위해서 금속 전극을 투명 전극과 조합해서 유지 전극을 형성한다.In this case, in order not to block light emitted from the substrate, the sustain electrode is generally formed of a transparent electrode. However, since the transparent electrode itself has high resistance, in order to compensate for its conductivity, the metal electrode is combined with the transparent electrode to form the sustain electrode.

이때, 투명 전극은 ITO(Indium Tin Oxide)나 SnO2와 같은 물질로 제작되며, 금속 전극은 Ag, Cr/Cu/Cr의 3층으로 이루어진 박막이나 Al/Cr의 2층 구조로 이루어진 박막이 사용된다.In this case, the transparent electrode is made of a material such as indium tin oxide (ITO) or SnO 2, and the metal electrode is a thin film made of three layers of Ag, Cr / Cu / Cr, or a thin film made of a two-layer structure of Al / Cr. do.

이 같은 종래의 전극 구조는 금속 전극을 포토 에칭(photo etching)법, 리프트오프(liftoff)법으로 유리 기판 상에 형성하고, 다음 공정으로 투명 전극을 에칭(photo etching)법, 리프트오프(liftoff)법으로 형성한다.Such a conventional electrode structure forms a metal electrode on a glass substrate by a photo etching method, a liftoff method, and a transparent electrode by a photo etching method and a liftoff process in the following process. Form by law.

따라서, 그 작업 공정이 매우 번잡하다는 단점이 있으며, 이로 인해서 패널의 제조 원가를 상승시키는 문제가 있다. 또한, 투명 전극 자체가 고가이므로, 이 역시 제조 원가를 상승시키게 된다.Therefore, there is a disadvantage that the work process is very complicated, thereby increasing the manufacturing cost of the panel. In addition, since the transparent electrode itself is expensive, this also increases the manufacturing cost.

때문에, 투명 전극을 사용하지 않고 금속 전극으로만 유지 전극을 형성하려는 노력이 진행되고 있으며, 이와 관련한 선행 기술의 하나로 미국특허 제6,522,072호에 개시된 "플라즈마 디스플레이 패널"을 들 수 있다.Therefore, efforts are being made to form the storage electrode only with the metal electrode without using the transparent electrode, and one of the related arts includes a "plasma display panel" disclosed in US Pat. No. 6,522,072.

이에 따르면, 상술한 전극 구조에 비해서 제조 원가를 낮출 수 있는 장점이 있다. 그러나, 이처럼 금속 전극만으로 형성된 유지 전극은 패널의 개구율을 떨어트려 휘도가 떨어지는 문제가 있다.According to this, there is an advantage that the manufacturing cost can be lowered as compared with the electrode structure described above. However, the sustain electrode formed of only the metal electrode has a problem of lowering the aperture ratio of the panel and decreasing luminance.

이 같은 문제를 해결하는 하나의 대안으로, 방전 갭을 사이에 두고 위치하는 두 금속 전극 사이의 거리를 크게 하는 방안을 고려할 수 있으나, 이는 방전 전압을 높이고 방전이 불안정해지는 문제를 낳게 되므로 이에 대한 개선이 요구되고 있다.As an alternative to solving this problem, it is possible to consider a method of increasing the distance between two metal electrodes positioned with the discharge gap in between. However, this may increase the discharge voltage and cause the discharge to become unstable. This is required.

본 발명은 상술한 문제점을 해결하기 위해서 창안된 것으로, 금속 전극을 사용해서 패널의 휘도를 양호하게 개선하면서도 안정적인 방전이 가능하도록 개선한 본 발명의 플라즈마 디스플레이 패널을 제공하는데 있다.SUMMARY OF THE INVENTION The present invention has been made to solve the above-described problems, and provides a plasma display panel of the present invention which is improved to enable stable discharge while satisfactorily improving the brightness of the panel using a metal electrode.

상기와 같은 목적을 달성하기 위해서 본 발명에서 제공하는 플라즈마 디스플레이 패널은,In order to achieve the above object, the plasma display panel provided by the present invention,

서로 대향하는 전면기판 및 배면기판;A front substrate and a rear substrate facing each other;

상기 기판 중 어느 한 곳에 형성되는 어드레스 전극;An address electrode formed at any one of the substrates;

상기 기판의 사이 공간에 위치해서 다수의 방전셀들을 형성하고 있는 격벽;A partition wall disposed in a space between the substrates to form a plurality of discharge cells;

상기 방전셀 내에 형성되는 형광체층; 및,A phosphor layer formed in the discharge cell; And,

서로 마주해 상기 방전셀 내에서 방전갭을 형성하는 제1 전극 및 제2 전극;을 포함하며,A first electrode and a second electrode facing each other to form a discharge gap in the discharge cell;

상기 기판이 상기 방전셀과의 조합에 의해 화상을 표시하는 표시 영역과, 화상이 표시되지 않는 비표시 영역으로 형성되고,The substrate is formed of a display area for displaying an image by a combination with the discharge cells and a non-display area where no image is displayed;

상기 제1 전극 및 제2 전극 각각은,Each of the first electrode and the second electrode,

적어도 2개 이상의 라인부들로 이루어지며, 상기 방전셀내에서 서로 마주해 방전갭을 형성하는 한 쌍의 라인부 중 적어도 1개는 상기 비표시 영역에서 일 방향으로 휘어진 구조로 이루어진다.At least one of a pair of line portions formed of at least two line portions and facing each other in the discharge cell to form a discharge gap has a structure bent in one direction in the non-display area.

이때, 상기 비표시 영역에서 상기 라인부의 사이간 간격이 상기 방전갭 간격보다 커지는 내측 방향으로 상기 라인부가 휘어져 있는 구조로 이루어짐이 바람직하다. In this case, preferably, the non-display area has a structure in which the line part is bent in an inner direction in which an interval between the line parts is larger than the discharge gap gap.

이때, 상기 라인부는 방전갭을 두고 서로 대칭하는 형상으로 휘어져 있는 것이 바람직하다.At this time, the line portion is preferably bent in a shape symmetrical with respect to the discharge gap.

또한, 상기 제1 전극 또는 제2 전극을 이루는 라인부들 중에서 서로 마주해 방전갭을 형성하고 있는 라인부가 상기 비표시 영역에서 다른 라인부들보다 작은 길이로 형성될 수도 있다.In addition, the line portions of the line portions constituting the first electrode or the second electrode facing each other to form a discharge gap may be formed to have a smaller length than other line portions in the non-display area.

이때, 상기 라인부는 그 끝이 상기 표시 영역과 비표시 영역을 나누는 경계선에 위치하는 것이 바람직하다.In this case, it is preferable that the end of the line part is located at a boundary line dividing the display area from the non-display area.

한편, 본 발명에서 상기 제1 전극 및 제2 전극 각각은,In the present invention, each of the first electrode and the second electrode,

상기 방전셀을 두고 서로 마주하게 형성되는 제1 라인부와,A first line part formed to face each other with the discharge cell;

상기 방전셀 내부에서 제1 방전갭을 형성하고 있는 제2 라인부;와,A second line portion forming a first discharge gap inside the discharge cell;

상기 제1 라인부 및 제2 라인부 사이에 위치하는 제3 라인부;들로 이루어질 수도 있다.And a third line part positioned between the first line part and the second line part.

이때, 상기 라인부들은 서로 이격된 상태로 상기 어드레스 전극과 교차하는 방향으로 연장 형성된다. 따라서, 라인부들 사이에는 빈 공간이 형성됨으로 휘도를 개선하는 효과가 있다.In this case, the line parts are formed to extend in a direction crossing the address electrode while being spaced apart from each other. Therefore, an empty space is formed between the line portions, thereby improving the luminance.

또한, 상기 표시 영역 내에서 상기 제3 라인부를 가로질러 상기 제2 라인부 및 제1 라인부를 각각 연결하는 직선 형상의 연결부;가 각 방전셀마다 더 구비될 수도 있다.In addition, a straight connection portion connecting the second line portion and the first line portion across the third line portion in the display area may be further provided for each discharge cell.

이하, 첨부한 도면을 참조로 본 발명의 바람직한 실시예에 대해 당업자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나, 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되는 것은 아니다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings so that those skilled in the art can easily implement the present invention. As those skilled in the art would realize, the described embodiments may be modified in various different ways, all without departing from the spirit or scope of the present invention.

도 1은 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 부분 분해 사시도이다.1 is a partially exploded perspective view of a plasma display panel according to an embodiment of the present invention.

도면을 참조하면, 본 실시예에 의한 플라즈마 디스플레이 패널(이하 '패널')은 한 쌍의 기판(2, 4)이 임의의 간격을 두고 서로 대향 배치되고, 양 기판의 사이 공간에는 격벽(12)에 의해서 형성되는 색상별 방전셀들(8R, 8G, 8B)이 구비된다. 이때, 어드레스 전극(8)은 방전 셀(8R, 8G, 8B)의 폭 방향(도면의 X축 방향) 중심을 따라 이웃한 어드레스 전극과 일정한 간격을 이루며 나란하게 위치함이 바람직하다.Referring to the drawings, the plasma display panel (hereinafter, referred to as 'panel') according to the present embodiment has a pair of substrates 2 and 4 disposed to face each other at random intervals, and the partition wall 12 is disposed between the two substrates. The color-specific discharge cells 8R, 8G, and 8B formed by the are provided. At this time, the address electrodes 8 are preferably located side by side at regular intervals with neighboring address electrodes along the centers of the discharge cells 8R, 8G, and 8B in the width direction (X-axis direction in the drawing).

기판(2)의 내면에는 도면의 Y축 방향을 따라 어드레스 전극(8)들이 형성되고, 어드레스 전극(8)들을 덮으면서 기판(2)의 내면 전체에 유전체층(10)이 형성된 다. The address electrodes 8 are formed on the inner surface of the substrate 2 along the Y-axis direction of the drawing, and the dielectric layer 10 is formed on the entire inner surface of the substrate 2 while covering the address electrodes 8.

상기 유전체층(10) 위에는 격벽(12)이 형성되어 있으며, 이 격벽(12)의 면(面)들과 유전체층(10)에 걸쳐 적, 녹, 청색의 형광체층(14R, 14G, 14B)이 형성된다. 이때, 격벽(12)은 각각의 어드레스 전극(8) 사이로 배치된다.A partition 12 is formed on the dielectric layer 10, and red, green, and blue phosphor layers 14R, 14G, and 14B are formed on the surfaces of the partition 12 and the dielectric layer 10. do. At this time, the partition wall 12 is disposed between each address electrode 8.

한편, 도면에서 상기 격벽(12)은 도면의 Y축 방향을 따라 이웃한 격벽과 상호 평행한 스트라이프형 구조로 도시하고 있으나, 본 발명이 이에 한정되고자 함은 아니다. 일 예로, 상기 격벽(12)은 X축 방향으로 형성되는 제1 격벽과, Y축 방향을 따라 형성되어 있는 제2 격벽에 의해서 방전셀(8R, 8G, 8B)이 메트릭스 모양으로 배치된 구조나, 삼각형 배열을 이루는 델타형 구조와 같은 것들이 적용될 수도 있다.Meanwhile, in the drawing, the partition wall 12 is illustrated as a stripe-like structure parallel to the neighboring partition walls along the Y-axis direction of the drawing, but the present invention is not limited thereto. For example, the partition 12 has a structure in which discharge cells 8R, 8G, and 8B are arranged in a matrix form by a first partition formed in the X-axis direction and a second partition formed in the Y-axis direction. For example, delta structures in a triangular array may be applied.

그리고, 기판(2)에 대향하는 기판(4)에는 어드레스 전극(8)과 직교하는 방향(도면의 Y축 방향)을 따라 스캔 전극(16)과 공통 전극(18)으로 이루어지는 유지 전극이 형성되고, 이 유지 전극들을 덮으면서 기판(4)의 내면 전체에 유전체층(22)과 MgO 보호막(24)이 위치한다.In the substrate 4 facing the substrate 2, a sustain electrode made of the scan electrode 16 and the common electrode 18 is formed along a direction orthogonal to the address electrode 8 (the Y-axis direction in the drawing). The dielectric layer 22 and the MgO protective film 24 are positioned over the entire inner surface of the substrate 4 while covering the sustain electrodes.

본 실시예에서, 상기 유지 전극은 금속의 도전성 물질로만 형성되어서, 그 내부에 빈 공간을 형성하고 있다. 본 실시예에 따른 전극 구조에 대해서는 아래에서 도 3 내지 도 5를 가지고 자세히 설명한다.In this embodiment, the sustain electrode is formed of only a conductive material of metal, thereby forming an empty space therein. The electrode structure according to the present embodiment will be described in detail with reference to FIGS. 3 to 5 below.

한편, 기판(2, 4)들의 조합에 의해서 어드레스 전극(8)과 이 유지 전극이 교차해서 방전 셀 영역(8R, 8G, 8B)을 형성하게 되고, 상기 방전 셀 내부는 플라즈마 방전으로 진공 자외선의 방출을 유도하는 방전 가스(주로 Ne-Xe 혼합 가스)들로 채워진다.On the other hand, the combination of the substrates 2 and 4 intersects the address electrode 8 with the sustain electrode to form the discharge cell regions 8R, 8G, and 8B. It is filled with discharge gases (mainly Ne-Xe mixed gases) which induce emission.

이러한 구성을 기본으로 해서 본 실시예의 패널은, 유지 전극 사이에서 리셋 방전을 일으켜 방전셀 내부의 전하 상태를 리셋한다. 그리고, 어드레스 전극(8)과 스캔 전극(16) 사이에 어드레스 전압이 인가되어 벽전하를 충전한다. 이에 따라서, 화상이 표현되는 방전 셀이 선택된다. 이렇게 방전 셀을 선택한 후에는 유지 전극에 상호 교번하는 펄스를 인가하는 것으로 화상을 의한 구동을 실시한다.Based on such a structure, the panel of this embodiment generates reset discharge between sustain electrodes, and resets the charge state inside the discharge cell. Then, an address voltage is applied between the address electrode 8 and the scan electrode 16 to charge the wall charges. Accordingly, the discharge cell in which the image is represented is selected. After selecting the discharge cells in this way, driving by an image is performed by applying alternating pulses to the sustain electrodes.

한편, 본 실시예의 패널은 화상이 표현되는 표시 영역(A)과, 그렇지 않은 비표시 영역(B)으로 형성된다(도 2참조). On the other hand, the panel of this embodiment is formed of the display area A in which an image is represented and the non-display area B in which the image is not represented (see Fig. 2).

본 실시예에서, 상기 표시 영역(A) 내에 위치하는 방전셀들은 각각 격벽과 방전셀 내부에 코팅된 형광체층 및 방전 가스에 의해서 화상을 표시한다. 즉, 각 전극(16, 18)을 통해서 전압이 인가되면, 플라즈마 방전이 일어나 방전 가스들을 여기시켜 진공 자외선이 발생하고, 이 진공 자외선이 형광체층을 여기시키는 것으로 방전셀별 고유한 색상이 표현된다.In the present embodiment, the discharge cells positioned in the display area A display an image by the phosphor layer and the discharge gas coated on the partition wall and the discharge cell, respectively. That is, when voltage is applied through each of the electrodes 16 and 18, plasma discharge occurs to excite the discharge gases to generate vacuum ultraviolet rays, and the vacuum ultraviolet rays excite the phosphor layer, thereby expressing a unique color for each discharge cell.

한편, 비표시 영역(B)은 작업 공정상 필요한 마진(margin) 부분으로, 실질적으로 화상을 구현하지는 않는 부분이다.On the other hand, the non-display area B is a margin part necessary for a work process and is a part which does not substantially implement an image.

도 2에서, 도면 번호 36은 기판들(2, 4) 사이를 밀봉하는 밀봉재를 나타낸다.In Fig. 2, reference numeral 36 denotes a sealing material for sealing between the substrates (2, 4).

이하, 본 실시예에 의한 전극 구조에 대해서 설명하는데, 본 실시예의 유지 전극은 투명 전극을 사용하지 않고, 금속 전극으로 이루어지는 비투명(ITO-less) 전극 구조로 이루어진다.Hereinafter, the electrode structure according to the present embodiment will be described, but the sustain electrode of the present embodiment has a non-transparent (ITO-less) electrode structure made of a metal electrode without using a transparent electrode.

도 3은 본 실시예에 따른 전극 구조를 설명하는 도면으로, 표시 영역(A)과 비표시 영역(B)의 경계선(O)에서 격벽과 격벽에 따른 유지 전극의 배치 구조를 보여주고 있다.FIG. 3 is a view illustrating an electrode structure according to the present exemplary embodiment, and illustrates an arrangement structure of sustain electrodes along partition walls and partition walls at the boundary line O between the display area A and the non-display area B. As shown in FIG.

도 3을 참조하면, 본 실시예서 상술한 표시 영역(A) 내의 유지 전극은 방전셀을 마주하고 서로 평행하게 위치하는 한 쌍의 제1 라인부(161, 181)와, 상기 제1 라인부(161, 181) 사이에 위치하면서, 방전셀 내부에서 서로 마주해 방전 갭을 형성하고 있는 제2 라인부(162, 182)를 포함해서 이루어진다.Referring to FIG. 3, the sustain electrode in the display area A described above in the present embodiment includes a pair of first line portions 161 and 181 facing the discharge cells and positioned in parallel with each other, and the first line portion ( 2nd line part 162,182 which is located between 161 and 181, and forms a discharge gap facing each other in the discharge cell.

상기 제2 라인부(162, 182)는 상기 제1 라인부와의 사이에 빈 공간을 형성한 상태에서 방전셀 내부에서 서로 마주해 방전 갭을 형성하며, 각 전극에 인가되는 전압 펄스에 따라 방전 초기의 대향 방전을 형성한다.The second line parts 162 and 182 face each other inside the discharge cell in a state where an empty space is formed between the first line parts and forms a discharge gap, and discharges according to a voltage pulse applied to each electrode. Form an initial counter discharge.

초기의 대향 방전은 제1 라인부(161, 181) 사이로 확산되면서 면방전으로 유도된다. 이때, 제1 라인부(161, 181)와 제2 라인부(162, 182) 사이가 너무 넓게 되면 방전이 확산되지 않기 때문에, 제1 라인부(161, 181) 및 제2 라인부(162, 182) 사이에 방전 확산을 유도하는 제3 라인부(163, 183)가 더 형성될 수도 있다.The initial counter discharge is induced between surface discharges while being diffused between the first line portions 161 and 181. At this time, when the distance between the first line portions 161 and 181 and the second line portions 162 and 182 becomes too wide, the discharge does not diffuse, and thus the first line portions 161 and 181 and the second line portions 162 and Third line portions 163 and 183 may be further formed between the 182 to induce discharge diffusion.

이때, 상기 라인부들(161∼163, 181∼183)은 서로 이격된 상태로 상기 어드레스 전극(8)과 교차하는 방향으로 연장 형성된다.In this case, the line parts 161 to 163 and 181 to 183 are formed to extend in a direction crossing the address electrode 8 while being spaced apart from each other.

이에 따라서, 제2 라인부(162, 182) 사이에서 형성된 대향 방전은 제3 라인부(163, 183)를 가교삼아 제1 라인부(161, 181) 사이로 확산되면서 면 방전을 유도하게 된다.Accordingly, the counter discharges formed between the second line portions 162 and 182 cross-link the third line portions 163 and 183 to the first line portions 161 and 181 while inducing surface discharge.

이와 유사하게, 본 실시예의 유지 전극은 각각의 방전 셀 내부에서 제1 라인부(161, 181), 제2 라인부(162, 82), 제3 라인부(163, 183)를 서로 연결하는 연결부(164, 184)가 더 추가된 구조로 이루어질 수도 있다(도 4참조).Similarly, the sustain electrode of the present embodiment is a connection portion connecting the first line portion 161, 181, the second line portion 162, 82, and the third line portion 163, 183 to each other inside each discharge cell. 164 and 184 may be further added (see FIG. 4).

한편, 본 실시예에 따른 패널은 상술한 바처럼 경계선(O)을 중심으로 표시 영역(A)과 비표시 영역(B)으로 구분되는데, 이때 비표시 영역(B)에 형성되는 전극들은 아래와 같은 구조로 이루어짐이 바람직하다. 그리고, 이하의 설명은 전극이 3개의 라인부로 구성된 예를 설명하나, 본 발명이 이에 한정되는 것은 아니다.Meanwhile, as described above, the panel according to the present embodiment is divided into the display area A and the non-display area B around the boundary line O. In this case, the electrodes formed in the non-display area B are as follows. It is preferred to have a structure. In addition, although the following description demonstrates the example in which an electrode consists of three line parts, this invention is not limited to this.

먼저, 도 3에서 예시하고 있는 것처럼, 상기 비표시 영역(B)에 형성되는 전극들은 표시 영역(A)에 형성되어 있는 제1 내지 제3 라인부가 상기 비표시 영역(B)까지 연장 형성되어서 각각의 스캔 전극(16) 및 공통 전극(18)을 이루고 있다.First, as illustrated in FIG. 3, the electrodes formed in the non-display area B have first to third line portions formed in the display area A extending to the non-display area B, respectively. Scan electrode 16 and common electrode 18.

이때, 각각의 전극은 서로 다른 방향에서 패널로부터 인출되어서 전극을 구동하는 구동부(미도시)와 연결된다. 상기 구동부들은 상기 패널의 배면 방향에 고정 부착되어 있다. 도면에서, 스캔 전극(16)은 왼편으로 인출되고 있으며, 공통 전극(18)은 각 라인부(181∼183)를 최외곽의 연결부(184a)가 서로 연결한 상태에서 인출선(186)을 통해서 오른편으로 인출된 구조를 예시하고 있다.At this time, each electrode is drawn from the panel in different directions and connected to a driving unit (not shown) for driving the electrodes. The driving parts are fixedly attached to the rear direction of the panel. In the drawing, the scan electrode 16 is drawn out to the left side, and the common electrode 18 is connected through the leader line 186 in a state where each of the line parts 181 to 183 is connected to each other by the outermost connection part 184a. The structure withdrawn to the right is illustrated.

이때, 상기 경계선(O)을 기준으로 비표시 영역(B) 내로 형성되어 있는 제2 라인부(162, 182)의 끝이 제1 라인부(161, 181)를 향해서 휘어져 있다.At this time, the ends of the second line portions 162 and 182 which are formed in the non-display area B based on the boundary line O are bent toward the first line portions 161 and 181.

즉, 스캔 전극(16)을 이루는 제3 라인부(163)가 경계선(O)을 지나는 지점에서 제1 라인부(161)를 향해 내측으로 휘어져 있다.That is, the third line portion 163 constituting the scan electrode 16 is bent inward toward the first line portion 161 at the point passing through the boundary line O. FIG.

선택적으로, 상술한 스캔 전극(16)과 유사하게 상기 공통 전극(18)을 이루는 제3 라인부(183)도 제1 라인부(181)를 향해 내측으로 휘어진 상태에서 연결부(184a)와 연결된 구조로 이루어질 수 있다. 이때, 각각의 라인부(163, 183)가 휘어진 형상은 방전갭을 사이에 두고 서로 대칭하는 구조로 이루어짐이 바람직하다.Optionally, similarly to the scan electrode 16 described above, the third line part 183 constituting the common electrode 18 also has a structure connected to the connection part 184a in a state that is bent inward toward the first line part 181. It may be made of. In this case, each of the line portions 163 and 183 is preferably curved to have a symmetrical structure with a discharge gap therebetween.

이에 따라, 비표시 영역(B)의 상기 제3 라인부(163, 183)가 서로 마주해 제2 방전갭 'G2'를 형성하게 된다. 따라서, 표시 영역(A)에서 제2 라인부(162, 182)가 서로 마주해 형성하는 제1 방전갭(G1)과 비교해서, 상기 제2 방전갭(G2)이 더 크게 형성된다. 즉, 「G1<G2」와 같은 관계가 성립된다.Accordingly, the third line portions 163 and 183 of the non-display area B face each other to form a second discharge gap 'G2'. Therefore, the second discharge gap G2 is larger than the first discharge gap G1 formed in the display area A when the second line portions 162 and 182 face each other. That is, a relationship like "G1 <G2" is established.

따라서, 거리에 반비례하는 전기장의 세기는 제2 방전갭(G2) 주변이 제1 방전갭(G1)보다 약하게 형성되기 때문에 일정한 전압 크기에 대해서는 제1 방전갭(G1)에서만 대향 방전이 형성된다. 이에 따라, 표시 영역(A)내의 방전셀에 대해서만 선택적으로 방전을 형성할 수 있으므로, 종래처럼 비표시 영역(B)에서 일어나던 오방전의 문제를 해결할 수가 있다.Therefore, since the intensity of the electric field in inverse proportion to the distance is formed around the second discharge gap G2 weaker than the first discharge gap G1, the counter discharge is formed only in the first discharge gap G1 for a predetermined voltage magnitude. As a result, since discharge can be selectively generated only for the discharge cells in the display area A, the problem of erroneous discharge occurring in the non-display area B as in the prior art can be solved.

한편, 표시 영역(A)과 비표시 영역(B)을 구분짓는 경계선(O)은 격벽(12) 위로 위치하고 있으며, 이 경계선을 따라서 스캔 전극(16)의 제3 라인부(163) 끝이 위치하는 것이 바람직하다. 이에 따라서, 비표시 영역(B)에서는 방전갭이 형성되지 않으므로 원천적으로 오방전이 일어나는 문제를 해결할 수가 있다.On the other hand, the boundary line O separating the display area A and the non-display area B is positioned above the partition 12, and the end of the third line part 163 of the scan electrode 16 is positioned along the boundary line. It is desirable to. As a result, since the discharge gap is not formed in the non-display area B, it is possible to solve the problem of erroneous discharge occurring at the source.

이상과 같이, 본 발명은 비록 한정된 실시예와 도면에 의해 설명되었으나, 본 발명은 이것에 의해 한정되지 않으며 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 의해 본 발명의 기술사상과 아래에 기재될 특허청구범위의 균등범 위 내에서 다양한 수정 및 변형이 가능함은 물론이다.As described above, although the present invention has been described by way of limited embodiments and drawings, the present invention is not limited thereto and is intended by those skilled in the art to which the present invention pertains. Of course, various modifications and variations are possible within the scope of the claims to be described.

본 발명에 따르면, 상술한 문제점을 해결해서 비표시 영역에서 발생하던 오방전의 문제를 해결해서 예전에 비해서 보다 선명한 화질의 패널을 제공하는 효과가 있다.According to the present invention, there is an effect of solving the above-described problem to solve the problem of mis-discharge that occurred in the non-display area to provide a panel with a clearer picture quality than before.

또한, 전극들이 부분적으로 빈 공간을 형성한 상태로 이루어지기 때문에 종래에 비해서 패널의 개구율을 좋게 해서 발광 휘도를 높이는 장점이 있다.In addition, since the electrodes are formed in a partially formed empty space, there is an advantage in that the opening ratio of the panel is improved compared to the prior art to increase the light emission luminance.

또한, 각각의 라인부들이 서로 독립된 구조로 형성되기 때문에, 어느 하나의 전극에서 단선이 발생하더라도 다른 라인부가 단선된 전극을 보상하므로 패널의 전극 단선에 의한 불량을 발생하면서도, 단선된 라인부를 다른 라인부가 보상함으로 발광 효율 및 휘도를 그대로 유지시킬 수 있는 장점이 있다.In addition, since each line portion is formed in a structure independent from each other, even if a disconnection occurs in any one electrode, the other line portion compensates for the disconnected electrode, thereby causing a defect due to the electrode disconnection of the panel, while disconnecting the By additional compensation, there is an advantage that the luminous efficiency and luminance can be maintained as it is.

Claims (10)

삭제delete 서로 대향하는 전면기판 및 배면기판;A front substrate and a rear substrate facing each other; 상기 기판 중 어느 한 곳에 형성되는 어드레스 전극;An address electrode formed at any one of the substrates; 상기 기판의 사이 공간에 위치해서 다수의 방전셀들을 형성하고 있는 격벽;A partition wall disposed in a space between the substrates to form a plurality of discharge cells; 상기 방전셀 내에 형성되는 형광체층; 및,A phosphor layer formed in the discharge cell; And, 서로 마주해 상기 방전셀 내에서 방전갭을 형성하는 제1 전극 및 제2 전극;을 포함하며,A first electrode and a second electrode facing each other to form a discharge gap in the discharge cell; 상기 기판이 상기 방전셀과의 조합에 의해 화상을 표시하는 표시 영역과, 화상이 표시되지 않는 비표시 영역으로 형성되고,The substrate is formed of a display area for displaying an image by a combination with the discharge cells and a non-display area where no image is displayed; 상기 제1 전극 및 제2 전극 각각은,Each of the first electrode and the second electrode, 적어도 2개 이상의 라인부들로 이루어지며, 상기 방전셀내에서 서로 마주해 방전갭을 형성하는 한 쌍의 라인부 중 적어도 1개는 상기 비표시 영역에서 일 방향으로 휘어진 구조로 이루어지며,At least one of a pair of line portions formed at least two or more line portions facing each other in the discharge cell to form a discharge gap has a structure bent in one direction in the non-display area, 상기 비표시 영역에서, 상기 라인부의 사이간 간격이 상기 방전갭 간격보다 커지는 내측 방향으로 상기 라인부가 휘어져 있는 플라즈마 디스플레이 패널.And the line portion is bent in an inward direction in which the space between the line portions is greater than the discharge gap interval in the non-display area. 제2항에 있어서,The method of claim 2, 상기 비표시 영역에서, 상기 라인부 각각이 내측 방향으로 휘어져 있는 플라즈마 디스플레이 패널.And each of the line portions is bent in an inward direction in the non-display area. 제3항에 있어서,The method of claim 3, 상기 라인부가 방전갭을 두고 서로 대칭하는 형상으로 휘어져 있는 플라즈마 디스플레이 패널.And the line portion is bent in a symmetrical shape with a discharge gap therebetween. 서로 대향하는 전면기판 및 배면기판;A front substrate and a rear substrate facing each other; 상기 기판 중 어느 한 곳에 형성되는 어드레스 전극;An address electrode formed at any one of the substrates; 상기 기판의 사이 공간에 위치해서 다수의 방전셀들을 형성하고 있는 격벽;A partition wall disposed in a space between the substrates to form a plurality of discharge cells; 상기 방전셀 내에 형성되는 형광체층; 및,A phosphor layer formed in the discharge cell; And, 서로 마주해 상기 방전셀 내에서 방전갭을 형성하는 제1 전극 및 제2 전극;을 포함하며,A first electrode and a second electrode facing each other to form a discharge gap in the discharge cell; 상기 기판이 상기 방전셀과의 조합에 의해 화상을 표시하는 표시 영역과, 화상이 표시되지 않는 비표시 영역으로 형성되고,The substrate is formed of a display area for displaying an image by a combination with the discharge cells and a non-display area where no image is displayed; 상기 제1 전극 및 제2 전극 각각은,Each of the first electrode and the second electrode, 적어도 2개 이상의 라인부들로 이루어지며, 상기 방전셀내에서 서로 마주해 방전갭을 형성하는 한 쌍의 라인부 중 적어도 1개는 상기 비표시 영역에서 일 방향으로 휘어진 구조로 이루어지며,At least one of a pair of line portions formed at least two or more line portions facing each other in the discharge cell to form a discharge gap has a structure bent in one direction in the non-display area, 상기 제1 전극 또는 제2 전극을 이루는 라인부들 중에서 서로 마주해 방전갭을 형성하고 있는 라인부가 상기 비표시 영역에서 다른 라인부들보다 작은 길이로 형성되는 플라즈마 디스플레이 패널.And a line portion of the line portions forming the first electrode or the second electrode facing each other to form a discharge gap is formed to have a smaller length than other line portions in the non-display area. 제5항에 있어서,The method of claim 5, 상기 작은 길이의 라인부 끝이 상기 표시 영역과 비표시 영역을 나누는 경계선에 위치하는 플라즈마 디스플레이 패널.And the end portion of the line having a small length is positioned at a boundary line dividing the display area from the non-display area. 제2항 내지 제6항의 어느 한 항에 있어서,The method according to any one of claims 2 to 6, 상기 제1 전극 및 제2 전극 각각이,Each of the first electrode and the second electrode, 상기 방전셀을 두고 서로 마주하게 형성되는 제1 라인부와,A first line part formed to face each other with the discharge cell; 상기 방전셀 내부에서 제1 방전갭을 형성하고 있는 제2 라인부;와,A second line portion forming a first discharge gap inside the discharge cell; 상기 제1 라인부 및 제2 라인부 사이에 위치하는 제3 라인부;들로 이루어지는 플라즈마 디스플레이 패널.And a third line portion positioned between the first line portion and the second line portion. 제7항에 있어서,The method of claim 7, wherein 상기 라인부들은 서로 이격된 상태로 상기 어드레스 전극과 교차하는 방향으로 연장 형성되는 플라즈마 디스플레이 패널.And the line parts extend in a direction crossing the address electrode while being spaced apart from each other. 제7항에 있어서,The method of claim 7, wherein 상기 표시 영역 내에서 상기 제3 라인부를 가로질러 상기 제2 라인부 및 제1 라인부를 각각 연결하는 직선 형상의 연결부;가 각 방전셀마다 더 구비되는 플라즈마 디스플레이 패널.And a straight connection portion connecting the second line portion and the first line portion to each other across the third line portion in the display area. 제7항에 있어서,The method of claim 7, wherein 상기 라인부들과 상기 연결부가 금속 전극으로 형성되는 플라즈마 디스플레이 패널.And the line parts and the connection part are formed of metal electrodes.
KR1020040050733A 2004-06-30 2004-06-30 Plasma display panel KR100590089B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040050733A KR100590089B1 (en) 2004-06-30 2004-06-30 Plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040050733A KR100590089B1 (en) 2004-06-30 2004-06-30 Plasma display panel

Publications (2)

Publication Number Publication Date
KR20060001593A KR20060001593A (en) 2006-01-06
KR100590089B1 true KR100590089B1 (en) 2006-06-14

Family

ID=37104712

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040050733A KR100590089B1 (en) 2004-06-30 2004-06-30 Plasma display panel

Country Status (1)

Country Link
KR (1) KR100590089B1 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100811529B1 (en) * 2006-12-11 2008-03-07 엘지전자 주식회사 Plasma display panel

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000243297A (en) 1999-02-22 2000-09-08 Mitsubishi Electric Corp Display panel and display device

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000243297A (en) 1999-02-22 2000-09-08 Mitsubishi Electric Corp Display panel and display device

Also Published As

Publication number Publication date
KR20060001593A (en) 2006-01-06

Similar Documents

Publication Publication Date Title
JP4316542B2 (en) Plasma display panel
JP2006004923A (en) Plasma display panel
KR100590089B1 (en) Plasma display panel
US7728522B2 (en) Plasma display panel
US20030146700A1 (en) Plasma display panel
KR100590104B1 (en) Plasma display panel
US7692385B2 (en) Plasma display panel with enhanced discharge efficiency and luminance
KR100786837B1 (en) Plasma display panel
KR20050121918A (en) Plasma display panel
KR100669382B1 (en) Plasma display panel
KR100578980B1 (en) Plasma display panel
KR100669329B1 (en) Plasma display panel
KR20050118865A (en) Plasma display panel
KR100612395B1 (en) Plasma display panel
KR100649226B1 (en) Plasma display panel
KR100669391B1 (en) Plasma display panel
KR100590031B1 (en) Plasma display panel
KR100667590B1 (en) Plasma Display Panel
KR20060131427A (en) Plasma display panel
KR100599778B1 (en) Plasma display panel
KR100684755B1 (en) Plasma display panel
KR100627314B1 (en) Plasma display panel
KR20050120200A (en) Plasma display panel
KR20080046494A (en) Plasma display panel
KR20040082520A (en) Plasma display panel having bus electrode structure for checking open fail

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee