KR100553751B1 - 플라즈마 디스플레이 패널 - Google Patents
플라즈마 디스플레이 패널 Download PDFInfo
- Publication number
- KR100553751B1 KR100553751B1 KR1020030068319A KR20030068319A KR100553751B1 KR 100553751 B1 KR100553751 B1 KR 100553751B1 KR 1020030068319 A KR1020030068319 A KR 1020030068319A KR 20030068319 A KR20030068319 A KR 20030068319A KR 100553751 B1 KR100553751 B1 KR 100553751B1
- Authority
- KR
- South Korea
- Prior art keywords
- region
- electrodes
- front substrate
- disposed
- substrate
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/22—Electrodes, e.g. special shape, material or configuration
- H01J11/24—Sustain electrodes or scan electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/20—Constructional details
- H01J11/22—Electrodes, e.g. special shape, material or configuration
- H01J11/32—Disposition of the electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J11/00—Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
- H01J11/10—AC-PDPs with at least one main electrode being out of contact with the plasma
- H01J11/12—AC-PDPs with at least one main electrode being out of contact with the plasma with main electrodes provided on both sides of the discharge space
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2211/00—Plasma display panels with alternate current induction of the discharge, e.g. AC-PDPs
- H01J2211/20—Constructional details
- H01J2211/22—Electrodes
- H01J2211/32—Disposition of the electrodes
- H01J2211/323—Mutual disposition of electrodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J9/00—Apparatus or processes specially adapted for the manufacture, installation, removal, maintenance of electric discharge tubes, discharge lamps, or parts thereof; Recovery of material from discharge tubes or lamps
- H01J9/02—Manufacture of electrodes or electrode systems
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Physics & Mathematics (AREA)
- Plasma & Fusion (AREA)
- Gas-Filled Discharge Tubes (AREA)
Abstract
본 발명은 플라즈마 디스플레이 패널에 관한 것이다. 본 발명은, 전면 기판; 상기 전면 기판에 배치된 유지 전극 쌍들; 상기 유지 전극 쌍들을 덮고 있는 전면 유전층; 상기 전면 기판에 대면하게 배치된 배면 기판; 상기 배면 기판의 제 1 영역에 상기 유지 전극 쌍들 교차하도록 배치된 제 1 어드레스 전극들; 상기 배면 기판의 제 2 영역에 상기 제 1 어드레스 전극들과 열을 이루되 상기 제 1 어드레스 전극들로부터 이격되도록 배치된 제 2 어드레스 전극들; 상기 제 1 어드레스 전극들과 상기 제 2 어드레스 전극들을 덮고 있는 배면 유전층; 상기 배면 유전층 상에 형성된 격벽; 그리고 상기 격벽에 의해 한정되는 방전셀의 내면에 도포된 형광체를 구비한 플라즈마 디스플레이 패널로서, 상기 전면 기판 상의 제 1 영역 및 제 2 영역은 상기 배면 기판의 제 1 영역 및 제 2 영역에 각각 대응하고, 상기 전면 기판의 제 1 영역에 가장 근접하며 상기 전면 기판의 제 2 영역에 배치된 유지 전극 쌍이 이루는 전극 간 거리는 다른 유지 전극 쌍의 전극 간 거리보다 좁고, 상기 유지 전극쌍들은 어드레스 방전 구간 및 복수 개의 구동 펄스들이 인가되는 방전 유지 구간으로 구동되며, 상기 방전 유지 구간에서 상기 유지 전극쌍들에 인가되는 첫번째 구동 펄스의 폭 또는 진폭은 후속하는 구동 펄스의 폭 또는 진폭 보다 작은 것을 특징으로 하는 플라즈마 디스플레이 패널을 제공한다.
Description
도 1은 종래 기술에 따른 플라즈마 디스플레이 패널의 영역간 인접한 전극들을 단순화하여 도시하는 개략도,
도 2는 본 발명에 따른 플라즈마 디스플레이 패널의 단순화된 부분 사시 단면도,
도 3은 본 발명에 따른 플라즈마 디스플레이 패널의 영역간 인접한 전극들을 단순화하여 도시하는 개략도.
<도면의 주요부분에 대한 부호의 간단한 설명>
11...전면 기판 12...유전층
13...보호층 21...배면 기판
22...유전층 23...격벽
24...형광층
플라즈마 디스플레이 패널이란 가스 방전 시에 발생하는 플라즈마로부터 방출되는 빛을 이용하여 문자 또는 그래픽을 표시하는 소자로서, 가스 방전을 이용하 는 자발광형(emissive) 평판 디스플레이 패널 중의 하나이다.
플라즈마 디스플레이 패널은 인가되는 전압 구동 방식에 따라서, 직류형(DC) 플라즈마 디스플레이 패널과 교류형(AC) 플라즈마 디스플레이 패널로 분류된다. 직류형(DC) 플라즈마 디스플레이 패널의 경우에는, 전극이 플라즈마에 직접 노출되는 구조이기 때문에, 전극을 통하여 방전 전류가 직접 흐르기 때문에 전류를 제한하기 위한 별도의 외부 저항이 요구된다는 단점이 있다. 반면, 교류형(AC) 플라즈마 디스플레이 패널의 경우, 유전층이 전극을 덮기 때문에, 전극이 플라즈마에 직접 노출되지 않아서 방전시에 전극이 이온 충격으로부터 보호되고 전극을 따라서는 변위 전류가 흐른다는 장점이 있다. 한편, 교류형(AC) 플라즈마 디스플레이 패널은 방전 셀의 전극 구조에 따라서 대향 방전형, 면 방전형, 격벽 방전형 등으로 분류된다. 특히 면 방전형의 경우, 방전이 발생하는 전극 부분은 모두 한 쪽 기판 상에 배치되고, 형광체는 다른 한 쪽 기판 상에 배치되어 방전시에 이온 충격으로 인한 형광체 열화를 경감시킨다는 장점을 구비한다.
플라즈마 디스플레이 패널의 구조를 살펴보면, 예를 들어, AC 면방전형 플라즈마 디스플레이 패널은 전면 기판과 배면 기판을 구비한다. 전면 기판 상에는 복수의 주사 전극 및 공통 전극이 배치되고, 복수의 주사 전극 및 공통 전극의 각각의 일면 상에는 버스 전극이 배치된다. 전면 기판 상에 배치 및 설치된 전극을 덮도록 전면 유전층이 형성되고, 이 전면 유전층을 덮도록 MgO와 같은 성분으로 구성된 보호층이 형성된다. 배면 기판 상에는 복수의 어드레스 전극이 배치 및 설치되는데, 서로 평행한 전면 기판과 배면 기판 상에 각각 형성된 복수의 주사 전극 및 공통 전극과 복수의 어드레스 전극은 서로 교차하는 관계, 예컨대 수직 관계를 유지한다. 복수의 어드레스 전극을 덮도록 배면 기판 상에는 배면 유전층이 형성된다. 이러한 배면 유전층 위로는 복수의 격벽이 배치되고, 이 복수의 격벽 사이에는 적색, 녹색, 청색의 형광체가 도포된다.
플라즈마 디스플레이 패널이 다른 평면 디스플레이 패널과 대비하여 갖는 우수한 장점 중의 하나는 대화면화가 가능하다는 점이다. 생산 기술의 발전에 따라, 화면 크기는 점점 증대되고 있는 추세에 있지만, 이에는 일정한 제한이 가해질 수도 있다.
각각의 주사 전극, 공통 전극 및 어드레스 전극 등은, 예를 들어 리프트 오프(lift off)법이나 포토 에칭(photo etching)법 등에 의하여 생성되는 전극으로서, 전면 기판에 배치되는 주사 전극 및 공통 전극은 대략 300㎛의 너비를 구비하고, 그리고 배면 기판 상에 배치되는 어드레스 전극은 대략 200㎛ 정도의 너비를 구비한다. 보통 이러한 각각의 전극들은 단속되지 않게 배치된다. 하지만, 상대적으로 주사 전극 및 공통 전극에 대비하여 너비가 작은 어드레스 전극의 경우 화면 크기가 커질수록, 즉 전극의 길이가 길어질수록 제조시 또는 작동시 발생 가능한 외란에 의하여 전극 단선이 발생하는 가능성이 증대될 수도 있다는 단점을 수반한다. 또한, 플라즈마 디스플레이 패널에서 화면의 밝기를 표시하기 위한 방안으로 다양한 계조 표시 방법이 사용되는데, 통상적으로 AC 면방전형 플라즈마 디스플레이 패널에서 사용되는 계조 표시 방법으로는 ADS(Address Display Separated Period) 방식이고, 이 방식은 발광 듀티, 즉 1 field에 할당되는 시간(1/60 초= 16.7ms)에 대한 방전 유지 기간의 비가 너무 작다는 단점을 가지고 있다. 예를 들어, 480라인의 유지 및 주사 전극을 구비하는 AC 면방전형 플라즈마 디스플레이 패널에 대하여 8비트 256계조를 표시하는 경우, 방전 셀을 어드레싱하고 방전 유지 펄스를 가하는 경우 해당 방전 셀에서 초기 벽전하를 준비하는데 대략 3㎛가 요구된다. 그러므로 수직 방향 480 라인에 대하여는 1.44ms의 시간이 소요되고, 이러한 어드레스 동작이 1 field에서 8회 반복되므로 1 filed에 대하여 어드레스 동작에는 총 11.52ms의 시간이 소요되고, 16.7ms의 1filed 할당 시간과 11.52ms의 어드레스 소요 시간의 차이인 5.15ms가 방전 유지 시간이다. 결국, 480 라인의 유지 및 주사 전극을 구비하는 AC 면방전 플라즈마 디스플레이 패널을 ADS 방식으로 8 비트 256계조로 표시하는 경우, 듀티율은 31% 밖에 되지 않는다.
상기한 바와 같은 생산 상의 문제점과 작동상 낮은 듀티율 문제를 해결하기 위하여, 근래에는 플라즈마 디스플레이 패널의 화면 영역을 두 부분으로 분리하여 각각 독립적으로 동시 구동하는 듀얼 구동 방식이 사용되고 있다. 도 1에는 듀얼 구동 방식을 사용하는 플라즈마 디스플레이 패널에 있어, 두 개의 영역으로 분리된, 영역 간의 서로 인접한 부분을 확대한 개략도가 도시되어 있다. 플라즈마 디스플레이 패널의 화면 표시 영역으로 보아, 전면 기판과 배면 기판은 상단과 하단, 즉 제 1 영역과 제 2 영역으로 구별될 수 있는데, 전면 기판의 제 1 영역은 배면 기판의 제 1 영역에, 그리고 전면 기판의 제 2 영역은 배면 기판의 제 2 영역에 서로 대응하고, 각각의 영역에 대하여 전면 기판에는 제 1 유지 전극 쌍과 제 2 유지 전극 쌍들이, 그리고 배면 기판에는 복수 개의 제 1 및 제 2 어드레스 전극들이 배 치된다. 도 1에 도시된 바와 같이, 듀얼 구동 플라즈마 디스플레이 패널의 경우, 제 1 유지 전극쌍(X1, Y1)은 복수 개의 제 1 어드레스 전극(A1)과 대응되고, 그리고 제 2 유지 전극쌍(X2, Y2)은 복수 개의 제 2 어드레스 전극(A2)과 대응된다. 각각의 전극쌍의 주사 전극 및 공통 전극 쌍의 간격(d1, d2)은 다양하게 선택될 수 있으나, 일반적으로 동일하거나 큰 차이는 없다. 이와 같은 구성을 통하여, 종래 기술에 따른 생산시 발생 가능한 전극 단선 문제와 발광 듀티 부족 문제를 해결하였다.
하지만, 이러한 듀얼 구동 플라즈마 디스플레이 패널은, 해당 구조로 인한 방전 상의 문제점을 필연적으로 수반한다. 전극이 분할되지 않은 통상적인 플라즈마 디스플레이 패널의 방전 셀에서는, 동일한 어드레스 전극 상의 바로 전에 방전이 발생하여 프라이밍(priming) 효과를 통해 방전이 보다 용이하게 발생된다. 하지만, 상기한 듀얼 구동 플라즈마 디스플레이 패널의 구조는, 어드레스 전극이 서로 이격 분할된 구조를 취하고 있기 때문에, 전면 기판의 제 1 영역에 가장 인접하되 제 2 영역에 속한 방전 셀에서는 프라이밍 효과에 의한 방전 보조를 받지 못하여 해당 방전 셀에서 방전이 수월하게 발생되지 않는다. 어드레스 전극이 분할되지 않은 통상의 플라즈마 디스플레이 패널의 경우에도 이러한 방전 셀이 존재하지만, 해당 방전 셀이 속한 라인은 통상적으로 화면의 최상단으로서 예를 들어 블랙 처리층이 형성되는 부분이기 때문에, 이 부분에서의 방전 불량이 화상에 큰 영향을 미치지 않는다. 하지만, 어드레스 전극이 두 영역으로 분할된 듀얼 구동 플라즈마 디스플레이 패널의 경우, 제 1 영역에 가장 인접하되 제 2 영역에 속한 방전 셀들 이 속한 라인은 화면 중간에 배치되기 때문에, 해당 방전셀에서의 방전 불량은 궁극적으로 화상 품질을 저하시킨다. 이러한 방전 불량 문제는 어드레싱 전압과 주사 전압을 상승시켜 해결할 수 있으나, 이는 회로 소자의 가동 마진을 협소하게 하고, 소비 전력을 상승시켜 시스템 전체의 효율을 감소시킨다는 또 다른 문제점을 야기한다.
본 발명은, 상기와 같은 문제를 해결하기 위하여 새로운 영역이 시작되는 일단에서의 주방전이 원활하게 이루어지도록 하여 화면 품질을 개선하는 플라즈마 디스플레이 패널을 제공함을 목적으로 한다.
본 발명의 다른 목적은, 상기와 같은 목적을 달성하기 위한 플라즈마 디스플레이 패널에 있어, 유지 과정 동안 발생할 수 있는 방전 오류를 방지하기 위한 방법을 제공함을 목적으로 한다.
상기와 같은 목적을 달성하기 위한, 본 발명의 일면에 따르면, 전면 기판; 상기 전면 기판에 배치된 유지 전극 쌍들; 상기 유지 전극 쌍들을 덮고 있는 전면 유전층; 상기 전면 기판에 대면하게 배치된 배면 기판; 상기 배면 기판의 제 1 영역에 상기 유지 전극 쌍들 교차하도록 배치된 제 1 어드레스 전극들; 상기 배면 기판의 제 2 영역에 상기 제 1 어드레스 전극들과 열을 이루되 상기 제 1 어드레스 전극들로부터 이격되도록 배치된 제 2 어드레스 전극들; 상기 제 1 어드레스 전극들과 상기 제 2 어드레스 전극들을 덮고 있는 배면 유전층; 상기 배면 유전층 상에 형성된 격벽; 그리고 상기 격벽에 의해 한정되는 방전셀의 내면에 도포된 형광체를 구비한 플라즈마 디스플레이 패널로서, 상기 전면 기판 상의 제 1 영역 및 제 2 영역은 상기 배면 기판의 제 1 영역 및 제 2 영역에 각각 대응하고, 상기 전면 기판의 제 1 영역에 가장 근접하며 상기 전면 기판의 제 2 영역에 배치된 유지 전극 쌍이 이루는 전극 간 거리는 다른 유지 전극 쌍의 전극 간 거리보다 좁고, 상기 유지 전극쌍들은 어드레스 방전 구간 및 복수 개의 구동 펄스들이 인가되는 방전 유지 구간으로 구동되며, 상기 방전 유지 구간에서 상기 유지 전극쌍들에 인가되는 첫번째 구동 펄스의 폭 또는 진폭은 후속하는 구동 펄스의 폭 또는 진폭 보다 작은 것을 특징으로 하는 플라즈마 디스플레이 패널을 제공하는 것을 특징으로 한다.
본 발명의 다른 일면에 따르면, 상기 전면 기판의 제 1 영역에 가장 근접하며 상기 전면 기판의 제 2 영역에 배치된 유지 전극 쌍의 전극 간 거리와, 상기 전면 기판의 제 1 영역에 가장 근접하며 상기 전면 기판의 제 2 영역에 배치된 유지 전극 쌍이 아닌 다른 유지 전극 쌍의 전극 간 거리 간의 비는 0.6 내지 0.9인 플라즈마 디스플레이 패널을 제공하는 것을 특징으로 한다.
본 발명의 또 다른 일면에 따르면, 상기 전면 기판의 제 1 영역에 가장 근접하며 상기 전면 기판의 제 2 영역에 배치된 유지 전극 쌍의 전극 간 거리와, 상기 전면 기판의 제 1 영역에 가장 근접하며 상기 전면 기판의 제 2 영역에 배치된 유지 전극 쌍이 아닌 다른 유지 전극 쌍의 전극 간 거리 간의 비는 0.8 내지 0.9인 플라즈마 디스플레이 패널을 제공하는 것을 특징으로 한다.
이하 첨부된 도면을 참조하여 본 발명의 바람직한 실시예에 따른 플라즈마 디스플레이 패널을 설명한다.
도 2에는 본 발명에 따른 플라즈마 디스플레이 패널, 예를 들어 듀얼 구동형 AC 면방전형 플라즈마 디스플레이 패널의 부분 확대 단면 사시도가 도시되어 있다. 플라즈마 디스프레이 패널의 전면 기판(11)과 배면 기판(21)은, 화면 표시 영역으로 보아 상단과 하단, 즉 제 1 영역과 제 2 영역으로 구분될 수 있다. 전면 기판(11)과 배면 기판(21)의 각각의 영역은 서로 대응된다. 즉, 전면 기판(11)의 제 1 영역은 배면 기판(21)의 제 1 영역에, 전면 기판(11)의 제 2 영역은 배면 기판(21)의 제 2 영역에 대응된다.
도 2에 도시된 바와 같이, 전면 기판(11) 상에는 복수의 유지 전극 쌍들이 배치된다. 전면 기판(11)의 제 1 영역에는 제 1 유지 전극쌍이 배치되고, 제 2 영역에는 제 2 유지 전극쌍이 배치된다. 제 1 유지 전극쌍은 주사 전극(Y1)과 공통 전극(X1)으로 구성된다. 마찬가지로, 제 2 유지 전극쌍은 주사 전극(Y2)과 공통 전극(X2)으로 구성된다. 각각의 유지 전극쌍을 구성하는 주사 전극과 공통 전극은 각각 교번적으로 배치된다.
방전 셀에서 생성된 가시 광선을 효율적으로 방출하기 위하여 주사 전극(Y1, Y2)과 공통 전극(X1, X2)은 투과율이 우수하고, 균일한 두께를 갖는 전극으로 구성되어야 한다. 이러한 요건을 달성하기 위하여, 주사 전극 및 공통 전극은 예를 들어 ITO(indium tim oxide)로 구성되는데, 이러한 전극은 포토에칭(photoetching) 방식이나 리프트오프(liftoff) 방식에 의하여 생성될 수 있다.
이러한 ITO는 투과성은 우수하지만 여타 재료에 비하여 도전성이 떨어지는 단점이 있어, 전체적인 시스템의 응답성을 저하시킬 수 있다. 이러한 문제를 해결 하기 위하여, 제 1 유지 전극쌍을 이루는 주사 전극과 공통 전극의, 전면 기판(11)을 멀리하는 일면 상에는 버스 전극(B1)이 각각의 전극과 밀착되어 배치되고, 제 2 유지 전극쌍을 이루는 주사 전극과 공통 전극의, 전면 기판(11)을 멀리하는 일면 상에는 버스 전극(B2)이 배치될 수도 있다. 도 2에 도시된 바와 같은 AC 면방전형 플라즈마 디스플레이 패널의 경우, 주사 전극과 공통 전극이 일 기판, 즉 전면 기판 상에 배치되어 있기 때문에 어드레스 방전시 발생할 수 있는 전자의 충돌로부터 전면 기판 상의 전극을 보호하기 위한 유전층(12)이 배설된다. 이 유전층(12)은 전기적으로 컨덴서 역할을 수행하는 바, 절연성, 평활성, 고투과율, 저기포성, 전극과의 저반응성 등이 요구되며, 예를 들어 스크린 프린팅(screen printing)법 또는 드라이 필름(dry film)법 등을 통하여 배치된다. 또한, 방전시 유전층(12)의 손상을 방지하고 2차 전자를 많이 방출함으로써 방전 전압을 낮추기 위하여 보호층(13)이 구비될 수도 있는데, 이 보호층(13)은 예를 들어 MgO와 같은 성분으로 구성되고, 방전셀에서의 가스 방전시 된다.
한편, 배면 기판(21) 상에는 복수의 어드레스 전극(A1, A2)이 배치된다. 제 1 어드레스 전극(A1)은 배면 기판(21)의 제 1 영역에 배치되고, 제 2 어드레스 전극(A2)은 배면 기판(21)의 제 2 영역에 제 1 어드레스 전극과 열을 이루며 배치된다. 각각의 어드레스 전극은 전면 기판(11) 상에 배치된 유지 전극(Y1, Y2) 및 주사 전극(X1, X2)과 교차되도록 배치된다. 즉, 제 1 어드레스 전극(A1)은 제 1 유지 전극쌍과 대응하여 배면 기판(21)의 제 1 영역에 배치되고, 제 2 어드레스 전극(A2)은 제 2 유지 전극쌍과 대응하여 배면 기판(21)의 제 2 영역에 배치된다. 상기한 전면 기판(11) 상의 유전층(12)과 유사하게, 배면 기판(21) 상에 배치된 어드레스 전극(A1, A2)을 덮도록 유전층(22)이 배면 기판(21)의 일면에 형성된다. 유전층(22)의 일면 상에는 예를 들어, 스크린 프린팅법(screen printing), 샌드블래스팅법(sandblasting), 스퀴징법(squeezing), 포토 리소그래피법(photo lithograph), 직접 에칭법(direct etching)과 같은 방식에 의하여 격벽(23)이 형성된다. 격벽(23)에 의하여 형성되는 각각의 방전셀에는 적색, 녹색, 및 청색의 형광체로 도포된 형광층(24)이 형성된다. 패턴 인쇄법, 드라이 필름법 등과 같은 방식에 의하여 배치되는 형광층(24)은 가스 방전시 방전셀에서 발생하는 자외선을 가시광선으로 변환하는 역할을 수행한다.
한편, 도 3을 참조하면 본 발명에 따른 유지 전극쌍들의 인접부가 개략적으로 도시되어 있다. 제 1 영역의 주사 전극(Y1)과 공통 전극(X1) 사이의 거리(d
1)(통상적으로 방전갭이라고도 불림)와, 제 2 유지 전극쌍들의 주사 전극(Y2)과 공통 전극(X2) 사이의 거리(d2)는 서로 상이하게 설정될 수도 있으나, 거의 동일한 것이 바람직하다. 주 방전을 용이하게 하기 위하여, 제 2 영역에 속하되 제 1 영역에 가장 근접한 유지 전극쌍을 구성하는 전극 간의 거리, 즉 주사 전극(Y2')과, 그리고 이 주사 전극과 쌍을 이루며 방전 셀을 구성하는 공통 전극(X2') 간의 거리(d2')는 다른 유지 전극 쌍((Y1, X1) 또는 (Y2, X2))의 전극 간 거리(d
1 또는 d2)와 비교하여 상대적으로 작게 설정된다. 제 2 영역에 속하되 제 1 영역에 가장 근접한 유지 전극쌍(Y2', X2')이 아닌 다른 유지 전극 쌍((Y1, X1) 또는 (Y
2, X2))의 전극 간 거리(d1 또는 d2)는 적절하게 선택될 수 있는데, 약 75㎛ 내지 약 85㎛ 로 유지하는 것이 바람직하다. 한편, 제 1 영역에 가장 근접하되 제 2 영역에 배치된 유지 전극 쌍(Y2', X2') 사이의 거리(d2')도 적절하게 선택될 수 있는데, 예를 들어, 거리(d2')는 약 50㎛ 내지 약 75㎛로 설정되는 것이 바람직하고, 또는 약 65㎛ 내지 약 75㎛로 설정되는 것이 더욱 바람직하다. 또한, 제조되는 플라즈마 디스플레이 패널 화면의 크기 차이에 무관하게 플라즈마 디스플레이 패널 내 방전셀에서의 안정적인 방전 유지 전압이 이루어질 수 있도록, 제 1 영역에 가장 근접하며 제 2 영역에 배치된 유지 전극 쌍의 전극 간 거리(d2')와, 제 1 영역에 가장 근접하며 제 2 영역에 배치된 유지 전극 쌍이 아닌 다른 전극 쌍의 전극 간 거리(d1 또는 d2)의 비를 적절히 선택하여야 한다. 상기 거리 비를 적절한 값보다 작게 하는 경우, 생산시 공정 상의 난점이 수반되고 작동시 전극 간에 오방전이 우려된다. 또한, 상기 비를 적절한 값보다 너무 크게 하는 경우, 본 발명의 목적을 달성하기 위한 임계적 수치를 초과하게 된다. 따라서, 상기 사항을 고려하여, 제 1 영역에 가장 근접하며 제 2 영역에 배치된 유지 전극 쌍의 전극 간 거리(d2')와, 제 1 영역에 가장 근 접하며 제 2 영역에 배치된 유지 전극 쌍이 아닌 다른 전극 쌍의 전극 간 거리(d1 또는 d2)의 비를 0.6 내지 0.9로 유지하는 것이 바람직하고, 방전 셀에서 보다 안정적인 작동 상태를 유지하기 위하여, 상기 비를 0.8 내지 0.9로 유지되는 것이 보다 바람직하다.
한편, 이렇듯 다른 주사 전극 및 공통 전극 쌍 사이의 거리(d1 또는 d2)보다 제 1 영역에 근접하되 제 2 영역에 속한 유지 전극쌍의 주사 전극 및 공통 전극 쌍(Y2', X2') 사이의 거리(d2')가 훨씬 작기 때문에, 유지 과정 중 일단의 주사 전극 및 공통 전극 쌍(Y2', X2')이 구성하는 방전 셀에서 원치 않는 방전이 발생할 수 있다. 이러한 방전 오류를 방지하기 위하여 유지 전극(Y2')에 조정된 구동 펄스가 인가된다. 예를 들어, 유지 전극에 인가되는 첫번째 구동 펄스의 폭 또는 진폭은 이에 후속하는 구동 펄스의 폭 또는 진폭과 거의 동일하거나 또는 작게 설정될 수도 있다.
상기한 실시예는 발명의 명확한 이해를 위하여, 화면 표시 영역으로 보아 제 1 영역과 제 2 영역으로 분할된 듀얼 구동 플라즈마 디스플레이 패널 및 플라즈마 디스플레이 패널 제어 방법에 대하여 기술되었으나, 이에 국한되지 않고 상기 실시예에 기술된 구성 및 방법은 두 개 이상의 영역을 구비하는 플라즈마 디스플레이 패널 및 제어 방법에 대하여도 동일하게 적용될 수 있다.
상기한 바에 따른 본 발명은 다음과 같은 효과를 얻을 수 있다.
본 발명은, 영역이 시작되는 일단의 주사 전극과 공통 전극 간의 거리를 조정함으로써, 프라이밍 효과의 부재로 인하여 발생 가능했던 방전 불량 문제를 해결하여 전극쌍이 시작되는 일단에서의 주방전이 원활하게 이루어지도록 하여, 화면 품질을 개선한다.
그리고, 본 발명은, 본 발명에 따른 플라즈마 디스플레이 패널을 구동함에 있어, 유지 전극에 인가되는 첫 번째 구동 펄스의 폭과 진폭을 조정함으로써, 각각의 유지 전극쌍의 거리가 좁혀진 주사 전극과 공통 전극 사이에서 발생 가능한 방전 오류 문제를 해결한다.
본 발명은 도면에 도시된 일 실시예를 참고로 기술되었으나, 이는 예시적인 것에 불과하며, 본 기술 분야에서 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 다른 실시예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 보호 범위는 이하 첨부되는 청구 범위의 기술적 사상에 의해 한정될 것이다.
Claims (3)
- 전면 기판;상기 전면 기판에 배치된 유지 전극 쌍들;상기 유지 전극 쌍들을 덮고 있는 전면 유전층;상기 전면 기판에 대면하게 배치된 배면 기판;상기 배면 기판의 제 1 영역에 상기 유지 전극 쌍들 교차하도록 배치된 제 1 어드레스 전극들;상기 배면 기판의 제 2 영역에 상기 제 1 어드레스 전극들과 열을 이루되 상기 제 1 어드레스 전극들로부터 이격되도록 배치된 제 2 어드레스 전극들;상기 제 1 어드레스 전극들과 상기 제 2 어드레스 전극들을 덮고 있는 배면 유전층;상기 배면 유전층 상에 형성된 격벽; 그리고상기 격벽에 의해 한정되는 방전셀의 내면에 도포된 형광체를 구비한 플라즈마 디스플레이 패널로서,상기 전면 기판 상의 제 1 영역 및 제 2 영역은 상기 배면 기판의 제 1 영역 및 제 2 영역에 각각 대응하고, 상기 전면 기판의 제 1 영역에 가장 근접하며 상기 전면 기판의 제 2 영역에 배치된 유지 전극 쌍이 이루는 전극 간 거리는 다른 유지 전극 쌍의 전극 간 거리보다 좁고,상기 유지 전극쌍들은 어드레스 방전 구간 및 복수 개의 구동 펄스들이 인가되는 방전 유지 구간으로 구동되며, 상기 방전 유지 구간에서 상기 유지 전극쌍들에 인가되는 첫번째 구동 펄스의 폭 또는 진폭은 후속하는 구동 펄스의 폭 또는 진폭 보다 작은 것을 특징으로 하는 플라즈마 디스플레이 패널.
- 제 1항에 있어서, 상기 전면 기판의 제 1 영역에 가장 근접하며 상기 전면 기판의 제 2 영역에 배치된 유지 전극 쌍의 전극 간 거리와, 상기 전면 기판의 제 1 영역에 가장 근접하며 상기 전면 기판의 제 2 영역에 배치된 유지 전극 쌍이 아닌 다른 유지 전극 쌍의 전극 간 거리 간의 비는 0.6 내지 0.9:1인 것을 특징으로 하는 플라즈마 디스플레이 패널.
- 제 2항에 있어서, 상기 전면 기판의 제 1 영역에 가장 근접하며 상기 전면 기판의 제 2 영역에 배치된 유지 전극 쌍의 전극 간 거리와, 상기 전면 기판의 제 1 영역에 가장 근접하며 상기 전면 기판의 제 2 영역에 배치된 유지 전극 쌍이 아닌 다른 유지 전극 쌍의 전극 간 거리 간의 비는 0.8 내지 0.9:1인 것을 특징으로 하는 플라즈마 디스플레이 패널.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030068319A KR100553751B1 (ko) | 2003-10-01 | 2003-10-01 | 플라즈마 디스플레이 패널 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030068319A KR100553751B1 (ko) | 2003-10-01 | 2003-10-01 | 플라즈마 디스플레이 패널 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050032288A KR20050032288A (ko) | 2005-04-07 |
KR100553751B1 true KR100553751B1 (ko) | 2006-02-20 |
Family
ID=37236849
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020030068319A KR100553751B1 (ko) | 2003-10-01 | 2003-10-01 | 플라즈마 디스플레이 패널 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100553751B1 (ko) |
-
2003
- 2003-10-01 KR KR1020030068319A patent/KR100553751B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR20050032288A (ko) | 2005-04-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100615210B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100553751B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100692829B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100326882B1 (ko) | 플라즈마 디스플레이 패널 및 방전 방법 | |
KR100332056B1 (ko) | 플라즈마 디스플레이 패널 | |
KR20020050817A (ko) | 플라즈마 디스플레이 패널 | |
KR100353953B1 (ko) | 플라즈마 디스플레이 패널 | |
JP4178827B2 (ja) | プラズマディスプレイ装置 | |
KR100686854B1 (ko) | 플라즈마 디스플레이 패널 | |
JP2001076627A (ja) | プラズマディスプレイパネル | |
JP4507760B2 (ja) | プラズマディスプレイパネル | |
JP4134588B2 (ja) | プラズマディスプレイ装置 | |
KR100351465B1 (ko) | 플라즈마 디스플레이 패널 및 그 구동방법 | |
KR100366946B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100768809B1 (ko) | 플라즈마 표시장치의 방전 전극 구조 | |
JP2001307647A (ja) | Ac型プラズマディスプレイパネル | |
KR100705803B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100530862B1 (ko) | 고해상도 플라즈마 표시패널의 구조 | |
KR100542220B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100586112B1 (ko) | 플라즈마 디스플레이 장치 | |
KR100581948B1 (ko) | 플라즈마 디스플레이 패널 | |
KR100400373B1 (ko) | 플라즈마 디스플레이 패널 | |
KR20050040076A (ko) | 플라즈마 디스플레이 패널 | |
JP2004311432A (ja) | プラズマディスプレイパネル | |
KR20050052206A (ko) | 플라즈마 디스플레이 패널 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20090128 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |