KR100529075B1 - 전류 샘플/홀드 회로를 이용한 역다중화 장치와, 이를이용한 디스플레이 장치 - Google Patents

전류 샘플/홀드 회로를 이용한 역다중화 장치와, 이를이용한 디스플레이 장치 Download PDF

Info

Publication number
KR100529075B1
KR100529075B1 KR10-2003-0079089A KR20030079089A KR100529075B1 KR 100529075 B1 KR100529075 B1 KR 100529075B1 KR 20030079089 A KR20030079089 A KR 20030079089A KR 100529075 B1 KR100529075 B1 KR 100529075B1
Authority
KR
South Korea
Prior art keywords
sample
hold circuit
data
period
during
Prior art date
Application number
KR10-2003-0079089A
Other languages
English (en)
Other versions
KR20050045131A (ko
Inventor
신동용
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR10-2003-0079089A priority Critical patent/KR100529075B1/ko
Priority to US10/953,012 priority patent/US7342559B2/en
Priority to CNB2004100869634A priority patent/CN100487775C/zh
Publication of KR20050045131A publication Critical patent/KR20050045131A/ko
Application granted granted Critical
Publication of KR100529075B1 publication Critical patent/KR100529075B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • G09G3/3283Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C27/00Electric analogue stores, e.g. for storing instantaneous values
    • G11C27/02Sample-and-hold arrangements
    • G11C27/024Sample-and-hold arrangements using a capacitive memory element
    • G11C27/028Current mode circuits, e.g. switched current memories
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

본 발명은 전류 샘플/홀드 회로를 이용한 역다중화 장치, 및 이를 이용한 디스플레이 장치에 관한 것이다. 본 발명의 일실시예에 따른 역다중화 장치는 제1 구간 동안 데이터 전류를 소정 순서로 샘플링하고, 제2 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 적어도 두개의 신호선에 기입하는 제1 및 제2 샘플/홀드 회로를 포함하는 제1 샘플/홀드 회로 그룹, 및 제2 구간 동안 데이터 전류를 소정 순서로 샘플링하고, 제3 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 복수의 데이터선에 기입하는 제3 및 제4 샘플/홀드 회로를 포함하는 제2 샘플/홀드 회로 그룹을 포함한다. 본 발명의 일실시예에 따른 디스플레이 장치는 이러한 역다중화 장치를 포함하고, 짝수번째 프레임과 홀수번째 프레임에서 제1 샘플/홀드 회로 그룹의 샘플링 순서와 제2 샘플/홀드 회로 그룹의 샘플링 순서 중 적어도 하나가 서로 다르도록 설정된다.

Description

전류 샘플/홀드 회로를 이용한 역다중화 장치와, 이를 이용한 디스플레이 장치{DEMULTIPLEXER USING CURRENT SAMPLE/HOLD CIRCUIT, AND DISPLAY APPARATUS USING THE SAME}
본 발명은 디스플레이 장치에 관한 것으로서, 더욱 상세하게는 디스플레이 장치에서 데이터 전류를 역다중화(demultiplexing)하기 위한 역다중화 장치 및 방법에 관한 것이다.
도 1은 전류의 역다중화가 필요한 전류 구동 디스플레이 장치의 예로서 AMOLED(Active Matrix Organic Light Emitting Diode) 디스플레이 장치를 도시한 것이다.
도 1에 도시된 전류 구동 디스플레이 장치는 유기 EL 표시 패널(100), 데이터 구동부(200), 전류 역다중화부(DeMUX, 300), 주사 구동부(400, 500)를 포함한다.
상기 주사 구동부(400, 500)에 의해 선택된 주사선에 속한 화소(10)에는 소정의 데이터 전류가 제공되고, 데이터 전류에 대응하는 색상을 표현하게 된다. 여기서, 데이터 구동부(200)의 IC 수를 줄이기 위하여 전류 역다중화부(300)가 사용된다. 즉, 데이터 구동부(200)에서 제공된 전류는 역다중화부(300)에서 1:N 역다중화되어 N 개의 데이터선에 대응하는 화소에 공급된다. 상기 역다중화부(300)를 사용함으로써, 데이터 구동부에 필요한 IC(integrated circuit)가 줄어들어 구매 비용이 절감된다.
도 2는 종래 기술의 역다중화기에 사용되는 아날로그 스위치를 도시한 것이다.
도 2에 도시된 1:2 역다중화기는 스위치(S1, S2)를 교번으로 스위칭함으로써, 데이터 전류를 2개의 데이터선으로 출력한다. 한편, 전류 구동 패널에서 고해상도를 구현하기 위해서는 화소(10)에 데이터를 기입하는데 시간이 많이 필요하다. 하지만, 상기 종래 기술에서는 교번으로 스위칭될 때마다 화소에 데이터를 기입하여야 하므로, 데이터 구동부 IC의 개수를 줄이기 위해서는 데이터 기입의 시간을 감소시켜야 하는 단점이 있었다. 따라서 종래의 역다중화기는 고해상도의 디스플레이 장치에 사용하는 데는 부적합한 점이 있었다.
본 발명의 목적은 데이터 기입 시간을 줄이지 않고 데이터 구동부 IC의 개수를 줄일 수 있는 역다중화기를 제공하기 위한 것이다.
본 발명의 다른 목적은 모든 데이터선에 실질적으로 동일한 전류가 흐를 수 있도록 하는 역다중화기를 제공하기 위한 것이다.
본 발명의 또 다른 목적은 디스플레이 패널에 나타나는 세로 줄무늬가 제거된 디스플레이 장치를 제공하기 위한 것이다.
상기 과제를 달성하기 위하여 본 발명의 하나의 특징에 따른 디스플레이 장치는 화상 신호를 전달하는 복수의 데이터선, 선택 신호를 전달하는 복수의 주사선, 및 상기 데이터선 및 상기 주사선에 전기적으로 접속되는 복수의 화소 회로를 포함하는 디스플레이 장치로서, 상기 화상 신호에 해당되는 데이터 전류를 공급하는 데이터 구동부; 입력단이 상기 데이터 구동부에 접속되고, 출력단이 상기 복수의 데이터선 중 적어도 두개의 데이터선에 접속되는 제1 및 제2 샘플/홀드 회로 그룹을 포함하는 역다중화부; 및 상기 주사선에 상기 선택 신호를 공급하기 위한 주사 구동부를 포함하고, 상기 제1 샘플/홀드 회로 그룹은 제1 구간 동안 상기 데이터 전류를 소정 순서로 샘플링하고, 제2 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 적어도 두개의 데이터선에 기입하는 제1 및 제2 샘플/홀드 회로를 포함하고, 상기 제2 샘플/홀드 회로 그룹은 상기 제2 구간 동안 상기 데이터 전류를 소정 순서로 샘플링하고, 제3 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 복수의 데이터선에 기입하는 제3 및 제4 샘플/홀드 회로를 포함하며, 상기 제1 샘플/홀드 회로 그룹의 샘플링 순서와 상기 제2 샘플/홀드 회로 그룹의 샘플링 순서 중 적어도 하나가 어느 하나의 프레임과 다른 하나의 프레임에서 서로 다르게 설정된다.
본 발명의 다른 하나의 특징에 따른 디스플레이 장치는 화상 신호를 전달하는 복수의 데이터선, 선택 신호를 전달하는 복수의 주사선, 및 상기 데이터선 및 상기 주사선에 전기적으로 접속되는 복수의 화소 회로를 포함하는 디스플레이 장치로서, 상기 화상 신호에 해당되는 데이터 전류를 공급하는 데이터 구동부; 입력단이 상기 데이터 구동부에 접속되고, 출력단이 상기 복수의 데이터선 중 적어도 두개의 데이터선에 접속되는 제1 및 제2 샘플/홀드 회로 그룹을 포함하는 역다중화부; 및 상기 주사선에 상기 선택 신호를 공급하기 위한 주사 구동부를 포함하고, 상기 제1 샘플/홀드 회로 그룹은 제1 구간 동안 상기 데이터 전류를 소정 순서로 샘플링하고, 제2 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 적어도 두개의 데이터선에 기입하는 제1 및 제2 샘플/홀드 회로를 포함하고, 상기 제2 샘플/홀드 회로 그룹은 상기 제2 구간 동안 상기 데이터 전류를 상기 제1 샘플/홀드 회로 그룹과 다른 순서로 샘플링하고, 제3 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 적어도 두개의 데이터선에 기입하는 제3 및 제4 샘플/홀드 회로를 포함하며, 어느 하나의 프레임에서는 상기 제1 샘플/홀드 회로 그룹이 먼저 샘플링 동작을 수행하고, 다른 하나의 프레임에서는 상기 제2 샘플/홀드 회로 그룹이 먼저 샘플링 동작을 수행한다.
본 발명의 다른 하나의 특징에 따른 디스플레이 장치는 화상 신호를 전달하는 복수의 데이터선, 선택 신호를 전달하는 복수의 주사선, 및 상기 데이터선 및 상기 주사선에 전기적으로 접속되는 복수의 화소 회로를 포함하는 디스플레이 장치로서, 상기 화상 신호에 해당되는 데이터 전류를 공급하는 데이터 구동부; 입력단이 상기 데이터 구동부에 접속되고, 출력단이 상기 복수의 데이터선 중 적어도 두개의 데이터선에 접속되는 제1 및 제2 샘플/홀드 회로 그룹을 포함하는 역다중화부; 및 상기 주사선에 상기 선택 신호를 공급하기 위한 주사 구동부를 포함하고, 상기 제1 샘플/홀드 회로 그룹은 제1 구간 동안 상기 입력된 데이터 전류를 소정 순서로 샘플링하고, 제2 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 적어도 두개의 데이터선에 기입하는 제1 및 제2 샘플/홀드 회로를 포함하고, 상기 제2 샘플/홀드 회로 그룹은 상기 제2 구간 동안 상기 입력된 데이터 전류를 소정 순서로 샘플링하고, 제3 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 복수의 데이터선에 기입하는 제3 및 제4 샘플/홀드 회로를 포함하며, 상기 제1 샘플/홀드 회로 그룹의 샘플링 순서와 상기 제2 샘플/홀드 회로 그룹의 샘플링 순서 중 적어도 하나가 어느 하나의 서브 프레임과 다른 하나의 서브 프레임에서 서로 다르게 설정된다.
본 발명의 다른 하나의 디스플레이 장치는 화상 신호를 전달하는 복수의 데이터선, 선택 신호를 전달하는 복수의 주사선, 및 상기 데이터선 및 상기 주사선에 전기적으로 접속되는 복수의 화소 회로를 포함하는 디스플레이 장치로서, 상기 화상 신호에 해당되는 데이터 전류를 공급하는 데이터 구동부; 입력단이 상기 데이터 구동부에 접속되고, 출력단이 상기 복수의 데이터선 중 적어도 두개의 데이터선에 접속되는 제1 및 제2 샘플/홀드 회로 그룹을 포함하는 역다중화부; 및 상기 주사선에 상기 선택 신호를 공급하기 위한 주사 구동부를 포함하고, 상기 제1 샘플/홀드 회로 그룹은 제1 구간 동안 상기 데이터 전류를 소정 순서로 샘플링하고, 제2 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 적어도 두개의 데이터선에 기입하는 제1 및 제2 샘플/홀드 회로를 포함하고, 상기 제2 샘플/홀드 회로 그룹은 상기 제2 구간 동안 상기 데이터 전류를 상기 제1 샘플/홀드 회로 그룹과 다른 순서로 샘플링하고, 상기 제1 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 적어도 두개의 데이터선에 기입하는 제3 및 제4 샘플/홀드 회로를 포함하며, 어느 하나의 프레임에서는 상기 제1 샘플/홀드 회로 그룹이 먼저 샘플링 동작을 수행하고, 다른 하나의 프레임에서는 상기 제2 샘플/홀드 회로 그룹이 먼저 샘플링 동작을 수행한다.
본 발명의 하나의 특징에 따른 역다중화 장치는 하나의 데이터 전류를 역다중화하여 적어도 두개의 신호선에 기입하기 위한 역다중화 장치로서, 제1 구간 동안 상기 데이터 전류를 소정 순서로 샘플링하고, 제2 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 적어도 두개의 신호선에 기입하는 제1 및 제2 샘플/홀드 회로를 포함하는 제1 샘플/홀드 회로 그룹; 및 제2 구간 동안 상기 데이터 전류를 소정 순서로 샘플링하고, 상기 제1 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 복수의 데이터선에 기입하는 제3 및 제4 샘플/홀드 회로를 포함하는 제2 샘플/홀드 회로 그룹을 포함하고, 상기 제1 샘플/홀드 회로 그룹의 샘플링 순서와 상기 제2 샘플/홀드 회로의 샘플링 순서 중 적어도 하나가 가변된다.
본 발명의 다른 특징에 따른 역다중화 장치는 하나의 데이터 전류를 역다중화하여 적어도 두개의 신호선에 기입하기 위한 역다중화 장치로서, 제1 구간 동안 상기 데이터 전류를 소정 순서로 샘플링하고, 제2 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 적어도 두개의 신호선에 기입하는 제1 및 제2 샘플/홀드 회로를 포함하는 제1 샘플/홀드 회로 그룹; 및 상기 제2 구간 동안 상기 데이터 전류를 상기 제1 샘플/홀드 회로 그룹과 다른 순서로 샘플링하고 상기 제1 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 적어도 두개의 데이터선에 기입하는 제3 및 제4 샘플/홀드 회로를 포함하는 제2 샘플/홀드 회로 그룹을 포함하며, 어느 하나의 프레임에서는 상기 제1 샘플/홀드 회로 그룹이 먼저 샘플링 동작을 수행하고, 다른 하나의 프레임에서는 상기 제2 샘플/홀드 회로 그룹이 먼저 샘플링 동작을 수행된다.
이하, 본 발명의 실시예를 도면을 참조하여 상세히 설명한다.
본 발명을 명확하게 설명하기 위하여 설명과 관계없는 부분들은 도면에서 생략하였다. 또한, 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 이하의 설명에서 어떤 부분이 다른 부분과 연결되어 있다고 할 때, 이는 직접적으로 연결되어 있는 경우뿐 아니라 다른 소자를 사이에 두고 전기적으로 연결되어 있는 경우도 포함한다.
도 3a 내지 도 3d는 본 발명의 제1 실시예에 따른 역다중화부를 개념적으로 도시한 블록도이다.
구체적으로는, 도 3a 및 도 3b는 예를들어 홀수번째 주사선 선택시에 역다중화 동작을 도시한 것이고, 도 3c 및 도 3d는 짝수번째 주사선 선택시 역다중화 동작을 도시한 것이다.
도 3a 내지 도 3d에 도시된 역다중화기는 데이터 저장 수단(21, 22, 23, 24)과 입력 스위치(A1, A2, A3, A4)와 출력 스위치(B1, B2, B3, B4)를 각각 포함하는 4개의 샘플/홀드 회로를 이용한다.
각각의 샘플/홀드 회로는 입력 스위치(A1, A2, A3, A4)가 닫히면 데이터 구동부(200)로부터 입력되는 전류를 샘플링하여 전압 형태로 데이터 저장 수단에 기록하고, 출력 스위치(B1, B2, B3, B4)가 닫히면 기록된 데이터에 해당하는 전류를 데이터선(D1, D2)을 통하여 홀딩하는 기능을 한다.
이하, 본 발명의 제1 실시예에 따른 역다중화기의 동작을 설명한다.
도 3a에서, 출력 스위치(B1, B2)가 닫히고 데이터 저장 수단(21, 22)은 이전에 샘플링하여 저장한 데이터에 따른 전류를 데이터선(D1, D2)에 공급하여 선택된 홀수번째 주사선의 화소에 데이터를 기입한다. 그리고, 입력 스위치(A3)가 닫히고 데이터 저장 수단(23)은 샘플링 동작을 수행한다. 이때, 입력 스위치(A4)와 출력 스위치(B4)가 모두 열려 있는 데이터 저장 수단(24)은 대기 상태에 있게 된다.
도 3b에서, 스위치(B1, B2)는 여전히 닫혀 있고 데이터 저장 수단(21, 22)은 전술한 바와 같이 데이터선(D1, D2)에 계속 전류를 공급한다. 입력 스위치(A3)는 열리고, 데이터 저장 수단(23)은 대기 상태가 되어 샘플링하여 저장한 데이터를 계속 유지한다. 또한, 스위치(A4)가 닫히어 저장수단(24)은 샘플링 동작을 수행하게 된다.
상기 데이터 저장 수단들(23, 24)의 샘플링 동작이 완료되면, 도 3c에 도시된 바와 같이 출력 스위치(B3, B4)가 닫히고, 데이터 저장 수단(23, 24)은 샘플링하여 저장한 데이터에 따른 전류를 데이터선(D1, D2)에 공급하여 선택된 짝수번째 주사선의 화소에 데이터를 기입한다. 이때, 출력 스위치(B1, B2)는 열려 있고, 입력 스위치(A1)는 닫히어 데이터 저장 수단(21)은 샘플링 동작을 수행하게 된다.
도 3d에서는 출력 스위치(B3, B4)는 여전히 닫힌 상태로 유지되고, 데이터 기입 동작은 계속된다. 그리고, 입력 스위치(A1)가 열리어 데이터 저장 수단(21)은 대기 상태가 되고, 입력 스위치(A2)가 닫혀서 데이터 저장 수단(22)이 샘플링 동작을 수행한다.
따라서, 도 3a 내지 도 3d에 도시된 역다중화 방식에 의해, 화소에 데이터를 기입하는 시간은 확보될 수 있고, 역다중화를 하더라도 데이터 기입 시간은 줄일 필요가 없어지게 된다.
이와 같이 동작하는 1:2 역다중화기는 해당 기술 분야에서 통상의 지식을 가진 자에 의해 상기 기술 내용으로부터 1:N 역다중화기로 쉽게 확장될 수 있다.
한편, 본 발명의 명세서에서 사용되는 용어인 "샘플", "홀드"에 대해서 이하와 같이 정의한다.
전술한 도 3a 내지 3d에 도시된 샘플/홀드 동작을 살펴보면 입력단을 통하여 흐르는 전류를 샘플링하여 전압 형태로 데이터 저장 수단(21, 22, 23, 24)에 기록하는 동작과, 입력 스위치와 출력 스위치가 모두 열려 있어 기록된 데이터를 유지하면서 대기하는 상태와, 기록된 데이터에 대응하는 값으로 데이터선의 전류를 공급하는 동작을 포함한다. 따라서, 본 발명의 명세서에서, 각각의 단계를 명확히 구별하기 위하여, 상기 각각의 단계를 "샘플링" 단계, "대기" 단계, "홀딩" 단계로 정의하기로 한다.
이하, 본 발명의 일실시예에 따른 샘플/홀드 회로의 내부 구성을 상세히 설명한다.
도 4는 본 발명의 일실시예에 따른 샘플/홀드 회로의 내부 구성을 도시한 것이다.
샘플/홀드 회로(30)는 데이터 저장 수단(21) 및 스위치(A1, B1)을 포함하고, 데이터 구동부(200) 및 데이터선(Dn) 간에 접속된다. 또한, 데이터선(Dn)에는 기생 저항(R1, R2) 및 기생 커패시턴스(C1, C2, C3) 성분 등이 존재한다.
본 발명의 일실시예에 따른 데이터 저장 수단(21)은 트랜지스터(M1), 및 커패시터(Ch)를 포함하고, 스위치(A1)는 스위치(S2, S4, S5)를 포함하고, 스위치(B1)은 스위치(S3, S6)를 포함한다.
본 발명의 일실시예에 따른 샘플/홀드 회로(30)에 있어서, 스위치(S2)는 전원(VDD)과 트랜지스터(M1)의 소스 간에 접속되고, 스위치(S3)는 전원(VSS)과 트랜지스터(M1)의 드레인 간에 접속된다. 본 실시예에서는 상기 트랜지스터(M1)가 PMOS 형태이며, 전원(VDD)이 전원(VSS)보다 높은 전압을 가지는 것으로 예시되어 있지만, 이것은 하나의 예시이며 도 4에 도시된 구성에 한정되는 것은 아니다.
스위치(S4)는 트랜지스터(M1)의 게이트 및 데이터 구동부(200) 간에 접속되고, 스위치(S5)는 트랜지스터(M1)의 드레인 및 데이터 구동부(200) 간에 접속된다. 따라서, 스위치(S4, S5)가 닫히는 경우, 트랜지스터(M1)는 다이오드 연결을 형성하게 된다.
이하, 본 발명의 일실시예에 따른 샘플/홀드 회로(30)의 동작을 상세히 설명한다.
스위치(S2, S4, S5)가 닫히고, 스위치(S3, S6)가 열리는 경우, 트랜지스터(M1)는 드레인과 게이트가 서로 연결되어 다이오드 연결을 형성하고, 전류는 트랜지스터(M1)를 경유하여 전원(VDD)으로부터 데이터 구동부(200)로 흐른다. 이때, 커패시터(Ch)에는 트랜지스터(M1)에 흐르는 전류에 대응하는 게이트 및 소스간 전압이 충전된다. 이 때, 샘플/홀드 회로(30)는 데이터의 샘플링 동작을 수행하게 된다.
여기서 스위치(S2, S3, S4, S5, S6)가 모두 열리면 샘플/홀드 회로(30)는 대기 상태가 된다. 상기 대기 상태는 역다중화 장치의 또 다른 샘플/홀드 회로가 데이터선에 데이터를 홀딩하고 있는 동안 대기하고 있는 상태이다.
스위치(S2, S4, S5)가 열리고, 스위치(S3, S6)가 닫히면, 상기 커패시터(Ch)에 충전된 게이트 및 소스간 전압에 대응하는 전류가 출력단에 일정하게 유지된다. 이 때는 샘플/홀드 회로(30)는 데이터 기입 동작을 수행하게 되고, 데이터선을 통하여 데이터를 홀딩하게 된다.
도 4는 본 발명의 일실시예에 따른 역다중화부의 샘플/홀드 회로로서 적합한 회로를 도시하였으나, 본 발명의 개념이 특정 샘플/홀드 회로에 국한되는 것은 아니며, 샘플/홀드 회로를 이용하여 이하에서 설명하는 역다중화 방법을 수행하는 모든 역다중화부에 본 발명의 개념을 그대로 적용할 수 있다.
본 발명의 제1 실시예에 따른 역다중화기는 두 개의 샘플/홀드 회로가 데이터선을 통하여 데이터를 홀딩하고 있는 동안, 나머지 두개의 샘플/홀드 회로는 데이터 구동부로부터 데이터 전류를 샘플링함으로써, 데이터 기입 시간을 늘일 수 있다. 그러나, 제1 실시예에 따른 역다중화기를 사용한 결과, 디스플레이 패널에 세로 줄무늬가 생기는 것이 발견되었다. 이는 데이터선에 인가되는 전류의 차에 기인한 것으로, 전류를 먼저 샘플링한 경우와 나중에 샘플링한 경우에 홀딩 전류 값의 차이가 발생되는 현상에 기인한 것이었다.
구체적으로는, 모든 프레임에서 입력 스위치(A3)가 입력 스위치(A4)보다 먼저 닫히고, 입력 스위치(A1)가 입력 스위치(A2)보다 먼저 닫힘으로써, 데이터선(D1)에 연결된 샘플/홀드 회로는 항상 먼저 샘플링 동작을 수행하고, 데이터선(D2)에 연결된 샘플/홀드 회로는 항상 뒤에 샘플링 동작을 수행함으로써, 데이터선(D1)을 통하여 홀딩되는 전류와 데이터선(D2)을 통하여 홀딩되는 전류간에 차이가 발생되는 것이다.
따라서, 본 발명의 제2 및 제3 실시예에서는 짝수번째 프레임과 홀수번째 프레임을 나누고, 짝수번째 프레임과 홀수번째 프레임에서 샘플/홀드 회로의 샘플링 순서를 서로 다르게 함으로써 네 개의 샘플/홀드 회로의 샘플링 순서의 평균을 실질적으로 동일하도록 설정한다.
도 5a 내지 도 6d는 본 발명의 제2 실시예에 따른 1:2 역다중화부의 동작을 개략적으로 도시한 것이다.
구체적으로는, 도 5a 내지 도 5d는 홀수 프레임에서의 역다중화 동작을 도시한 것이고, 도 6a 내지 도 6d는 짝수 프레임에서의 역다중화 동작을 도시한 것이다. 또한, 도 5a, 도 5b, 도 6a, 도 6b는 홀수번째 주사선 선택시의 역다중화 동작을 도시한 것이고, 도 5c, 도 5d, 도 6c, 도 6d는 짝수번째 주사선 선택시의 역다중화 동작을 도시한 것이다.
이하, 본 발명의 제2 실시예에 따른 역다중화부의 동작을 설명한다. 다만, 도 5a 내지 도 5d에 도시된 홀수번째 프레임에서의 역다중화 동작은 제1 실시예와 동일하므로 여기서는 설명을 생략하고, 이하에서는 짝수번째 프레임에서의 동작을 설명한다.
우선, 도 6a에서, 출력 스위치(B1, B2)가 닫히고, 데이터 저장 수단(21, 22)은 이전에 샘플링하여 저장한 데이터에 따른 전류를 데이터선(D1, D2)에 공급하여 선택된 홀수번째 주사선의 화소에 데이터를 기입한다. 그리고, 입력 스위치(A4)가 닫히고 데이터 저장 수단(24)은 샘플링 동작을 수행하게 된다. 이 때, 입력 스위치(A3)와 출력 스위치(B3)가 모두 열려 있는 데이터 저장 수단(23)은 대기 상태에 있게 된다.
도 6b에서, 출력 스위치(B1, B2)는 여전히 닫혀 있고, 데이터 저장 수단(21, 22)은 전술한 바와 같이 데이터선(D1, D2)에 계속 전류를 공급한다. 또한, 입력 스위치(A4)는 열리고, 데이터 저장 수단(24)은 대기 상태가 되어 샘플링하여 저장한 데이터를 계속 유지한다. 입력 스위치(A3)가 닫히면 데이터 저장 수단은(23)은 샘플링 동작을 수행한다.
상기 데이터 저장 수단들(23, 24)의 샘플링 동작이 완료되면, 도 6c에 도시된 바와 같이, 출력 스위치(B3, B4)가 닫히고, 데이터 저장 수단(23, 24)은 샘플링하여 저장한 데이터에 따른 전류를 데이터선(D1, D2)에 공급하여 선택된 짝수번째 주사선의 화소에 데이터를 기입한다. 이때, 입력 스위치(A2)는 닫히어 데이터 저장 수단(22)은 샘플링 동작을 수행한다.
도 6d에서는 출력 스위치(B3, B4)는 여전히 닫힌 상태를 유지하고, 데이터 기입 동작을 계속된다. 그리고, 입력 스위치(A2)는 열리어 데이터 저장 수단(22)은 대기 상태가 되고, 입력 스위치(A1)가 닫혀서 데이터 저장 수단(21)은 샘플링 동작을 수행한다.
본 발명의 제2 실시예에 따르면, 역다중화 동작시 홀수 프레임과 짝수 프레임에서의 샘플링 순서를 다르게 설정한다. 즉, 홀수 프레임에서는 홀수번째 주사선과 짝수번째 주사선에서 모두 데이터선(D1) 측의 데이터 저장 수단(23, 21)이 우선적으로 샘플링 동작을 수행한 후, 데이터선(D2) 측의 데이터 저장 수단(24, 22)이 샘플링 동작을 수행한다. 짝수 프레임에서는 홀수번째 주사선과 짝수번째 주사선에서 모두 데이터선(D2) 측의 데이터 저장 수단(24, 22)이 우선적으로 샘플링 동작을 수행하고, 그 후 데이터선(D1) 측의 데이터 저장 수단(23, 21)이 샘플링 동작을 수행한다.
이와 같이, 프레임을 홀수번째 프레임과 짝수번째 프레임을 분리하여 샘플링 순서를 서로 다르게 하면, 제1 내지 제4 샘플/홀드 회로의 샘플링 순서를 평균적으로 동일하도록 설정할 수 있다. 따라서 모든 데이터선에는 평균적으로 동일한 전류가 인가되게 되고, 샘플링 순서에 따른 데이터 전류의 차로 발생되는 표시 패널의 세로 줄무늬가 제거될 수 있다.
도 7a 내지 도 8d는 본 발명의 제3 실시예에 따른 1:2 역다중화부의 동작을 개략적으로 도시한 것이다.
구체적으로는, 도 7a 내지 도 7d는 홀수 프레임에서의 역다중화 동작을 도시한 것이고, 도 8a 내지 도 8d는 짝수 프레임에서의 역다중화 동작을 도시한 것이다. 또한, 도 7a, 도 7b, 도 8a, 도 8b는 홀수번째 주사선 선택시의 역다중화 동작을 도시한 것이고, 도 7c, 도 7d, 도 8c, 도 8d는 짝수번째 주사선 선택시의 역다중화 동작을 도시한 것이다.
본 발명의 제3 실시예에 따르면, 홀수 프레임에서의 역다중화 동작은, 도 7a 내지 도 7d에 도시된 바와 같이, 홀수번째 주사선이 선택되었을 때 데이터 저장 수단(21, 22)에 의하여 전류 홀딩 동작이 수행되는 동안 데이터 저장 수단(24)이 우선적으로 샘플링 동작을 수행한 뒤에 데이터 저장 수단(23)이 샘플링 동작을 수행한다. 짝수번째 주사선이 선택되었을 때는, 데이터 저장 수단(23, 24)에 의하여 전류 홀딩 동작이 수행되고, 데이터 저장 수단(21)이 우선적으로 샘플링 동작을 수행한 뒤에 데이터 저장 수단(22)이 샘플링 동작을 수행한다.
짝수 프레임에서의 역다중화 동작은, 도 8a 내지 도 8d에 도시된 바와 같이, 홀수번째 주사선이 선택되었을 때 데이터 저장 수단(21, 22)에 의하여 전류 홀딩 동작이 수행되는 동안 데이터 저장 수단(23)이 우선적으로 샘플링 동작을 수행한 뒤에 데이터 저장 수단(24)이 샘플링 동작을 수행한다. 짝수번째 주사선이 선택되었을 때에는 데이터 저장 수단(23, 24)에 의하여 전류 홀딩 동작이 수행되며, 데이터 저장 수단(22)이 우선적으로 샘플링 동작을 수행한 뒤에 데이터 저장 수단(21)이 샘플링 동작을 수행한다.
이와 같은 방법으로, 홀수 프레임에서와 짝수 프레임에서의 샘플링 순서를 다르게 함으로써, 모든 데이터선에 평균적으로 동일한 전류가 인가되도록 할 수 있고, 데이터 기입과 동시에 샘플링 동작을 수행하고 있으므로, 화소에 데이터를 기입하는 시간은 확보될 수 있다. 그러므로, 역다중화를 하더라도 데이터 기입 시간은 줄일 필요가 없어지게 된다.
상기 실시예에서는 데이터선(D1, D2)에 인가되는 전류의 샘플링 순서를 서로 다르게 하는 방법으로서, 홀수 프레임과 짝수 프레임에서 샘플링 순서를 서로 다르게 하는 방법을 채택하고 있으나, 실시예에 따라서는 서로 다른 샘플링 순서를 갖는 두개 이상의 샘플/홀드 회로 그룹을 포함하고, 홀수 프레임과 짝수 프레임에서 상기 샘플/홀드 회로 그룹의 순서를 서로 다르게 하는 방법을 사용할 수 있다.
구체적으로는, 데이터선(D1)과 연결된 데이터 저장 수단(21)이 먼저 샘플링한 후, 데이터선(D2)과 연결된 데이터 저장 수단(22)이 샘플링하는 제1 샘플/홀드 회로 그룹과 데이터선(D2)과 연결된 데이터 저장 수단(24)이 먼저 샘플링한 후 데이터선(D1)과 연결된 데이터 저장 수단(23)이 샘플링하는 제2 샘플/홀드 회로 그룹을 포함하고, 홀수 프레임과 짝수 프레임에서 상기 제1 샘플/홀드 회로 그룹과 제2 샘플/홀드 회로 그룹의 동작 순서를 변경하면, 각 데이터선에 인가되는 평균 전류 값을 실질적으로 동일하게 할 수 있다.
이상으로 본 발명의 실시예에 대하여 상세히 설명하였다. 상기 실시예들은 설명의 편의를 위하여 본 발명의 개념이 적용된 일부의 실시예를 설명한 것으로서, 제2 및 제3 실시예에서 홀수 프레임과 짝수 프레임에서의 샘플링 순서가 서로 바뀔 수 있으며, 짝수번째 주사선과 홀수번째 주사선을 각각 서브 프레임 또는 필드로 나누어 구동할 수 있다.
구체적으로는, 홀수번째 주사선을 홀수번째 서브 프레임에서 짝수번째 주사선을 짝수번째 서브 프레임에서 구동하도록 설정하고, 각각의 주사선에 해당되는 데이터가 상술한 역다중화 방법으로 제공되도록 할 수 있다.
또한, 상기 설명에서는 프레임 또는 서브 프레임을 짝수번째와 홀수번째로 나누어 구동하는 것으로 설명하였으나, 본 발명의 개념이 이러한 특정 구분에 한정되는 것은 아니고, 각 데이터선에 평균적인 데이터 전류가 인가되도록 하기 위한 어떠한 구분도 본 발명의 범위 내에 포함된다고 볼 수 있다.
본 발명에 따르면, 데이터 기입 시간을 줄이지 않고 데이터 구동부 IC의 개수를 줄일 수 있는 역다중화기를 제공할 수 있다.
또한, 디스플레이 장치의 모든 데이터선에 실질적으로 동일한 전류가 흐를 수 있도록 할 수 있으며, 디스플레이 패널에 나타나는 세로 줄무늬를 제거할 수 있다.
도 1은 전류의 역다중화가 필요한 전류 구동 디스플레이 장치의 예로서 AMOLED 디스플레이 장치를 도시한 것이다.
도 2는 종래 기술의 역다중화기에 사용되는 아날로그 스위치를 도시한 것이다.
도 3a 내지 도 3d는 본 발명의 제1 실시예에 따른 역다중화 동작을 개략적으로 도시한 것이다.
도 4는 본 발명의 일실시예에 따른 전류 샘플/홀드 회로의 내부 구성을 도시한 것이다.
도 5a 내지 도 5d는 본 발명의 제2 실시예에 따른 홀수 프레임에서의 1:2 역다중화 동작을 개략적으로 도시한 것이다.
도 6a 내지 도 6d는 본 발명의 제2 실시예에 따른 짝수 프레임에서의 1:2 역다중화동작을 개략적으로 도시한 것이다.
도 7a 내지 도 7d는 본 발명의 제3 실시예에 따른 홀수 프레임에서의 1:2 역다중화 동작을 개략적으로 도시한 것이다.
도 8a 내지 도 8d는 본 발명의 제3 실시예에 따른 짝수 프레임에서의 1:2 역다중화 동작을 개략적으로 도시한 것이다.

Claims (31)

  1. 화상 신호를 전달하는 복수의 데이터선, 선택 신호를 전달하는 복수의 주사선, 및 상기 데이터선 및 상기 주사선에 전기적으로 접속되는 복수의 화소 회로를 포함하는 디스플레이 장치에 있어서,
    상기 화상 신호에 해당되는 데이터 전류를 공급하는 데이터 구동부;
    입력단이 상기 데이터 구동부에 접속되고, 출력단이 상기 복수의 데이터선 중 적어도 두개의 데이터선에 접속되는 제1 및 제2 샘플/홀드 회로 그룹을 포함하는 역다중화부; 및
    상기 주사선에 상기 선택 신호를 공급하기 위한 주사 구동부
    를 포함하고,
    상기 제1 샘플/홀드 회로 그룹은 제1 구간 동안 상기 데이터 전류를 소정 순서로 샘플링하고, 제2 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 적어도 두개의 데이터선에 기입하는 제1 및 제2 샘플/홀드 회로를 포함하고,
    상기 제2 샘플/홀드 회로 그룹은 상기 제2 구간 동안 상기 데이터 전류를 소정 순서로 샘플링하고, 제3 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 복수의 데이터선에 기입하는 제3 및 제4 샘플/홀드 회로를 포함하며,
    상기 제1 샘플/홀드 회로 그룹의 샘플링 순서와 상기 제2 샘플/홀드 회로 그룹의 샘플링 순서 중 적어도 하나가 어느 하나의 프레임과 다른 하나의 프레임에서 서로 다른 디스플레이 장치.
  2. 제1항에 있어서,
    상기 제3 구간은 상기 제1 구간과 실질적으로 동일한 구간인 디스플레이 장치.
  3. 제1항에 있어서,
    상기 제1 구간은 상기 복수의 주사선 중 홀수번째 주사선이 선택된 시간이고, 상기 제2 구간은 상기 복수의 주사선 중 짝수번째 주사선이 선택된 시간인 디스플레이 장치.
  4. 제1항에 있어서,
    상기 역다중화부는 상기 하나의 프레임에서 상기 제1 구간 동안에는 상기 제1 샘플/홀드 회로에서 상기 제2 샘플/홀드 회로 순으로 샘플링 동작을 수행하도록 하고, 상기 제2 구간 동안에는 상기 제3 샘플/홀드 회로에서 상기 제4 샘플/홀드 회로 순으로 샘플링 동작을 수행하도록 하는 디스플레이 장치.
  5. 제4항에 있어서,
    상기 역다중화부는 상기 다른 하나의 프레임에서 상기 제1 구간 동안 상기 제2 샘플/홀드 회로에서 상기 제1 샘플/홀드 회로 순으로 샘플링 동작을 수행하도록 하고, 상기 제2 구간 동안 상기 제4 샘플/홀드 회로에서 상기 제3 샘플/홀드 회로 순으로 샘플링 동작을 수행하도록 하는 디스플레이 장치.
  6. 제1항에 있어서,
    상기 역다중화부는 상기 하나의 프레임에서 상기 제1 구간 동안 상기 제1 샘플/홀드 회로에서 상기 제2 샘플/홀드 회로 순으로 샘플링 동작을 수행하도록 하고, 상기 제2 구간 동안 상기 제4 샘플/홀드 회로에서 상기 제3 샘플/홀드 회로 순으로 샘플링 동작을 수행하도록 하는 디스플레이 장치.
  7. 제6항에 있어서,
    상기 역다중화부는 상기 다른 하나의 프레임에서 상기 제1 구간 동안 상기 제2 샘플/홀드 회로에서 상기 제1 샘플/홀드 회로 순으로 샘플링 동작을 수행하도록 하고, 상기 제2 구간 동안 상기 제3 샘플/홀드 회로에서 상기 제4 샘플/홀드 회로 순으로 샘플링 동작을 수행하도록 하는 디스플레이 장치.
  8. 제1항에 있어서,
    상기 제1 내지 제4 샘플/홀드 회로의 샘플링 순서의 평균은 실질적으로 동일한 디스플레이 장치.
  9. 제1항에 있어서,
    상기 제1 내지 제4 샘플/홀드 회로는
    제1 트랜지스터,
    제1 제어 신호에 의하여 상기 제1 트랜지스터가 다이오드 연결을 형성하도록 상기 제1 트랜지스터와 전기적으로 연결된 제1 스위치,
    상기 제1 트랜지스터의 소스와 게이트 간에 전기적으로 연결된 커패시터,
    상기 제 1 제어 신호에 의하여 상기 제1 트랜지스터의 드레인으로 데이터를 입력하는 제2 스위치, 및
    제2 제어 신호 및 상기 커패시터에 충전된 전압을 이용하여 상기 제1 트랜지스터의 소스로 데이터를 출력하는 제3 스위치를 각각 포함하는 디스플레이 장치.
  10. 제9항에 있어서,
    상기 제1 내지 제4 샘플/홀드 회로는 제3 제어 신호에 의하여 상기 제 1 트랜지스터의 소스와 제 1 전원을 접속시키는 제 4 스위치, 및
    제 4 제어 신호에 의하여 상기 제 1 트랜지스터의 드레인과 제 2 전원을 접속시키는 제 5 스위치를 더 포함하는 디스플레이 장치.
  11. 제9항에 있어서,
    상기 제1 내지 제4 샘플/홀드 회로의 상기 제 1 트랜지스터는 PMOS 트랜지스터이고, 상기 제1 전원이 상기 제2 전원보다 높은 전압을 가지는 디스플레이 장치.
  12. 제9항에 있어서,
    상기 제1 트랜지스터는 NMOS 트랜지스터이고 상기 제1 전원이 제2 전원보다 낮은 전압을 가지는 디스플레이 장치.
  13. 화상 신호를 전달하는 복수의 데이터선, 선택 신호를 전달하는 복수의 주사선, 및 상기 데이터선 및 상기 주사선에 전기적으로 접속되는 복수의 화소 회로를 포함하는 디스플레이 장치에 있어서,
    상기 화상 신호에 해당되는 데이터 전류를 공급하는 데이터 구동부;
    입력단이 상기 데이터 구동부에 접속되고, 출력단이 상기 복수의 데이터선 중 적어도 두개의 데이터선에 접속되는 제1 및 제2 샘플/홀드 회로 그룹을 포함하는 역다중화부; 및
    상기 주사선에 상기 선택 신호를 공급하기 위한 주사 구동부
    를 포함하고,
    상기 제1 샘플/홀드 회로 그룹은 제1 구간 동안 상기 데이터 전류를 소정 순서로 샘플링하고, 제2 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 적어도 두개의 데이터선에 기입하는 제1 및 제2 샘플/홀드 회로를 포함하고,
    상기 제2 샘플/홀드 회로 그룹은 상기 제2 구간 동안 상기 데이터 전류를 상기 제1 샘플/홀드 회로 그룹과 다른 순서로 샘플링하고, 제3 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 적어도 두개의 데이터선에 기입하는 제3 및 제4 샘플/홀드 회로를 포함하며,
    어느 하나의 프레임에서는 상기 제1 샘플/홀드 회로 그룹이 먼저 샘플링 동작을 수행하고, 다른 하나의 프레임에서는 상기 제2 샘플/홀드 회로 그룹이 먼저 샘플링 동작을 수행하는 디스플레이 장치.
  14. 제13항에 있어서,
    상기 제3 구간은 상기 제1 구간과 실질적으로 동일한 구간인 디스플레이 장치.
  15. 제13항 또는 제14항에 있어서,
    상기 제1 구간은 복수의 주사선 중 홀수번째 주사선이 선택된 시간이고, 상기 제2 구간은 복수의 주사선 중 짝수번째 주사선이 선택된 시간인 디스플레이 장치.
  16. 제13항에 있어서,
    상기 제1 내지 제4 샘플/홀드 회로의 샘플링 순서의 평균은 실질적으로 동일한 디스플레이 장치.
  17. 화상 신호를 전달하는 복수의 데이터선, 선택 신호를 전달하는 복수의 주사선, 및 상기 데이터선 및 상기 주사선에 전기적으로 접속되는 복수의 화소 회로를 포함하는 디스플레이 장치에 있어서,
    상기 화상 신호에 해당되는 데이터 전류를 공급하는 데이터 구동부;
    입력단이 상기 데이터 구동부에 접속되고, 출력단이 상기 복수의 데이터선 중 적어도 두개의 데이터선에 접속되는 제1 및 제2 샘플/홀드 회로 그룹을 포함하는 역다중화부; 및
    상기 주사선에 상기 선택 신호를 공급하기 위한 주사 구동부
    를 포함하고,
    상기 제1 샘플/홀드 회로 그룹은 제1 구간 동안 상기 입력된 데이터 전류를 소정 순서로 샘플링하고, 제2 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 적어도 두개의 데이터선에 기입하는 제1 및 제2 샘플/홀드 회로를 포함하고,
    상기 제2 샘플/홀드 회로 그룹은 상기 제2 구간 동안 상기 입력된 데이터 전류를 소정 순서로 샘플링하고, 제3 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 복수의 데이터선에 기입하는 제3 및 제4 샘플/홀드 회로를 포함하며,
    상기 제1 샘플/홀드 회로 그룹의 샘플링 순서와 상기 제2 샘플/홀드 회로 그룹의 샘플링 순서 중 적어도 하나가 어느 하나의 서브 프레임과 다른 하나의 서브 프레임에서 서로 다른 디스플레이 장치.
  18. 제17항에 있어서,
    상기 제3 구간은 상기 제1 구간과 실질적으로 동일한 구간인 디스플레이 장치.
  19. 제17항 또는 제18항에 있어서,
    상기 제1 구간은 상기 복수의 주사선 중 홀수번째 주사선이 선택된 시간이고, 상기 제2 구간은 상기 복수의 주사선 중 짝수번째 주사선이 선택된 시간인 디스플레이 장치.
  20. 제17항 또는 제18항에 있어서,
    상기 역다중화부는 상기 하나의 서브 프레임에서 상기 제1 구간 동안에는 상기 제1 샘플/홀드 회로에서 상기 제2 샘플/홀드 회로 순으로 샘플링 동작을 수행하도록 하고, 상기 제2 구간 동안에는 상기 제3 샘플/홀드 회로에서 상기 제4 샘플/홀드 회로 순으로 샘플링 동작을 수행하도록 하는 디스플레이 장치.
  21. 제20항에 있어서,
    상기 역다중화부는 상기 다른 하나의 서브 프레임에서 상기 제1 구간 동안 상기 제2 샘플/홀드 회로에서 상기 제1 샘플/홀드 회로 순으로 샘플링 동작을 수행하도록 하고, 상기 제2 구간 동안 상기 제4 샘플/홀드 회로에서 상기 제3 샘플/홀드 회로 순으로 샘플링 동작을 수행하도록 하는 디스플레이 장치.
  22. 제17항 또는 제18항에 있어서,
    상기 역다중화부는 상기 하나의 서브 프레임에서 상기 제1 구간 동안 상기 제1 샘플/홀드 회로에서 상기 제2 샘플/홀드 회로 순으로 샘플링 동작을 수행하도록 하고, 상기 제2 구간 동안 상기 제4 샘플/홀드 회로에서 상기 제3 샘플/홀드 회로 순으로 샘플링 동작을 수행하도록 하는 디스플레이 장치.
  23. 제22항에 있어서,
    상기 역다중화부는 상기 다른 하나의 서브 프레임에서 상기 제1 구간 동안 상기 제2 샘플/홀드 회로에서 상기 제1 샘플/홀드 회로 순으로 샘플링 동작을 수행하도록 하고, 상기 제2 구간 동안 상기 제3 샘플/홀드 회로에서 상기 제4 샘플/홀드 회로 순으로 샘플링 동작을 수행하도록 하는 디스플레이 장치.
  24. 제17항에 있어서,
    상기 제1 내지 제4 샘플/홀드 회로의 샘플링 순서의 평균은 실질적으로 동일한 디스플레이 장치.
  25. 제17항에 있어서,
    상기 제1 내지 제4 샘플/홀드 회로는
    제1 트랜지스터,
    제1 제어 신호에 의하여 상기 제1 트랜지스터가 다이오드 연결을 형성하도록 상기 제1 트랜지스터와 전기적으로 연결된 제1 스위치,
    상기 제1 트랜지스터의 소스와 게이트 간에 전기적으로 연결된 커패시터,
    상기 제 1 제어 신호에 의하여 상기 제1 트랜지스터의 드레인으로 데이터를 입력하는 제2 스위치, 및
    제2 제어 신호 및 상기 커패시터에 충전된 전압을 이용하여 상기 제1 트랜지스터의 소스로 데이터를 출력하는 제3 스위치를 각각 포함하는 디스플레이 장치.
  26. 제25항에 있어서,
    상기 제1 내지 제4 샘플/홀드 회로는 제3 제어 신호에 의하여 상기 제 1 트랜지스터의 소스와 제 1 전원을 접속시키는 제 4 스위치, 및
    제 4 제어 신호에 의하여 상기 제 1 트랜지스터의 드레인과 제 2 전원을 접속시키는 제 5 스위치를 더 포함하는 디스플레이 장치.
  27. 화상 신호를 전달하는 복수의 데이터선, 선택 신호를 전달하는 복수의 주사선, 및 상기 데이터선 및 상기 주사선에 전기적으로 접속되는 복수의 화소 회로를 포함하는 디스플레이 장치에 있어서,
    상기 화상 신호에 해당되는 데이터 전류를 공급하는 데이터 구동부;
    입력단이 상기 데이터 구동부에 접속되고, 출력단이 상기 복수의 데이터선 중 적어도 두개의 데이터선에 접속되는 제1 및 제2 샘플/홀드 회로 그룹을 포함하는 역다중화부; 및
    상기 주사선에 상기 선택 신호를 공급하기 위한 주사 구동부
    를 포함하고,
    상기 제1 샘플/홀드 회로 그룹은 제1 구간 동안 상기 데이터 전류를 소정 순서로 샘플링하고, 제2 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 적어도 두개의 데이터선에 기입하는 제1 및 제2 샘플/홀드 회로를 포함하고,
    상기 제2 샘플/홀드 회로 그룹은 상기 제2 구간 동안 상기 데이터 전류를 상기 제1 샘플/홀드 회로 그룹과 다른 순서로 샘플링하고, 상기 제1 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 적어도 두개의 데이터선에 기입하는 제3 및 제4 샘플/홀드 회로를 포함하며,
    어느 하나의 서브 프레임에서는 상기 제1 샘플/홀드 회로 그룹이 먼저 샘플링 동작을 수행하고, 다른 하나의 서브 프레임에서는 상기 제2 샘플/홀드 회로 그룹이 먼저 샘플링 동작을 수행하는 디스플레이 장치.
  28. 하나의 데이터 전류를 역다중화하여 적어도 두개의 신호선에 기입하기 위한 역다중화 장치에 있어서,
    제1 구간 동안 상기 데이터 전류를 소정 순서로 샘플링하고, 제2 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 적어도 두개의 신호선에 기입하는 제1 및 제2 샘플/홀드 회로를 포함하는 제1 샘플/홀드 회로 그룹; 및
    제2 구간 동안 상기 데이터 전류를 소정 순서로 샘플링하고, 상기 제1 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 복수의 데이터선에 기입하는 제3 및 제4 샘플/홀드 회로를 포함하는 제2 샘플/홀드 회로 그룹
    을 포함하고,
    상기 제1 샘플/홀드 회로 그룹의 샘플링 순서와 상기 제2 샘플/홀드 회로의 샘플링 순서 중 적어도 하나가 가변되는 역다중화 장치.
  29. 제28항에 있어서,
    상기 제1 내지 제4 샘플/홀드 회로는
    제1 트랜지스터,
    제1 제어 신호에 의하여 상기 제1 트랜지스터가 다이오드 연결을 형성하도록 상기 제1 트랜지스터와 전기적으로 연결된 제1 스위치,
    상기 제1 트랜지스터의 소스와 게이트 간에 전기적으로 연결된 커패시터,
    상기 제 1 제어 신호에 의하여 상기 제1 트랜지스터의 드레인으로 데이터를 입력하는 제2 스위치, 및
    제2 제어 신호 및 상기 커패시터에 충전된 전압을 이용하여 상기 제1 트랜지스터의 소스로 데이터를 출력하는 제3 스위치를 각각 포함하는 역다중화 장치.
  30. 제29항에 있어서,
    상기 제1 내지 제4 샘플/홀드 회로는 제3 제어 신호에 의하여 상기 제 1 트랜지스터의 소스와 제 1 전원을 접속시키는 제 4 스위치, 및
    제 4 제어 신호에 의하여 상기 제 1 트랜지스터의 드레인과 제 2 전원을 접속시키는 제 5 스위치를 더 포함하는 역다중화 장치.
  31. 하나의 데이터 전류를 역다중화하여 적어도 두개의 신호선에 기입하기 위한 역다중화 장치에 있어서,
    제1 구간 동안 상기 데이터 전류를 소정 순서로 샘플링하고, 제2 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 적어도 두개의 신호선에 기입하는 제1 및 제2 샘플/홀드 회로를 포함하는 제1 샘플/홀드 회로 그룹; 및
    상기 제2 구간 동안 상기 데이터 전류를 상기 제1 샘플/홀드 회로 그룹과 다른 순서로 샘플링하고 상기 제1 구간 동안 상기 샘플링하여 저장한 데이터에 해당되는 전류를 상기 적어도 두개의 데이터선에 기입하는 제3 및 제4 샘플/홀드 회로를 포함하는 제2 샘플/홀드 회로 그룹
    을 포함하며,
    어느 하나의 프레임에서는 상기 제1 샘플/홀드 회로 그룹이 먼저 샘플링 동작을 수행하고, 다른 하나의 프레임에서는 상기 제2 샘플/홀드 회로 그룹이 먼저 샘플링 동작을 수행하는 역다중화 장치.
KR10-2003-0079089A 2003-11-10 2003-11-10 전류 샘플/홀드 회로를 이용한 역다중화 장치와, 이를이용한 디스플레이 장치 KR100529075B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR10-2003-0079089A KR100529075B1 (ko) 2003-11-10 2003-11-10 전류 샘플/홀드 회로를 이용한 역다중화 장치와, 이를이용한 디스플레이 장치
US10/953,012 US7342559B2 (en) 2003-11-10 2004-09-28 Demultiplexer using current sample/hold circuit, and display device using the same
CNB2004100869634A CN100487775C (zh) 2003-11-10 2004-10-20 使用电流采样/保持电路的解多路复用器及显示设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2003-0079089A KR100529075B1 (ko) 2003-11-10 2003-11-10 전류 샘플/홀드 회로를 이용한 역다중화 장치와, 이를이용한 디스플레이 장치

Publications (2)

Publication Number Publication Date
KR20050045131A KR20050045131A (ko) 2005-05-17
KR100529075B1 true KR100529075B1 (ko) 2005-11-15

Family

ID=34545815

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-0079089A KR100529075B1 (ko) 2003-11-10 2003-11-10 전류 샘플/홀드 회로를 이용한 역다중화 장치와, 이를이용한 디스플레이 장치

Country Status (3)

Country Link
US (1) US7342559B2 (ko)
KR (1) KR100529075B1 (ko)
CN (1) CN100487775C (ko)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100578911B1 (ko) * 2003-11-26 2006-05-11 삼성에스디아이 주식회사 전류 역다중화 장치 및 이를 이용한 전류 기입형 표시 장치
KR100578913B1 (ko) * 2003-11-27 2006-05-11 삼성에스디아이 주식회사 역다중화기를 이용한 표시 장치 및 그 구동 방법
KR100578914B1 (ko) * 2003-11-27 2006-05-11 삼성에스디아이 주식회사 역다중화기를 이용한 표시 장치
KR100589381B1 (ko) 2003-11-27 2006-06-14 삼성에스디아이 주식회사 역다중화기를 이용한 표시 장치 및 그 구동 방법
KR100600350B1 (ko) 2004-05-15 2006-07-14 삼성에스디아이 주식회사 역다중화 및 이를 구비한 유기 전계발광 표시 장치
KR100622217B1 (ko) * 2004-05-25 2006-09-08 삼성에스디아이 주식회사 유기 전계발광 표시장치 및 역다중화부
KR100581799B1 (ko) * 2004-06-02 2006-05-23 삼성에스디아이 주식회사 유기 전계발광 표시소자 및 역다중화부
KR100805542B1 (ko) * 2004-12-24 2008-02-20 삼성에스디아이 주식회사 발광 표시장치 및 그의 구동방법
TWI275056B (en) * 2005-04-18 2007-03-01 Wintek Corp Data multiplex circuit and its control method
TWI296111B (en) * 2005-05-16 2008-04-21 Au Optronics Corp Display panels, and electronic devices and driving methods using the same
TWI318718B (en) * 2005-09-23 2009-12-21 Prime View Int Co Ltd A pixel sample circuit for actve matrix display
KR101462225B1 (ko) * 2008-03-25 2014-11-19 삼성디스플레이 주식회사 전기영동 표시장치 및 이의 구동방법
US9728271B2 (en) * 2015-10-30 2017-08-08 Sony Semiconductor Solutions Corporation Charge injection noise reduction in sample-and-hold circuit

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100430091B1 (ko) * 1997-07-10 2004-07-15 엘지.필립스 엘시디 주식회사 액정표시장치
JP3930729B2 (ja) * 2001-11-30 2007-06-13 富士通株式会社 半導体装置並びにこれを用いたフラットパネル表示装置及びそのデータドライバ
KR100649243B1 (ko) * 2002-03-21 2006-11-24 삼성에스디아이 주식회사 유기 전계발광 표시 장치 및 그 구동 방법
KR100905330B1 (ko) * 2002-12-03 2009-07-02 엘지디스플레이 주식회사 액정표시장치의 데이터 구동 장치 및 방법
KR100914781B1 (ko) * 2002-12-16 2009-09-01 엘지디스플레이 주식회사 액정표시장치의 데이터 구동 장치 및 방법

Also Published As

Publication number Publication date
CN1617211A (zh) 2005-05-18
US7342559B2 (en) 2008-03-11
US20050099370A1 (en) 2005-05-12
KR20050045131A (ko) 2005-05-17
CN100487775C (zh) 2009-05-13

Similar Documents

Publication Publication Date Title
KR100649244B1 (ko) 역다중화 장치 및 이를 이용한 디스플레이 장치
KR100515318B1 (ko) 표시 장치와 그 구동 방법
US20100053128A1 (en) Current sample and hold circuit and method and demultiplexer and display device using the same
KR100578911B1 (ko) 전류 역다중화 장치 및 이를 이용한 전류 기입형 표시 장치
TWI261213B (en) Optoelectronic apparatus and electronic machine
KR100529075B1 (ko) 전류 샘플/홀드 회로를 이용한 역다중화 장치와, 이를이용한 디스플레이 장치
KR100649245B1 (ko) 역다중화 장치 및 이를 이용한 디스플레이 장치
US8040300B2 (en) Demultiplexer and display device using the same
TWI537922B (zh) Display device
CN100369080C (zh) 使用多路分解器的显示装置及其驱动方法
KR100740101B1 (ko) 유기 발광 표시 장치 및 그 구동 방법
KR100627419B1 (ko) 유기 발광 표시 장치 및 그 구동 방법
KR100749487B1 (ko) 전류 샘플/홀드 회로 및 이를 이용한 표시 장치
KR100739638B1 (ko) 전류 샘플/홀드 회로 및 이를 이용한 표시 장치
KR100272284B1 (ko) 디멀티플렉서 및 그를 이용한 액정 패널
JP4044537B2 (ja) 表示装置及びその駆動方法
KR100627418B1 (ko) 유기 발광 표시 장치 및 그 구동 방법
JP2007233287A (ja) 表示装置、アレイ基板、及び表示装置の駆動方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121031

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20131031

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20141030

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20151030

Year of fee payment: 11

LAPS Lapse due to unpaid annual fee