KR100515103B1 - 제어장치용 롬이 제거된 메인보드에서 포스트 실행 방법 - Google Patents

제어장치용 롬이 제거된 메인보드에서 포스트 실행 방법 Download PDF

Info

Publication number
KR100515103B1
KR100515103B1 KR10-2003-0010734A KR20030010734A KR100515103B1 KR 100515103 B1 KR100515103 B1 KR 100515103B1 KR 20030010734 A KR20030010734 A KR 20030010734A KR 100515103 B1 KR100515103 B1 KR 100515103B1
Authority
KR
South Korea
Prior art keywords
serial number
main board
controller
bios
rom
Prior art date
Application number
KR10-2003-0010734A
Other languages
English (en)
Other versions
KR20040075221A (ko
Inventor
이태현
Original Assignee
주식회사 삼보컴퓨터
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 삼보컴퓨터 filed Critical 주식회사 삼보컴퓨터
Priority to KR10-2003-0010734A priority Critical patent/KR100515103B1/ko
Publication of KR20040075221A publication Critical patent/KR20040075221A/ko
Application granted granted Critical
Publication of KR100515103B1 publication Critical patent/KR100515103B1/ko

Links

Classifications

    • DTEXTILES; PAPER
    • D01NATURAL OR MAN-MADE THREADS OR FIBRES; SPINNING
    • D01DMECHANICAL METHODS OR APPARATUS IN THE MANUFACTURE OF ARTIFICIAL FILAMENTS, THREADS, FIBRES, BRISTLES OR RIBBONS
    • D01D1/00Treatment of filament-forming or like material
    • D01D1/06Feeding liquid to the spinning head
    • DTEXTILES; PAPER
    • D01NATURAL OR MAN-MADE THREADS OR FIBRES; SPINNING
    • D01DMECHANICAL METHODS OR APPARATUS IN THE MANUFACTURE OF ARTIFICIAL FILAMENTS, THREADS, FIBRES, BRISTLES OR RIBBONS
    • D01D13/00Complete machines for producing artificial threads
    • D01D13/02Elements of machines in combination

Landscapes

  • Engineering & Computer Science (AREA)
  • Mechanical Engineering (AREA)
  • Textile Engineering (AREA)
  • Stored Programmes (AREA)

Abstract

제어장치용 롬이 제거된 메인 보드에서 포스트 실행방법이 개시되어 있다. 본 발명은 랜 제어장치 및 직렬 인터페이스 제어장치 중 적어도 하나를 포함하는 제어 장치가 메인 보드에 탑재된 시스템에 있어서, a) 상기 메인 보드에 탑재된 바이오스에 상기 시스템의 제품 시리얼 번호가 저장되어 있는지 여부를 판단하는 단계; b) 상기 단계 a)의 판단 결과, 상기 제품 시리얼 번호가 상기 바이오스에 저장되어 있는 경우, 상기 제품 시리얼 번호를 이용하여 맥주소 및 글로벌 고유 아이디를 각각 설정하는 단계; c) 상기 단계 a)의 판단 결과, 상기 제품 시리얼 번호가 상기 바이오스에 저장되어 있지 않은 경우, 탁상 관리 인터페이스의 소정의 위치에 저장되어 있는 시리얼 번호를 이용하여 맥주소 및 글로벌 고유 아이디를 각각 설정하는 단계; 및 d) 상기 맥주소 및 랜 제어장치의 칩셋 정보를 상기 랜 제어장치에 프로그래밍하고, 상기 글로벌 고유 아이디 및 직렬 인터페이스 제어장치의 칩셋 정보는 상기 직렬 인터페이스 제어장치에 프로그래밍하는 단계를 포함하는 것을 특징으로 하여, 생산 공정 중에 롬 또는 이이피롬을 프로그래밍하는 단계를 수행하지 않기 때문에 생산 효율을 가져 올 수 있다.

Description

제어장치용 롬이 제거된 메인보드에서 포스트 실행 방법{Method Of Implementing POST in Main Board Where ROM For Control Device Is Eliminated }
본 발명은 컴퓨터 시스템에 관한 것으로, 보다 상세하게는 랜 제어장치 및 직렬 인터페이스 제어장치에 각각 연결된 롬이 제거된 메인 보드에서 포스트 실행 방법에 관한 것이다.
퍼스널 컴퓨터는 중앙처리장치(CPU)와 연관된 휘발성 및 비휘발성 메모리(임의 접근 메모리(RAM)와 기본적인 입출력 시스템 판독 전용 메모리(BIOS ROM)을 포함함)를 갖는 시스템 유닛과 시스템 모니터, 키보드, 하나 이상의 플로피 디스켓 드라이브, CD-ROM 드라이브, 고정 디스크 기억 장치 드라이브, 예컨대 마우스 같은 포인팅 디바이스, 그리고 선택적인 네트워크 인터페이스 어댑터를 포함한다.
이러한 시스템들의 한 가지 특색 있는 특징은 이 성분들을 서로 전기적으로 연결하기 위하여 메인 보드인 마더 보드(Mother Board) 또는 시스템 플래너(System Planner)를 이용한다는 것이다.
퍼스널 컴퓨터의 시스템에서 랜 제어장치 또는 IEEE 1394 인터페이스 제어장치를 구현하는 방법으로 PCI(Peripheral Component Interconnect) 슬롯(Slot)에 장착하여 사용할 수 있도록 애드인(Add In) 카드 형태로 제공하는 방법이 있다. 또한, 컴퓨터 제조회사에서 컴퓨터의 마더보드(Mother Board, 이하 메인보드라 한다) 상에 상기 제어장치를 온 보드화 즉, 메인보드 상에 상기 제어장치를 탑재하는 방법이 있다.
도 1은 종래의 메인 보드를 개략적으로 도시한 구성도이다.
도 1을 참조하면, 컴퓨터 시스템은 메인 보드, 상기 메인 보드를 포함한 컴퓨터 시스템에 전원을 공급하는 전원, 메인 보드와 연결되어 있는 운영 시스템(OS)을 포함하여 구성된다.
메인 보드는 컴퓨터 시스템의 중심부로 입력되는 명령을 해석하고 실행하는 중앙 처리 장치(CPU, 40), 운영 체제에서 주변의 입출력 장치를 구동하기 위해 사용되는 루틴의 모임으로 구성된 바이오스(BIOS, 50), 랜 제어장치(60), 직렬 인터페이스인 IEEE 1394 인터페이스 제어장치(80), 및 여러 칩셋을 포함한다.
상기 메인 보드에 탑재되어 있는 칩셋은 고밀도 집적 회로(VLSI)로써 디바이스들(Devices)간, 예컨대 프로세서와 메모리, PCI 슬롯에 연결된 그래픽 카드나 랜카드의 데이터 전송을 책임진다.
메인보드의 칩셋은 크게 노스 브리지(10) 및 사우스 브리지(20)로 나뉜다. 노스 브리지(10)는 CPU(40)와 시스템 메모리(14) 사이의 인터페이스 역할을 하며, 또한 사우스 브리지(20)와 그래픽 카드(12) 사이의 인터페이스 역할을 한다. 사우스 브리지(20)는 주로 속도가 낮은 버스( Bus)에 연결되며, 상기 버스에 연결되는 디바이스는 하드디스크 장치(22), USB 장치(24), BIOS(50), 랜 인터페이스(LAN Interface) 제어장치(60), 및 IEEE 1394 제어장치(80)를 포함한다. 상기 IEEE 1394 제어장치(80)는 시리얼 인터페이스(Serial Interface)의 규격으로 움직이는 화면이나 음성 등의 대용량의 데이터 전송용이다.
상기 랜 인터페이스 제어장치(60)에 제1 롬(70)이 연결되고, 상기 IEEE 1394 제어장치(80)에 제2 롬(90)이 연결된다. 이 때, 상기 롬 대신 전기적 소거와 기록이 가능한 이이피롬(EEPROM)을 연결할 수 있다. 상기 제어장치들에 각각 롬 또는 이이피롬이 연결되어 컴퓨터 시스템에 전원이 인가된 후에 상기 롬 또는 이이피롬에 저장된 정보가 각 제어장치에 로드(Load)되도록 설계되어 있다.
도 2는 도 1의 메인 보드가 적용된 컴퓨터 시스템을 생산하기 위한 작업 공정 과정을 도시한 순서도이다.
도시한 바와 같이, 랜 제어장치(60) 또는 IEEE 1394 제어장치(80)를 메인 보드(20)에 온 보드화하는 경우 생산 과정은 다음과 같다.
시리얼 번호, 유유 아이디 등의 시스템 정보를 탁상 관리 인터페이스(DMI, Desktop Management Interface)를 통하여 프로그래밍 한다(S10). 이 때, 각각의 컴퓨터 시스템 마다 고유의 인식번호를 부여하기 위해서는 시리얼 번호를 관리하여 생산한다(S12).
그리고, 유틸리티 프로그램을 이용하여 각각의 롬 또는 이이피롬에 데이터를 저장 또는 프로그램하는 과정을 수행해야 하며, 생산하는 시스템 마다 시리얼 번호를 다르게 하여, 롬에 소정의 데이터를 저장하여 시스템을 생산한 후 테스트를 한다(S14, S16, S18, S20, S22).
랜 제어장치용 롬(70)에 프로그램 되는 소정의 데이터 내용은, 랜 제어장치의 아이디, PCI(Peripheral Component Interconnect) 서브 시스템의 벤더 아이디와 디바이스 아이디, 피시아이 최소 그랜트 타이머(PCI Minimum Grant Timer), 피시아이 최대 레이턴시 타이머(PCI Maximum Latency Timer)와 같은 피시아이 레지스터 설정 내용과 전원 관리 관련 내용, 제어장치 고유의 설정 내용 그리고 맥 주소(MAC Address) 등을 포함하고 있다.
맥 주소는 랜에 연결되는 모든 포트나 장치에 필요한 표준화된 데이터 링크 계층 주소로써, 네트워크 상의 다른 장치들은 이 맥 주소를 사용하여 네트워크 내의 특정한 포트를 찾고, 라우팅 테이블과 데이터 구조를 만들거나 업데이트 한다.
상기 맥주소의 길이는 6바이트이고, 전 세계적으로 고유하게 할당되어 있는 것으로 미국 전기 전자 학회(IEEE)에서 관리한다.
이런 맥 주소는 하드웨어 주소, 맥 레이어 주소, 물리적 주소 등의 이름으로도 표현한다. 맥 주소의 상위 3바이트는 랜 제어장치의 벤더에게 할당되는데, 이른바 벤더 아이디로 명명된다. 하위 3 바이트는 개개의 제품에 할당되는 시리얼 번호가 된다.
IEEE 1394는 오디오, 비디오 기기의 디지털화로 인한 멀티미디어 환경 부상에 따라, 개인용 컴퓨터와 가전 기기 등을 하나의 멀티미디어 인터페이스로 연결해 주는 새로운 디지털 인터페이스로 고속의 실시간 데이터 전송을 가능하게 해주는 직렬 인터페이스이다.
또한, IEEE 1394 제어장치의 경우에 연동하는 롬 또는 이이피롬(EEPROM)이 반드시 필요하다. 상기 롬 또는 이이피롬에 포함되는 내용은 제어장치의 아이디, 피시아이 서브시스템의 벤더 아이디와 디바이스 아이디, 피시아이 최소 그랜트 타이머, 피시아이 최대 레이턴시 타이머와 같은 피시아이 레지스터 설정 내용과 전원 관리 관련 내용, 제어장치 고유의 설정 내용 그리고 글로벌 고유 아이디 등이 있다.
상기 글로벌 고유 아이디는 총 64비트(8바이트)의 크기로 되어 있고, IEEE에서 할당하는 24비트(3바이트)의 벤더 아이디와 40 비트(5바이트)의 유일한 시리얼 번호로 구성된다. 각 회사는 40비트의 시리얼 번호를 이용하여 각각의 시스템을 구별할 수 있도록 설계해야 한다.
도 3은 종래의 바이오스에서의 포스트 과정을 도시한 순서도이다.
바이오스(BIOS)는 메인보드와 주변기기를 제어하는 관리 프로그램이 저장되어 있는 곳으로 시스템이 부팅되는 동안 처음으로 실행되는 부분이다.
도 3을 참조하면, 컴퓨터 시스템에 전원을 인가하면 메인 보드에 내장되어 있는 바이오스(BIOS)에 의하여 제어 장치 및 디바이스를 초기화, 설정 및 테스트가 수행된다(S50, S52, S54, S56).
테스트 결과 오류가 검출되지 않는 경우, 부트 스트랩 로더(Bootstrap Loader)가 실행되고, 상기 바이오스는 인터럽트 제어권을 운영 체제로 넘겨 주게 된다(S58, S60).
이와 같이 랜 제어 장치 및 IEEE 1394 제어장치를 메인 보드에 온 보드화할 경우, 각각 연동하는 롬 또는 이이피롬을 함께 온 보드화 해야 하므로써 제조 비용이 발생하며, 또한 이이피롬에 데이터를 저장하기 위해 데이터를 프로그램하는 과정을 수행하기 때문에 생산하는 과정에 작업공수가 추가적으로 들어 생산의 비효율성을 발생시키는 문제점이 있어 왔다.
본 발명은 상기한 사정을 감안하여 창출된 것으로 본 발명의 목적은, 랜 제어장치 및 IEEE 1394 제어장치를 메인 보드 상에 온보드(Onboard)할 때 반드시 필요했던 롬(ROM) 또는 이이피롬(EPPROM)을 제거하고 그와 같은 역할을 시스템 바이오스(Basic Input Output System, BIOS)의 자기 검사(Power On Self Test, POST)과정 내에서 실행시키기 위한 제어장치용 롬이 제거된 메인 보드에서 포스트 실행 방법을 제공하는데 있다.
상기 목적을 달성하기 위한 본 발명의 일 관점에 따른 제어장치용 롬이 제거된 메인 보드에서 포스트 실행방법은, 랜 제어장치 및 직렬 인터페이스 제어장치 중 적어도 하나를 포함하는 제어 장치가 메인 보드에 탑재된 시스템에 있어서, a) 상기 메인 보드에 탑재된 바이오스에 상기 시스템의 제품 시리얼 번호가 저장되어 있는지 여부를 판단하는 단계; b) 상기 단계 a)의 판단 결과, 상기 제품 시리얼 번호가 상기 바이오스에 저장되어 있는 경우, 상기 제품 시리얼 번호를 이용하여 맥주소 및 글로벌 고유 아이디를 각각 설정하는 단계; c) 상기 단계 a)의 판단 결과, 상기 제품 시리얼 번호가 상기 바이오스에 저장되어 있지 않은 경우, 탁상 관리 인터페이스의 소정의 위치에 저장되어 있는 시리얼 번호를 이용하여 맥주소 및 글로벌 고유 아이디를 각각 설정하는 단계; 및 d) 상기 맥주소 및 랜 제어장치의 칩셋 정보를 상기 랜 제어장치에 프로그래밍하고, 상기 글로벌 고유 아이디 및 직렬 인터페이스 제어장치의 칩셋 정보는 상기 직렬 인터페이스 제어장치에 프로그래밍하는 단계를 포함하여 구성되는 것을 특징으로 한다.
바람직하게는, 상기 랜 제어장치의 칩셋 정보는 랜 제어장치의 아이디, 랜 제어장치 고유의 설정 내용, 및 맥 주소를 포함하며, 상기 직렬 인터페이스 제어장치의 칩셋 정보는 직렬 인터페이스 제어장치의 아이디, 직렬 인터페이스 제어장치 고유의 설정 내용, 및 글로벌 고유 아이디를 포함하는 것을 특징으로 하고,
상기 맥주소 및 글로벌 고유 아이디는 바이오스에 저장되어 있는 제품 시리얼 번호 또는 탁상 관리 인터페이스의 소정의 위치에 저장되어 있는 시리얼 번호를 독출하고 제조사 아이디와 결합하여 각각 형성되는 것을 특징으로 한다.
상기 글로벌 고유 아이디는, 바이오스에 저장되어 있는 제품 시리얼 번호 또는 탁상 관리 인터페이스의 소정의 위치에 저장되어 있는 시리얼 번호에 3 바이트를 할당하고, 제조사 아이디에 3 바이트를 할당하며, 나머지 2 바이트에는 모두 영(0)으로 설정하는 것을 특징으로 한다.
보다 바람직하게는, 상기 글로벌 고유 아이디는, 바이오스의 소정의 롬에 저장되어 있는 제품 시리얼 번호 또는 탁상 관리 인터페이스의 소정의 위치에 저장되어 있는 시리얼 번호에 3 바이트를 할당하고, 제조사 아이디에 3 바이트를 할당하며, 나머지 2 바이트에는 상기 시스템의 소정의 정보를 할당하는 것을 특징으로 하고,
상기 시스템은 컴퓨터, 개인용 정보 단말기, 이동 단말기, 및 셋톱 박스 중 적어도 하나를 포함하는 임베디드 시스템인 것을 특징으로 한다.
따라서 본 발명에 의하면, 메인 보드에 온 보드화 되어 있는 제어장치와 연동하는 롬 또는 이이피롬에 프로그래밍하는 단계를 생산 공정 중 수행하지 않기 때문에 생산 효율을 가져 올 수 있다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예에 대하여 설명한다.
도 4는 본 발명이 적용된 메인 보드를 도시한 구성도이다.
상기 메인 보드(Main Board)는 컴퓨터, 개인용 정보 단말기, 이동 단말기, 및 셋톱 박스에 각각 구비된다.도 4를 참조하면, 메인 보드(Main Board)에는 중앙처리장치(Central Processing Unit, 400, 이하 CPU라 한다)가 노스 브리지(100)를 통하여 사우스 브리지(200), 시스템 메모리(140), 및 그래픽 카드(120)와 연결되어 있다. 또한, 상기 노스 브리지(100)와 연결되어 있는 사우스 브리지(200)는 하드디스크 장치(220), USB 장치(240), 바이오스(Basic Input Output System, 500), LAN 제어 장치(600), 및 IEEE 1394 제어 장치(700)를 서로 연결하고 있다.
상기 BIOS(500)에는 탁상 관리 인터페이스(Desktop Management Interface, DMI, 520)가 포함되어 있다. 그리고, 상기 IEEE 1394 제어장치(700)는 시리얼 인터페이스(Serial Interface) 제어장치이다.도시한 바와 같이, 상기 LAN 제어 장치(600)에 롬(ROM)이 연결되어 있지 않다. 또한, IEEE 1394 제어장치(700)에도 롬(ROM)이 연결되어 있지 않다.
삭제
상기 LAN 제어장치(600) 및 IEEE 1394 제어장치(700)에 연결되어 있던 롬을 제거함으로써, 상기 롬에 저장되어 있던 여러가지 정보 중 맥주소, 및 글로벌 고유 아이디에 대한 정보를 도 5에 도시한 방법에 의하여 생성한다.
이하, 첨부된 도 5를 참조하여 본 발명을 보다 상세하게 설명한다.
도 5는 본 발명의 일 실시예에 따른 바이오스에서의 포스트 과정을 도시한 순서도이다.
도시한 바와 같이, 전원이 메인 보드로 인가되면, 컴퓨터의 시스템이 부팅된다(S100). 즉, 시동 장치(Bootable Device)를 이용하여 컴퓨터 시스템에 운영 체제를 설치하고 컴퓨터가 동작할 수 있도록 준비되는데 먼저, 메인 보드에 탑재되어 있는 BIOS가 작동하게 된다. 상기 BIOS에는 시스템의 기본적인 입출력에 대한 전반적인 과정이 저장되어 있으며, 컴퓨터 시스템이 작동하도록 제어하는 프로그램이 내장되어 있다.
시스템 부팅 후, BIOS(500)에서 자체적으로 컴퓨터 시스템의 각 부분을 점검하는 역할을 하는 POST 과정을 통해 컴퓨터 시스템 내의 제어 장치(Controller) 및 디바이스(Device)를 초기화 및 설정을 수행한다(S100, S110, S120).
POST 과정 중, 메인 보드에 랜 제어장치(600) 및/또는 IEEE 1394 제어 장치(700)가 탑재되어 있는지 여부를 판단한다(S130, S140).
도 5의 순서도와 같이, 단계 S130을 먼저 수행한 후 단계 S140을 수행할 수도 있으며, 단계 S140을 수행한 후 단계 S130을 수행하여도 무관하다. 부언하면, 메인 보드 상에 IEEE 1394 제어 장치(700)의 존재 여부를 먼저 판단 한 후, 랜 제어장치(600)의 존재 여부를 판단할 수 있다.
상기 단계 S130의 판단 결과, 메인 보드 상에 랜 제어장치(600)가 내장되어 있는 경우, BIOS(500)에 제품 고유 번호인 제품 시리얼 번호(Serial No.)가 저장되어 있는지 여부를 판단 한다(S131). 상기 제품 시리얼 번호는 맥주소 또는 글로벌 고유 아이디를 형성할 수 있는 것으로써, 컴퓨터 시스템 제조자에 의하여 상기 BIOS(550)에 저장된다.
상기 단계 S131의 판단 결과, 상기 BIOS(500)에 제품 시리얼 번호가 저장되어 있는 경우, 상기 제품 시리얼 번호를 기초로 하여 맥 주소를 설정한다(S134). 맥 주소의 상위 3 바이트는 컴퓨터 시스템 제조 회사의 아이디로 구성되고, 상기 맥 주소의 하위 3 바이트는 상기 롬에 저장되어 있는 시리얼 번호로 구성된다.
그러나, 상기 단계 S131의 판단 결과, 상기 BIOS(500)에 제품 시리얼 번호가 저장되어 있지 않은 경우, 상기 BIOS(500) 내에 저장되어 있는 탁상 관리 인터페이스(DMI, 520)의 데이터 중 시스템 정보인 타입 1의 시리얼 번호를 독출한다(S132).
하기 표 1를 참조하여 맥 주소의 구성을 설명하면, 맥 주소는 총 6 바이트(Byte)로 구성되는데, 상위 3 바이트는 컴퓨터 시스템 제조 회사의 아이디 즉, 벤더(Vender) 아이디로 구성되고, 하위 3 바이트는 BIOS(50)에 저장되어 있는 시리얼 번호 또는 탁상 관리 인터페이스(DMI, 520)의 데이터 중 시스템 정보인 타입 1의 시리얼 번호를 이용하여 구성된다 (S134).
바이트 5 바이트 4 바이트 3 바이트 2 바이트 1 바이트 0
벤더 아이디 시리얼 번호
이렇게 하기 위해서는 컴퓨터 시스템의 생산 과정 중에 상기 제품 시리얼 번호 및 상기 탁상 관리 인터페이스의 시스템 정보인 타입 1의 시리얼 번호를 3 바이트의 체계로 구성해야 한다.
그리고, 랜 제어장치의 아이디, PCI 서브 시스템의 벤더 아이디, 디바이스 아이디, PCI 최소 그랜트 아이디, PCI 최대 래이턴시 타이머와 같은 PCI 레지스터 설정 내용과 전원 관리 내용, 및 제어장치 고유의 설정 내용 및 맥 주소 즉, 칩셋 정보를 설정하여 랜 제어장치에 프로그램 한다(S136).
또한, 단계 S130의 판단 결과, 메인 보드에 랜 제어장치(600)가 내장되어 있지 않거나, 랜 제어장치(600)가 내장되어 상기 단계 S132, S134, S136를 수행한 후, 메인 보드에 IEEE 1394 제어장치가 내장되어 있는지 여부를 판단한다(S140).
상기 단계 S140의 판단 결과, 메인 보드에 IEEE 1394 제어 장치(700)가 내장되어 있는 경우, BIOS(500)에 제품 고유 번호인 제품 시리얼 번호가 저장되어 있는지 여부를 판단 한다(S141).
상기 단계 S141의 판단 결과, 상기 BIOS(500)에 제품 시리얼 번호가 저장되어 있는 경우, 상기 제품 시리얼 번호를 기초로 하여 글로벌 고유 아이디를 설정한다( S144).
상기 단계 S141의 판단 결과, 상기 BIOS(500)에 제품 시리얼 번호가 저장되어 있지 않은 경우, 탁상 관리 인터페이스(520)에 저장된 데이터 중에 시스템 정보인 타입 1의 시리얼 번호를 독출한다(S142).
글로벌 고유 아이디는 하기 표 2와 같이 8 바이트로 구성되어 있다.
바이트 7 바이트 6 바이트 5 바이트 4 바이트 3 바이트 2 바이트 1 바이트 0
벤더 아이디 00000000b 시리얼 번호
표 2를 참조하면, 글로벌 고유 아이디는 상위 3 바이트는 컴퓨터 시스템 제조회사의 벤더 아이디를 이용하고, 하위 3 바이트(바이트 0, 바이트 1, 및 바이트 2)는 BIOS(500)에 저장되어 있는 제품 시리얼 번호 또는 탁상 관리 인터페이스(DMI)의 시리얼 번호를 이용하여 설정한다(S144). 그리고, 상기 글로벌 고유 아이디의 바이트 3 및 바이트 4는 [00000000b]와 같이 채우거나, 컴퓨터 시스템 정보를 포함하도록 한다.
상술한 바와 같이 글로벌 고유 아이디를 설정한 후 칩셋 정보를 IEEE 1394 제어 장치(700)에 프로그래밍 한다(S146).
상기 단계 S146의 칩셋 정보로는 IEEE 1394 제어장치(700)의 아이디, PCI 서브 시스템의 벤더 아이디 및 디바이스 아이디, PCI 최소 그랜트 타이머, PCI 최대 래이턴시 타이머와 같은 피시아이 레지스터 설정 내용과 전원관리 관련 내용, 제어장치 고유의 설정 내용 등이 있다.
상기 단계 S144에서 상기 칩셋 정보를 IEEE 1394 제어 장치(700)에 프로그램한 후, 상기 랜 제어장치 및 상기 IEEE 1394 인터페이스 제어장치 및 플로피 드라이브와 하드디스크와 같은 디바이스를 테스트 한다(S150).
상기 랜 제어장치 및 상기 IEEE 1394 인터페이스 제어장치 및 디바이스를 테스트 하여 에러가 검출되지 않으면, 부트스트랩 로더(Bootstrap Loader)를 실행한다(S160).
상기 부트스트랩 로더는 컴퓨터를 시동시키거나 부트할 때 외부 기억 장치로부터 운영 체제 적재 프로그램을 주 기억장치에 적재하는 짧은 프로그램으로, 시스템이 시동되거나 초기화될 때 먼저 기본적인 하드웨어 검사가 이루어진 다음 부트스크랩 로더가 운영 체제를 적재한 보다 큰 적재 프로그램을 주 기억 장치에 적재한 후 그것에 시스템의 제어권을 넘긴다. 상기 부트스트랩 로더는 대개 컴퓨터의 소정의 롬에 저장된다.
상기 단계 S160 수행 후, 운영 체제로 부트(Boot)한다(S170).
본 발명에서는 컴퓨터 시스템의 메인 보드를 일 실시예로 설명하고 있으나, CPU, BIOS, 및 랜 제어장치 또는 시리얼 인터페이스 제어장치가 탑재되어 있는 메인 보드를 사용하는 임베디드 시스템(Embedded System)에도 본 발명이 적용된다. 상기 임베디드 시스템에는 이동 단말기, PDA(Personal Digital Assistants, 개인용 정보 단말기), 셋톱 박스(Set-top Box)가 포함된다.
이상에서 상세히 설명한 바와 같이, 본 발명의 제어장치 용 롬이 제거된 메인보드에서 포스트 실행 방법에 의하면, 제어장치 용 롬(ROM) 즉, 랜 제어장치를 위한 롬 및 직렬 인터페이스 제어장치를 위한 롬을 제거할 수 있어, 시스템의 제조 단가를 줄일 수 있고, 상기 제어장치가 탑재된 메인보드의 생산 공정 중에 랜 제어장치용 이이피롬의 프로그램 과정과 IEEE 1394용 이이피롬을 프로그래밍하는 단계를 수행하지 않기 때문에 생산 효율을 높일 수 있다는 효과를 제공합니다.
본 발명의 실시예는 하나의 실시예에 지나지 않으며, 본 발명의 요지를 벗어나지 않는 범위 내에서 본 발명의 구성요소의 많은 변형 및 변경이 가능함을 물론이며, 본 발명이 실시예에만 한정되는 것은 아니다.
도 1은 종래의 메인 보드를 개략적으로 도시한 구성도 이다.
도 2는 도 1의 메인 보드가 적용된 컴퓨터 시스템을 생산하기 위한 작업 공정 과정을 도시한 순서도이다.
도 3은 종래의 바이오스에서의 포스트 과정을 도시한 순서도이다.
도 4는 본 발명이 적용된 메인 보드를 도시한 구성도이다.
도 5는 본 발명의 일 실시예에 따른 바이오스에서의 포스트 과정을 도시한 순서도이다.
<도면의 주요 부분에 대한 부호의 설명>
100 : 노스 브리지(North Bridge)
200 : 사우스 브리지(South Bridge)
400 : 중앙 처리 장치(CPU)
500 : 바이오스 (Basic Input Output System, BIOS)
520 : 탁상관리 인터페이스(Desktop Management Interface, DMI)
600 : LAN 제어 장치
700 : IEEE 1394 제어 장치

Claims (6)

  1. 랜 제어장치 및 직렬 인터페이스 제어장치 중 적어도 하나를 포함하는 제어 장치가 메인 보드에 탑재된 시스템에 있어서,
    a) 상기 메인 보드에 탑재된 바이오스에 상기 시스템의 제품 시리얼 번호가 저장되어 있는지 여부를 판단하는 단계;
    b) 상기 단계 a)의 판단 결과, 상기 제품 시리얼 번호가 상기 바이오스에 저장되어 있는 경우, 상기 제품 시리얼 번호를 이용하여 맥주소 및 글로벌 고유 아이디를 각각 설정하는 단계;
    c) 상기 단계 a)의 판단 결과, 상기 제품 시리얼 번호가 상기 바이오스에 저장되어 있지 않은 경우, 탁상 관리 인터페이스의 소정의 위치에 저장되어 있는 시리얼 번호를 이용하여 맥주소 및 글로벌 고유 아이디를 각각 설정하는 단계; 및
    d) 상기 맥주소 및 랜 제어장치의 칩셋 정보를 상기 랜 제어장치에 프로그래밍하고, 상기 글로벌 고유 아이디 및 직렬 인터페이스 제어장치의 칩셋 정보는 상기 직렬 인터페이스 제어장치에 프로그래밍하는 단계를 포함하는 것을 특징으로 하는 제어장치 용 롬이 제거된 메인 보드에서 포스트 실행 방법.
  2. 제 1 항에 있어서, 상기 랜 제어장치의 칩셋 정보는 랜 제어장치의 아이디, 랜 제어장치 고유의 설정 내용, 및 맥 주소를 포함하며,
    상기 직렬 인터페이스 제어장치의 칩셋 정보는 직렬 인터페이스 제어장치의 아이디, 직렬 인터페이스 제어장치 고유의 설정 내용, 및 글로벌 고유 아이디를 포함하는 것을 특징으로 하는 제어장치 용 롬이 제거된 메인 보드에서 포스트 실행 방법.
  3. 제 1 항에 있어서, 상기 맥주소 및 글로벌 고유 아이디는
    바이오스에 저장되어 있는 제품 시리얼 번호 또는 탁상 관리 인터페이스의 소정의 위치에 저장되어 있는 시리얼 번호를 독출하고 제조사 아이디와 결합하여 각각 형성되는 것을 특징으로 하는 제어장치 용 롬이 제거된 메인 보드에서 포스트 실행 방법.
  4. 제 3 항에 있어서, 상기 글로벌 고유 아이디는,
    바이오스에 저장되어 있는 제품 시리얼 번호 또는 탁상 관리 인터페이스의 소정의 위치에 저장되어 있는 시리얼 번호에 3 바이트를 할당하고, 제조사 아이디에 3 바이트를 할당하며, 나머지 2 바이트에는 모두 영(0)으로 설정하는 것을 특징으로 하는 제어장치 용 롬이 제거된 메인 보드에서 포스트 실행 방법.
  5. 제 3 항에 있어서, 상기 글로벌 고유 아이디는,
    바이오스의 소정의 롬에 저장되어 있는 제품 시리얼 번호 또는 탁상 관리 인터페이스의 소정의 위치에 저장되어 있는 시리얼 번호에 3 바이트를 할당하고, 제조사 아이디에 3 바이트를 할당하며, 나머지 2 바이트에는 상기 시스템의 소정의 정보를 할당하는 것을 특징으로 하는 제어장치 용 롬이 제거된 메인 보드에서 포스트 실행 방법.
  6. 제 1 항 내지 제 5 항 중 어느 한 항에 있어서, 상기 시스템은
    컴퓨터, 개인용 정보 단말기, 이동 단말기, 및 셋톱 박스 중 하나인 것을 특징으로 하는 제어장치 용 롬이 제거된 메인 보드에서 포스트 실행 방법.
KR10-2003-0010734A 2003-02-20 2003-02-20 제어장치용 롬이 제거된 메인보드에서 포스트 실행 방법 KR100515103B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2003-0010734A KR100515103B1 (ko) 2003-02-20 2003-02-20 제어장치용 롬이 제거된 메인보드에서 포스트 실행 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2003-0010734A KR100515103B1 (ko) 2003-02-20 2003-02-20 제어장치용 롬이 제거된 메인보드에서 포스트 실행 방법

Publications (2)

Publication Number Publication Date
KR20040075221A KR20040075221A (ko) 2004-08-27
KR100515103B1 true KR100515103B1 (ko) 2005-09-14

Family

ID=37361601

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-0010734A KR100515103B1 (ko) 2003-02-20 2003-02-20 제어장치용 롬이 제거된 메인보드에서 포스트 실행 방법

Country Status (1)

Country Link
KR (1) KR100515103B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100693924B1 (ko) * 2005-01-31 2007-03-12 삼성전자주식회사 고속 직렬 인터페이스를 이용하는 부팅 시스템 및 부팅 방법

Also Published As

Publication number Publication date
KR20040075221A (ko) 2004-08-27

Similar Documents

Publication Publication Date Title
US6282647B1 (en) Method for flashing a read only memory (ROM) chip of a host adapter with updated option ROM bios code
US7987438B2 (en) Structure for initializing expansion adapters installed in a computer system having similar expansion adapters
US6961791B2 (en) Method for expansion and integration of option ROM support utilities for run-time/boot-time usage
US6195749B1 (en) Computer system including a memory access controller for using non-system memory storage resources during system boot time
US7526578B2 (en) Option ROM characterization
US6505263B1 (en) Bus controller operating code in system memory
US7873754B2 (en) Structure for option ROM characterization
US20150356049A1 (en) Assigning processors to memory mapped configuration
US9423958B2 (en) System and method for managing expansion read-only memory and management host thereof
US5809330A (en) Conflict free PC in which only the I/O address of internal device is change when it is determined that the I/O address is overlap by expansion device
CN109426527B (zh) 在uefi固件及作业系统间分享蓝牙数据的电脑系统及其方法
US6363492B1 (en) Computer method and apparatus to force boot block recovery
US20050066073A1 (en) Peripheral device having a programmable identification configuration register
US7752429B2 (en) Computer system and boot code accessing method thereof
US10616944B2 (en) Computer system and method thereof for sharing of wireless connection information between UEFI firmware and OS
US6598157B1 (en) Dynamic boot block control by boot configuration determination and subsequent address modification
US5692189A (en) Method and apparatus for isolating circuit boards in a computer system
US7464228B2 (en) System and method to conserve conventional memory required to implement serial ATA advanced host controller interface
US20050144613A1 (en) Update firmware method and apparatus
KR100515103B1 (ko) 제어장치용 롬이 제거된 메인보드에서 포스트 실행 방법
US7228263B2 (en) Method for representing root busses using object oriented abstractions
CN111338700B (zh) 加载fpga版本的方法及装置、存储介质
US7103767B2 (en) Method and apparatus to support legacy master boot record (MBR) partitions
JP2002149408A (ja) ブートrom搭載ボード
US7240187B2 (en) Method and apparatus to support legacy master boot record (MBR) partitions

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110908

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee