KR100489281B1 - 플라즈마 디스플레이 패널의 구동장치 및 방법 - Google Patents

플라즈마 디스플레이 패널의 구동장치 및 방법 Download PDF

Info

Publication number
KR100489281B1
KR100489281B1 KR10-2003-0026116A KR20030026116A KR100489281B1 KR 100489281 B1 KR100489281 B1 KR 100489281B1 KR 20030026116 A KR20030026116 A KR 20030026116A KR 100489281 B1 KR100489281 B1 KR 100489281B1
Authority
KR
South Korea
Prior art keywords
average luminance
luminance level
scan
pulse
width
Prior art date
Application number
KR10-2003-0026116A
Other languages
English (en)
Other versions
KR20040092619A (ko
Inventor
김영대
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR10-2003-0026116A priority Critical patent/KR100489281B1/ko
Publication of KR20040092619A publication Critical patent/KR20040092619A/ko
Application granted granted Critical
Publication of KR100489281B1 publication Critical patent/KR100489281B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen

Abstract

본 발명은 화질을 향상시킬 수 있도록 한 플라즈마 디스플레이 패널의 구동방법에 관한 것이다.
본 발명의 플라즈마 디스플레이 패널의 구동방법은 외부로부터 데이터를 입력받고, 입력받은 데이터를 이용하여 서스테인 펄스수와 반비례되는 N(N은 자연수)단계의 평균휘도레벨 신호를 생성하는 단계와; N단계의 평균휘도레벨에 대응되어 패널로 공급되는 스캔펄스의 폭을 설정하는 단계를 포함한다.

Description

플라즈마 디스플레이 패널의 구동장치 및 방법{Method and Apparatus of Driving Plasma Display Panel}
본 발명은 플라즈마 디스플레이 패널의 구동장치 및 방법에 관한 것으로 특히, 화질을 향상시킬 수 있도록 한 플라즈마 디스플레이 패널의 구동장치 및 방법에 관한 것이다.
플라즈마 디스플레이 패널(Plasma Display Panel : 이하 "PDP"라 함)은 He+Xe, Ne+Xe 또는 He+Xe+Ne 등의 불활성 혼합가스의 방전시 발생하는 147nm의 자외선에 의해 형광체를 발광시킴으로써 문자 또는 그래픽을 포함한 화상을 표시하게 된다. 이러한 PDP는 박막화와 대형화가 용이할 뿐만 아니라 최근의 기술 개발에 힘입어 크게 향상된 화질을 제공한다. 특히, 3전극 교류 면방전형 PDP는 방전시 표면에 벽전하가 축적되며 방전에 의해 발생되는 스퍼터링으로부터 전극들을 보호하기 때문에 저전압 구동과 장수명의 장점을 가진다.
도 1을 참조하면, 3전극 교류 면방전형 PDP의 방전셀은 상부기판(10) 상에 형성되어진 주사전극(Y) 및 유지전극(Z)과, 하부기판(18) 상에 형성되어진 어드레스전극(X)을 구비한다. 주사전극(Y)과 유지전극(Z) 각각은 투명전극(12Y,12Z)과, 투명전극(12Y,12Z)의 선폭보다 작은 선폭을 가지며 투명전극의 일측 가장자리에 형성되는 금속버스전극(13Y,13Z)을 포함한다.
투명전극(12Y,12Z)은 통상 인듐틴옥사이드(Indium-Tin-Oxide : ITO)로 상부기판(10) 상에 형성된다. 금속버스전극(13Y,13Z)은 통상 크롬(Cr) 등의 금속으로 투명전극(12Y,12Z) 상에 형성되어 저항이 높은 투명전극(12Y,12Z)에 의한 전압강하를 줄이는 역할을 한다. 주사전극(Y)과 유지전극(Z)이 나란하게 형성된 상부기판(10)에는 상부 유전체층(14)과 보호막(16)이 적층된다. 상부 유전체층(14)에는 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(16)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(14)의 손상을 방지함과 아울러 2차 전자의 방출 효율을 높이게 된다. 보호막(16)으로는 통상 산화마그네슘(MgO)이 이용된다.
어드레스전극(X)이 형성된 하부기판(18) 상에는 하부 유전체층(22), 격벽(24)이 형성되며, 하부 유전체층(22)과 격벽(24) 표면에는 형광체층(26)이 도포된다. 어드레스전극(X)은 주사전극(Y) 및 유지전극(Z)과 교차되는 방향으로 형성된다. 격벽(24)은 스트라이프(Stripe) 또는 격자형 형태로 형성되어 방전에 의해 생성된 자외선 및 가시광이 인접한 방전셀에 누설되는 것을 방지한다. 형광체층(26)은 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상/하부기판(10,18)과 격벽(24) 사이에 마련된 방전공간에는 불활성 혼합가스가 주입된다.
PDP는 화상의 계조를 구현하기 위하여, 한 프레임을 발광횟수가 다른 여러 서브필드로 나누어 시분할 구동하게 된다. 각 서브필드는 전화면을 초기화시키기 위한 초기화기간과, 주사라인을 선택하고 선택된 주사라인에서 셀을 선택하기 위한 어드레스기간과, 방전횟수에 따라 계조를 구현하는 서스테인기간으로 나뉘어진다.
여기서, 초기화기간은 상승램프파형이 공급되는 셋업기간과 하강램프파형이 공급되는 셋다운 기간으로 나뉘어진다. 예를 들어, 256 계조로 화상을 표시하고자 하는 경우에 도 2와 같이 1/60 초에 해당하는 프레임 기간(16.67ms)은 8개의 서브필드들(SF1내지SF8)로 나누어지게 된다. 8개의 서브 필드들(SF1내지SF8) 각각은 전술한 바와 같이, 초기화기간, 어드레스기간과 서스테인기간으로 나누어지게 된다. 각 서브필드의 초기화기간과 어드레스 기간은 각 서브필드마다 동일한 반면에 서스테인 기간은 각 서브필드에서 2n(n=0,1,2,3,4,5,6,7)의 비율로 증가된다.
도 3은 두 개의 서브필드에 공급되는 PDP의 구동파형을 나타낸다.
도 3을 참조하면, PDP는 전화면을 초기화시키기 위한 초기화기간, 셀을 선택하기 위한 어드레스 기간 및 선택된 셀의 방전을 유지시키기 위한 서스테인기간으로 나뉘어 구동된다.
초기화기간에 있어서, 셋업기간에는 모든 주사전극들(Y)에 상승 램프파형(Ramp-up)이 동시에 인가된다. 이 상승 램프파형(Ramp-up)에 의해 전화면의 셀들 내에는 미약한 방전이 일어나게 되어 셀들 내에 벽전하가 생성된다. 셋다운기간에는 상승 램프파형(Ramp-up)이 공급된 후, 상승 램프파형(Ramp-up)의 피크전압보다 낮은 정극성 전압에서 떨어지는 하강 램프파형(Ramp-down)이 주사전극들(Y)에 동시에 인가된다. 하강 램프파형(Ramp-down)은 셀들 내에 미약한 소거방전을 일으킴으로써 셋업방전에 의해 생성된 벽전하 및 공간전하 중 불요전하를 소거시키게 되고 전화면의 셀들 내에 어드레스 방전에 필요한 벽전하를 균일하게 잔류시키게 된다.
어드레스기간에는 부극성 스캔펄스(scan)가 주사전극들(Y)에 순차적으로 인가됨과 동시에 어드레스전극들(X)에 정극성의 데이터펄스(data)가 인가된다. 이 스캔펄스(scan)와 데이터펄스(data)의 전압차와 초기화기간에 생성된 벽전압이 더해지면서 데이터펄스(data)가 인가되는 셀 내에는 어드레스 방전이 발생된다. 어드레스방전에 의해 선택된 셀들 내에는 벽전하가 생성된다.
한편, 셋다운기간과 어드레스기간 동안에 유지전극들(Z)에는 서스테인전압레벨(Vs)의 정극성 직류전압이 공급된다.
서스테인기간에는 주사전극들(Y)과 유지전극들(Z)에 교번적으로 서스테인펄스(sus)가 인가된다. 그러면 어드레스방전에 의해 선택된 셀은 셀 내의 벽전압과 서스테인펄스(sus)가 더해지면서 매 서스테인펄스(sus)가 인가될 때 마다 주사전극(Y)과 유지전극(Z) 사이에 면방전 형태로 서스테인방전이 일어나게 된다. 마지막으로, 서스테인방전이 완료된 후에는 펄스폭이 작은 소거 램프파형(erase)이 유지전극(Z)에 공급되어 셀 내의 벽전하를 소거시키게 된다.
도 4는 종래의 플라즈마 디스플레이 패널의 구동장치를 나타내는 도면이다.
도 4를 참조하면, 종래의 PDP의 구동장치는 입력라인(1)과 패널(46) 사이에 접속된 제 1역감마 보정부(32A), 이득 제어부(34), 오차 확산부(36), 서브필드 맵핑부(38) 및 데이터정렬부(40)와; 입력라인(1)과 패널(46) 사이에 접속된 프레임 메모리(30), 제 2역감마 보정부(32B), APL(Avarage Picture Level : 평균휘도레벨)부(42) 및 파형발생부(44)를 구비한다.
제 1 및 제 2역감마 보정부(32A,32B)는 감마보정된 비디오신호를 역감마보정하여 영상신호의 계조값에 따른 휘도값을 선형적으로 변화시킨다. 프레임 메모리(30)는 한 프레임 분의 데이터(R,G,B)를 저장하고, 저장된 데이터를 제 2역감마 보정부(32B)로 공급한다.
APL 부(42)는 제 2역감마 보정부(32B)에 의해 보정된 비디오 데이터를 입력받아 서스테인 펄스수를 조절하기 위한 N(N은 자연수)단계 신호를 발생한다. 이득 제어부(34)는 제 1역감마 보정부(32A)에서 보정된 비디오 데이터를 유효이득만큼 증폭시킨다.
오차 확산부(36)는 셀의 오차성분을 인접한 셀들로 확산시킴으로써 휘도값을 미세하게 조정한다. 서브필드 맵핑부(38)는 오차 확산부(36)로부터 보정된 비디오 데이터를 서브필드별로 재할당한다.
데이터 정렬부(40)는 패널(46)의 해상도 포맷에 적합하게 서브필드 맵핑부(38)로부터 입력되는 비디오 데이터를 변환하여 패널(46)의 어드레스 구동 집적회로(Integrated Circuit : 이하 "IC"라 함)로 공급한다.
파형 발생부(44)는 APL 부(42)로부터 입력된 N단계 신호에 의해 타이밍 제어신호를 생성하고, 생성된 타이밍 제어신호를 패널(46)의 어드레스 구동 IC, 스캔 구동 IC 및 서스테인 구동 IC로 공급한다.
이와 같은 종래의 PDP의 구동장치에서 APL부(42)는 비디오 데이터를 입력받고, 입력받은 비디오 데이터에 따른 APL의 단계를 계산한다. 이때, APL 단계에 대응되어 서스테인 펄스 수가 결정된다. 여기서, APL 단계는 도 5와 같이 서스테인 펄스수와 반비례 관계를 갖도록 설정된다. 다시 말하여, APL 단계가 증가될수록 서스테인 펄스수가 적어지고, APL 단계가 감소될수록 서스테인 펄스수는 증가된다. 이와 같이 APL 단계와 서스테인 펄스수가 반비례 관계를 갖게되면 PDP에서 소모되는 전력을 어느정도 일정하게 유지할 수 있다. 한편, 종래의 PDP에서 스캔펄스(Scan)의 폭은 APL 단계와 무관하게 항상 일정한 펄스폭으로 설정된다.
하지만, 이와 같은 종래의 PDP는 프레임마다의 휴지시간이 상이하게 설정되고, 이에 따라 화질이 저하되게 된다. 이를 상세히 설명하면, 종래의 PDP에서는 APL 단계에 따라서 공급되는 서스테인 펄스수가 정해진다. 따라서, 한 프레임(16.67㎳)에 포함된 서브필드 각각의 APL 단계가 높은 단계를 가질 때(예를 들면 풀 화이트) 그 프레임의 휴지시간은 도 6a와 같이 제 1시간(T1)으로 설정되게 된다.
그리고, 한 프레임에 포함된 서브필드 각각의 APL 단계가 낮은 단계를 가질 때 그 프레임의 휴지시간은 도 6b와 같이 제 1시간(T1)보다 적은 제 2시간(T2)으로 설정된다. 이와 같이 종래의 PDP에서는 각각의 프레임 마다의 휴지시간이 상이하게 설정되고, 이에 따라 PDP 패널에 표시되는 화상의 플리커형태의 화질불량현상이 발생되게 된다.
따라서, 본 발명의 목적은 화질을 향상시킬 수 있도록 한 플라즈마 디스플레이 패널의 구동장치 및 방법을 제공하는 것이다.
상기 목적을 달성하기 위하여 본 발명의 플라즈마 디스플레이 패널의 구동방법은 외부로부터 데이터를 입력받고, 입력받은 데이터를 이용하여 서스테인 펄스수와 반비례되는 N(N은 자연수)단계의 평균휘도레벨 신호를 생성하는 단계와; N단계의 평균휘도레벨에 대응되어 패널로 공급되는 스캔펄스의 폭을 설정하는 단계를 포함한다.
상기 스캔펄스의 폭은 평균휘도레벨 단계에 비례하여 증가되도록 설정된다.
상기 평균휘도레벨의 증가와 무관하게 서스테인 펄스수가 일정하게 유지되는 평균휘도레벨의 초반부 단계동안 제 1펄스폭을 가지는 스캔펄스가 공급된다.
상기 평균휘도레벨의 증가에 대응되어 서스테인 펄스수가 급격히 감소하는 중반부 단계동안 제 1펄스폭으로부터 제 1펄스폭보다 넓은 펄스폭을 가지는 제 2펄스폭 사이의 펄스폭을 가지는 스캔펄스가 공급된다.
상기 스캔펄스의 펄스폭은 평균휘도레벨에 비례되어 증가되도록 설정된다.
상기 평균휘도레벨의 증가에 대응되어 서스테인 펄스수가 완만히 감소하는 후반부 단계동안 제 2펄스폭을 가지는 스캔펄스가 공급된다.
본 발명의 플라즈마 디스플레이 패널의 구동장치는 자신에게 입력되는 데이터를 이용하여 서스테인 펄스수와 반비례되는 N(N은 자연수) 단계의 평균휘도레벨 신호를 생성하기 위한 평균휘도레벨부와, 평균휘도레벨 신호에 대응되는 제어신호를 생성하기 위한 평균휘도레벨 감지부와, 평균휘도레벨 신호에 대응되어 스캔 집적회로를 제어하기 위한 타이밍 제어신호를 생성하기 위한 파형 발생부를 구비하며, 파형 발생부는 평균휘도레벨 감지부로부터 공급되는 제어신호에 대응되어 스캔펄스의 폭을 설정한다.
상기 평균휘도레벨 감지부는 평균휘도레벨 신호의 단계가 증가할수록 넓은 펄스폭을 가지는 스캔펄스가 공급될 수 있도록 제어신호를 생성한다.
본 발명의 플라즈마 디스플레이 패널의 구동장치는 자신에게 입력되는 데이터를 이용하여 서스테인 펄스수와 반비례되는 N(N은 자연수) 단계의 평균휘도레벨 신호를 생성하기 위한 평균휘도레벨부와, 평균휘도레벨 신호에 대응되어 스캔 집적회로를 제어하기 위한 타이밍 제어신호를 생성하기 위한 파형 발생부를 구비하며, 파형 발생부는 평균휘도레벨 신호에 대응되어 스캔펄스의 폭을 설정한다.
상기 파형 발생부는 평균휘도레벨 신호의 단계가 증가할수록 넓은 펄스폭을 가지는 스캔펄스를 공급한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하 도 7 내지 도 10b를 참조하여 본 발명의 바람직한 실시예에 대하여 설명하기로 한다.
도 7은 본 발명의 플라즈마 디스플레이 패널의 구동장치를 나타내는 도면이다.
도 7을 참조하면, 본 발명의 PDP의 구동장치는 입력라인(51)과 패널(66) 사이에 접속된 제 1역감마 보정부(52A), 이득 제어부(54), 오차 확산부(56), 서브필드 맵핑부(58) 및 데이터 정렬부(60)와, 입력라인(51)과 패널(66) 사이에 접속된 프레임 메모리(50), 제 2역감마 보정부(52B), APL(Average Picture Level : 평균휘도레벨)부(62) 및 파형 발생부(64)와, APL 부(62)와 파형 발생부(64) 사이에 접속되는 APL 감지부(68)를 구비한다.
제 1 및 제 2역감마 보정부(52A,52B)는 감마보정된 비디오신호를 역감마보정하여 영상신호의 계조값에 따른 휘도값을 선형적으로 변화시킨다. 프레임 메모리(50)는 한 프레임 분의 데이터(R,G,B)를 저장하고, 저장된 데이터를 제 2역감마 보정부(52B)로 공급한다.
APL 부(62)는 제 2역감마 보정부(52B)에 의해 보정된 비디오 데이터를 입력받아 서스테인 펄스수를 조절하기 위한 N(N은 자연수)단계 신호를 발생한다. 이득제어부(54)는 제 1역감마 보정부(52A)에서 보정된 비디오 데이터를 유효이득만큼 증폭시킨다.
오차 확산부(56)는 셀의 오차성분을 인접한 셀들로 확산시킴으로써 휘도값을 미세하게 조정한다. 서브필드 맵핑부(58)는 오차 확산부(56)로부터 보정된 비디오 데이터를 서브필드별로 재할당한다.
데이터 정렬부(60)는 패널(66)의 해상도 포맷에 적합하게 서브필드 맵핑부(58)로부터 입력되는 비디오 데이터를 변환하여 패널(66)의 어드레스 구동 집적회로로 공급한다.
APL 감지부(68)는 APL 부(62)에서 생성된 APL 단계를 감지하고, 감지된 APL 단계에 대응하는 제어신호를 파형 발생부(64)로 공급한다.
파형 발생부(64)는 APL 부(62)로부터 입력된 N단계 신호에 의해 타이밍 제어신호를 생성하고, 생성된 타이밍 제어신호를 패널(66)의 어드레스 구동 IC, 스캔구동 IC 및 서스테인 구동 IC로 공급한다. 아울러, 파형 발생부(64)는 APL 감지부(68)로부터 입력되는 제어신호에 대응되어 APL 단계에 대응되어 공급될 스캔펄스의 폭을 설정하게 된다.
이를 도 8을 참조하여 상세히 설명하면, 먼저 APL 부(62)에서는 비디오 데이터를 입력받고, 입력받은 비디오 데이터에 따른 APL의 단계를 계산한다. 이때, APL 단계에 대응되어 서스테인 펄스 수가 결정된다. 여기서, APL 단계는 도 8과 같이 서스테인 펄스수와 반비례 관계를 갖도록 설정된다. 다시 말하여, APL 단계가 증가될수록 서스테인 펄스수가 적어지고, APL 단계가 감소될수록 서스테인 펄스수가 증가된다.
APL 부(62)에서 결정된 소정의 APL 단계는 APL 감지부(68) 및 파형 발생부(64)로 공급된다. APL 단계를 공급받은 APL 감지부(68)는 자신에게 입력된 APL 단계에 대응되는 제어신호를 생성하고, 생성된 제어신호를 파형 발생부(64)로 공급한다.
파형 발생부(64)는 APL 부(62)로부터 입력되는 APL 신호에 대응되어 타이밍 제어신호를 생성하고, 생성된 타이밍 제어신호를 패널(66)의 어드레스구동 IC, 스캔구동 IC 및 서스테인구동 IC로 공급한다. 여기서, 파형 발생부(64)는 타이밍 제어신호를 생성할 때 APL 감지부(68)로부터 공급되는 제어신호에 대응되어 스캔펄스의 폭을 조절하게 된다.
이때, 파형 발생부(64)는 도 8과 같이 APL 단계가 높을수록 스캔펄스의 폭을 넓게 설정하고, APL 단계가 낮을수록 스캔펄스의 폭을 좁게 설정한다.(실제로 APL 단계가 낮을 때 스캔펄스의 폭은 종래와 동일하게 설정된다.) 다시 말하여, 파형 발생부(64)는 도 9a와 같이 제 1의 APL 단계에 대응되어 제 1펄스폭(T1)을 가지는 스캔펄스(Scan)가 공급되도록 제어한다. 그리고, 파형 발생부(64)는 도 9b와 같이 제 1의 APL 단계보다 높은 제 2의 APL 단계에 대응되어 제 1펄스폭(T1) 보다 넓은 제 2펄스폭(T2)을 가지는 스캔펄스(Scan)가 공급되도록 제어한다.
이와 같이, APL 단계에 비례하여 스캔펄스(Scan)의 폭이 넓게 설정되면 프레임마다의 휴지시간이 대략 동일하게 설정될 수 있다. 이를 상세히 설명하면, 한 프레임에 포함된 서브필드 각각의 APL 단계가 높은 단계를 가질때(이때, 스캔펄스(Scan)의 폭은 넓게 설정된다.) 그 프레임의 휴지시간은 도 10a와 제 3시간(T3)으로 설정된다.
그리고, 한 프레임에 포함된 서브필드 각각의 APL 단계가 낮은 단계를 가질때(이때, 스캔펄스(Scan)의 폭은 좁게 설정된다.) 그 프레임의 휴지시간은 도 10b와 같이 제 3시간(T3)과 대략 동일한 제 4시간(T4)으로 설정된다. 즉, 본 발명에서는 프레임의 휴지시간을 대략 비슷하게 설정함으로써 PDP의 화질을 향상시킬 수 있다.
한편, 본 발명에서 공급되는 스캔펄스(Scan)의 폭은 다양하게 설정될 수 있다. 다시 말하여, 스캔펄스(Scan)의 폭은 APL 단계에 비례하여 순차적으로 넓어지도록 설정될 수 있다. 아울러, 스캔펄스(Scan)의 폭은 서스테인 펄스의 수가 일정하게 유지되는 APL초기단계에서 일정폭으로 설정되고, 서스테인 펄스수가 급격하게 변하는 APL 중간단계에서는 순차적으로 넓어지도록 설정될 수 있다. 그리고, 스캔펄스(Scan)의 폭은 APL 단계에 대응되어 서스테인 펄스수가 완만하게 변하되는 APL 후기단계에서는 APL 중간단계의 마지막에 공급되었던 펄스폭으로 공급될 수 있다. 여기서, APL 후기단계는 최저 서스테인 펄스수로부터 150개 이하의 단위로 변하는 단계(최저 서스테인 펄스수가 200개일 때 200 내지 350개의 서스테인 펄스 수)이다.
한편, 본 발명에서는 도 7에 도시된 APL 감지부(68)가 생략될 수 있다. APL 감지부(68)가 생략될 경우 파형 발생부(64)는 APL 부(62)로부터 입력되는 APL 단계에 대응되어 서스테인 펄스의 폭을 조절하게 된다.
상술한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널의 구동장치 및 방법에 의하면 APL 단계에 대응되어 스캔펄스의 폭을 변화시킴으로써 모든 프레임의 휴지시간을 대략 동일하게 유지시킬 수 있고, 이에 따라 플라즈마 디스플레이 패널의 화질을 향상시킬 수 있다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.
도 1은 종래의 3전극 교류 면방전형 플라즈마 디스플레이 패널의 방전셀 구조를 나타내는 사시도.
도 2는 일반적인 플라즈마 디스플레이 패널의 한 프레임을 나타내는 도면.
도 3은 종래의 플라즈마 디스플레이 패널의 전극들로 공급되는 구동파형을 나타내는 파형도.
도 4는 종래의 플라즈마 디스플레이 패널의 구동장치를 나타내는 도면.
도 5는 종래의 평균휘도레벨에 대응되는 스캔펄스의 펄스폭을 나타내는 도면.
도 6a 및 도 6b는 종래의 평균휘도레벨에 대응되는 프레임의 휴지시간을 나타내는 도면.
도 7은 본 발명의 플라즈마 디스플레이 패널의 구동장치를 나타내는 도면.
도 8은 본 발명의 평균휘도레벨에 대응되는 스캔펄스의 펄스폭을 나타내는 도면.
도 9a 및 도 9b는 평균휘도레벨에 대응되어 상이하게 설정되는 스캔펄스의 펄스폭을 나타내는 도면.
도 10a 및 도 10b는 본 발명의 평균휘도레벨에 대응되는 프레임의 휴지시간을 나타내는 도면.
< 도면의 주요 부분에 대한 부호의 설명 >
1,51 : 입력라인 10 : 상부기판
12Y,12Z : 투명전극 13Y,13Z : 버스전극
14,22 : 유전체층 16 : 보호막
18 : 하부기판 24 : 격벽
26 : 형광체층 30 : 프레임 메모리
32A,32B,52A,52B : 역감마 보정부 34,54 : 이득제어부
36,56 : 오차확산부 38,58 : 서브필드 맵핑부
40,60 : 데이터 정렬부 42,62 : 평균휘도레벨 부
44,64 : 파형 발생부 46,66 : 패널
68 : 평균휘도레벨 감지부

Claims (10)

  1. 외부로부터 데이터를 입력받고, 입력받은 데이터를 이용하여 서스테인 펄스수와 반비례되는 N(N은 자연수)단계의 평균휘도레벨 신호를 생성하는 단계와;
    상기 N단계의 평균휘도레벨에 대응되어 패널로 공급되는 스캔펄스의 폭을 설정하는 단계를 포함하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  2. 제 1항에 있어서,
    상기 스캔펄스의 폭은 상기 평균휘도레벨 단계에 비례하여 증가되도록 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  3. 제 1항에 있어서,
    상기 평균휘도레벨의 증가와 무관하게 상기 서스테인 펄스수가 일정하게 유지되는 상기 평균휘도레벨의 초반부 단계동안 제 1펄스폭을 가지는 상기 스캔펄스가 공급되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  4. 제 3항에 있어서,
    상기 평균휘도레벨의 증가에 대응되어 상기 서스테인 펄스수가 급격히 감소하는 중반부 단계동안 상기 제 1펄스폭으로부터 상기 제 1펄스폭보다 넓은 펄스폭을 가지는 제 2펄스폭 사이의 펄스폭을 가지는 상기 스캔펄스가 공급되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  5. 제 4항에 있어서,
    상기 스캔펄스의 펄스폭은 상기 평균휘도레벨에 비례되어 증가되도록 설정되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  6. 제 4항에 있어서,
    상기 평균휘도레벨의 증가에 대응되어 상기 서스테인 펄스수가 완만히 감소하는 후반부 단계동안 상기 제 2펄스폭을 가지는 상기 스캔펄스가 공급되는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동방법.
  7. 패널로 스캔펄스를 공급하기 위한 적어도 하나 이상의 스캔 집적회로를 구비하는 플라즈마 디스플레이 패널의 구동장치에 있어서,
    자신에게 입력되는 데이터를 이용하여 서스테인 펄스수와 반비례되는 N(N은 자연수) 단계의 평균휘도레벨 신호를 생성하기 위한 평균휘도레벨부와,
    상기 평균휘도레벨 신호에 대응되는 제어신호를 생성하기 위한 평균휘도레벨 감지부와,
    상기 평균휘도레벨 신호에 대응되어 상기 스캔 집적회로를 제어하기 위한 타이밍 제어신호를 생성하기 위한 파형 발생부를 구비하며,
    상기 파형 발생부는 상기 평균휘도레벨 감지부로부터 공급되는 제어신호에 대응되어 상기 스캔펄스의 폭을 설정하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  8. 제 7항에 있어서,
    상기 평균휘도레벨 감지부는 상기 평균휘도레벨 신호의 단계가 증가할수록 넓은 펄스폭을 가지는 상기 스캔펄스가 공급될 수 있도록 제어신호를 생성하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  9. 패널로 스캔펄스를 공급하기 위한 적어도 하나 이상의 스캔 집적회로를 구비하는 플라즈마 디스플레이 패널의 구동장치에 있어서,
    자신에게 입력되는 데이터를 이용하여 서스테인 펄스수와 반비례되는 N(N은 자연수) 단계의 평균휘도레벨 신호를 생성하기 위한 평균휘도레벨부와,
    상기 평균휘도레벨 신호에 대응되어 상기 스캔 집적회로를 제어하기 위한 타이밍 제어신호를 생성하기 위한 파형 발생부를 구비하며,
    상기 파형 발생부는 상기 평균휘도레벨 신호에 대응되어 상기 스캔펄스의 폭을 설정하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
  10. 제 9항에 있어서,
    상기 파형 발생부는 상기 평균휘도레벨 신호의 단계가 증가할수록 넓은 펄스폭을 가지는 상기 스캔펄스를 공급하는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동장치.
KR10-2003-0026116A 2003-04-24 2003-04-24 플라즈마 디스플레이 패널의 구동장치 및 방법 KR100489281B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2003-0026116A KR100489281B1 (ko) 2003-04-24 2003-04-24 플라즈마 디스플레이 패널의 구동장치 및 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2003-0026116A KR100489281B1 (ko) 2003-04-24 2003-04-24 플라즈마 디스플레이 패널의 구동장치 및 방법

Publications (2)

Publication Number Publication Date
KR20040092619A KR20040092619A (ko) 2004-11-04
KR100489281B1 true KR100489281B1 (ko) 2005-05-17

Family

ID=37372979

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2003-0026116A KR100489281B1 (ko) 2003-04-24 2003-04-24 플라즈마 디스플레이 패널의 구동장치 및 방법

Country Status (1)

Country Link
KR (1) KR100489281B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100761166B1 (ko) * 2005-04-15 2007-09-21 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그의 구동 방법

Also Published As

Publication number Publication date
KR20040092619A (ko) 2004-11-04

Similar Documents

Publication Publication Date Title
JP4636901B2 (ja) プラズマディスプレイ装置およびその駆動方法
US20050127846A1 (en) Apparatus and method for driving plasma display panel
US20060145955A1 (en) Plasma display apparatus and driving method thereof
US7705804B2 (en) Plasma display apparatus and driving method thereof
KR100757543B1 (ko) 플라즈마 디스플레이 패널의 구동장치
JP4181959B2 (ja) プラズマディスプレイパネルの駆動方法及び駆動装置
US20060050024A1 (en) Plasma display apparatus and driving method thereof
KR100489876B1 (ko) 플라즈마 디스플레이 패널
KR100563462B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
KR20070062374A (ko) 플라즈마 디스플레이 장치
EP1770678A2 (en) Plasma display apparatus and driving method thereof
KR100561342B1 (ko) 플라즈마 디스플레이 패널의 구동 장치 및 그의 화상 처리방법
KR100569258B1 (ko) 플라즈마 디스플레이 패널 구동장치 및 구동방법
US7561153B2 (en) Apparatus and method of driving plasma display panel
KR100489281B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
US20070085773A1 (en) Plasma display apparatus
KR100493917B1 (ko) 플라즈마 디스플레이 패널의 구동방법
JP4576475B2 (ja) プラズマディスプレイ装置及びその制御方法
KR20050012472A (ko) 플라즈마 디스플레이 패널의 구동방법
KR20040030316A (ko) 플라즈마 디스플레이 패널의 구동방법 및 구동장치
KR100456157B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 방법
KR20040083163A (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100488150B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
KR100692824B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
KR100493620B1 (ko) 플라즈마 디스플레이 패널의 서스테인전류 분산방법 및 장치

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090423

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee