KR100461932B1 - 패킷 전송에 있어서 미지의 동기 데이터 검출 방법 - Google Patents

패킷 전송에 있어서 미지의 동기 데이터 검출 방법 Download PDF

Info

Publication number
KR100461932B1
KR100461932B1 KR1020040080007A KR20040080007A KR100461932B1 KR 100461932 B1 KR100461932 B1 KR 100461932B1 KR 1020040080007 A KR1020040080007 A KR 1020040080007A KR 20040080007 A KR20040080007 A KR 20040080007A KR 100461932 B1 KR100461932 B1 KR 100461932B1
Authority
KR
South Korea
Prior art keywords
data
packet
synchronization
value
virtual
Prior art date
Application number
KR1020040080007A
Other languages
English (en)
Inventor
이수정
Original Assignee
주식회사 칩스앤미디어
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 칩스앤미디어 filed Critical 주식회사 칩스앤미디어
Priority to KR1020040080007A priority Critical patent/KR100461932B1/ko
Application granted granted Critical
Publication of KR100461932B1 publication Critical patent/KR100461932B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0079Receiver details
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/027Speed or phase control by the received code signals, the signals containing no special synchronisation information extracting the synchronising or clock signal from the received signal spectrum, e.g. by using a resonant or bandpass circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Abstract

본 발명은 입력되는 패킷 전송에 있어서 미지의 동기 데이터 검출 방법에 관한 것이다. 본 발명에 따른 미지의 동기 데이터 검출 방법은, (a) 입력되는 i번째 패킷의 임의의 j번째 데이터를 가상 동기 데이터로 설정하는 단계; (b) i번째 패킷의 다음 패킷인 i+1번째 패킷의 j번째 데이터를 가상 동기 데이터와 비교하는 단계; (c) (b)단계의 비교 결과가 동일하지 않으면, 동일하게 될 때까지 i와 j를 1씩 증가시켜가면서 (a) 및 (b)단계를 반복하는 단계;및 (d) (b) 또는 (c)단계에서 비교 결과가 동일한 경우에는, 가상 동기 데이터와 다음 패킷의 동일한 위치의 패킷 데이터를 지속적으로 비교하여 가상 동기 데이터 검출 카운터의 값을 누적적으로 증가시키고, 미리 설정된 가상 동기 검출 참조 값과 비교하여, 가상 동기 데이터 검출 카운터의 값이 가상 동기 검출 참조 값보다 크거나 같으면, 가상 동기 데이터를 실제 동기 데이터로 검출하는 단계;를 포함한다.
본 발명에 따르면, 비록 수신되는 패킷 스트림의 동기 데이터를 알 수 없거나 동기 데이터가 고정되어 있지 않은 경우라도 수신된 패킷의 데이터로부터 동기 데이터를 추출하여 동기를 맞출 수 있다.

Description

패킷 전송에 있어서 미지의 동기 데이터 검출 방법 { Method and apparatus for detecting unknown in packet transfer sync data }
본 발명은 동기식 패킷 전송에 관한 것으로서, 보다 상세하게는 수신된 패킷의 동기 데이터를 알 수 없는 경우에도 동기 데이터를 검출하여 동기를 이룰 수 있는 패킷 동기 데이터 검출 방법에 관한 것이다.
일반적으로, 패킷 통신망에서 송수신되는 데이터는 소정의 데이터 처리 과정을 통해 패킷 단위로 분할되어 전송된다. 패킷은 동기 데이터, 데이터가 전송되는 주소 등의 제어정보를 포함한 헤더(header)와, 전송되는 정보인 데이터(payload)로 구성된 일련의 비트열로서, 패킷을 수신한 패킷 단말장치는 패킷의 헤더에 포함된 정보를 바탕으로 패킷의 데이터를 전송한다.
한편, 전송되는 데이터는 다수의 패킷으로 분할되어 전송되므로, 수신측에서 오류없는 정보를 수신하기 위해서는 수신되는 일련의 패킷 스트림으로부터 패킷을 구분해야 한다. 이를 위해, 패킷의 헤더에 동기 데이터를 첨부하여 전송하고, 수신측에서는 상기 동기 데이터를 검출함으로써 동기를 맞출 수 있다.
도 1은 종래의 패킷의 동기 데이터를 검출하는 방법을 도시한 흐름도이다. 상기 도면을 참조하면, 초기화 단계(S10)에서 동기 데이터의 검출 횟수를 카운트하는 동기 검출 카운터(C1), 입력되는 패킷의 데이터 수를 카운트하는 패킷 카운터(C2), 및 동기 데이터의 손실 횟수를 카운트하는 동기 손실 카운터(C3)의 값이 '0'으로 설정된다. 그리고, 수신된 제 1패킷으로부터 기설정된 동기 데이터를 검출하면(S11), 동기 검출 카운터(C1)의 값을 증가시켜(S12), 동기 데이터 검출 참조 값(A)과 비교한다(S13). 한편, 동기 데이터 검출 참조 값(A)은 패킷이 전송되는 통신 환경에 따라 그 값을 달리한다. 일반적으로 채널의 상황이 양호하지 않는 경우에는 채널의 상황이 양호한 경우보다 A를 작은 값으로 설정함으로써 동기 검출이 쉽도록한다.
한편, 동기 검출 카운터(C1)의 값과 동기 데이터 검출 참조 값(A)이 서로 다르면, 입력된 패킷 데이터 수를 카운트하는 패킷 카운터(C2)의 값을 증가시켜(S14) 패킷의 크기인 K값(여기서 패킷의 크기는 고정된 것으로 설명된다. 이하 같다)과 비교한다(S15). 패킷 카운터(C2)의 값이 패킷 크기 값(K)과 동일하면 두번째 패킷의 동기 데이터를 비교한다(S16). 즉, 패킷 카운터(C2)가 첫번째 패킷의 동기 데이터로부터 데이터를 카운팅하여 제 1패킷의 동기 데이터의 위치와 동일한 위치에 있는 제 2패킷의 데이터로 인덱싱함으로써, 제 2패킷의 데이터와 동기 데이터를 비교할 수 있다.
한편, 제 2패킷의 데이터와 동기 데이터가 동일하면, 패킷 카운터(C2)의 값을 '0'으로 리셋하고(S17) S11 단계로 복귀하여 기설정된 동기 데이터를 이용하여 반복적으로 동기 데이터를 검출한다. 따라서, 제 1패킷 및 제 2패킷의 동기 데이터의 위치와 동일한 위치에 있는 제 3패킷의 데이터, 제 4패킷의 데이터,..제 N패킷의 데이터가 상기 동기 데이터와 일치하면, 동기 검출 카운터(C1)의 값을 증가시켜 검출 참조 값(A)에 이르면 동기를 검출했다고 판단하게 된다. 하지만, 제 2패킷의 데이터와 동기 데이터가 다르면 동기 검출에 실패 했다고 판단하고, S10단계로 복귀하여 동기 검출 카운터(C1) 및 패킷 카운터(C2)의 값을 '0'으로 리셋하고(S18) 새로이 동기 데이터를 검출한다.
한편, 동기 검출 카운터(C1)의 값과 동기 데이터 검출 참조 값(A)이 동일하면, 동기 데이터가 검출되었다고 판단한다(S18). 그러나, 동기 데이터가 검출 되었다고 하더라도 지속적으로 동기가 유지되는지를 체크해야 하므로, 수신된 패킷의 데이터와 동기 데이터를 비교한다(S19). 패킷의 데이터와 동기 데이터가 일치하지 않으면 동기 손실 카운터(C3)를 증가시키고(S20), 계속하여 동기가 검출되지 않아 동기 손실 카운터(C3)의 값이 동기 손실 참조 값(B)과 같아지면(S21) 동기가 손실되었다고 판단하고, S10단계로 복귀하여 모든 카운터(C1,C2,C3)를 리셋하고(S22), 다시 동기의 검출을 시도한다.
상술한 종래 기술에 따르면, 반복적으로 동기 데이터를 검출하므로 비록 실제 동기 데이터가 아님에도 불구하고 기설정된 동기 데이터와 동일한 값을 가진 데이터가 검출되더라도 동기 데이터로 인식하는 오류를 막을 수 있다. 하지만, 종래 기술은 동기 데이터를 미리 알고 있는 경우에만 동기 검출을 시도할 수 있으므로 동기 데이터를 모르는 경우에는 동기 데이터를 검출할 수 없는 문제가 있다.
본 발명은 상기와 같은 문제점을 고려하여 창안된 것으로서, 비록 수신되는 패킷의 동기 데이터를 모르는 경우에도 동기 데이터를 검출하여 동기를 맞출 수 있는 패킷 동기 데이터 검출 방법을 제공하는데 그 목적이 있다.
본 명세서에 첨부되는 다음의 도면들은 본 발명의 바람직한 실시예를 예시하는 것이며, 후술하는 발명의 상세한 설명과 함께 본 발명의 기술사상을 더욱 이해시키는 역할을 하는 것이므로, 본 발명은 그러한 도면에 기재된 사항에만 한정되어 해석되어서는 아니된다.
도 1은 종래의 패킷 동기 데이터 검출 방법을 도시한 절차 흐름도이다.
도 2는 본 발명의 바람직한 실시예에 따른 패킷 동기 데이터 검출 장치의 구성도이다.
도 3은 도 2의 동기 데이터 검출 장치로 입력되는 패킷 스트림을 도시한 개념도이다.
도 4는 도 2의 패킷 동기 데이터 검출 장치의 동기 데이터 검출 과정을 도시한 절차 흐름도이다.
본 발명은 입력되는 패킷의 임의의 위치에 있는 데이터를 가상 동기 데이터로 설정하고, 이후에 입력되는 다음 패킷의 동일한 위치의 패킷 데이터와 상기 가상 동기 데이터의 비교 결과가 동일할 때까지 패킷의 데이터를 순차적으로 가상 동기 데이터로 설정함으로써, 공통적인 패킷의 데이터인 미지의 동기 데이터를 검출할 수 있다.
상기 기술적 과제를 달성하기 위한 본 발명에 따른 패킷 전송에 있어서 미지의 동기 데이터를 검출 하는 방법은, (a) 입력되는 i번째 패킷의 임의의 j번째 데이터를 가상 동기 데이터로 설정하는 단계; (b) 상기 i번째 패킷의 다음 패킷인 i+1번째 패킷의 j번째 데이터를 상기 가상 동기 데이터와 비교하는 단계; (c) (b)단계의 비교 결과가 동일하지 않으면, 동일하게 될 때까지 i와 j를 1씩 증가시켜가면서 상기 (a) 및 (b)단계를 반복하는 단계;및 (d) 상기 (b) 또는 (c)단계에서 비교 결과가 동일한 경우에는, 상기 가상 동기 데이터와 다음 패킷의 동일한 위치의 패킷 데이터를 지속적으로 비교하여 가상 동기 데이터 검출 카운터의 값을 누적적으로 증가시키고, 미리 설정된 가상 동기 검출 참조 값과 비교하여, 상기 가상 동기 데이터 검출 카운터의 값이 상기 가상 동기 검출 참조 값보다 크거나 같으면, 상기 가상 동기 데이터를 실제 동기 데이터로 검출하는 단계;를 포함한다.
본 발명에 따른 미지의 동기 데이터를 검출 하는 방법에 있어서, 상기 (d) 단계에서, 상기 실제 동기 데이터를 검출한 이후에, (e) 상기 실제 동기 데이터를 이용하여 입력되는 패킷의 동기 데이터를 검출하는 단계;및 (f) 상기 (e) 단계에서, 동기 데이터를 검출하지 못한 경우에는 동기 손실 카운터의 값을 누적적으로 증가시켜, 미리 설정된 동기 손실 참조 값과 비교하여 상기 동기 손실 카운터의 값이 상기 동기 손실 참조 값보다 크거나 같으면 동기가 손실되었다고 판단하는 단계;를 더 포함하는 것이 바람직하다.
이하 첨부된 도면을 참조로 본 발명의 바람직한 실시예를 상세히 설명하기로한다. 이에 앞서, 본 명세서 및 청구범위에 사용된 용어나 단어는 통상적이거나 사전적인 의미로 한정해서 해석되어서는 아니되며, 발명자는 그 자신의 발명을 가장 최선의 방법으로 설명하기 위해 용어의 개념을 적절하게 정의할 수 있다는 원칙에 입각하여 본 발명의 기술적 사상에 부합하는 의미와 개념으로 해석되어야만 한다. 따라서, 본 명세서에 기재된 실시예와 도면에 도시된 구성은 본 발명의 가장 바람직한 일 실시예에 불과할 뿐이고 본 발명의 기술적 사상을 모두 대변하는 것은 아니므로, 본 출원시점에 있어서 이들을 대체할 수 있는 다양한 균등물과 변형예들이 있을 수 있음을 이해하여야 한다.
도 2는 본 발명의 바람직한 실시예에 따른 패킷 동기 데이터 검출 장치의 구성도이다.
도면을 참조하면, 상기 패킷 동기 데이터 검출 장치는 비교부(20)와 카운터부(10)를 포함한다. 카운터부(10)에는 입력되는 패킷의 데이터 수를 카운트하는 패킷 카운터(CNT1)(11), 가상 동기 데이터가 몇번 검출되었는지 카운트하는 가상 동기 검출 카운터(CNT2)(12), 동기 데이터 검출 후 입력되는 패킷의 동기 데이터가 검출되지 않은 횟수를 카운트하는 동기 손실 카운터(CNT3)(13), 및 가상 동기 데이터로 설정된 데이터가 저장되는 가상 동기 데이터 레지스터(14)를 포함한다.
비교부(20)에는 수신되는 패킷들을 구분하기 위해 패킷 카운터(CNT1)(11)의 값과 패킷 크기 값과 비교하는 제 1비교부(21), 패킷으로부터 추출된 가상 동기 데이터와 입력되는 패킷의 동기 데이터를 비교하는 제 2비교부(22), 가상 동기 데이터를 실제 동기 데이터로 판단하기 위해 가상 동기 검출 카운터(CNT2)(12)의 값과기설정된 동기 데이터 검출 참조 값을 비교하는 제 3비교부(23), 및 동기를 잃었다고 판단하기 위해 동기 손실 카운터(CNT3)(13)의 값과 기설정된 동기 손실 참조 값을 비교하는 제 4비교부(24)를 포함한다.
카운터(CNT1,CNT2,CNT3)는 입력 클럭에 따라 상태가 변하는 복수의 레지스터로 구성될 수 있고, 비교부(21,22,23,24)는 NOR 또는 XNOR 게이트와 같은 논리 게이트로 구성될 수도 있다. 또한, 카운터(CNT1,CNT2,CNT3) 및 비교부(21,22,23,24)는 ROM과 같은 메모리에 프로그램되어 소프트웨어로 구현될 수도 있다.
도 3은 도 2의 패킷 동기 데이터 검출 장치로 입력되는 패킷 스트림을 도시한 개념도이고, 도 4는 도 2의 패킷 동기 데이터 검출 장치의 동기 데이터 검출 과정을 도시한 절차 흐름도이다.
도 3 및 도 4를 참조하여, 도 2에 도시된 패킷 동기 데이터 검출 장치의 동작을 설명하면, 초기화 단계(S20)에서 패킷 카운터(CNT1)(11), 동기 검출 카운터(CNT2)(12), 및 동기 손실 카운터(CNT3)(13)의 값은 '0'으로 설정된다. 그리고, 패킷 동기 데이터 검출 장치는 i번째 패킷의 j번째 데이터를 가상 동기 데이터로 설정하여 가상 동기 데이터 레지스터(14)에 저장한다(S21). 그런 다음, 제 1비교부(21)는 패킷 데이터를 읽어 들이면서 패킷 카운터(CNT1)(11)의 값을 증가시키고(S22), 패킷 카운터(CNT1)(11)의 값이 j+K와 동일한지 비교한다(S23). 상기 K는 패킷의 크기로서, 패킷 카운터(CNT1)(11)는 가상 동기 데이터로 설정된 i번째 패킷의 j번째 데이터로부터 데이터를 카운팅함으로써, 도 3에 도시된 바와 같이 i+1번째 패킷의 j번째 데이터를 인덱싱할 수 있다. 패킷 카운터(CNT1)(11)의 값이 j+K와 동일하면, 제 2비교부(22)는 i+1번째 패킷의 j번째 데이터와 가상 동기 데이터 레지스터(14)에 저장된 가상 동기 데이터를 비교한다(S24). 만일 가상 동기 데이터가 실제 동기 데이터라면 i+1번째 패킷의 j번째 데이터와 가상 동기 데이터는 동일하고, 가상 동기 데이터가 실제 동기 데이터가 아니라면 i+1번째 패킷의 j번째 데이터는 가상 동기 데이터와 다를 것이다.
만일, i+1번째 패킷의 j번째 데이터와 가상 동기 데이터가 다르면, 제 1비교부(21)는 패킷 카운터(CNT1)의 값을 j+1로 설정하고(S25) S21단계로 복귀한다. 그리고, 도 3에 도시된 바와 같이 패킷 동기 데이터 검출 장치는 수신된 i+2번째 패킷의 j+1번째 데이터를 가상 동기 데이터로 설정하여 가상 동기 데이터 레지스터(14)에 저장한다. 이와 같이, 패킷 동기 데이터 검출 장치는 i+1번째 패킷의 j번째 데이터와 비교하여 i번째 패킷의 j번째 데이터가 동기 데이터가 아니라고 판단되면, i+2번째 패킷의 j+1번째 데이터를 가상 동기 데이터로 설정하여 i+3번째 패킷의 j+1번째 데이터와 비교한다.
그러므로, 본 발명에 따른 패킷 동기 데이터 검출 장치는 패킷의 데이터를 순차적으로 가상 동기 데이터로 설정하여 다음 패킷의 데이터와 비교함으로써, 패킷마다 공통적인 동기 데이터를 검출할 수 있다.
한편, S24 단계에서 i+1번째 패킷의 j번째 데이터와 가상 동기 데이터가 동일하면 제 2비교부(22)는 가상 동기 검출 카운터(CNT2)(12)의 값을 증가시킨다(S26). 그리고, 제 3비교부(23)는 상기 가상 동기 검출 카운터(CNT2)(12)의 값과 동기 데이터 검출 참조 값(A)을 비교한다(S27). 가상 동기 검출 카운터(CNT2)(12)의 값이 가상 동기 데이터 검출 참조 값(A)보다 작으면, i+2번째 패킷의 j번째 데이터를 검출하기 위해 제 1비교부(21)는 패킷 카운터(CNT1)의 값을 j로 설정하고(S28) S22단계로 복귀한다.
그리고, 반복적으로 가상 동기 데이터가 검출되어 가상 동기 검출 카운터(CNT2)(12)의 값이 가상 동기 데이터 검출 참조 값(A)과 같으면, 제 3비교부(23)는 동기 데이터를 검출했다고 판단한다(S29). 따라서, 수신되는 패킷 스트림으로부터 가상 동기 데이터를 반복해서 검출함으로써 실제 동기 데이터가 아님에도 불구하고 가상 동기 데이터를 실제 동기 데이터로 판단하는 오류를 방지할 수 있다.
동기 데이터가 검출된 후, 패킷 동기 데이터 검출 장치는 동기가 손실되었는지를 체크하기 위해 수신된 패킷으로부터 지속적으로 동기 데이터를 검출한다(S30). 만일, 수신된 패킷으로부터 동기 데이터가 검출되지 않으면 동기 손실 카운터(CNT3)의 값이 증가되고(S31), 제 4비교부(24)는 동기 손실 카운터(CNT3)(13)의 값과 동기 손실 참조 값(B)을 비교한다(S32). 만일, 값이 다르면 S30 단계로 복귀하고, 동일한 값이면 동기가 손실되었다고 판단하고 다시 S20 단계로 복귀하여 다시 동기 검출을 시도한다.
상기와 같은 과정을 통해 비록 동기 데이터를 알 수 없는 시스템 환경에서도 수신되는 패킷으로부터 임의의 가상 동기 데이터를 설정하여 동기 데이터를 검출할 수 있다.
이상과 같은 기술적 구성에 의해 본 발명의 기술적 과제는 달성되며, 본 발명이 비록 한정된 실시 예와 도면에 의해 설명되었으나, 본 발명은 이것에 의해 한정되지 않으며 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에 의해 본 발명의 기술사상과 아래에 기재될 특허청구범위의 균등범위 내에서 다양한 수정 및 변형이 가능함은 물론이다.
본 발명에 따르면, 비록 수신되는 패킷 스트림의 동기 데이터를 알 수 없거나 동기 데이터가 고정되어 있지 않은 경우라도 수신된 패킷의 데이터로부터 동기 데이터를 추출하여 동기를 맞출 수 있다.

Claims (2)

  1. 입력되는 패킷 스트림의 미지의 동기 데이터를 검출하는 방법에 있어서,
    (a) 입력되는 i번째 패킷의 임의의 j번째 데이터를 가상 동기 데이터로 설정하는 단계;
    (b) 상기 i번째 패킷의 다음 패킷인 i+1번째 패킷의 j번째 데이터를 상기 가상 동기 데이터와 비교하는 단계;
    (c) (b)단계의 비교 결과가 동일하지 않으면, 동일하게 될 때까지 i와 j를 1씩 증가시켜가면서 상기 (a) 및 (b)단계를 반복하는 단계;및
    (d) 상기 (b) 또는 (c)단계에서 비교 결과가 동일한 경우에는, 상기 가상 동기 데이터와 다음 패킷의 동일한 위치의 패킷 데이터를 지속적으로 비교하여 가상 동기 데이터 검출 카운터의 값을 누적적으로 증가시키고, 미리 설정된 가상 동기 검출 참조 값과 비교하여, 상기 가상 동기 데이터 검출 카운터의 값이 상기 가상 동기 검출 참조 값보다 크거나 같으면, 상기 가상 동기 데이터를 실제 동기 데이터로 검출하는 단계;를 포함하는 것을 특징으로 하는 미지의 패킷 동기 데이터 검출 방법.
  2. 제 1항에 있어서,
    상기 (d) 단계에서, 상기 실제 동기 데이터를 검출한 이후에,
    (e) 상기 실제 동기 데이터를 이용하여 입력되는 패킷의 동기 데이터를 검출하는 단계;및
    (f) 상기 (e) 단계에서, 동기 데이터를 검출하지 못한 경우에는 동기 손실 카운터의 값을 누적적으로 증가시켜, 미리 설정된 동기 손실 참조 값과 비교하여 상기 동기 손실 카운터의 값이 상기 동기 손실 참조 값보다 크거나 같으면 동기가 손실되었다고 판단하는 단계;를 더 포함하는 것을 특징으로 하는 미지의 패킷 동기 데이터 검출 방법.
KR1020040080007A 2004-10-07 2004-10-07 패킷 전송에 있어서 미지의 동기 데이터 검출 방법 KR100461932B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020040080007A KR100461932B1 (ko) 2004-10-07 2004-10-07 패킷 전송에 있어서 미지의 동기 데이터 검출 방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020040080007A KR100461932B1 (ko) 2004-10-07 2004-10-07 패킷 전송에 있어서 미지의 동기 데이터 검출 방법

Publications (1)

Publication Number Publication Date
KR100461932B1 true KR100461932B1 (ko) 2004-12-16

Family

ID=37383435

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040080007A KR100461932B1 (ko) 2004-10-07 2004-10-07 패킷 전송에 있어서 미지의 동기 데이터 검출 방법

Country Status (1)

Country Link
KR (1) KR100461932B1 (ko)

Similar Documents

Publication Publication Date Title
US7093061B2 (en) FIFO module, deskew circuit and rate matching circuit having the same
US9602271B2 (en) Sub-nanosecond distributed clock synchronization using alignment marker in ethernet IEEE 1588 protocol
EP0872085B1 (en) Synchronizing the transmission of data via a two-way link
US8681819B2 (en) Programmable multifield parser packet
US8774194B2 (en) Method and apparatus for a high-speed frame tagger
US8358589B2 (en) Buffer module, receiver, device and buffering method using windows
KR101470989B1 (ko) 다중 직렬 수신기용 자동 데이터 정렬기를 위한 방법, 장치, 및 시스템
KR100364385B1 (ko) 윈도우비교기
US7287176B2 (en) Apparatus, method and storage medium for carrying out deskew among multiple lanes for use in division transmission of large-capacity data
US9342709B2 (en) Pattern detection
CN104935393A (zh) 一种帧同步方法及装置
US9058266B2 (en) Deskew apparatus and method for peripheral component interconnect express
US7693088B2 (en) Method and apparatus for data rate detection using a data eye monitor
KR100461932B1 (ko) 패킷 전송에 있어서 미지의 동기 데이터 검출 방법
RU2553093C1 (ru) Устройство поиска информации
US7457389B2 (en) Data block synchronization device, system and method
Lu et al. Design and implementation of multi-channel high speed HDLC data processor
US20030079118A1 (en) Bit synchronous engine and method
US7106820B2 (en) System and method for establishing word synchronization
US20020009165A1 (en) Method and system for fast synchronization multiframe structures using periodic signatures
Sugawara et al. High-speed and memory efficient TCP stream scanning using FPGA
US7346079B1 (en) Methods and structures of multi-level comma detection and data alignment in data stream communications
US20080107138A1 (en) Method and apparatus for recognizing n channels according to n multi-channel signals
US7283565B1 (en) Method and apparatus for framing a data packet
KR100488357B1 (ko) 이더넷 패킷의 서비스 구분을 위한 다중 패턴분석 장치 및분석방법

Legal Events

Date Code Title Description
A201 Request for examination
A302 Request for accelerated examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121106

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20131205

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20141209

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20151117

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee