KR100411886B1 - Apparatus for ATM Adaptation Layer Type conversion of wireless communication base station - Google Patents
Apparatus for ATM Adaptation Layer Type conversion of wireless communication base station Download PDFInfo
- Publication number
- KR100411886B1 KR100411886B1 KR10-2001-0082919A KR20010082919A KR100411886B1 KR 100411886 B1 KR100411886 B1 KR 100411886B1 KR 20010082919 A KR20010082919 A KR 20010082919A KR 100411886 B1 KR100411886 B1 KR 100411886B1
- Authority
- KR
- South Korea
- Prior art keywords
- aal5
- type
- atm cell
- cell
- packet
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04W—WIRELESS COMMUNICATION NETWORKS
- H04W88/00—Devices specially adapted for wireless communication networks, e.g. terminals, base stations or access point devices
- H04W88/08—Access point devices
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B7/00—Radio transmission systems, i.e. using radiation field
- H04B7/14—Relay systems
- H04B7/15—Active relay systems
- H04B7/155—Ground-based stations
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
본 발명은 무선통신 기지국에서의 에이에이엘(AAL) 타입 변환 장치에 관한 것으로서, 입력된 AAL5 타입의 ATM 셀을 T1/E1 링크의 효율을 위하여 AAL2 타입의 ATM 셀로 변환하고, 아울러 가입자 증가에 따른 시스템 확장에 효율적으로 대응할 수 있도록 하기 위하여, 입력되는 비동기전달모드(ATM) 셀의 헤더 정보와 맵핑하여 새로운 헤더 정보를 출력하는 제1 저장수단; 상기 제1 저장수단을 바탕으로, 상기 입력되는 ATM 셀을 타입 변환할 것인지 혹은 바이패스할 것인지를 결정하기 위한 타입확인수단; 상기 타입확인수단에 의해 결정된 타입 변환할 AAL5 타입의 ATM 셀을 AAL2 타입의 ATM 셀로 변환시키기 위한 AAL5/2 변환수단; 상기 타입 변환할 AAL5 타입의 ATM 셀이 AAL2 타입의 ATM 셀로 조립이 불가능할 경우 해당하는 영역에 패킷을 저장하기 위한 제2 저장수단; 상기 타입확인수단에 의해 결정된 바이패스할 ATM 셀을 적어도 하나 저장하기 위한 바이패스수단; 및 상기 AAL5/2 변환수단과 상기 바이패스수단에 저장되어 있는 ATM 셀을 제어신호에 따라 선택적으로 출력하기 위한 셀 다중화수단을 포함한다.The present invention relates to an AAL (AAL) type conversion apparatus in a wireless communication base station, and converts an input AAL5 type ATM cell into an AAL2 type ATM cell for the efficiency of a T1 / E1 link, and also increases the number of subscribers. First storage means for mapping new header information by mapping with header information of an asynchronous transfer mode (ATM) cell to be able to efficiently cope with expansion; Type checking means for determining whether to typecast or bypass the input ATM cell based on the first storage means; AAL5 / 2 converting means for converting an AAL5 type ATM cell to be converted by the type checking means into an AAL2 type ATM cell; Second storage means for storing a packet in a corresponding area when the AAL5 type ATM cell to be type-converted cannot be assembled into an AAL2 type ATM cell; Bypass means for storing at least one ATM cell to bypass determined by said type checking means; And cell multiplexing means for selectively outputting the ATM cells stored in the AAL5 / 2 conversion means and the bypass means according to a control signal.
Description
본 발명은 무선통신 기지국에서의 에이에이엘(AAL : ATM Adaptation Layer) 타입 변환 장치에 관한 것으로서, 보다 상세하게는 차세대 이동통신 시스템에서 사용되고 있는 기지국(Node-B)과 제어국(RNC : Radio Network Controller) 사이를 잇는 링크의 효율적인 사용을 위한 기지국의 AAL 타입변환 장치에 관한 것이다.The present invention relates to an AAL (ATM: ATM Adaptation Layer) type conversion apparatus in a wireless communication base station, and more particularly, a base station (Node-B) and a control station (RNC) used in a next generation mobile communication system. The present invention relates to an AAL type conversion apparatus of a base station for efficient use of a link between
도 1 은 일반적인 무선통신 기지국의 구성 예시도로서, 다수의 이동국(UE : User Equipment)에서 무선신호를 받아 처리하는 기지국(Node-B)의 구조를 나타낸다.1 is a diagram illustrating a configuration of a general wireless communication base station, and shows a structure of a base station Node-B that receives and processes radio signals from a plurality of mobile stations (UEs).
종래에는 다수의 이동국(UE)(10)에서 보내는 무선신호를 기지국(Node-B)(20)의 무선부(21)에서 받아, AAL 타입 변환부(22)에서 무선신호를 ATM 신호로 변환시키고, ATM 신호를 라인 인터페이스부(23)가 제어국(RNC)과 연결된 T1/E1 링크로 전송하기 위해 T1/E1에 맞는 신호로 변환한다. 이때, 단일 사용자의 데이터가 ATM 셀내의 페이로드보다 훨씬 작은 것을 T1/E1 링크로 전송할 경우, AAL5 타입 ATM 셀내에 빈 공간이 많이 존재하는 일이 발생한다.Conventionally, a radio signal from a plurality of mobile stations (UE) 10 is received by a radio unit 21 of a base station (Node-B) 20, and the AAL type conversion unit 22 converts the radio signal into an ATM signal. The ATM signal is converted into a signal corresponding to T1 / E1 for transmission by the line interface unit 23 to the T1 / E1 link connected to the control station RNC. At this time, when a single user's data is transmitted on the T1 / E1 link much smaller than the payload in the ATM cell, a large amount of free space occurs in the AAL5 type ATM cell.
이러한 대량의 빈 공간이 발생하는 것을 방지하기 위해, 복수의 사용자로부터 전송되고 목적지가 상이한 데이터들을 집결시킬 수 있는 ATM 셀 타입이 제안되었으며, 이러한 유형을 "AAL2 타입 ATM 셀"로 칭하며, 그 유형은 ITU-T(International Telecommunication Union-Telecommunication Standardization Sector) 권고 I.363.2에 의해 정의되어 있다.In order to prevent such a large amount of free space from occurring, an ATM cell type has been proposed that can aggregate data transmitted from a plurality of users and have different destinations, and this type is referred to as an "AAL2 type ATM cell". It is defined by International Telecommunication Union-Telecommunication Standardization Sector (ITU-T) Recommendation I.363.2.
상기와 같이 링크의 효율적인 사용을 위해 고안된 것이 AAL 타입 변환부(22)이다.As described above, the AAL type conversion unit 22 is designed for efficient use of the link.
AAL 타입 변환부(22)는 적은량의 데이터를 포함하고 있는 AAL5 타입의 ATM 셀을 AAL2 타입으로 변환시키는 기능을 한다. 이러한 AAL2 타입의 ATM 셀 구조가 도 2a에 도시되었고, AAL5 타입의 ATM 셀이 AAL2 타입으로 변환되는 과정이 도 2b에 도시되었다.The AAL type converter 22 functions to convert an AAL5 type ATM cell containing a small amount of data into an AAL2 type. The AAL2 type ATM cell structure is illustrated in FIG. 2A, and a process of converting an AAL5 type ATM cell to the AAL2 type is illustrated in FIG. 2B.
도 2a에 도시된 바와 같이, AAL2 타입의 ATM 셀은 적은 데이터 양을 가지는 셀을 쇼트 셀로 하여 이러한 쇼트셀을 여러 개 포함하는 구조로 되어 있다.As shown in FIG. 2A, an AAL2 type ATM cell has a structure including a plurality of such short cells using a cell having a small amount of data as a short cell.
STF(Start Field)는 6비트의 OSF(Offset Field), 1비트의 SN(Sequence Number), 및 1비트의 P(STF의 기수 패리티)를 포함한다. 도 2a에서, 괄호내의 각각의 숫자는 대응 데이터의 비트 수를 나타낸다.The start field (STF) includes a 6-bit offset field (OSF), a 1-bit sequence number (SN), and a 1-bit P (odd parity of STF). In Fig. 2A, each number in parentheses represents the number of bits of the corresponding data.
도 2b에 도시된 바와 같이, 적은 데이터 양을 갖는 AAL5 타입의 ATM셀(A,B,및 C)이 AAL2 타입으로 하나의 AAL2 타입의 ATM 셀로 변환되어 T1/E1 링크를 통해 전송시킴으로써 링크의 효율적으로 사용할 수 있다.As shown in FIG. 2B, the AAL5 type ATM cells (A, B, and C) having a small amount of data are converted into an AAL2 type ATM cell of one AAL2 type and transmitted over a T1 / E1 link, thereby efficiently linking. Can be used as
또한, 상기와 같은 기능을 하는 장치를 부분으로 하는 기지국(Node-B)(20)에서는 가입자 수의 증가에 따른 시스템 확장성이 용이해야 한다.In addition, the base station (Node-B) 20 having a device functioning as described above should be easy to expand the system according to the increase in the number of subscribers.
따라서, 기지국(Node-B)(20)에서는 입력된 AAL5 타입의 ATM 셀을 T1/E1 링크의 효율을 위하여 AAL2 타입의 ATM 셀로 변환하고, 아울러 가입자 증가에 따른 시스템 확장에 효율적으로 대처할 수 있는 방안이 필수적으로 요구된다.Accordingly, the Node-B 20 converts the input AAL5 type ATM cell into an AAL2 type ATM cell for the efficiency of the T1 / E1 link and efficiently copes with the system expansion according to the increase in subscribers. This is required.
본 발명은, 상기한 바와 같은 요구에 부응하기 위하여 제안된 것으로, 무선통신 시스템에서 입력된 AAL5 타입의 ATM 셀을 T1/E1 링크의 효율을 위하여 AAL2 타입의 ATM 셀로 변환하고, 아울러 가입자 증가에 따른 시스템 확장에 효율적으로 대응할 수 있도록 하기 위한 기지국내의 AAL 타입 변환 장치를 제공하는데 그 목적이 있다.The present invention has been proposed to meet the above requirements, and converts an AAL5 type ATM cell input in a wireless communication system into an AAL2 type ATM cell for the efficiency of a T1 / E1 link, and also increases the number of subscribers. It is an object of the present invention to provide an AAL type conversion apparatus in a base station for efficiently coping with system expansion.
도 1 은 일반적인 무선통신 기지국의 구성 예시도.1 is an exemplary configuration diagram of a general wireless communication base station.
도 2a 는 일반적인 AAL2 타입의 ATM 셀 구조를 나타낸 설명도.2A is an explanatory diagram showing a typical AAL2 type ATM cell structure.
도 2b 는 일반적인 AAL5 타입의 ATM 셀이 AAL2 타입으로 변환되는 과정을 나타낸 설명도.2B is an explanatory diagram showing a process of converting a general AAL5 type ATM cell into an AAL2 type;
도 3 은 본 발명에 따른 무선통신 기지국에서의 에이에이엘(AAL) 타입 변환 장치의 일실시예 구성도.3 is a block diagram of an embodiment of an AAL type conversion apparatus in a wireless communication base station according to the present invention;
도 4 는 본 발명에 따른 상기 도 3의 타입확인부의 일실시예 상세 구성도.4 is a detailed configuration diagram of an embodiment of the type checking unit of FIG. 3 in accordance with the present invention.
도 5 는 본 발명에 따른 상기 도 3의 AAL5/2 변환부의 일실시예 상세 구성도.5 is a detailed configuration diagram of an embodiment of the AAL5 / 2 conversion unit of FIG. 3 according to the present invention;
도 6 은 본 발명에 따른 상기 도 5의 DPRAM 인터페이스부에서 DPRAM과 인터페이스하는 과정을 나타낸 일실시예 상세 흐름도.6 is a detailed flowchart illustrating a process of interfacing with DPRAM in the DPRAM interface unit of FIG. 5 according to the present invention;
* 도면의 주요 부분에 대한 부호의 설명* Explanation of symbols for the main parts of the drawings
31 : 타입확인부 32 : AAL5/2 변환부31: type checking unit 32: AAL5 / 2 conversion unit
33 : 바이패스부 34 : 셀 다중화부33: bypass unit 34: cell multiplexing unit
35 : 내용 주소화 메모리(CAM) 36 : 이중 포트 램(DPRAM)35: Content Addressing Memory (CAM) 36: Dual Port RAM (DPRAM)
상기 목적을 달성하기 위한 본 발명은, 무선통신 기지국에서의 에이에이엘(AAL : ATM Adaptation Layer) 타입 변환 장치에 있어서, 입력되는 비동기전달모드(ATM) 셀의 헤더 정보와 맵핑하여 새로운 헤더 정보를 출력하는 제1 저장수단; 상기 제1 저장수단을 바탕으로, 상기 입력되는 ATM 셀을 타입 변환할 것인지 혹은 바이패스할 것인지를 결정하기 위한 타입확인수단; 상기 타입확인수단에 의해 결정된 타입 변환할 AAL5 타입의 ATM 셀을 AAL2 타입의 ATM 셀로 변환시키기 위한 AAL5/2 변환수단; 상기 타입 변환할 AAL5 타입의 ATM 셀이 AAL2 타입의 ATM 셀로 조립이 불가능할 경우 해당하는 영역에 패킷을 저장하기 위한 제2 저장수단;상기 타입확인수단에 의해 결정된 바이패스할 ATM 셀을 적어도 하나 저장하기 위한 바이패스수단; 및 상기 AAL5/2 변환수단과 상기 바이패스수단에 저장되어 있는 ATM 셀을 제어신호에 따라 선택적으로 출력하기 위한 셀 다중화수단을 포함하여 이루어진 것을 특징으로 한다.The present invention for achieving the above object, in the AAL (ATM: ATM Adaptation Layer) type conversion apparatus in a wireless communication base station, outputs the new header information by mapping with the header information of the input asynchronous transfer mode (ATM) cell First storage means; Type checking means for determining whether to typecast or bypass the input ATM cell based on the first storage means; AAL5 / 2 converting means for converting an AAL5 type ATM cell to be converted by the type checking means into an AAL2 type ATM cell; Second storage means for storing a packet in a corresponding area when the AAL5 type ATM cell to be type-converted cannot be assembled into an AAL2 type ATM cell; storing at least one ATM cell to be bypassed determined by the type checking means; Bypass means for; And cell multiplexing means for selectively outputting the ATM cells stored in the AAL5 / 2 conversion means and the bypass means according to a control signal.
본 발명은 무선통신 기지국과 제어국 사이를 잇는 링크의 효율적인 사용을 위한 AAL 타입 변환 기술에 관한 것으로, 입력되는 ATM 셀의 변환 정보를 저장하고 있는 내용 주소화 메모리(CAM : Content Addressable Memory), 각 채널의 패킷을 저장하고 있는 이중 포트 램(DPRAM : Dual Port Random Access Memory), 및 내용 주소화 메모리(CAM)과 이중 포트 메모리(DPRAM)와 인터페이스 하면서 AAL 타입을 변환시키는 기능을 하는 AAL5/2 변환부 등으로 구성된다.The present invention relates to an AAL type conversion technology for efficient use of a link between a wireless communication base station and a control station. The present invention relates to a content addressable memory (CAM) that stores conversion information of an input ATM cell. AAL5 / 2 conversion that functions to convert AAL types while interfacing with Dual Port Random Access Memory (DPRAM) that stores packets of channels, and Content Addressing Memory (CAM) and Dual Port Memory (DPRAM). It consists of wealth.
본 발명에서는 내용 주소화 메모리(CAM)과 이중 포트 메모리(DPRAM)를 적절히 사용하며, 내용 주소화 메모리(CAM)는 입력되는 AAL5 타입 ATM 셀의 가상 경로 식별자(VPI : Virtual Path Identifier)/가상 채널 식별자(VCI : Virtual Channel Identifier)를 기본으로 하여 AAL2 타입의 셀로 바꾸기 위한 정보를 저장하는 기능을 하며, 이중 포트 램(DPRAM)은 AAL2 변환시 해당 채널의 패킷을 저장하고 있다가 하나의 ATM 셀로 완성 가능하면 출력하는 기능을 한다. 그리고, 내용 주소화 메모리(CAM) 및 이중 포트 램(DPRAM)과 인터페이스하면서 제어하는 AAL5/2 변환부 는 FPGA(Field-Programmable Gate Array)나 ASIC(Application-Specific Integrated Circuit)으로 구현될 수 있으며, 채널 수 증가에 따른 시스템 확장시에는 AAL 타입 변환부로의 수정없이 이중 포트 램(DPRAM)과 내용 주소화 메모리(CAM)의 확장만으로 가능하다.In the present invention, the content addressing memory (CAM) and the dual port memory (DPRAM) are appropriately used, and the content addressing memory (CAM) is a virtual path identifier (VPI) / virtual channel of an input AAL5 type ATM cell. Based on the VCI (Virtual Channel Identifier), it saves the information for changing to AAL2 type cell, and the dual port RAM (DPRAM) stores the packet of the channel during AAL2 conversion and can be completed as one ATM cell. Function to output In addition, the AAL5 / 2 converting unit, which controls while interfacing with the content addressable memory (CAM) and the dual port RAM (DPRAM), may be implemented as a field-programmable gate array (FPGA) or an application-specific integrated circuit (ASIC). System expansion by increasing the number of channels is possible only by expansion of dual port RAM (DPRAM) and content addressable memory (CAM) without modification to AAL type conversion unit.
상술한 목적, 특징들 및 장점은 첨부된 도면과 관련한 다음의 상세한 설명을 통하여 보다 분명해 질 것이다. 이하, 첨부된 도면을 참조하여 본 발명에 따른 바람직한 일실시예를 상세히 설명한다.The above objects, features and advantages will become more apparent from the following detailed description taken in conjunction with the accompanying drawings. Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.
도 3 은 본 발명에 따른 무선통신 기지국의 종단에서의 에이에이엘(AAL) 타입 변환 장치의 일실시예 구성도이다.3 is a block diagram of an embodiment of an AAL type conversion device at the end of a wireless communication base station according to the present invention.
도 3에 도시된 바와 같이, 본 발명에 따른 AAL 타입 변환 장치는, 입력되는 비동기전달모드(ATM) 셀의 헤더 정보와 맵핑하여 새로운 헤더 정보를 출력하는 내용 주소화 메모리(CAM)(35)와, 내용 주소화 메모리(CAM)(35)를 바탕으로, 입력되는 ATM 셀을 타입 변환할 것인지 혹은 바이패스할 것인지를 결정하기 위한 타입확인부(31)와, 타입확인부(31)에 의해 결정된 타입 변환할 AAL5 타입의 ATM 셀을 AAL2 타입의 ATM 셀로 변환시키기 위한 AAL5/2 변환부(32)와, 타입 변환할 AAL5 타입의 ATM 셀이 AAL2 타입의 ATM 셀로 조립이 불가능할 경우 해당하는 영역에 패킷을 저장하기 위한 이중 포트 램(DPRAM)(36)과, 타입확인부(31)에 의해 결정된 바이패스할 ATM 셀을 적어도 하나 저장하기 위한 바이패스부(33)와, AAL5/2 변환부(32)와 바이패스부(33)에 저장되어 있는 ATM 셀을 제어신호에 따라 선택적으로 출력하기 위한 셀 다중화부(34)를 포함한다.As shown in FIG. 3, the AAL type conversion device according to the present invention includes a content addressing memory (CAM) 35 which maps with header information of an input asynchronous transfer mode (ATM) cell and outputs new header information. Based on the content addressing memory (CAM) 35, the type checking unit 31 and the type checking unit 31 determine whether to type convert or bypass the input ATM cell. An AAL5 / 2 conversion unit 32 for converting an AAL5 type ATM cell to type conversion into an AAL2 type ATM cell, and an AAL5 type ATM cell to which the AAL5 type ATM cell cannot be assembled into an AAL2 type ATM cell are used. Dual port RAM (DPRAM) 36 for storing the data, a bypass unit 33 for storing at least one ATM cell to bypass determined by the type checking unit 31, and an AAL5 / 2 conversion unit 32. ) And the ATM cell stored in the bypass section 33 according to the control signal. And a cell multiplexing unit (34) for output to the enemy.
특히, 내용 주소화 메모리(CAM)(35)는 입력되는 AAL5 타입의 ATM 셀의 가상 경로 식별자(VPI)/가상 채널 식별자(VCI)를 기본으로 하여 AAL2 타입의 ATM 셀로 바꾸기 위한 정보를 저장하는 기능을 하며, 이중 포트 램(DPRAM)(36)은 AAL2 타입의 ATM 셀 변환시, 해당 채널의 패킷을 저장하고 있다가 하나의 ATM 셀로 완성 가능하면 출력한다.In particular, the content addressing memory (CAM) 35 stores information for changing to an AAL2 type ATM cell based on a virtual path identifier (VPI) / virtual channel identifier (VCI) of an AAL5 type ATM cell to be input. In case of AAL2 type ATM cell conversion, the dual port RAM (DPRAM) 36 stores the packet of the corresponding channel and outputs it if it can be completed as one ATM cell.
타입확인부(31)는 입력되는 ATM 셀을 타입 변환할 것인지, 바이패스를 할 것인지를 결정하는 기능을 수행한다.The type checking unit 31 performs a function of determining whether to type-convert or bypass the input ATM cell.
AAL5/2 변환부(32)는 AAL5 타입의 ATM 셀을 입력으로 받아, 이중 포트 램(DPRAM)(36)과 인터페이스하면서 AAL2로 변환하는 기능을 수행하며, FPGA나 주문형 반도체를 이용하여 만들 수 있다.The AAL5 / 2 conversion unit 32 receives an AAL5 type ATM cell as an input and performs a function of converting the AAL5 into AAL2 while interfacing with the dual port RAM (DPRAM) 36. The AAL5 / 2 conversion unit 32 may be made using an FPGA or an on-demand semiconductor. .
바이패스부(33)는 입력되는 ATM 셀을 바이패스시키기 위해 셀을 저장하는 기능을 수행한다. 이는 FIFO(선입선출) 메모리로 구성되어 있으며, 제어 신호에 의해 저장된 ATM 셀을 출력하는 기능을 수행한다.The bypass unit 33 stores a cell in order to bypass the input ATM cell. It consists of FIFO (first-in-first-out) memory and performs the function of outputting the ATM cell stored by the control signal.
셀 다중화부(34)는 AAL5/2 변환부(32)와 바이패스부(33)에 저장되어 있는 ATM 셀을 선택적으로 출력하는 기능을 수행한다.The cell multiplexer 34 selectively outputs the ATM cells stored in the AAL5 / 2 converter 32 and the bypass unit 33.
내용 주소화 메모리(CAM)(35)는 입력되는 ATM 셀의 헤더 정보와 맵핑하여 새로운 헤더 정보를 출력하는 기능을 수행한다.The content addressing memory (CAM) 35 performs a function of outputting new header information by mapping with header information of an input ATM cell.
이중 포트 램(DPRAM)(36)은 타입 변환을 위해 입력된 ATM 셀이 AAL2 타입의 셀로 조립이 불가능할 경우 해당하는 영역에 패킷을 저장하는 기능을 수행한다. 각 채널별로 이중 포트 램(DPRAM)(36)에 할당되어 있으며, 입력되는 패킷과 저장되어 있는 패킷을 합하여 48바이트를 완성시킬 수 있으면 출력하며, 48바이트를 만들 수 없으면 입력된 패킷을 해당 메모리 영역에 저장시킨다.The dual port RAM 36 stores a packet in a corresponding area when an ATM cell inputted for type conversion cannot be assembled into an AAL2 type cell. Each channel is allocated to the dual port RAM (DPRAM) 36. If the 48 bytes can be completed by combining the input packet and the stored packet, the output packet is output if the 48 bytes cannot be made. Save it to
도 4 는 본 발명에 따른 상기 도 3의 타입확인부의 일실시예 상세 구성도로서, 도면에서 "41"은 CAM 인터페이스부, 그리고 "42"는 ATM 셀 역다중화부를 각각 나타낸다.4 is a detailed configuration diagram of an embodiment of the type verification unit of FIG. 3 according to the present invention, in which “41” represents a CAM interface unit and “42” represents an ATM cell demultiplexer, respectively.
입력되는 AAL5 타입의 ATM 셀은 사용자 정보를 가지고 있는 트래픽 셀이 될 수도 있고 제어를 위한 제어용 셀이 될 있으므로, CAM 인터페이스부(41)는 트래픽 셀과 제어용 셀을 ATM 셀 헤더내에 있는 VPI/VCI를 기반으로 하여 구분하고, 내용 주소화 메모리(CAM)와 맵핑한 정보를 출력하는 기능을 수행한다.Since the AAL5 type ATM cell to be input may be a traffic cell having user information or a control cell for control, the CAM interface unit 41 selects the VPI / VCI in the ATM cell header for the traffic cell and the control cell. It classifies based on the information and outputs the information mapped to the content addressing memory (CAM).
ATM 셀 역다중화부(42)는 내용 주소화 메모리(CAM)(35)로부터 얻은 정보에 따라 바이패스될 ATM 셀은 바이패스부(33)로, 변환시킬 ATM 셀은 AAL5/2 변환부(32)로 전송하는 기능을 수행한다.The ATM cell demultiplexer 42 converts the ATM cell to be bypassed into the bypass unit 33 according to the information obtained from the content addressing memory (CAM) 35, and the ATM cell to be converted is the AAL5 / 2 conversion unit 32. ) To send to.
도 5 는 본 발명에 따른 상기 도 3의 AAL5/2 변환부의 일실시예 상세 구성도로서, 도면에서 "51"은 헤더/패킷 분리부, "52"는 정보 저장부, "53"은 패킷 저장부, "54"는 DPRAM 인터페이스부, 그리고 "55"은 선입선출(FIFO)부를 각각 나타낸다.FIG. 5 is a detailed configuration diagram of an AAL5 / 2 converter of FIG. 3 according to an embodiment of the present invention, in which "51" is a header / packet separating unit, "52" is an information storing unit, and "53" is a packet storing unit. "54" denotes a DPRAM interface portion and "55" denotes a first-in first-out (FIFO) portion, respectively.
헤더/패킷 분리부(51)는 입력된 ATM 셀의 헤더와 패킷을 분리하여 하나의 ATM 셀내에 포함되어 있는 AAL5 패킷 부분을 분리하는 기능을 수행한다. 이러한 방법으로 분리된 패킷은 패킷 저장부(53)로 입력되고, 패킷 길이 정보와 변환될 정보 등은 정보 저장부(52)로 입력된다.The header / packet separating unit 51 separates the header and the packet of the input ATM cell to separate the AAL5 packet part included in one ATM cell. Packets separated in this manner are input to the packet storage 53, and packet length information and information to be converted are input to the information storage 52.
패킷 저장부(53)는 AAL5 타입의 ATM 셀에서 패킷만 저장하는 기능을 수행하며, DPRAM 인터페이스부(54)의 제어신호에 따라 패킷을 출력하는 기능을 수행한다.The packet storing unit 53 stores only packets in an AAL5 type ATM cell, and outputs packets according to a control signal of the DPRAM interface unit 54.
정보 저장부(52)는 타입 변환에 필요한 AAL5 길이, 입력 셀의 해당 DPRAM 주소, 및 저장된 DPRAM 패킷 길이 정보 등을 저장하고 있으며, DPRAM 인터페이스부(44)의 제어신호에 따라 정보들을 출력하는 기능을 수행한다.The information storage unit 52 stores the AAL5 length required for the type conversion, the corresponding DPRAM address of the input cell, the stored DPRAM packet length information, and the like, and outputs information according to the control signal of the DPRAM interface unit 44. Perform.
DPRAM 인터페이스부(54)는 변환될 VPI/VCI 정보, AAL5 패킷 길이, 이중 포트 램(DPRAM)(36)에 입력될 주소, 및 DPRAM 패킷 길이 정보를 입력받아, AAL2 타입의 ATM 셀로 조립 가능하면 선입선출(FIFO)부(55)에 저장하고, 셀 조립이 완성되지 못한 패킷들은 이중 포트 램(DPRAM)(36)에 입력될 주소에 따라 이중 포트 램(DPRAM)(36)에 저장하게 된다.The DPRAM interface unit 54 receives the VPI / VCI information to be converted, the AAL5 packet length, the address to be input to the dual port RAM (DPRAM) 36, and the DPRAM packet length information, and if possible, can be assembled into an AAL2 type ATM cell. The packets which are stored in the electoral (FIFO) unit 55 and whose cell assembly is not completed are stored in the dual port RAM (DPRAM) 36 according to the address to be input to the dual port RAM (DPRAM) 36.
선입선출(FIFO)부(55)는 타입 변환된 ATM 셀을 저장하기 위한 메모리로서, 셀 다중화부(34)로 ATM 셀을 출력하는 기능을 수행한다. 즉, 셀 다중화부(34)가 ATM 셀을 수신 가능할 때까지 변환된 ATM 셀을 저장하고 있는 기능을 수행한다.The first-in first-out (FIFO) unit 55 is a memory for storing type-converted ATM cells, and performs a function of outputting an ATM cell to the cell multiplexer 34. That is, the cell multiplexer 34 stores the converted ATM cell until the ATM cell can receive the ATM cell.
도 6 은 본 발명에 따른 상기 도 5의 DPRAM 인터페이스부에서 DPRAM과 인터페이스하는 과정을 나타낸 일실시예 상세 흐름도이다.6 is a detailed flowchart illustrating a process of interfacing with DPRAM in the DPRAM interface unit of FIG. 5 according to the present invention.
DPRAM 인터페이스부(54)에서는 셀 처리 상태가 되면(601), 정보 저장부(52)에서 변환될 VPI/VCI, AAL5 길이, 입력 셀의 해당 DPRAM 주소, 및 저장된 DPRAM 패킷 길이 정보를 입력받는다(602).When the cell is in the cell processing state (601), the DPRAM interface unit 54 receives the VPI / VCI, the AAL5 length to be converted by the information storage unit 52, the corresponding DPRAM address of the input cell, and the stored DPRAM packet length information (602). ).
이때, 입력되는 셀 AAL5 패킷 길이와 DPRAM 패킷 길이가 48 바이트를 넘게 되면(603), AAL2 타입의 ATM 셀로 조립하여 출력하게 되는데, 이때 입력된 VPI/VCI 정보에 따라 ATM 헤더를 생성하여 출력하고(605), DPRAM 패킷과 AAL5 패킷을 합한 48 바이트를 출력하게 된다(606). 이어서, 출력하고 남은 AAL5 패킷의 길이에 따라 STF를 생성하여 이중 포트 램(DPRAM)(36)에 저장하며(607), DPRAM 패킷 길이는 STF길이인 1바이트로 수정하고 AAL5 패킷 길이는 출력하고 남은 AAL5 패킷 길이로 수정하게 된다(608).At this time, if the input cell AAL5 packet length and the DPRAM packet length exceeds 48 bytes (603), the AAL2 type ATM cell is assembled and outputted. At this time, an ATM header is generated and output according to the input VPI / VCI information. In operation 605, 48 bytes obtained by adding the DPRAM packet and the AAL5 packet are output (606). Subsequently, the STF is generated according to the length of the remaining AAL5 packet and stored in the dual port RAM (DPRAM) 36 (607). The DPRAM packet length is modified to 1 byte of STF length, and the AAL5 packet length is output and remaining. The AAL5 packet length is modified (608).
상기의 과정이 완료되면, 다시 DPRAM 패킷 길이와 AAL5 패킷 길이의 합이 48 바이트 이상되는지를 확인하는 단계(603)로 천이된다. 만약, DPRAM 패킷 길이와 AAL5 패킷 길이의 합이 48 바이트를 넘지 않으면, 이중 포트 램(DPRAM)(36)의 해당 영역에 저장하고(604) 다음 셀을 기다리게 된다.When the above process is completed, the process transitions to step 603 to check whether the sum of the DPRAM packet length and the AAL5 packet length is 48 bytes or more. If the sum of the DPRAM packet length and the AAL5 packet length does not exceed 48 bytes, it is stored in the corresponding area of the dual port RAM (DPRAM) 36 (604) and waits for the next cell.
이상에서 설명한 본 발명은 전술한 실시예 및 첨부된 도면에 의해 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.The present invention described above is not limited to the above-described embodiments and the accompanying drawings, and various substitutions, modifications, and changes are possible in the art without departing from the technical spirit of the present invention. It will be clear to those of ordinary knowledge.
상기한 바와 같은 본 발명은, 기지국에 AAL 타입 변환부를 두어, 임의의 VPI/VCI를 갖는 다수의 채널을 수용함과 동시에 T1/E1 링크의 효율적인 활용이 가능하며, 채널 확장시 기존의 회로를 바꿀 필요없이 CAM과 DPRAM 확장만으로 채널 확장이 가능하므로 유연성 있는 시스템을 구현할 수 있는 효과가 있다.As described above, the present invention includes an AAL type conversion unit in a base station, which accommodates a plurality of channels having arbitrary VPI / VCI and enables efficient use of a T1 / E1 link, and replaces an existing circuit when a channel is expanded. The channel can be expanded by only expanding CAM and DPRAM without the need, thereby providing a flexible system.
Claims (9)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2001-0082919A KR100411886B1 (en) | 2001-12-21 | 2001-12-21 | Apparatus for ATM Adaptation Layer Type conversion of wireless communication base station |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2001-0082919A KR100411886B1 (en) | 2001-12-21 | 2001-12-21 | Apparatus for ATM Adaptation Layer Type conversion of wireless communication base station |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20030052820A KR20030052820A (en) | 2003-06-27 |
KR100411886B1 true KR100411886B1 (en) | 2003-12-24 |
Family
ID=29577562
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2001-0082919A KR100411886B1 (en) | 2001-12-21 | 2001-12-21 | Apparatus for ATM Adaptation Layer Type conversion of wireless communication base station |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100411886B1 (en) |
-
2001
- 2001-12-21 KR KR10-2001-0082919A patent/KR100411886B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR20030052820A (en) | 2003-06-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5878045A (en) | Method and apparatus for converting data streams in a cell based communications system | |
EP1095535B1 (en) | Source node for a broadband network with atm cells | |
US7929569B2 (en) | Compression of overhead in layered data communication links | |
WO1997038550A1 (en) | Minicell segmentation and reassembly | |
US20130242753A1 (en) | Cell transfer apparatus with hardware structure for oam cell generation | |
JPH11145963A (en) | Base station host device | |
US5796734A (en) | Simultaneously-occuring message control device in a communications system where a message is transmitted using a plurality of data units | |
US7215676B2 (en) | Method of converting ATM cells in ATM network system | |
JP3801563B2 (en) | Method and circuit for forming ATM cells | |
KR100364745B1 (en) | Method for switch having input, output and time queue in ATM Adaptation Layer 2 and system for the same | |
US6628659B1 (en) | ATM cell switching system | |
KR100411886B1 (en) | Apparatus for ATM Adaptation Layer Type conversion of wireless communication base station | |
US6829241B1 (en) | AAL-2/AAL-5 processing apparatus in mobile communication system | |
EP1180874A1 (en) | Message write device, message write method, message read device, message read method, memory address control circuit for write of variable length message, and memory address control circuit for read of variable length message | |
US7403533B2 (en) | AAL2 switching apparatus and method | |
US6452939B1 (en) | ATM interface device with double header conversion | |
KR19990013420A (en) | Statistical data compression method | |
KR100414656B1 (en) | Method and Apparatus for ATM Adaptation Layer 2/5 Conversion in Mobile Communication System | |
KR100369792B1 (en) | Apparatus and method for processing cell of atm system | |
KR100497866B1 (en) | Method for Routing ATM Cell | |
JPH1065713A (en) | Method for detecting atm system cell | |
KR100489198B1 (en) | Apparatus for compression and extension of ATM cell | |
KR100414655B1 (en) | Apparatus and method for converting cell in wireless telecommunication system | |
JP3608528B2 (en) | ATM cell and STM data converter | |
JP3618095B2 (en) | Short cell separator |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
N231 | Notification of change of applicant | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20081202 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |