KR100394312B1 - 자동 루프 세그먼트 오류 분리 - Google Patents

자동 루프 세그먼트 오류 분리 Download PDF

Info

Publication number
KR100394312B1
KR100394312B1 KR10-2000-7012155A KR20007012155A KR100394312B1 KR 100394312 B1 KR100394312 B1 KR 100394312B1 KR 20007012155 A KR20007012155 A KR 20007012155A KR 100394312 B1 KR100394312 B1 KR 100394312B1
Authority
KR
South Korea
Prior art keywords
port
hub
node
loop
input
Prior art date
Application number
KR10-2000-7012155A
Other languages
English (en)
Other versions
KR20010052291A (ko
Inventor
발드윈데이비드
브리워데이비드
Original Assignee
에멀럭스 코포레이숀
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에멀럭스 코포레이숀 filed Critical 에멀럭스 코포레이숀
Publication of KR20010052291A publication Critical patent/KR20010052291A/ko
Application granted granted Critical
Publication of KR100394312B1 publication Critical patent/KR100394312B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/42Loop networks
    • H04L12/437Ring fault isolation or reconfiguration

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Small-Scale Networks (AREA)
  • Time-Division Multiplex Systems (AREA)

Abstract

특정한 루프 오류 초기화 시퀀스를 발생시키는 노드 포트(314)를 자동 우회하는 루프 네트워크의 허브내의 허브 포트(300)로서, 상기 허브 포트는 검출 회로를 포함하고, 그 검출 회로에 의해 허브 포트가 그 부착된 노드 포트로부터 수신된 루프 오류 초기화 데이터를 검출한다. 그 데이터를 부착된 노드 포트로부터 검출할 때, 허브 포트(300)는 그 데이터를 다음의 허브 포트로 통과되는 버퍼 데이터로 대치한다. 부착된 노드 포트로부터 루프 오류 초기화 시퀀스의 완료를 검출할 때, 허브 포트는 우회 모드로 들어간다. 허브 포트는 그 부착된 노드 포트로부터의 출력에 더 이상 통과하지 않고 대신해서 허브 루프에서 이전의 허브 포트로부터 수신된 내부 허브 링크 데이터를 따라 진행한다. 허브 포트가 부착된 노드 포트의 회복을 표시하는 프리미티브 시퀀스를 수신할 때가지 우회는 계속된다. 허브 포트는 적어도 하나의 회복 시퀀스를 노드 포트에 주기적으로 보낸다. 허브 포트가 역으로 노드 포트로부터 같은 회복 시퀀스를 수신할 때, 허브 포트는 우회를 종료하고 노드 포트를 허브 루프로 재삽입한다.

Description

자동 루프 세그먼트 오류 분리{AUTOMATIC LOOP SEGMENT FAILURE ISOLATION}
전자 데이터 시스템은 통상적으로 네트워크 통신 시스템을 이용하여 상호 연결된다. 광역 네트워크(Area-wide networks) 및 채널은 컴퓨터 네트워크 구조용으로 개발되었던 2개의 방식이다. 종래의 네트워크(예컨대, LAN 및 WAN)는 많은 유연성 및 비교적 큰 장거리 전송 능력을 제공한다. ESCON(Enterprise System Connection) 및 SCSI(Small Computer System Interface) 등과 같은 채널이 고성능 및 신뢰도용으로 개발되었다. 통상적으로, 채널은 컴퓨터들간에 또는 컴퓨터 및 주변 장치간에 전용의 단거리 연결부를 사용한다.
채널 및 네트워크 양자의 특성은 "파이버 채널"로 알려진 새로운 네트워크 표준으로 통합되었다. 파이버 채널 시스템은 채널의 속도 및 신뢰도를 네트워크의 유연성 및 연결성에 결합한다. 파이버 채널 프로덕트는 현재 266 Mbps 또는 1062 Mbps 등의 매우 높은 데이터 속도로 동작할 수 있다. 그 속도는 미압축 상태에서 완전한 동작을 하는 고품질 비디오 등과 같이 요구 조건이 높은 애플리케이션을 처리하기에 충분하다. X3.230-1994등과 같은 ANSI 사양이 파이버 채널 네트워크를 규정한다. 상기 사양은 파이버 채널 기능을 5개의 계층에 분산한다. 파이버 채널의 5개 기능층은, FC-0- 물리적인 매체층; FC-1- 코딩 및 인코딩층; FC-2- 노드 사이의 프레이밍 프로토콜 및 흐름 제어를 포함하는 실제 전송 메카니즘; FC-3- 공통 서비스 층; 및 FC-4- 상부층 프로토콜이다.
파이버 채널 네트워크를 배치하는데 통상적으로 3가지 방식, 즉 간단한 점 대 점 연결 방식(point to point connection), 조정 루프 방식(arbitrated loop) 및 스위치형 패브릭 방식(switched fabrics)이 있다. 가장 간단한 형태는 2개의 파이버 채널 시스템을 직접적으로 간단히 연결하는 점 대 점 구성이다. 조정 루프 방식은 공유된 액세스를 조정을 거쳐 대역폭에 제공하는 파이버 채널 링 연결 방식이다. "패브릭(fabric)"으로 불리우는 스위치형 파이버 채널 네트워크는 크로스-포인트 스위칭의 형태이다.
종래의 "파이버 채널 조정 루프(Fibre Channel Arbitrated Loop; FC-AL)" 프로토콜은 노드 포트를 통하여 장치 또는 루프 세그먼트의 상호 연결에 루프 기능성을 제공한다. 그러나, 노드 포트의 직접 상호 연결은 루프의 하나의 노드에서의 오류가 모든 루프의 오류를 야기한다는 점에서 문제가 된다. 허브를 사용한 종래의 파이버 채널 기술에서 상기 문제점이 극복된다. 허브는 루프 형태로 상호연결된 다수의 허브 포트를 포함한다. 노드 포트는 허브 포트에 연결되어, 그 중심에서 허브를 별(star) 형태로 형성한다. 노드 포트에 연결되지 않거나 오류가 발생한 노드 포트에 연결되는 허브 포트는 우회된다. 상기 방법에서, 상기 루프는 노드 포트의 제거 또는 오류에도 불구하고 유지된다.
특히, FC-AL 네트워크는 통상적으로 단일 데이터 경로를 형성하는 루프 구성에서 함께 링크된 2개 이상의 노드 포트를 포함한다. 그 구성이 도 1A에 도시된다. 도 1A에서, 6개의 노드 포트(102,104,106,108,110,112)는 데이터 채널(114,116,118,120, 122,124)에 의해 함께 링크된다. 상기 방법에서, 노드 포트(102)로부터 데이터 채널(114)을 통해 노드 포트(104)로, 이와 같은 방식으로 그 후에 노드 포트(104)로부터 데이터 채널(116)을 통해 노드 포트(106)로 및 데이터 채널(124)을 통해 노드 포트(102)로의 데이터 경로써 루프가 만들어진다.
루프의 어떤 지점에서 오류가 있을 때, 루프 데이터 경로가 절단되어 루프상의 모든 통신이 정지한다. 도 1B는 도 1A에서 언급된 루프의 오류를 도시한다. 노드 포트(104)를 노드 포트(106)에 연결하는 데이터 채널(116)은 노드 포트(106)로 들어가기 전에 오류(125)를 갖는다. 오류(125)는 물리적인 절선 또는 그 지점에서 상당한 데이터 붕괴 또는 손실을 야기하는 전자기 간섭 등과 같은 문제점에 의해 야기될 수 있다. 노드 포트(106)는 노드 포트(104)로부터 데이터 채널(116)을 경유해서 데이터, 즉 유효 데이터를 더 이상 수신하지 못한다. 그 지점에서, 루프(100)는 절단되었다. 데이터는 더 이상 원형 경로로 흐르지 않고, 노드 포트는 더 이상 서로 연결되지 않는다. 예컨대, 노드 포트(104)는 데이터를 노드 포트(108)로 송신할 수 없는데, 이는 노드 포트(104)로부터의 데이터가 노드 포트(106)를 통과할 수 없기 때문이다. 상기 루프는 노드 포트의 단방향 연결 목록(unidirectional linked list)이 된다.
종래의 FC-AL 시스템에서, 회복은 표준에 따라 진행된다. 노드 포트(106)가 유효 데이터를 데이터 채널(116)을 경유해서 더 이상 수신하지 않는 다는 것을 검출할 때, 노드 포트(106)는 LIP 순서 세트[LIP(loop initialization primitive) ordered set], 통상적으로 LIP(F8,AL_PS) 또는 LIP(F8,F7)("LIP F8") 순서 세트의 생성을 개시한다. "AL_PS"는 LIP F8 순서 세트, 이 경우에는 노드 포트(106)를 생성하는 노드 포트의 조정된 루프 어드레스이다. LIP F8 순서 세트는 루프 주위로 전달된다. LIP F8 프리미티브 시퀀스를 수신하는 각 노드는 데이터 또는 다른 신호의 생성을 정지하고 최소한의 12 LIP F8 순서 세트를 송신한다. 3개의 연속 LIP F8 순서 세트의 시퀀스는 LIP F8 프리미티브 시퀀스를 형성한다. 여기서, LIP F8 프리미티브 시퀀스 및 프리미티브 시퀀스를 구성하는 순서 세트가 도 1B에 도시된 절단된 루프(100)를 통해 전달된다. 통상적으로, 루프(100)는 데이터 채널(116)이 다른 와이어 또는 케이블에 의한 물리적인 대치 또는 우회 등과 같이 수리 또는 대치될 때까지 다시 기능하지 않는다. 노드 포트(106)가 LIP F8 프리미티브 시퀀스를 수신할 때, 노드 포트(106)는 루프 초기화를 시작한다.
절단된 노드 포트 대 노드 포트 루프로부터의 회복에 대한 종래의 부분적인 해결책은 허브를 루프내에 설치하는 것이다. 허브는 노드 포트의 물리적인 구성을 별 모양으로 생성하지만, 노드 포트의 실제 동작은 루프 패턴으로 계속된다. 허브와의 연결 과정(즉, 노드 포트들간의 데이터 전송) 및 상호 작용은 그 관계를 표준 FC-AL 구성으로 인식하는 허브에 연결된 노드 포트에 대해 명백해진다.
도 2A는 중심에 연결된 허브를 갖는 조정 루프(200)를 도시한다. 도 1A 및 1B에 도시된 루프(100)와 비슷하게, 루프(200)는 허브(214)에 각기 부착된 6개의 노드 포트(202,204,206,208,210,212)를 포함한다. 허브(214)는 6개의 허브 포트(216,218,220,222,224,226)를 포함하고, 그 각 허브 포트가 내부 허브 링크의 시퀀스에 의해 루프 토폴로지에서 다른 허브 포트로 연결된다. 상기 방법에서, 노드 포트(202-212)는 대응하는 허브 포트(216-226)에 각기 연결된다. 이로써, 노드 포트(202-212)는 도 1A에 도시된 루프 형태로 연결된 것처럼 동작한다.
노드 포트로부터 허브 포트로 데이터를 전송하는 데이터 채널에서 오류가 발생하는 경우에, 루프는 오류가 발생한 노드 포트를 우회함에 의해 유지된다. 종래의 허브에서, 허브 포트가 노드 포트로부터 데이터를 더 이상 수신하지 않는 경우에, 허브 포트는 우회 모드로 진행되고, 그 우회 모드에서 허브 포트는 노드 포트로부터 데이터 채널에서 수신된 데이터를 통과시키지 않고 이전의 허브 포트로부터 내부 허브 링크를 따라 수신된 데이터를 통과시킨다. 예컨대, 노드 포트(206)를 허브 포트(220)에 연결하는 데이터 채널(234)에 물리적인 차단 또는 간섭 등의 오류가 발생한 경우에, 유효 데이터는 노드 포트(206)로부터 허브 포트(220)로 더 이상 통과되지 않는다. 허브 포트(220)는 노드 포트(206)로부터의 유효 데이터의 중단을 검출하고 우회 모드로 들어간다. 상기 방법으로, 루프 무결성이 유지된다. 도 1B에 도시된 경우처럼 루프를 절단하기 보다는 오히려, 허브 포트의 우회 모드에 의해 루프가 보호된다. 도 2A에 도시했듯이, 데이터 채널(234)에 오류가 발생한 경우에도 데이터는 계속해서 루프 주위를 흐르는데, 이는 허브 포트(220)가 우회 모드에서 동작하여 노드 포트(206)를 분리하기 때문이다.
도 2B는 종래의 허브 형태에서 해결되지 않았던 다른 문제를 도시한다. 도 2B에서, 허브 포트(220)로부터 노드 포트(206)로 데이터를 전송하는 데이터 채널(236)에 오류가 발생하였다. 이 경우에, 허브 포트(220)는 데이터를 데이터 채널(234)을 따라 노드 포트(206)로부터 계속 수신한다. 노드 포트(206)가 루프로부터 데이터를 더 이상 수신하지 않기 때문에, 종래의 FC-AL 프로토콜하의 노드 포트(206)는 통상적으로 링크 오류를 검출하고 LIP F8 순서 세트를 생성하기 시작한다. 종래의 허브(214)의 허브 포트는 부착된 노드 포트로부터 수신되는 신호 형태를 식별할 수 없다. 결과적으로, 도 2B에 도시된 상황에서, 허브 포트(220)는 노드 포트(206)로부터 수신되는 LIP F8 시퀀스를 노드 포트(206)로부터 수신된 표준 데이터와 다른 것으로서 인식하지 않는다. 따라서, 허브 포트(220)는 우회 모드로 들어가지 않고 노드 포트(206)에서 전송된 데이터를 허브 포트(222)로 보낸다. LIP F8 순서 세트가 노드 포트(206)에 의해 계속 보내짐에 따라, 그들은 상기 설명했듯이 LIP F8 프리미티브 시퀀스를 형성한다. 루프의 나머지 노드 포트가 LIP F8 프리미티브 시퀀스를 수신할 때, 상기 노드는 보통의 데이터 처리 및 송신을 중단하고 LIP F8 순서 세트를 생성하기 시작한다. 이러한 점에서, 루프의 실제 특성이 오류가 발생한 노드 포트의 우회를 통해 유지될 수 있지만, 허브 포트(220)와 같은 종래의 허브 포트는 상기 연결된 노드 포트(206)에서 전송되는 데이터의 LIP F8 특성을 인식하지 못하기 때문에, 도 1B에 도시된 것과 같은 상황이 발생한다. LIP F8 순서 세트는 모든 노드 포트가 루프 초기화될 때까지 루프 주위로 전달된다. "FC-AL-2"로 불리우는 FC-AL 프로토콜의 변형에서, LIP F8 프리미티브 시퀀스의 수신에 응답해서 일부 노드 포트는 2초마다 한번씩 LIP F7 프리미티브 시퀀스를 보낸다.
본 발명자는 부착된 노드 포트로부터 LIP F8 프리미티브 시퀀스를 검출할 때자동 우회를 생성할 수 있고 노드 포트가 회복되었을 때 노드 포트를 재삽입할 수 있는 허브 포트를 구비하는 것이 바람직하다고 판단하였다.
본 발명은 전자 네트워크 통신 시스템에 관한 것으로서, 특히 데이터를 허브 포트로부터 노드 또는 루프 세그먼트로 송신하는 데이터 채널에 오류가 발생한 경우에 루프 네트워크에서 노드 또는 루프 세그먼트을 자동 분리하는 것에 관한 것이다.
도 1A는 직접 상호 연결된 노드 포트의 종래 기술의 루프를 나타낸 도면.
도 1B는 오류가 발생한 데이터 채널을 포함하는 종래 기술의 루프를 나타낸 도면.
도 2A는 허브를 포함하는 종래 기술의 루프를 나타낸 도면.
도 2B는 데이터 채널에 오류가 발생된 허브를 포함하는 종래 기술의 루프를 나타낸 도면.
도 3은 양호한 실시예의 허브 포트의 블록 다이어그램.
본 발명의 양호한 실시예는 특정 루프 오류 초기화 시퀀스를 발생하는 노드 포트를 자동 우회하는 루프 네트워크 허브에서의 허브 포트를 제공한다. 허브 포트는 검출 회로를 포함하고, 그 검출 회로에 의해 허브 포트에 부착된 노드 포트로부터 수신된 루프 오류 초기화 데이터를 검출한다. 부착된 노드 포트로부터 상기 데이터를 검출하는 경우에, 허브 포트는 상기 데이터를 다음의 허브 포트로 통과되는 버퍼 데이터로써 대치한다. 부착된 노드 포트로부터 루프 오류 초기화 시퀀스의 완료를 검출할 때, 허브 포트는 우회 모드로 들어간다. 허브 포트는 그 부착된 노드 포트로부터의 출력을 더 이상 통과시키지 않고, 대신에 허브 루프에서 이전의 허브 포트로부터 수신된 내부 허브 링크 데이터를 통과시킨다.
상기 우회 모드는 허브 포트에 부착된 노드 포트의 회복을 표시하는 프리미티브 시퀀스를 수신할 때가지 계속된다. 허브 포트는 적어도 하나의 회복 시퀀스를 노드 포트에 주기적으로 보낸다. 허브 포트가 노드 포트로부터 동일한 회복 시퀀스를 역수신할 때, 허브 포트는 우회를 종료하고 노드 포트를 허브 루프로 재삽입한다.
일실시예는 LIP F8 프리미티브 시퀀스를 발생하는 노드 포트를 자동 우회시키는 파이버 채널 조정된 루프의 허브에서의 허브 포트를 구비한다. 양호한 실시예의 허브 포트는 LIP 검출 회로를 포함하고, 이 LIP 검출 회로에 의해 허브 포트는 그에 부착된 노드 포트에 의한 LIP F8 순서 세트의 생성을 검출할 수 있다. 부착된 노드 포트로부터 LIP F8 순서 세트를 수신하면, 양호한 실시예의 허브 포트는 다음 허브 포트로 전송될 필 워드(fill word)를 생성한다. 상기 부착된 노드로부터의 LIP F8 프리미티브 시퀀스가 완료되면, 양호한 실시예의 허브 포트는 우회 모드로 들어가고 그 부착된 노드 포트로부터의 출력을 더 이상 통과시키지 않고, 대신에 허브 루프에서 이전의 허브 포트로부터 내부 허브 링크를 따라 수신된 데이터를 전송한다.
노드 포트가 우회되는 경우에, 허브 포트는 LIP(F0,F0) 프리미티브 시퀀스와 같은 회복 시퀀스를 노드 포트로 보낸다. 허브 포트가 노드 포트로부터 동일한 회복 시퀀스를 역수신하면, 허브 포트는 우회를 종료하고 노드 포트를 허브 루프로 재삽입한다.
본 발명에 따른 양호한 실시예는 허브 포트에 부착된 노드 포트 또는 루프 세그먼트를 자동 우회시키는 메카니즘을 제공하고, 상기 노드 포트 또는 루프 세그먼트는 루프 오류 초기화 시퀀스, 예컨대 LIP(F8,AL_PS) 또는 LIP(F8,F7) 프리미티브 시퀀스("LIP F8 프리미티브 시퀀스")를 전송한다. 이하에서, 본 발명은 양호한 실시예로서 "FC-AL"의 입장에서 설명된다. 그러나, 본 발명은 FC-AL 네트워크와 유사한 특징을 갖는 네트워크에 응용될 수 있다.
데이터를 네트워크 허브 포트로부터 노드 포트 또는 루프 세그먼트로 전송하는 데이터 채널이 링크 오류를 발생시키면, 상기 노드 포트 또는 루프 세그먼트는 허브 루프로부터 분리되고, 오류가 발생한 노드 포트 또는 루프 세그먼트가 루프로부터 분리되는 동안에도 허브 루프상의 그 나머지 포트는 통신을 계속한다.
양호한 실시예는 노드 포트에 의해 발생된 루프 오류 초기화 시퀀스를 검출함으로써 노드 포트에 대한 연결의 오류를 검출하는 허브 포트를 제공한다. 그 다음에, 허브 포트는 그 노드 포트를 분리시켜, 나머지 루프가 허브 포트의 우회 모드에서 링크 에러가 제거되고, 숨겨진 채 기능을 수행할 수 있게 한다.
양호한 실시예의 허브 포트가 그에 부착된 노드 포트로부터 루프 오류 초기화 데이터를 수신할 때, 허브 포트는 상기 루프 오류 초기화 데이터를 루프를 따라 다음의 허브 포트로 통과시키지 않는다. 대신에, 허브 포트는 루프 오류 초기화 데이터를 루프에서 버퍼 데이터로 대치하여 다음 허브 포트로 보낸다. 루프 오류 초기화 시퀀스(즉, 루프 오류 초기화 데이터의 특정 조합)를 수신하면, 루프 오류 초기화 데이터의 소스(즉, 루프 오류 초기화 데이터를 발생시키는 노드 포트 또는 루프 세그먼트)는 그 노드 포트를 우회함에 의해 분리된다.
노드 포트가 우회되는 동안, 허브 포트는 적어도 1개의 회복 시퀀스를 노드 포트로 주기적으로 보낸다. 노드 포트의 우회를 시작할 때, 상기 허브 포트는 데이터를 업스트림 허브 포트로부터 노드 포트로 송신하는 것으로부터 제 1프로그램가능한 프리미티브(즉, 그 값은 허브 외부에서의 선택에 의해 세팅됨)를 노드 포트로 송신하는 것으로 스위칭하는 것이 바람직하다. 데이터를 업스트림 허브 포트로부터 송신하지 않음으로써, 허브 루프 및 오류 노드 포트간의 상호동작은 최소화되고 그 우회된 노드 포트가 비-동작을 유지한다. 허브 포트는 제1 타이머에 의해 측정된 제1 시간 주기 동안 제1 프로그램가능한 프리미티브를 송신한다. 제1 시간 주기가 경과한 때, 허브 포트는 제 1프로그램가능한 프리미티브를 송신하는 것으로부터 회복 시퀀스를 송신하는 것으로 스위칭한다. 회복 시퀀스는 노드 포트(또는 노드 포트로 표시된 루프 세그먼트내의 노드)가 정상 동작하에서 통과시키는 제 2프로그램가능한 프리미티브 시퀀스이다. 그러므로, 회복 시퀀스는 노드 포트가 동작할 때 노드 포트로부터 다시 통과된다. 허브 포트는 제 2타이머에 의해 측정된 제 2시간 주기동안 회복 시퀀스를 송신한다. 허브 포트가 제 2시간 주기의 만료전에 노드 포트로부터 회복 시퀀스를 수신하는 것을 검출하면, 허브 포트는 우회를 종료한다. 허브 포트가 동작 노드 포트를 허브 루프로 재삽입하고 데이터를 업스트림 허브 포트로부터 노드 포트로 다시 스위칭한다. 제 2시간 주기가 우회를 종료함이 없이 만료하면, 허브 포트는 노드 포트로 제 1프로그램가능한 프리미티브를 다시 스위칭되고, 제 1타이머를 재시동한다. 우회가 종료할 때까지 상기 과정은 계속한다.
예를 들어, FC-AL 구현 방식에서, 허브 포트가 그에 부착된 노드 포트로부터 LIP F8 순서 세트를 수신할 때, 허브 포트는 LIP F8 순서 세트를 "현재 필 워드(current fill word)"로 대치한다. LIP F8 프리미티브 시퀀스(예를 들어, 3개의 연속 동일한 LIP F8 순서 세트)가 수신될 때, LIP F8 순서 세트를 발생시키는 노드 포트 또는 루프 세그먼트는 우회된다. 허브 포트는 프로그램가능한 프리미티브의 적어도 하나의 회복 시퀀스, 예컨대 LIP(F0,F0) 프리미티브 시퀀스[예를 들어, 3개의 연속 동일한 LIP(F0,F0) 순서 세트]를 노드 포트로 주기적으로 보낸다. 허브 포트가 제 2시간 주기 만료 전에 노드 포트로부터 회복 시퀀스의 수신을 검출하면, 허브 포트가 우회를 종료하고 동작 노드 포트를 허브 루프로 재삽입한다.
필 워드는 종래의 FC-AL 프로토콜하에서 데이터 프레임들간의 버퍼로서 사용된다. 노드 포트로부터 수신된 데이터는 허브 포트내의 버퍼에서 일시 저장된다. 통상적으로, 데이터는 선입선출 방식("FIFO")으로 상기 버퍼에서 출력된다. 허브 포트로부터의 출력 데이터 속도는 노드 포트로부터의 입력 데이터 속도와 같을 필요는 없다. 결과적으로, 노드 포트의 데이터 속도가 허브 포트의 데이터 속도보다 느린 경우에, 버퍼의 데이터가 "고갈(run dry)" 될 수 있다. 종래의 FC-AL 프로토콜에서는 노드 포트로부터 공급된 버퍼에서의 데이터가 적은 경우에, 내부-프레임의 필 워드를 공급함에 의해 상기 문제를 해결한다. 그러므로, 필 워드가 사용되어 데이터 스트림의 연속성을 루프를 따라 유지한다. 통상적으로 6개의 필 워드의 시퀀스가 프레임들간에 사용된다. 그러나, 허브 포트 및 노드 포트는 FC-AL 프로토콜에 의해 결정된 바와 같은 데이터의 무결성을 유지하기 위해 존재하는 필 워드수로부터 가산 또는 삭제한다. 연속적인 데이터 스트림만으로는 FC-AL 프로토콜하에서 알맞지 않다. "현재 필 워드"는 FC-AL 프로토콜에 의해 규정된 필 워드이고, 루프 트래픽에 따라 변화한다. 따라서, 상기 부착된 노드 포트로부터 LIP F8 순서 세트를 수신하는 허브 포트에 의한 필 워드의 생성은 종래의 FC-AL 프로토콜과 일치한다.
현재의 프로토콜하에서, LIP F8 프리미티브 시퀀스에는 3개의 연속 LIP F8 순서 세트가 포함된다. FC-AL로 구현되는 본 발명에 있어서, LIP F8 프리미티브 시퀀스가 허브 포트에서 수신된 후에야 노드 포트의 우회가 발생한다. 부착된 노드 포트로부터 제1 의 LIP F8 순서 세트를 수신할 때, 허브 포트는 그 LIP F8 순서 세트를 "소모"하고 대신에 현재 필 워드를 다음의 허브 포트로 통과시킨다. 허브 포트가 동일한 제2 의 LIP F8 순서 세트를 연속하여 수신하는 경우에, 허브 포트는 다시 송신용 현재 필 워드를 다음의 허브 포트에 대치한다. 그렇지 않은 경우에, 허브 포트는 그 알맞게 포맷된 데이터를 통과시키고 정상 동작으로 복귀한다.
허브 포트가 부착된 노드 포트로부터 동일한 제3의 LIP F8 순서 세트를 연속하여 수신하면, 허브 포트에서는 LIP F8 프리미티브 시퀀스가 수신되었고 관련된 노드 포트에 오류가 발생했음을 인식한다. 이때, 허브 포트는 우회 모드로 들어가고, 루프 내의 이전의 허브 포트로부터의 데이터를 다음 허브 포트로 통과시킨다. 대안의 실시예에서, LIP F8 프리미티브 시퀀스를 수신했을 때, 우회 모드로 들어가기전에 허브 포트는 루프내에서 제 3의 현재 필 워드를 다음의 허브 포트로 통과시킨다. 상기 우회는 허브 포트가 노드 포트에 전혀 부착되지 않을 때와 비슷한 동작이다. 그 경우에서도, 허브 포트는 우회 모드에 있다(예를 들어, 여기서 n개의 허브 포트를 포함하는 허브가 n보다 적은 노드 포트수에 연결된다). 노드 포트에 부착되지 않는 상기 허브 포트가 우회 모드에 있고 이전의 허브 포트로부터 다음의 허브 포트로 정보를 중계한다.
허브 포트가 LIP F8 프리미티브 시퀀스를 수신하여 우회 모드로 일단 들어가면, 허브 포트가 데이터를 업스트림 허브 포트으로부터 상기 부착된 노드 포트로 송신하던 것을 제 1프로그램가능한 프리미티브, 예컨대 IDLE를 송신하는 것으로 스위칭한다. 제 1시간 주기, 예컨대 대략 1.9 초가 만료된 후, 허브 포트가 제 1프로그램가능한 프리미티브를 노드 포트로 송신하던 것을 회복 시퀀스를 송신하는 것으로 스위치한다. 회복 시퀀스는 LIP(F0,F0) 프리미티브 시퀀스[예를 들어, 3개의 연속 동일한 LIP(F0,F0) 순서 세트]이다. 허브 포트는 적어도 하나의 회복 시퀀스를 노드 포트로 송신한다. 제 2시간 주기는 FC-AL-2 프로토콜하에서 2개의 최대 AL_TIME 인 대략 36 밀리초인 것이 바람직하다. 상기 설명했듯이, 허브 포트가 제 2시간 주기의 만료전에 노드 포트로부터 회복 시퀀스의 수신을 검출하면, 허브 포트는 우회를 종료한다. 허브 포트는 동작 모드 포트를 허브 루프로 재삽입하고 데이터를 업스트림 허브 포트로부터 노드 포트로 송신하는 것으로 다시 스위칭한다. 허브 포트는 허브 루프에서 회복 시퀀스를 유지하도록 노드 포트를 재삽입한 후 회복 시퀀스를 현재 필 워드로 대치하는 것이 바람직하다. 제 2시간 주기가 우회를 종료함이 없이 만료하면, 허브 포트는 제 1프로그램가능한 프리미티브를 노드 포트로 송신하는 것으로 다시 스위칭하고 제 1타이머를 재시동한다. 우회가 종료할 때까지 상기 과정은 계속된다.
양호한 실시예에 따른 허브 포트의 동작이 도 3에 도시된 소자를 참고로 설명된다. 도 3에 도시된 허브 포트(300)는 허브 포트(216-226) 등과 같은 도 2A 또는 2B에 도시된 종래의 허브 포트와 비슷한 방법으로 사용되나 하기 설명된 바와 같이 변형된다.
입력 내부 허브 링크(302)가 허브 포트(300)로 들어가고, 상기 입력 내부 허브 링크(302)는 이전의 허브 포트(도시안됨)의 출력에 연결된다. 입력 내부 허브 링크(302)가 허브 포트 송신 회로(304)와 스위칭 장치, 예컨대 멀티플렉서(306)의 입력 B에 연결된다. 허브 포트 송신 회로(304)는 다른 스위칭 장치, 예컨대 멀티플렉서(308)와 루프 회복 회로(310)를 포함한다. 입력 내부 허브 링크(302)는 멀티플렉서(308)의 입력A에 연결된다. 루프 회복 회로(310)는 멀티플렉서(308)의 입력 B 및 C에 연결된다. 루프 회복 회로(310)는 제 1프로그램가능한 프리미티브를 멀티플렉서(308)의 입력(B)에 공급하고 제 2의 프로그램가능한 프리미티브를 멀티플렉서(308)의 입력(C)에 공급한다. 루프 회복 회로(310)는 제어 신호를 멀티플렉서(308)의 제어 입력에 공급하여 멀티플렉서(308)의 입력을 멀티플렉서(308)의 출력에 연결하도록 선택한다. 멀티플렉서(308)의 출력은 허브 포트 송신 회로(304)를 통해 통과하여 데이터 채널(312)에 연결된다. 상기 방법에서, 허브 포트 송신 회로(304)는 데이터를 노드 포트(314)에 의해 사용할 수 있는 형태로 변환한 후 데이터를 멀티플렉서(308)로부터 데이터 채널(312)을 통해 노드 포트(314)로 통과시킨다. 노드 포트(314)는 동작 장치 또는 루프 세그먼트에 대한 연결을 표시한다.
적합한 네트워크 프로토콜(예를 들어, FC-AL 프로토콜)과의 그 기능성 및 적응성 측면에서 알맞은 처리를 수행한 후, 노드 포트(314)는 데이터 채널(316)을 통해 허브 포트(300)로 데이터를 다시 송신한다. 데이터 채널(316)는 허브 포트 수신 회로(318)에 연결된다. 허브 포트 수신 회로(318)는 허브에서 사용가능한 형태로 데이터를 변환한다. 허브 포트 수신 회로(318)는 루프 초기화 데이터 검출 회로(320) 및 허브 포트 출력 제어 회로(322)를 포함한다. FC-AL 구현 방식에서, 루프 초기화 데이터 검출 회로(320)는 LIP 검출 회로이다. 허브 포트 수신 회로(318)는 허브 포트 송신 회로(304)에도 연결된다. 허브 포트 출력 제어 회로(322)는 멀티플렉서(306)의 제어 입력에 연결된다. 허브 포트 수신 회로(318)는 멀티플렉서(306)의 입력 A에 연결된다. 멀티플렉서(306)의 입력 B는 입력 내부 허브 링크(302)에 연결된다. 현재 필 워드 발생기(324)는 멀티플렉서(306)의 입력 C에 연결된다. 멀티플렉서(306)의 출력은 출력 내부 허브 링크(326)에 연결된다. 출력 내부 허브 링크(326)는 허브 루프(도시 안된)에서 다음의 허브 포트의 입력에 연결된다.
정상 동작에서, 허브 포트(300)는 적절하고, 네트워크 프로토콜에 부합하여 동작하는 부착된 노드 포트(314)를 구비하여 루프 오류 초기 시퀀스가 발생되지 않는 경우에, 허브 포트 출력 제어 회로(322)는 멀티플렉서(306)가 입력 A를 선택하여, 이 입력 A가 출력 내부 허브 링크(326)로 출력되도록 한다. 상기 방법으로, 노드 포트(314)의 출력은 출력 내부 허브 링크(326)로 통과된다. 루프 회복 회로(310)에 의해 멀티플렉서(308)가 입력 A를 선택한다. 상기 방법에서, 입력 내부 허브 링크(302)상의 데이터는 노드 포트(314)에 공급된다.
허브 포트(300)에 노드 포트(314)가 부착되지 않으면, 허브 포트(300)는 우회 모드이다. 우회 모드에서, 허브 포트 출력 제어 회로(322)에 의해 멀티플렉서(306)가 입력 B를 선택하여 출력 내부 허브 링크(326)에서 출력되도록 한다. 상기 방법에서, 입력 내부 허브 링크(302)상의 데이터가 멀티플렉서(306)를 통해 출력 허브 링크(326)로 직접 통과된다.
루프 초기화 데이터 검출 회로(320)에서 노드 포트로부터 허브 포트 수신 회로(318)에 의해 수신된 데이터가 루프 오류 초기화 데이터라는 것을 검출했을 때, 루프 초기화 데이터 검출 회로(320)는 필 워드 플래그를 허브 포트 출력 제어 회로(322)로 보낸다. FC-AL 구현 방식에서, 루프 초기화 데이터 검출 회로(320)는 상기에서 알 수 있듯이 LIP 검출 회로이다. LIP 검출 회로(320)에서 노드 포트(314)로부터 허브 포트 수신 회로(318)에 의해 수신된 데이터가 LIP F8 순서 세트라는 검출했을 때, LIP 검출 회로(320)는 필 워드 플래그를 허브 포트 출력 제어 회로(322)로 보낸다. 이에 응답하여, 허브 포트 출력 제어 회로(322)는 멀티플렉서(306)가 입력 C를 선택하도록 하여, 현재 필 워드 발생기(324)로부터 현재 필 워드를 출력 내부 허브 링크(326)로 통과시킨다. 허브 포트 수신 회로(318)가 동일한 제2 LIP F8 순서 세트를 연속하여 수신하면, LIP 검출 회로(320)는 필 워드 플래그를 세팅한다. 허브 포트 출력 제어 회로(322)는 멀티플렉서(306)의 입력 C을 선택하고, 제2 의 현재 필 워드가 현재 필 워드 발생기(324)로부터 출력 내부 허브 링크(326)로 보내진다. 동일한 제2 LIP F8 순서 세트를 연속하여 수신하지 않으면, LIP 검출 회로(320)는 필 워드 플래그를 클리어한다. 허브 포트 출력 제어 회로(322)는 멀티플렉서(306)의 선택을 입력 A로 세팅하여, 노드 포트(314)로부터 허브 포트 수신 회로(318)에 의해 수신된 데이터가 출력 내부 허브 링크(326)로 출력되도록 한다.
루프 오류 초기화 시퀀스를 수신하면, 루프 초기화 데이터 검출 회로(320)가 우회 플래그를 세팅한다. 루프 오류 초기화 시퀀스가 완료되지 않으면, 루프 초기화 검출 회로(320)는 필 워드 플래그를 클리어하고 허브 포트 출력 제어 회로(322)는 멀티플렉서(306)의 입력 A를 선택한다. 우회 플래그에 응답해서, 허브 포트 출력 제어 회로(322)는 멀티플렉서(306)의 입력 선택을 입력 B로 변경한다. 멀티플렉서(306)의 입력 B의 선택은 허브 포트(300)에 대해 우회 모드를 시작한다. 대안적인 실시예에서, 멀티플렉서(306)의 입력 B의 선택은 제3 의 현재 필 워드를 현재 필 워드 발생기(324)로부터 출력 내부 허브 링크(326)로 통과시킨 후 발생하도록 시간이 조정된다. FC-AL 구현 방식에서, 동일한 제3 LIP F8 순서 세트를 연속하여 수신하면, LIP 검출 회로(320)는 우회 플래그를 세팅한다. 제 3의 연속 동일한 LIP F8 순서 세트를 수신하지 않으면, LIP F8 순서 세트로 수신된 플래그가 LIP 검출 회로(320)에 의해 클리어되고 허브 포트 제어 회로(322)는 멀티플렉서(306)의 입력 A를 선택한다.
허브 포트 수신 회로(318)는 우회 플래그를 허브 포트 송신 회로(304)로 보낸다. 상기 설명했듯이, 루프 회복 회로(310)는 일련의 제1 프로그램가능한 프리미티브를 멀티플렉서(308)의 입력 B에 공급하고 일련의 제2 프로그램가능한 프리미티브를 멀티플렉서(308)의 입력 C에 공급한다. 제1 프로그램가능한 프리미티브는 프로그램가능하고(즉, 그 값은 허브 외부의 선택에 의해 세트됨) 제1 프로그램가능한 프리미티브를 수신하는 노드 포트로 하여금 제1 프로그램가능한 프리미티브상에서 통과하는 것이외의 어떤 것을 행하지 않는 디폴트 값을 갖는다. FC-AL 구현 방식에서, 제 1프로그램가능한 프리미티브는 IDLE의 디폴트값을 갖는다. 제2 프로그램가능한 프리미티브는 프로그램가능하고 노드 포트를 변형없이 통과시키는 특정한 프리미티브인 디폴트 값을 갖는다. FC-AL 구현 방식에서, 제 2프로그램가능한 프리미티브는 LIP(FO,FO)의 디폴트값을 갖는다. 회복 시퀀스는 FC-AL 구현 방식에서 LIP(FO,FO) 프리미티브 시퀀스 등과 같은 제 2프로그램가능한 프리미티브의 시퀀스이다. 멀티플렉서(308)에 대한 입력의 선택은 루프 회복 회로(310)에 의해 제어된다. 우회 플래그에 응답해서, 루프 회복 회로가 멀티플렉서(308)의 입력 B를 선택할 때, 루프 회복 회로가 제 1 타이머(도시 안됨)를 동작시킨다. 제1 타이머는 FC-AL 구현 방식에서 제1 시간 주기(대략 1.9초가 바람직함)를 측정한다. 제1 시간 주기가 만료할 때, 루프 회복 회로는 멀티플렉서(308)의 입력 C를 선택하고 제 2타이머(도시 안됨)를 동작시킨다. 제2 타이머는 제 2시간 주기(FC-AL 구현 방식에서 대략 36 밀리초가 바람직함)를 측정한다. FC-AL 구현 방식에서 양호한 시간 주기는 2개의 최대 AL_TIME인 36 밀리초이다. 제 2시간 주기가 만료할 때, 우회 플래그가 여전히 세팅되어 있으면, 루프 회복 회로(310)는 멀티플렉서(308)의 입력 B를 선택하고, 제 1타이머를 다시 동작시킨다. 우회 플래그를 클리어할 때까지 제 1 및 2타이머와 협력해서 멀티플렉서(308)의 입력 B 및 C의 선택이 계속된다.
허브 포트(300)가 회복 시퀀스를 수신했다는 것을 검출할 때 루프 초기화 데이터 검출 회로(320)가 우회 플래그를 클리어한다. 이에 응답하여, 허브 포트 출력 제어 회로(322)는 멀티플렉서(306)의 입력 선택을 입력 A로 세팅하여, 노드 포트(314)의 출력을 출력 내부 허브 링크(326)로 연결한다. 또한, 루프 회복 회로(310)는 멀티플렉서(308)의 입력 A를 선택하여, 입력 내부 허브 링크(302)를 노드 포트(314)로 연결한다. 그러므로, FC-AL 구현 방식에서, LIP 검출 회로(320)는 LIP(F0,FO) 프리미티브 시퀀스를 검출할 때 우회 플래그를 클리어한다. 또한, 멀티플렉서(306)의 입력 B를 선택하기 전에, 허브 포트 출력 제어 회로(322)는 멀티플렉서(306)의 입력 C를 선택함에 의해 회복 시퀀스를 현재 필 워드로 대치하여 허브 루프에 유입하는 것을 방지한다.
일 FC-AL 구현 방식에서, 허브 포트는 멀티플렉서의 제 4 데이터 입력에 연결된 LIP(F7,F7) 발생기를 포함한다. LIP(F7,F7) 발생기는 LIP(F7,F7) 배열된 세트를 발생시킨다. 우회 플래그가 일단 클리어되면, 허브 포트는 루프 초기화를 개시한다. 출력 제어 회로는 멀티플렉서의 제 4 데이터 입력을 선택하여 LIP(F7,F7) 배열된 세트가 출력 내부 허브 링크상으로 출력된다. 허브 포트가 그에 부착된 노드 포트로부터 수신된 LIP F8 프리미티브 시퀀스[예를 들어, 3개의 연속 동일한 LIP(F7,F7) 배열된 세트]를 제외한 LIP 시퀀스를 검출한다.
노드 포트(314)의 자동 우회는 그 노드 포트(314)로부터 루프 오류 초기화 시퀀스를 검출할 때 데이터 채널 오류의 발생을 숨긴다. 루프 동작은 도 1A,1B, 2A, 및 2B에서 알 수 있듯이 루프 동작의 완전한 붕괴없이 계속된다. 수신된 제 1의 2개의 LIP F8 배열된 세트 등의 루프 오류 초기화 데이터를 현재 필 워드로 대치함에 의해, 불필요하고 방해하는 루프 오류 초기화 데이터는 루프에 유입되지 않는다. 또한, 허브 포트에 의해 발생된 특정한 회복 시퀀스를 검출할 때 노드 포트를 허브 루프만으로 재삽입함에 의해, 동작 노드 포트(즉, 장치 또는 루프 세그먼트)만이 FC-AL 또는 FC-AL-2 프로토콜하에서 포함하는 허브 루프로 재삽입된다.
이상과 같이, 본 발명의 양호한 실시예를 다수의 대안의 실시예를 통하여 설명하였다. 그러나, 첨부된 특허 청구 범위 내에서의 변경은 모두 본 발명의 범위에 속한다. 따라서, 본 발명은 전술한 실시예에 한정되는 것이 아니라, 첨부된 특허 청구 범위에 의해 규정된다.

Claims (21)

  1. 루프 네트워크에 복수 개의 노드 포트를 결합시키는 허브 내의 허브 포트로서,
    (a) 오류 노드 포트로부터 수신된 루프 오류 초기화 데이터에 응답하여, 상기 오류 노드 포트를 우회시키고, 상기 오류 노드 포트로부터 그 후에 수신된 회복 시퀀스를 검출하는 경우에 상기 오류 노드 포트를 우회시키지 않는 루프 초기화 데이터 검출 회로와;
    (b) 상기 오류 노드 포트를 더 이상 우회시키지 않는다는 통지가 상기 루프 초기화 데이터 검출 회로에서 수신될 때까지 회복 시퀀스를 우회된 상기 오류 노드 포트에 주기적으로 송신하는 루프 회복 회로를 구비하며,
    상기 우회는 상기 루프 네트워크를 통해 다음 허브 포트로 송신되는 상기 루프 오류 초기화 데이터를 대치하는 버퍼 데이터를 생성하는 것을 포함하는 것을 특징으로 하는 허브 포트.
  2. 노드 포트를 허브에 연결하는 허브내의 허브 포트로서,
    (a) 제1 입력, 제2 입력, 제3 입력 및 제어 입력을 포함하는 제1 스위칭 장치와;
    (b) 제1 입력, 제2 입력, 제3 입력 및 제어 입력을 포함하는 제2 스위칭 장치와;
    (c) 상기 제1 스위칭 장치의 제 1입력 및 상기 제2 스위칭 장치의 제1 입력에 연결된 허브 데이터 소스와;
    (d) 상기 제1 스위칭 장치의 제 2입력 및 상기 노드 포트에 연결된 노드 데이터 소스와;
    (e) 상기 제1 스위칭 장치의 제3 입력에 연결된 버퍼 데이터 발생기와;
    (f) 상기 노드 데이터 소스 및 상기 제1 스위칭 장치의 제어 입력에 연결된 루프 초기화 데이터 검출 회로와;
    (g) 상기 제2 스위칭 장치의 제2 입력에 연결된 제1 프리미티브 발생기와;
    (h) 상기 제2 스위칭 장치의 제3 입력에 연결된 제2 프리미티브 발생기와;
    (i) 상기 제2 스위칭 장치의 제어 입력에 연결된 루프 회복 회로
    를 구비하는 것을 특징으로 하는 허브 포트.
  3. 제2항에 있어서, 상기 제1 프리미티브 발생기 및 상기 제2 프리미티브 발생기는 프로그램 가능한 것을 특징으로 하는 허브 포트.
  4. 제2항에 있어서, 상기 허브 포트가 파이버 채널 조정 루프 네트워크(Fibre Channel Arbitrated Loop) 내에 있는 것을 특징으로 하는 허브 포트.
  5. 제2항에 있어서, 상기 버퍼 데이터 발생기는 파이버 채널 조정 루프 프로토콜에 따라 현재 필 워드(current fill word)를 발생시키는 것을 특징으로 하는 허브 포트.
  6. 제2항에 있어서, 상기 루프 초기화 데이터 검출 회로는 파이버 채널 조정 루프 프로토콜에 따라 LIP F8 순서 세트 및 LIP F8 프리미티브 시퀀스를 검출하는 LIP 검출 회로인 것을 특징으로 하는 허브 포트.
  7. 노드 포트를 허브에 연결하는 허브내의 허브 포트로서,
    (a) 제어 입력, 제1 입력, 제2 입력 및 제3 입력을 포함하는 제1 멀티플렉서와;
    (b) 상기 노드 포트에 연결되고,
    (1) 제어 입력, 제1 입력, 제2 입력 및 제3 입력을 포함하는 제 2멀티 플렉서와,
    (2) 상기 제2 멀티플렉서의 제2 입력, 제3 입력 및 제어 입력에 연결 되어, 제1 프리미티브를 상기 제2 멀티플렉서의 제 2입력에 공급하고, 제 2프리미티브를 상기 제2 멀티플렉서의 제3 입력에 공급하는 루프 회복 회로와,
    (3) 상기 루프 회복 회로에 연결된 제1 타이머와,
    (4) 상기 루프 회복 회로에 연결된 제2 타이머를 포함하는
    허브 포트 송신 회로와;
    (c) 상기 제 1멀티플렉서의 제 2입력 및 상기 제 2멀티플렉서의 제 1입력에 연결된 입력 내부 허브 링크와;
    (d) 상기 허브 포트 송신 회로에 연결되고, 데이터를 상기 허브 포트 송신 회로로부터 상기 노드 포트로 제공하는 제 1데이터 채널과;
    (e) 상기 허브 포트 송신 회로에 연결되고 루프 초기화 데이터 검출 회로 및 허브 포트 출력 제어 회로를 포함하는 허브 포트 수신 회로로서, 상기 허브 포트 출력 제어 회로는 상기 제1 멀티플렉서의 제어 입력에 연결되고, 상기 허브 포트 수신 회로는 상기 제1 멀티플렉서의 제1 입력 및 상기 허브 포트 송신 회로에 연결되는 것인 허브 포트 수신 회로와;
    (f) 상기 허브 포트 수신 회로에 연결되고, 데이터를 상기 노드 포트로부터 허브 포트 수신 회로로 제공하는 제2 데이터 채널과;
    (g) 상기 제1 멀티플렉서의 제3 입력에 연결된 현재 필 워드 발생기와;
    (h) 상기 제1 멀티플렉서에 연결되는 출력 내부 허브 링크
    를 구비하는 것을 특징으로 하는 허브 포트.
  8. 제 7항에 있어서, 상기 제 1프리미티브 및 상기 제 2프리미티브는 프로그램 가능한 것을 특징으로 하는 허브 포트.
  9. 노드 포트를 복수 개의 허브 포트를 포함하는 허브에 연결하는 허브 포트로서,
    (a) 상기 허브 포트를 상기 노드 포트에 연결하는 제1 데이터 채널과;
    (b) 상기 노드 포트를 상기 허브 포트에 연결하는 제2 데이터 채널과;
    (c) 상기 허브 포트를 업스트림 허브 포트에 연결하는 입력 내부 허브 링크와;
    (d) 상기 허브 포트를 다운 스트림 허브 포트에 연결하는 출력 내부 허브 링크와;
    (e) 상기 제2 데이터 채널에 결합되고, 루프 오류를 분리하도록 구성된 루프 초기화 데이터 검출 회로와;
    (f) 현재 필 워드 발생기와;
    (g) 상기 루프 초기화 검출 회로에 연결되고, 상기 제 1데이터 채널을 입력 내부 허브 링크 또는 상기 루프 회복 회로 중 하나에 연결하며, 상기 루프 오류로부터 회복하는 회복 시퀀스를 생성하도록 동작하는 루프 회복 회로와;
    (h) 상기 루프 초기화 검출 회로에 연결되고, 출력 내부 허브 링크를 상기 제2 데이터 채널, 상기 입력 내부 허브 링크 또는 상기 현재 필 워드 발생기 중 하나에 연결하는 허브 포트 출력 제어 회로
    를 구비하는 것을 특징으로 하는 허브 포트.
  10. 노드 포트를 복수 개의 허브 포트를 포함하는 허브에 연결하는 허브 포트로서,
    (a) 상기 허브 포트를 상기 노드 포트에 연결하는 제1 데이터 채널과;
    (b) 상기 노드 포트를 상기 허브 포트에 연결하는 제2 데이터 채널과;
    (c) 상기 허브 포트를 업스트림 허브 포트에 연결하는 입력 내부 허브 링크와;
    (d) 상기 허브 포트를 다운 스트림 허브 포트에 연결하는 출력 내부 허브 링크와;
    (e) 상기 제2 데이터 채널에 결합되고, 루프 오류를 분리하도록 구성된 루프 초기화 데이터 검출 회로와;
    (f) 상기 제2 데이터 채널에 결합된 허브 포트 수신 회로와;
    (g) 현재 필 워드 발생기와;
    (h) 상기 루프 초기화 검출 회로에 연결되고, 상기 제1 데이터 채널을 상기 입력 내부 허브 링크 또는 상기 루프 회복 회로 중 하나에 연결하고, 상기 루프 오류로부터 회복하는 회복 시퀀스를 생성하도록 동작하는 루프 회복 회로와;
    (i) 상기 루프 초기화 검출 회로에 연결되고, 상기 출력 내부 허브 링크를 상기 허브 포트 수신 회로, 상기 입력 내부 허브 링크 또는 상기 현재 필 워드 발생기 중 하나에 연결하는 허브 포트 출력 제어 회로
    를 구비하는 것을 특징으로 하는 허브 포트.
  11. 루프 네트워크에서 오류 노드를 식별 및 우회하는 방법으로서,
    허브 포트가
    (a) 상기 오류 노드에서 생성된 루프 오류 초기화 데이터를 검출하는 단계와;
    (b) 상기 루프 오류 초기화 데이터를 버퍼 데이터로 대치하는 단계와;
    (c) 상기 오류 노드를 우회하는 방법으로, 상기 루프 오류 초기화 데이터를 대신해서 버퍼 데이터를 상기 루프 네트워크를 통해 다음 허브 포트에 송신하는 단계와;
    (d) 상기 노드를 우회시킨 후에, 회복 시퀀스를 상기 오류 노드에 주기적으로 송신하는 단계와;
    (e) 상기 오류 노드가 현재 동작 노드라는 것을 나타내는, 상기 오류 노드로부터 역송신된 회복 시퀀스를 검출하는 단계와;
    (f) 루프 네트워크를 통한 버퍼 데이터의 송신을 종료함에 의해 동작 노드를 우회시키지 않는 단계
    를 수행하는 것을 특징으로 하는 루프 네트워크에서의 오류 노드 식별 및 우회 방법.
  12. 제 11항에 있어서, 상기 동작 노드를 우회시키지 않는 단계는 상기 버퍼 데이터를 대신하여 회복 시퀀스를 송신하는 단계를 포함하는 것을 특징으로 하는 방법.
  13. 제 11항에 있어서, 상기 동작 노드를 우회시키지 않는 단계 후에 루프 네트워크를 초기화하는 단계를 더 구비하는 것을 특징으로 하는 방법.
  14. LIP F8 순서 세트로 구성된 LIP F8 프리미티브 시퀀스를 발생시키는 파이버 채널 조정 루프(FC-AL) 네트워크에서 오류 노드 포트를 식별 및 우회하는 방법으로서,
    (a) 오류 노드 포트에 의해 수신된 LIP F8 순서 세트를 검출하는 단계와;
    (b) 상기 오류 노드 포트로부터 수신된 LIP F8 순서 세트를 현재 필 워드로 대치하는 단계와;
    (c) 상기 오류 노드 포트로부터 LIP F8 프리미티브 시퀀스의 완료를 검출하는 단계와;
    (d) 상기 오류 노드 포트를 우회시키는 방법으로, LIP F8 프리미티브 시퀀스의 완료를 검출하는 경우에 현재 필 워드를 FC-AL 네트워크를 통해 다음 허브 포트로 송신하는 단계와;
    (e) 상기 노드 포트를 우회시킨 후에, 회복 시퀀스를 상기 오류 노드 포트에 주기적으로 송신하는 단계와;
    (f) 상기 오류 노드 포트가 동작 노드 포트라는 것을 나타내는, 상기 오류 노드 포트로부터 역송신된 상기 회복 시퀀스를 검출하는 단계와;
    (g) 상기 현재 필 워드를 FC-AL 네트워크를 통해 송신하는 것을 종료함으로써, 상기 동작 노드 포트를 우회시키지 않는 단계
    를 구비하는 것을 특징으로 하는 파이버 채널 조정된 루프(FC-AL) 네트워크에서의 오류 노드 포트 식별 및 우회 방법.
  15. 제 14항에 있어서, 상기 회복 시퀀스는 LIP(F0,F0) 프리미티브 시퀀스인 것을 특징으로 하는 방법.
  16. 제 14항에 있어서, 상기 동작 노드 포트를 우회시키지 않는 단계는 상기 노드 포트를 상기 네트워크 루프로 논리적으로 삽입하여, 그로부터 발생된 데이터가 상기 노드 포트로부터 다운 스트림 방향에 위치한 상기 다음 허브 포트로 통과되도록 하는 단계를 포함하는 것을 특징으로 하는 방법.
  17. 제 14항에 있어서, 상기 동작 노드 포트를 우회시키지 않는 단계는 FC-AL 네트워크를 초기화하는 단계를 더 포함하는 것을 특징으로 하는 방법.
  18. 삭제
  19. 루프 네트워크에서 오류 노드를 식별 및 우회하는 시스템으로서,
    (a) 오류 노드에 의해 발생된 루프 오류 초기화 데이터를 검출하는 수단과;
    (b) 상기 루프 오류 초기화 데이터를 버퍼 데이터로 대치하는 수단과;
    (c) 상기 오류 노드를 우회하는 방법으로, 상기 루프 오류 초기화 데이터를 대신하여 상기 버퍼 데이터를 루프 네트워크를 통해 다음의 허브 포트로 송신하는 수단과;
    (d) 상기 노드를 우회한 후에, 회복 시퀀스를 상기 오류 노드에 주기적으로 송신하는 수단과;
    (e) 상기 오류 노드가 동작 노드라는 것을 나타내는, 상기 오류 노드로부터 역송신된 상기 회복 시퀀스를 검출하는 수단과;
    (f) 루프 네트워크를 통한 버퍼 데이터의 송신을 종료함에 의해 상기 동작 노드를 우회시키지 않는 수단을
    를 구비하는 것을 특징으로 하는 루프 네트워크에서의 오류 노드 식별 및 우회 시스템.
  20. 제19항에 있어서, 상기 동작 노드를 우회시키지 않은 다음에 상기 루프 네트워크를 초기화하는 수단을 더 구비하는 것을 특징으로 하는 시스템.
  21. 제 19항에 있어서, 회복 시퀀스가 LIP(F0,F0) 프리미티브 시퀀스인 것을 특징으로 하는 시스템.
KR10-2000-7012155A 1998-05-01 1999-04-29 자동 루프 세그먼트 오류 분리 KR100394312B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US09/071,288 1998-05-01
US09/071,288 US6101166A (en) 1998-05-01 1998-05-01 Automatic loop segment failure isolation
US9/071,288 1998-05-01

Publications (2)

Publication Number Publication Date
KR20010052291A KR20010052291A (ko) 2001-06-25
KR100394312B1 true KR100394312B1 (ko) 2003-08-09

Family

ID=22100404

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2000-7012155A KR100394312B1 (ko) 1998-05-01 1999-04-29 자동 루프 세그먼트 오류 분리

Country Status (6)

Country Link
US (2) US6101166A (ko)
EP (1) EP1075742A4 (ko)
JP (1) JP3738825B2 (ko)
KR (1) KR100394312B1 (ko)
CA (1) CA2330770C (ko)
WO (1) WO1999057831A1 (ko)

Families Citing this family (76)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6560205B1 (en) * 1998-05-01 2003-05-06 Emulex Corporation Method and apparatus for control of soft handoff usage in radiocommunication
US6188668B1 (en) * 1998-05-01 2001-02-13 Emulex Corporation Automatic isolation in loops
US7274674B2 (en) * 1998-05-01 2007-09-25 Emulex Design & Manufacturing Corporation Loop network hub using loop initialization insertion
US6215775B1 (en) * 1998-10-22 2001-04-10 Emulex Corporation Node insertion and removal in a loop network
US6888800B1 (en) * 1998-11-14 2005-05-03 Emulex Design & Manufacturing Corporation High performance digital loop diagnostic technology
US6747984B1 (en) * 1998-12-18 2004-06-08 Lsi Logic Corporation Method and apparatus for transmitting Data
US6480888B1 (en) * 1998-12-29 2002-11-12 At&T Corp. Virtual path concentrator node with loopback
US6459701B1 (en) * 1999-08-06 2002-10-01 Emulex Corporation Variable access fairness in a fibre channel arbitrated loop
US6687219B1 (en) 2000-08-16 2004-02-03 Emulex Corporation Detecting and counting node port loop initialization origination
US6980510B1 (en) * 2000-09-12 2005-12-27 International Business Machines Corporation Host interface adaptive hub storage system
US6483843B1 (en) * 2000-10-12 2002-11-19 Emulex Corporation Detecting and counting open ordered sets originating from an attached node port
US7042837B1 (en) * 2000-10-25 2006-05-09 Sun Microsystems, Inc. Automatic link failover in data networks
US7082100B2 (en) * 2001-02-28 2006-07-25 Emc Corporation Storage system adapter and method of using same
US20020174197A1 (en) * 2001-03-27 2002-11-21 International Business Machines Corporation Method and system for accurately determining a device location in an arbitrated loop
JP3897994B2 (ja) * 2001-05-31 2007-03-28 富士通株式会社 スイッチ装置およびデータ転送システム
US7200108B2 (en) * 2001-06-29 2007-04-03 International Business Machines Corporation Method and apparatus for recovery from faults in a loop network
US6889345B2 (en) * 2001-10-19 2005-05-03 Hewlett-Packard Development Company, Lp. System and method for locating a failed storage device in a data storage system
US7149920B2 (en) * 2003-09-30 2006-12-12 International Business Machines Corporation Deterministic error recovery protocol
US7230929B2 (en) * 2002-07-22 2007-06-12 Qlogic, Corporation Method and system for dynamically assigning domain identification in a multi-module fibre channel switch
US7154886B2 (en) * 2002-07-22 2006-12-26 Qlogic Corporation Method and system for primary blade selection in a multi-module fiber channel switch
US7334046B1 (en) 2002-08-05 2008-02-19 Qlogic, Corporation System and method for optimizing frame routing in a network
US7702786B2 (en) * 2002-08-09 2010-04-20 International Business Machines Corporation Taking a resource offline in a storage network
US7397768B1 (en) 2002-09-11 2008-07-08 Qlogic, Corporation Zone management in a multi-module fibre channel switch
US7362717B1 (en) 2002-10-03 2008-04-22 Qlogic, Corporation Method and system for using distributed name servers in multi-module fibre channel switches
US7319669B1 (en) 2002-11-22 2008-01-15 Qlogic, Corporation Method and system for controlling packet flow in networks
US7085958B2 (en) * 2003-01-17 2006-08-01 International Business Machines Corporation System and method for isolating a faulty switch, storage device or SFP in a daisy-chained configuration
US7324455B2 (en) * 2003-03-14 2008-01-29 International Business Machines Corporation Transfer of error-analysis and statistical data in a fibre channel input/output system
US7876703B2 (en) * 2003-06-13 2011-01-25 International Business Machines Corporation System and method for enabling connection among devices in a network
US7525910B2 (en) * 2003-07-16 2009-04-28 Qlogic, Corporation Method and system for non-disruptive data capture in networks
US7471635B2 (en) * 2003-07-16 2008-12-30 Qlogic, Corporation Method and apparatus for test pattern generation
US7388843B2 (en) * 2003-07-16 2008-06-17 Qlogic, Corporation Method and apparatus for testing loop pathway integrity in a fibre channel arbitrated loop
US7453802B2 (en) * 2003-07-16 2008-11-18 Qlogic, Corporation Method and apparatus for detecting and removing orphaned primitives in a fibre channel network
US7620059B2 (en) * 2003-07-16 2009-11-17 Qlogic, Corporation Method and apparatus for accelerating receive-modify-send frames in a fibre channel network
US7355966B2 (en) * 2003-07-16 2008-04-08 Qlogic, Corporation Method and system for minimizing disruption in common-access networks
US7463646B2 (en) * 2003-07-16 2008-12-09 Qlogic Corporation Method and system for fibre channel arbitrated loop acceleration
US7447224B2 (en) * 2003-07-21 2008-11-04 Qlogic, Corporation Method and system for routing fibre channel frames
US7583597B2 (en) * 2003-07-21 2009-09-01 Qlogic Corporation Method and system for improving bandwidth and reducing idles in fibre channel switches
US7573909B2 (en) * 2003-07-21 2009-08-11 Qlogic, Corporation Method and system for programmable data dependant network routing
US7894348B2 (en) * 2003-07-21 2011-02-22 Qlogic, Corporation Method and system for congestion control in a fibre channel switch
US7430175B2 (en) * 2003-07-21 2008-09-30 Qlogic, Corporation Method and system for managing traffic in fibre channel systems
US7406092B2 (en) * 2003-07-21 2008-07-29 Qlogic, Corporation Programmable pseudo virtual lanes for fibre channel systems
US7512067B2 (en) * 2003-07-21 2009-03-31 Qlogic, Corporation Method and system for congestion control based on optimum bandwidth allocation in a fibre channel switch
US7792115B2 (en) * 2003-07-21 2010-09-07 Qlogic, Corporation Method and system for routing and filtering network data packets in fibre channel systems
US7522522B2 (en) * 2003-07-21 2009-04-21 Qlogic, Corporation Method and system for reducing latency and congestion in fibre channel switches
US7525983B2 (en) * 2003-07-21 2009-04-28 Qlogic, Corporation Method and system for selecting virtual lanes in fibre channel switches
US7522529B2 (en) * 2003-07-21 2009-04-21 Qlogic, Corporation Method and system for detecting congestion and over subscription in a fibre channel network
US7558281B2 (en) * 2003-07-21 2009-07-07 Qlogic, Corporation Method and system for configuring fibre channel ports
US7466700B2 (en) * 2003-07-21 2008-12-16 Qlogic, Corporation LUN based hard zoning in fibre channel switches
US7646767B2 (en) * 2003-07-21 2010-01-12 Qlogic, Corporation Method and system for programmable data dependant network routing
US7684401B2 (en) * 2003-07-21 2010-03-23 Qlogic, Corporation Method and system for using extended fabric features with fibre channel switch elements
US7630384B2 (en) 2003-07-21 2009-12-08 Qlogic, Corporation Method and system for distributing credit in fibre channel systems
US7420982B2 (en) * 2003-07-21 2008-09-02 Qlogic, Corporation Method and system for keeping a fibre channel arbitrated loop open during frame gaps
US7477655B2 (en) * 2003-07-21 2009-01-13 Qlogic, Corporation Method and system for power control of fibre channel switches
US7580354B2 (en) 2003-07-21 2009-08-25 Qlogic, Corporation Multi-speed cut through operation in fibre channel switches
KR100548274B1 (ko) * 2003-07-23 2006-02-02 엘지전자 주식회사 세탁기의 포량 검출방법
US7352701B1 (en) 2003-09-19 2008-04-01 Qlogic, Corporation Buffer to buffer credit recovery for in-line fibre channel credit extension devices
US7545817B1 (en) * 2003-12-01 2009-06-09 Vitesse Semiconductor Corporation Data loop port acceleration circuit
US7492783B2 (en) * 2003-12-12 2009-02-17 Broadcom Corporation Method and system for LIPf7 origination detection and LIPf8 suppression in a port bypass controller
US7564789B2 (en) * 2004-02-05 2009-07-21 Qlogic, Corporation Method and system for reducing deadlock in fibre channel fabrics using virtual lanes
US7480293B2 (en) * 2004-02-05 2009-01-20 Qlogic, Corporation Method and system for preventing deadlock in fibre channel fabrics using frame priorities
JP2005252473A (ja) * 2004-03-02 2005-09-15 Fujitsu Ltd データ中継装置、データ中継方法およびデータ中継プログラム
US7340167B2 (en) * 2004-04-23 2008-03-04 Qlogic, Corporation Fibre channel transparent switch for mixed switch fabrics
US7930377B2 (en) 2004-04-23 2011-04-19 Qlogic, Corporation Method and system for using boot servers in networks
US20050256899A1 (en) * 2004-05-14 2005-11-17 Bea Systems, Inc. System and method for representing hierarchical data structures
US7702405B2 (en) * 2004-06-02 2010-04-20 Standard Microsystems Corporation System and method for transferring non-compliant packetized and streaming data into and from a multimedia device coupled to a network across which compliant data is sent
US7404020B2 (en) * 2004-07-20 2008-07-22 Qlogic, Corporation Integrated fibre channel fabric controller
US7411958B2 (en) * 2004-10-01 2008-08-12 Qlogic, Corporation Method and system for transferring data directly between storage devices in a storage area network
US8295299B2 (en) * 2004-10-01 2012-10-23 Qlogic, Corporation High speed fibre channel switch element
US7380030B2 (en) * 2004-10-01 2008-05-27 Qlogic, Corp. Method and system for using an in-line credit extender with a host bus adapter
US7593997B2 (en) * 2004-10-01 2009-09-22 Qlogic, Corporation Method and system for LUN remapping in fibre channel networks
US7469361B2 (en) * 2005-01-04 2008-12-23 Emulex Design & Manufacturing Corporation Monitoring detection and removal of malfunctioning devices from an arbitrated loop
US7519058B2 (en) * 2005-01-18 2009-04-14 Qlogic, Corporation Address translation in fibre channel switches
US7406555B2 (en) * 2005-04-29 2008-07-29 The Boeing Company Systems and methods for multiple input instrumentation buses
US8111610B2 (en) * 2008-01-25 2012-02-07 Emulex Design & Manufacturing Corporation Flagging of port conditions in high speed networks
JP5163245B2 (ja) * 2008-04-08 2013-03-13 日本電気株式会社 ファイバチャネルスイッチ監視装置、方法及びプログラム
KR20210031123A (ko) * 2019-09-11 2021-03-19 삼성전자주식회사 디스플레이 장치 및 디스플레이 시스템

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5535192A (en) * 1995-01-31 1996-07-09 International Business Machines Corporation Serial network fault detection, isolation and restorative device

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4701756A (en) * 1985-09-10 1987-10-20 Burr William E Fault-tolerant hierarchical network
US4787082A (en) * 1986-07-24 1988-11-22 American Telephone And Telegraph Company, At&T Bell Laboratories Data flow control arrangement for local area network
GB8709771D0 (en) * 1987-04-24 1987-05-28 Madge Networks Ltd Token ring expander/hub
US4956836A (en) * 1988-03-28 1990-09-11 Par Microsystems Corp. Automatic bypass system for ring type local area network
GB9201126D0 (en) * 1992-01-20 1992-03-11 Madge Networks Ltd Communication system
US5495580A (en) * 1992-10-20 1996-02-27 Xlnt Designs, Inc. Ring network security system with encoding of data entering a subnetwork and decoding of data leaving a subnetwork
US5740158A (en) * 1993-10-01 1998-04-14 Hitachi, Ltd. ATM communication system
US5522047A (en) * 1993-12-15 1996-05-28 Xlnt Designs, Inc. Graceful insertion of a tree into a ring network
US5546378A (en) * 1994-07-21 1996-08-13 Newbridge Networks Corporation Fault tolerant FDDI wiring hub
US5659718A (en) * 1994-08-19 1997-08-19 Xlnt Designs, Inc. Synchronous bus and bus interface device
US5638518A (en) * 1994-10-24 1997-06-10 Lsi Logic Corporation Node loop core for implementing transmission protocol in fibre channel
US5581543A (en) * 1995-02-27 1996-12-03 Motorola, Inc. Communication network and method which respond to a failed link
US5625478A (en) * 1995-09-14 1997-04-29 Lucent Technologies Inc. Optically restorable WDM ring network using simple add/drop circuitry
US5751715A (en) * 1996-08-08 1998-05-12 Gadzoox Microsystems, Inc. Accelerator fiber channel hub and protocol
US5812754A (en) * 1996-09-18 1998-09-22 Silicon Graphics, Inc. Raid system with fibre channel arbitrated loop

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5535192A (en) * 1995-01-31 1996-07-09 International Business Machines Corporation Serial network fault detection, isolation and restorative device

Also Published As

Publication number Publication date
EP1075742A4 (en) 2005-04-13
JP3738825B2 (ja) 2006-01-25
EP1075742A1 (en) 2001-02-14
US6101166A (en) 2000-08-08
JP2002514837A (ja) 2002-05-21
WO1999057831A1 (en) 1999-11-11
KR20010052291A (ko) 2001-06-25
CA2330770A1 (en) 1999-11-11
CA2330770C (en) 2003-03-18
US6201787B1 (en) 2001-03-13

Similar Documents

Publication Publication Date Title
KR100394312B1 (ko) 자동 루프 세그먼트 오류 분리
KR100391480B1 (ko) 루프에서의 자동 분리
KR100431368B1 (ko) 파이버 채널 프레임을 청정하게 하는 장치 및 방법
JP3779544B2 (ja) ループ初期設定の挿入を利用するループネットワークハブ
US6226269B1 (en) Elimination of invalid data in loop network
JP3544525B2 (ja) ノードのループネットワークへの挿入およびループネットワークからの取り出し
US7274674B2 (en) Loop network hub using loop initialization insertion
KR100524506B1 (ko) Old port 노드 검출 및 허브 포트 우회 방법 및 장치
US6560205B1 (en) Method and apparatus for control of soft handoff usage in radiocommunication
EP1078482A1 (en) Loop network hub using loop initialization insertion

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee