KR100364524B1 - Method for Forming MOS Transistor Having Single-Layer Gate Structure Made of Tungsten Silicide - Google Patents
Method for Forming MOS Transistor Having Single-Layer Gate Structure Made of Tungsten Silicide Download PDFInfo
- Publication number
- KR100364524B1 KR100364524B1 KR1020000019690A KR20000019690A KR100364524B1 KR 100364524 B1 KR100364524 B1 KR 100364524B1 KR 1020000019690 A KR1020000019690 A KR 1020000019690A KR 20000019690 A KR20000019690 A KR 20000019690A KR 100364524 B1 KR100364524 B1 KR 100364524B1
- Authority
- KR
- South Korea
- Prior art keywords
- tungsten silicide
- oxide film
- gate
- film
- forming
- Prior art date
Links
- WQJQOUPTWCFRMM-UHFFFAOYSA-N tungsten disilicide Chemical compound [Si]#[W]#[Si] WQJQOUPTWCFRMM-UHFFFAOYSA-N 0.000 title claims abstract description 55
- 229910021342 tungsten silicide Inorganic materials 0.000 title claims abstract description 55
- 239000002356 single layer Substances 0.000 title claims abstract description 14
- 238000000034 method Methods 0.000 title claims description 26
- 238000010438 heat treatment Methods 0.000 claims abstract description 50
- 239000000758 substrate Substances 0.000 claims abstract description 20
- 239000004065 semiconductor Substances 0.000 claims abstract description 17
- 238000000151 deposition Methods 0.000 claims abstract description 10
- 239000012298 atmosphere Substances 0.000 claims abstract description 7
- 238000007669 thermal treatment Methods 0.000 claims abstract description 5
- 239000012535 impurity Substances 0.000 claims description 10
- 239000010410 layer Substances 0.000 claims description 9
- 230000008021 deposition Effects 0.000 claims description 7
- 238000004518 low pressure chemical vapour deposition Methods 0.000 claims description 7
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 5
- 229910052710 silicon Inorganic materials 0.000 claims description 5
- 239000010703 silicon Substances 0.000 claims description 5
- 238000000059 patterning Methods 0.000 claims description 4
- NXHILIPIEUBEPD-UHFFFAOYSA-H tungsten hexafluoride Chemical compound F[W](F)(F)(F)(F)F NXHILIPIEUBEPD-UHFFFAOYSA-H 0.000 claims description 4
- BLRPTPMANUNPDV-UHFFFAOYSA-N Silane Chemical compound [SiH4] BLRPTPMANUNPDV-UHFFFAOYSA-N 0.000 claims description 3
- 229910000077 silane Inorganic materials 0.000 claims description 3
- 238000002156 mixing Methods 0.000 claims description 2
- 238000004519 manufacturing process Methods 0.000 abstract description 16
- PXGOKWXKJXAPGV-UHFFFAOYSA-N Fluorine Chemical compound FF PXGOKWXKJXAPGV-UHFFFAOYSA-N 0.000 abstract description 7
- 239000011737 fluorine Substances 0.000 abstract description 7
- 229910052731 fluorine Inorganic materials 0.000 abstract description 7
- 230000006866 deterioration Effects 0.000 abstract description 6
- 239000010408 film Substances 0.000 description 65
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 24
- 230000000052 comparative effect Effects 0.000 description 15
- 229910004298 SiO 2 Inorganic materials 0.000 description 14
- 230000008569 process Effects 0.000 description 11
- 229920005591 polysilicon Polymers 0.000 description 9
- 239000007789 gas Substances 0.000 description 7
- 239000010409 thin film Substances 0.000 description 7
- 230000008859 change Effects 0.000 description 6
- 238000004151 rapid thermal annealing Methods 0.000 description 6
- 241000220259 Raphanus Species 0.000 description 5
- 235000006140 Raphanus sativus var sativus Nutrition 0.000 description 5
- 230000007423 decrease Effects 0.000 description 4
- 238000009792 diffusion process Methods 0.000 description 4
- 239000000203 mixture Substances 0.000 description 4
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 4
- 239000010937 tungsten Substances 0.000 description 4
- 229910052721 tungsten Inorganic materials 0.000 description 4
- 238000002513 implantation Methods 0.000 description 3
- 238000002347 injection Methods 0.000 description 3
- 239000007924 injection Substances 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 230000000704 physical effect Effects 0.000 description 3
- 229910021332 silicide Inorganic materials 0.000 description 3
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 3
- 239000010936 titanium Substances 0.000 description 3
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 239000013078 crystal Substances 0.000 description 2
- 238000005137 deposition process Methods 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 230000010354 integration Effects 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 238000005001 rutherford backscattering spectroscopy Methods 0.000 description 2
- 125000006850 spacer group Chemical group 0.000 description 2
- 229910052719 titanium Inorganic materials 0.000 description 2
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 1
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 238000003917 TEM image Methods 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 1
- 229910008814 WSi2 Inorganic materials 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 238000004458 analytical method Methods 0.000 description 1
- 238000000137 annealing Methods 0.000 description 1
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 239000010941 cobalt Substances 0.000 description 1
- 229910017052 cobalt Inorganic materials 0.000 description 1
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 238000005336 cracking Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000006731 degradation reaction Methods 0.000 description 1
- 230000003111 delayed effect Effects 0.000 description 1
- 230000002542 deteriorative effect Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 239000013081 microcrystal Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000012299 nitrogen atmosphere Substances 0.000 description 1
- 239000001301 oxygen Substances 0.000 description 1
- 229910052760 oxygen Inorganic materials 0.000 description 1
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 239000003870 refractory metal Substances 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 239000012808 vapor phase Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/40—Electrodes ; Multistep manufacturing processes therefor
- H01L29/43—Electrodes ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/49—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET
- H01L29/4916—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a silicon layer, e.g. polysilicon doped with boron, phosphorus or nitrogen
- H01L29/4925—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a silicon layer, e.g. polysilicon doped with boron, phosphorus or nitrogen with a multiple layer structure, e.g. several silicon layers with different crystal structure or grain arrangement
- H01L29/4941—Metal-insulator-semiconductor electrodes, e.g. gates of MOSFET the conductor material next to the insulator being a silicon layer, e.g. polysilicon doped with boron, phosphorus or nitrogen with a multiple layer structure, e.g. several silicon layers with different crystal structure or grain arrangement with a barrier layer between the silicon and the metal or metal silicide upper layer, e.g. Silicide/TiN/Polysilicon
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Electrodes Of Semiconductors (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
본 발명은 게이트 산화막 위에 바로 텅스텐 실리사이드를 증착한 후 800℃ 이하의 저온에서 진공 RTP 열처리하여 불소로 인한 게이트 산화막의 열화를 최소화함에 의해 제조공정을 단순화함과 동시에 저 저항의 단층 게이트 구조를 실현할 수 있는 MOS 트랜지스터 및 그의 제조방법에 관한 것이다.The present invention minimizes deterioration of the gate oxide film due to fluorine by depositing tungsten silicide directly on the gate oxide film and vacuum RTP heat treatment at a low temperature of 800 ° C. or lower, thereby simplifying the manufacturing process and attaining a low resistance single layer gate structure. MOS transistor and a method of manufacturing the same.
본 발명은 반도체 기판과, 상기 반도체 기판 상에 형성된 게이트 산화막과, 상기 게이트 산화막 위에 단일의 텅스텐 실리사이드막으로 이루어진 게이트 전극과, 상기 게이트 산화막 하부의 게이트 전극 양측에 형성된 소오스 및 드레인 영역으로 구성되는 것을 특징으로 한다.The present invention comprises a semiconductor substrate, a gate oxide film formed on the semiconductor substrate, a gate electrode made of a single tungsten silicide film on the gate oxide film, and source and drain regions formed on both sides of the gate electrode under the gate oxide film. It features.
상기 텅스텐 실리사이드막은 저항값을 낮추기 위하여 텅스텐 실리사이드막을 진공 분위기로 700 내지 800℃의 온도범위에서 약 3분간 급속열처리(RTA)가 이루어진다.The tungsten silicide film is subjected to rapid thermal treatment (RTA) for about 3 minutes in a temperature range of 700 to 800 ° C. in a vacuum atmosphere to reduce the resistance.
Description
본 발명은 텅스텐 실리사이드 단층 게이트 구조를 갖는 모스(MOS) 트랜지스터의 제조방법에 관한 것으로, 특히 MOS 트랜지스터의 게이트를 게이트 산화막 위에 바로 텅스텐 실리사이드를 증착한 후 800℃ 이하의 저온에서 진공 RTP 열처리하여 불소로 인한 게이트 산화막의 열화를 최소화함에 의해 제조공정을 단순화함과 동시에 저 저항의 단층 게이트 구조를 실현할 수 있는 MOS 트랜지스터의 제조방법에 관한 것이다.The present invention relates to a method for manufacturing a MOS transistor having a tungsten silicide single-layer gate structure, and more particularly, to depositing tungsten silicide on a gate oxide film directly on a gate oxide layer, followed by vacuum RTP heat treatment at a low temperature of 800 ° C. or lower to fluorine. The present invention relates to a method for manufacturing a MOS transistor that can simplify a manufacturing process by minimizing deterioration of a gate oxide film and to realize a low resistance single layer gate structure.
반도체 소자의 집적도가 증가되어 게이트 전극의 선폭이 0.25마이크론(㎛) 수준으로 작아짐에 따라 기존의 불순물이 도우프된 폴리 실리콘(poly-Si)으로 이루어진 게이트 전극은 여러면에서 사용의 한계를 나타내고 있다.As the degree of integration of semiconductor devices increases and the line width of the gate electrode decreases to about 0.25 micron, the gate electrode made of poly-Si doped with existing impurities has shown its limitations in many aspects. .
특히, 선폭의 감소에 따른 저항의 증가로 인하여 신호의 전달이 지연되며,P-MOS 트랜지스터의 경우 문턱전압(threshold voltage)을 낮추기 위하여 매몰형 채널을 형성해야 하므로 쇼트 채널(short channel) 효과가 커지는 문제점이 있다.In particular, signal transmission is delayed due to an increase in resistance due to a decrease in line width, and in the case of P-MOS transistors, a short channel effect is increased because an buried channel is formed to lower a threshold voltage. There is a problem.
이러한 문제점들을 극복하기 위하여 비저항이 낮고 실리콘의 중간갭(midgap)에 해당하는 일함수(work function)를 갖는 도전물질을 사용하여 게이트 전극을 형성하려는 연구가 진행되고 있다. 이러한 경향에서 최근에는 불순물이 포함된 폴리 실리콘 대신에 내화성 금속 실리사이드와 폴리 실리콘이 적층된 이른바 폴리사이드 구조가 게이트 구조로서 널리 사용되고 있다.In order to overcome these problems, studies are being conducted to form gate electrodes using a conductive material having a low specific resistance and a work function corresponding to the midgap of silicon. In this tendency, a so-called polyside structure in which refractory metal silicide and polysilicon are laminated instead of polysilicon containing impurities has been widely used as a gate structure in recent years.
특히, 티타늄 폴리사이드 구조의 게이트 전극은 매우 낮은 저항값을 얻을 수 있으므로, 게이트 라인에서의 저항을 줄이고 게이트 전극의 단차를 줄일 수 있으므로 1G DRAM과 같은 고집적화된 소자에 유리하게 적용될 수 있다.In particular, since the gate electrode having a titanium polyside structure can obtain a very low resistance value, it can be advantageously applied to highly integrated devices such as 1G DRAM since the gate electrode can reduce the resistance in the gate line and reduce the step difference of the gate electrode.
상기와 같이 종래의 고집적용 반도체 메모리장치에 적용 가능한 반도체 장치, 즉 MOS 소자의 게이트 구조는 게이트 산화막 위에 폴리 실리콘을 성장시킨 후 저항을 줄이기 위해 텅스텐(W), 코발트(Co), 티타늄(Ti) 실리사이드(silicide)를 성장시키는 복층 구조로 이루어져 있다.As described above, the gate structure of a semiconductor device, ie, a MOS device, applicable to a conventional high-integration semiconductor memory device, may be made of tungsten (W), cobalt (Co), and titanium (Ti) in order to reduce resistance after growing polysilicon on a gate oxide film. It consists of a multilayer structure which grows a silicide.
도 1은 종래의 복층 게이트 구조를 갖는 반도체 장치, 즉 MOS 트랜지스터의 구조를 보여주는 단면도로서, 기존의 MOS 트랜지스터 소자의 게이트 구조는 실리콘 기판(Si substrate)(1) 위에 박막의 게이트 산화막(2)을 형성한 후, poly-Si막(3) 위에 텅스텐 실리사이드막(4)을 복층으로 증착한 폴리사이드 구조이다. 도 1에서 부재번호 5는 소오스(Source) 영역, 6은 드레인(Drain) 영역을 가리킨다.1 is a cross-sectional view illustrating a structure of a semiconductor device having a conventional multilayer gate structure, that is, a MOS transistor. The gate structure of a conventional MOS transistor device includes a thin gate oxide film 2 formed on a Si substrate 1. After the formation, the tungsten silicide film 4 is deposited on the poly-Si film 3 in multiple layers. In FIG. 1, reference numeral 5 denotes a source region and 6 denotes a drain region.
이러한 종래의 폴리사이드 게이트 구조에서는 필히 poly-Si막(3)의 증착공정이 필요하며, 또한 poly-Si막(3)의 저 저항을 얻기 위하여 poly-Si막(3)에 대한 불순물의 주입공정과 주입 불순물의 활성화를 위한 고온 열처리 공정을 필요로 한다.In such a conventional polyside gate structure, a deposition process of the poly-Si film 3 is required, and an impurity implantation process is performed on the poly-Si film 3 in order to obtain a low resistance of the poly-Si film 3. There is a need for a high temperature heat treatment process for the activation of the implanted impurities.
그러나, 이러한 폴리사이드 게이트 구조를 갖는 반도체 소자는 집적도가 증가함에 따라 실리사이드(폴리사이드)-폴리 실리콘 구조에 게이트 공핍(gate poly-depletion)에 따른 전류 구동 능력 저하, 더블 폴리 실리콘(double poly-Si) 공정에서 p+ 폴리 실리콘 게이트 성장시 발생하는 붕소 (B, boron)의 확산(diffusion) 및 게이트 저항의 증가와 같은 문제가 거론되고 있다.However, the semiconductor device having such a polyside gate structure has a decrease in current driving capability due to gate poly-depletion in silicide (polyside) -polysilicon structure as the degree of integration increases, and double poly-Si Problems such as increase of gate resistance and diffusion of boron (B) generated during p + polysilicon gate growth have been discussed.
상기 문제점을 개선하기 위해 폴리 실리콘 게이트 기술을 대체할 기술로 폴리실리콘-저머니움(poly-Si1-xGex) 게이트 및 텅스텐, 티타늄 질화막(TiN)의 순수 메탈 게이트 등이 연구되어 왔다.In order to improve the above problems, polysilicon-germanium (poly-Si 1-x Ge x ) gates and pure metal gates of tungsten and titanium nitride films (TiN) have been studied.
먼저 상기 poly-Si1-xGex을 게이트로 이용하기 위한 연구는 게이트 공핍의 문제를 해결할 수는 있으나 저항의 향상을 크게 가져올 수는 없다.First, the research for using the poly-Si 1-x Ge x as a gate can solve the problem of gate depletion, but it cannot bring a significant improvement in resistance.
한편 순수 메탈 게이트인 텅스텐은 상기 poly-Si 게이트의 문제점들을 해결할 수 있으나, 얇은 SiO2게이트 절연막 위에 증착될 경우 접착성이 떨어지는 문제점과 불소(F, fluorine) 확산에 의해 산화막이 열화되는 문제가 있다.Tungsten, which is a pure metal gate, can solve the problems of the poly-Si gate. However, when deposited on a thin SiO 2 gate insulating film, there is a problem of poor adhesion and deterioration of the oxide film due to fluorine (F) diffusion. .
순수 텅스텐 실리사이드(WSi2, tungsten silicide) 게이트 소자는 poly-Si 게이트보다 낮은 저항 특성을 갖고 순수 메탈게이트보다 더 좋은 산화막과의 호환성을 갖는다. 또한 폴리사이드 공정보다 공정이 단순해지며, 기존의 폴리사이드의 상부막 공정에서 사용되어 왔기 때문에 증착 자체로는 비교적 널리 알려진 공정이므로 실제 반도체 생산라인의 적용에 유리하다.Pure tungsten silicide (WSi 2 ) gate devices have lower resistivity than poly-Si gates and are more compatible with oxide films than pure metal gates. In addition, since the process is simpler than the polyside process and has been used in the upper layer process of the existing polyside, it is a relatively well known process for deposition itself, which is advantageous for the application of the actual semiconductor production line.
기존의 폴리사이드 구조에서 상부막인 텅스텐 실리사이드 개발을 위해 텅스텐 실리사이드 증착 및 열처리에 관한 연구가 이미 널리 수행되었고, LPCVD 방법으로 증착한 순수 텅스텐 실리사이드를 게이트로 형성한 반도체 소자에 대한 연구도 있었다.Tungsten silicide deposition and heat treatment have been widely studied to develop tungsten silicide as an upper layer in a conventional polyside structure, and there has been a study on a semiconductor device gated with pure tungsten silicide deposited by LPCVD.
그러나, 기존의 연구에서 사용된 절연막(SiO2)은 두께가 650∼1800Å로 매우 두꺼웠고, MOS 트랜지스터의 게이트에 적용이 가능한 얇은 산화막에 대한 적용 및 얇은 산화막 소자 구조에서 고온의 열처리를 수행할 때 WSi2-SiO2계면의 변화에 관한 연구는 제안된바 없었다.However, the insulating film (SiO 2 ) used in the previous studies was very thick (650-1800 Å), and when applied to a thin oxide film applicable to the gate of a MOS transistor and performing high temperature heat treatment in a thin oxide device structure No study on the change of WSi 2 -SiO 2 interface has been proposed.
얇은 산화막을 갖는 반도체 소자의 경우 낮은 저항을 얻기 위해 고온의 열처리(annealing)를 수행할 시, 텅스텐 실리사이드의 스트레스 및 결정립(grain) 성장으로 인하여 WSi2/SiO2계면의 거칠기(roughness)가 증가하고, 그 결과 소자가 열화되는 문제점이 있다. 더욱이, sub 0.1um 이하의 초고집적 반도체 메모리 소자의 제조공정에서는 열처리로 인한 불순물의 재분포를 최소화하기 위해 800℃ 이하의 저온에서 열처리하는 저온 버짓(low-thermal budget)의 프로세스 개발을 필요로 한다.In the case of a semiconductor device having a thin oxide film, the roughness of the WSi 2 / SiO 2 interface increases due to stress and grain growth of the tungsten silicide when performing high temperature annealing to obtain low resistance. As a result, there is a problem that the device is deteriorated. Furthermore, in order to minimize the redistribution of impurities due to heat treatment, the manufacturing process of ultra-high density semiconductor memory devices of sub 0.1um or less requires the development of a low-thermal budget process for heat treatment at a low temperature of 800 ° C or lower. .
따라서 본 발명은 이러한 종래기술의 문제점을 감안하여 안출된 것으로, 그 목적은 RTP 저온 열처리에 의해 단층의 텅스텐 실리사이드 게이트 구조를 실현하여 제조공정을 단순화함과 동시에 저 저항의 게이트 구조를 실현할 수 있는 MOS 트랜지스터의 제조방법을 제공하는 데 있다.Therefore, the present invention has been made in view of the problems of the prior art, and its object is to realize a single-layered tungsten silicide gate structure by RTP low temperature heat treatment to simplify the manufacturing process and at the same time to realize a low resistance gate structure. The present invention provides a method for manufacturing a transistor.
본 발명의 다른 목적은 Sub 0.1um 이하의 고집적 소자 시대에 필요한 저온 버짓(low-thermal budget) 조건을 만족하는 MOS 소자의 대체 게이트로 사용될 수 있는 MOS 트랜지스터의 게이트 전극 형성방법을 제공하는데 있다.Another object of the present invention is to provide a method of forming a gate electrode of a MOS transistor that can be used as an alternative gate of a MOS device that satisfies a low-thermal budget condition required in an integrated device age of Sub 0.1um or less.
도 1은 종래의 복층 게이트 구조를 갖는 MOS 트랜지스터의 구조를 보여주는 단면도,1 is a cross-sectional view showing the structure of a conventional MOS transistor having a multilayer gate structure;
도 2는 본 발명에 따른 단층 게이트 구조를 갖는 MOS 트랜지스터의 구조를 보여주는 단면도,2 is a cross-sectional view showing the structure of a MOS transistor having a single layer gate structure according to the present invention;
도 3a 내지 도 3e는 본 발명에 따른 단층 게이트 구조를 갖는 MOS 트랜지스터의 제조방법을 설명하기 위한 공정 단면도,3A to 3E are cross-sectional views illustrating a method of manufacturing a MOS transistor having a single layer gate structure according to the present invention;
도 4는 텅스텐 실리사이드의 가스비율과 열처리 조건에 따른 비저항의 변화를 보여주는 그래프,4 is a graph showing the change in specific resistance according to the gas ratio and heat treatment conditions of tungsten silicide,
도 5a 및 도 5b는 텅스텐 실리사이드 박막의 열처리 전의 평면도 및 단면 TEM 사진,5A and 5B are plan and cross-sectional TEM photographs of the tungsten silicide thin film before heat treatment;
도 5c 및 도 5d는 텅스텐 실리사이드 박막의 열처리 후의 평면도 및 단면 TEM 사진,5C and 5D are plan and cross-sectional TEM photographs of a tungsten silicide thin film after heat treatment;
도 6은 열처리 전후의 고주파 및 저주파 응답 특성 그래프,6 is a graph of high frequency and low frequency response characteristics before and after heat treatment;
도 7a는 FNT 전자 주입시 발생되는 전하 포획으로 인한 문턱전압과 그로부터유도된 포획 전하밀도의 변동을 열처리 전후를 비교하여 나타낸 그래프,FIG. 7A is a graph illustrating variation of a threshold voltage due to charge trapping generated during FNT electron injection and a capture charge density induced therefrom, before and after heat treatment;
도 7b는 FNT 전자 주입시 발생되는 전하 포획으로 인한 제어전압과 그로부터 유도된 포획 전하밀도의 변동을 열처리 전후를 비교하여 나타낸 그래프이다.FIG. 7B is a graph illustrating a variation of a control voltage due to charge trapping generated during FNT electron injection and a capture charge density induced therefrom in comparison with before and after heat treatment.
* 도면의 주요부분에 대한 부호설명 ** Explanation of Signs of Major Parts of Drawings *
11 ; Si 기판 12 ; 게이트 산화막11; Si substrate 12; Gate oxide
14 ; WSi2 15 ; 소오스 영역14; WSi2 15; Source area
16 ; 드레인 영역 18 ; 스페이서16; Drain region 18; Spacer
상기한 목적을 달성하기 위하여, 본 발명은 반도체 기판과, 상기 반도체 기판 상에 형성된 게이트 산화막과, 상기 게이트 산화막 위에 단일의 텅스텐 실리사이드막으로 이루어진 게이트 전극과, 상기 게이트 산화막 하부의 게이트 전극 양측에 형성된 소오스 및 드레인 영역으로 구성되는 것을 특징으로 하는 단층 게이트를 갖는 모스 트랜지스터를 제공한다.In order to achieve the above object, the present invention provides a semiconductor substrate, a gate oxide film formed on the semiconductor substrate, a gate electrode formed of a single tungsten silicide film on the gate oxide film, and formed on both sides of the gate electrode under the gate oxide film. Provided is a MOS transistor having a single-layer gate, comprising a source and a drain region.
상기한 모스 트랜지스터를 제조하는 방법은 반도체 기판 상에 게이트 산화막을 형성하는 단계와, 상기 게이트 산화막 위에 텅스텐 실리사이드막을 형성하는 단계와, 상기 텅스텐 실리사이드막의 저항값을 낮추기 위하여 텅스텐 실리사이드막을 진공 분위기로 700 내지 800℃의 온도범위에서 2 내지 5분간 급속열처리(RTA)하는 단계와, 상기 텅스텐 실리사이드막 위에 산화막을 형성하는 단계와, 상기 산화막, 텅스텐 실리사이드막 및 게이트 산화막을 패턴닝하여 게이트 전극 패턴을 형성하는 단계와, 상기 게이트 전극 패턴 하부의 실리콘 기판에 불순물을 이온주입하여 소오스 및 드레인 영역을 형성하는 단계로 구성되는 것을 특징으로 한다.The method of manufacturing the MOS transistor includes forming a gate oxide film on a semiconductor substrate, forming a tungsten silicide film on the gate oxide film, and using a tungsten silicide film in a vacuum atmosphere in order to lower the resistance of the tungsten silicide film. Rapid thermal treatment (RTA) at a temperature range of 800 ° C. for 2 to 5 minutes, forming an oxide film on the tungsten silicide film, and patterning the oxide film, tungsten silicide film, and gate oxide film to form a gate electrode pattern. And implanting impurities into the silicon substrate under the gate electrode pattern to form source and drain regions.
본 발명의 다른 특징에 따르면, 본 발명은 모스 트랜지스터의 게이트 전극형성방법에 있어서, 반도체 기판 상에 게이트 산화막을 형성하는 단계와, 상기 게이트 산화막 위에 텅스텐 실리사이드막을 형성하는 단계와, 상기 텅스텐 실리사이드막의 저항값을 낮추기 위하여 텅스텐 실리사이드막을 700 내지 800℃의 온도범위에서 급속열처리(RTA)하는 단계와, 상기 텅스텐 실리사이드막 위에 산화막을 형성하는 단계와, 상기 산화막, 텅스텐 실리사이드막 및 게이트 산화막을 패턴닝하여 게이트 전극 패턴을 형성하는 단계로 구성되는 것을 특징으로 하는 모스 트랜지스터의 게이트 전극 형성방법을 제공한다.According to another aspect of the present invention, the present invention provides a method for forming a gate electrode of a MOS transistor, the method comprising: forming a gate oxide film on a semiconductor substrate, forming a tungsten silicide film on the gate oxide film, the resistance of the tungsten silicide film Rapid thermal treatment (RTA) of the tungsten silicide film at a temperature in the range of 700 to 800 ° C., forming an oxide film on the tungsten silicide film, and patterning the oxide film, the tungsten silicide film, and the gate oxide film to reduce the value. It provides a method of forming a gate electrode of a MOS transistor, characterized in that it comprises the step of forming an electrode pattern.
상기 급속열처리는 진공에서 2 내지 5분간 실시하며, 상기 텅스텐 실리사이드막은 기판온도 350℃, 증착압력 0.7Torr, 실란/텅스텐 헥사플로라이드(SiH4/WF6)의 가스 혼합비율이 55인 저압 화학기상 증착방법(LPCVD)에 의해 800 내지 1500Å 두께로 형성되는 것이 바람직하다.The rapid heat treatment is carried out in a vacuum for 2 to 5 minutes, the tungsten silicide film is a low-pressure chemical vapor phase gas mixture ratio of the substrate temperature 350 ℃, deposition pressure 0.7Torr, silane / tungsten hexafluoride (SiH 4 / WF 6 ) 55 It is preferably formed to a thickness of 800 to 1500 kPa by the deposition method (LPCVD).
상기한 바와같이 본 발명에서는 MOS 트랜지스터의 게이트를 게이트 산화막 위에 바로 텅스텐 실리사이드를 증착한 후 800℃ 이하의 저온 진공 RTP 열처리에 의해 불소(F)로 인한 게이트 산화막의 열화를 최소화하여 종래의 폴리사이드 구조에서 poly-Si 증착 및 불순물 주입공정을 제거하고 poly-Si 공정보다 더 낮은 게이트 저항 특성을 얻을 수 있게 되었다.As described above, in the present invention, the gate of the MOS transistor is deposited directly on the gate oxide layer, and then the deterioration of the gate oxide layer due to fluorine (F) is minimized by a low temperature vacuum RTP heat treatment of 800 ° C. or lower, thereby increasing the conventional polyside structure. Eliminates poly-Si deposition and impurity implantation process and achieves lower gate resistance than poly-Si process.
(실시예)(Example)
이하에 상기한 본 발명을 바람직한 실시예가 도시된 첨부도면을 참고하여 더욱 상세하게 설명한다.Hereinafter, the present invention will be described in more detail with reference to the accompanying drawings.
첨부된 도 2는 본 발명에 따른 단층 게이트 구조를 갖는 MOS 트랜지스터의 구조를 보여주는 단면도, 도 3a 내지 도 3e는 단층 게이트 구조를 갖는 MOS 트랜지스터의 제조방법을 설명하기 위한 공정 단면도이다.2 is a cross-sectional view illustrating a structure of a MOS transistor having a single layer gate structure according to the present invention, and FIGS. 3A to 3E are cross-sectional views illustrating a method of manufacturing a MOS transistor having a single layer gate structure.
도 2를 참고하면, 본 발명에 따른 MOS 트랜지스터는 실리콘 기판(11) 위에 게이트 산화막(12)을 통하여 텅스텐 실리사이드(WSi2)막으로 이루어진 게이트(14)가 직접 형성되고, 게이트(14) 좌/우 하측의 실리콘 기판(11)에 소오스 및 드레인 영역(15,16)이 형성된 구조를 갖는다.Referring to FIG. 2, in the MOS transistor according to the present invention, a gate 14 made of a tungsten silicide (WSi 2 ) film is directly formed on the silicon substrate 11 through the gate oxide film 12, and the left / right of the gate 14 is formed. The source and drain regions 15 and 16 are formed in the lower right silicon substrate 11.
이러한 단층의 게이트 구조를 갖는 MOS 트랜지스터는 소자의 특성만 문제 없다면 구조가 극히 단순화되어 제조공정을 획기적으로 단순화시킬 수 있는 구조를 갖고 있다.The MOS transistor having such a single-layer gate structure has a structure that can greatly simplify the manufacturing process because the structure is extremely simplified if only device characteristics are a problem.
후술하는 바와같이 본 발명의 단층의 게이트 구조를 갖는 MOS 트랜지스터는 WSi2의 과도한 결정립 성장으로 WSi2/SiO2계면의 거칠기가 증가하여 소자의 전기적 특성이 열화되는 것을 방지하도록 텅스텐 실리사이드막을 800℃ 이하의 저온 RTP 열처리에 의해 실현될 수 있었다.MOS transistor having a gate structure of a single layer of the present invention, as will be described later is less than an excessive grain growth as WSi 2 / SiO 2 The roughness of the surface increases to 800 ℃ film of tungsten silicide to prevent the electrical characteristics of the element to be deteriorated in the WSi 2 By low temperature RTP heat treatment.
그 결과 본 발명의 텅스텐 실리사이드막으로 이루어진 게이트(14)는 종래의 폴리 실리콘 게이트와 비교할 때 비저항이 약 70% 향상되었고, 또한 폴리 실리콘 소자에서 나타나는 게이트 공핍 현상은 발생하지 않는다.As a result, the gate 14 made of the tungsten silicide film of the present invention has a 70% improvement in resistivity compared with the conventional polysilicon gate, and no gate depletion phenomenon occurs in the polysilicon element.
이하에 도 3a 내지 도 3e를 참고하여 본 발명에 따른 단층의 게이트 구조를 갖는 MOS 트랜지스터의 제조방법을 설명한다.Hereinafter, a method of manufacturing a MOS transistor having a single layer gate structure according to the present invention will be described with reference to FIGS. 3A to 3E.
먼저, 도 3a와 같이 P 또는 N형 Si 기판(11)에 필드 산화막(11a)을 형성함에 의해 소자분리와 활성영역을 정의한다.First, device isolation and an active region are defined by forming a field oxide film 11a on a P or N-type Si substrate 11 as shown in FIG. 3A.
이어서 도 3b와 같이 Si 기판(11)의 활성영역에 급속 가열 장비(RTP: Rapid Thermal Processor)를 이용하여 고온의 산소(O2) 분위기에서 게이트 산화막으로 이용될 얇은 실리콘 산화막(SiO2)(12a)을 성장한다. 이 경우 RTP에 의한 산화막 외에 다른 고유전율 산화막의 적용도 가능하다. 산화막(12a)의 성장조건은 850℃/O2/80초로, 성장된 산화막(SiO2)두께는 140Å이다. 산화막(12a)의 성장후 동일한 온도, 질소(N2) 분위기에서 60초간 열처리(POA)를 수행하였다.Subsequently, as shown in FIG. 3B, a thin silicon oxide film (SiO 2 ) 12a to be used as a gate oxide film in a high temperature oxygen (O 2 ) atmosphere by using a rapid thermal processor (RTP) in an active region of the Si substrate 11. Grow). In this case, in addition to the oxide film formed by RTP, other high dielectric constant oxide films may be applied. Conditions for growth of the oxide film (12a) is 850 ℃ / O 2/80 sec, the thickness of grown oxide film (SiO 2) is 140Å. After the growth of the oxide film 12a, heat treatment (POA) was performed for 60 seconds in the same temperature and nitrogen (N 2 ) atmosphere.
그후 도 3c와 같이 산화막(12a)의 전면에 텅스텐 실리사이드(WSi2)막(14a)을 성장시킨다. WSi2의 성장을 위해 사용된 시스템은 냉벽(cold-wall) 방식의 저압 화학기상 증착(LPCVD: Low Pressure Chemical Vapor Deposition) 시스템이다.Thereafter, as shown in FIG. 3C, a tungsten silicide (WSi 2 ) film 14a is grown on the entire surface of the oxide film 12a. The system used for the growth of WSi 2 is a cold-wall Low Pressure Chemical Vapor Deposition (LPCVD) system.
이어서, 텅스텐 실리사이드(WSi2)막(14a)에 대한 열처리를 700∼800℃에서 RTA(Rapid Thermal Annealing)/2-5분/진공 조건에서 실시한다. 상기 열처리 시간은 2분 이하인 경우 저항값이 높고, 5분 이상인 경우는 WSi2/SiO2계면의 거칠기가 증가하여 소자의 전기적 특성이 열화되는 문제가 발생되므로 2분 내지 5분 이내로 설정되는 것이 바람직하다.Subsequently, heat treatment of the tungsten silicide (WSi 2 ) film 14a is carried out at 700 to 800 ° C. under RTA (Rapid Thermal Annealing) / 2-5 minutes / vacuum conditions. When the heat treatment time is 2 minutes or less, the resistance value is high, and when 5 minutes or more, the roughness of the WSi 2 / SiO 2 interface is increased, thereby deteriorating the electrical characteristics of the device, which is preferably set within 2 minutes to 5 minutes. Do.
이어서, 텅스텐 실리사이드(WSi2)막(14a)의 상부에 PECVD 방법으로산화막(16)을 증착하고 건식에칭에 의한 패턴닝에 의해 도 3d에 도시된 바와같은 게이트 스택 구조를 형성한다.Subsequently, an oxide film 16 is deposited on the tungsten silicide (WSi 2 ) film 14a by PECVD and patterned by dry etching to form a gate stack structure as shown in FIG. 3D.
그후 도 3e와 같이 스페이서(18)를 이용한 주지된 방법에 따라 2차례의 불순물을 이온주입하여 LDD 구조의 소오스 및 드레인 영역(15,16)을 형성하면, 본 발명의 MOS 트랜지스터가 완성된다.Thereafter, the source and drain regions 15 and 16 of the LDD structure are formed by ion implantation of two impurities in accordance with a known method using the spacer 18 as shown in FIG. 3E, thereby completing the MOS transistor of the present invention.
이하에 상기한 MOS 트랜지스터의 게이트 구조를 형성하는 구체적인 방법과 이에 대한 물성을 조사하기 위하여 실시예를 참고하여 설명한다.Hereinafter, a detailed method of forming the gate structure of the MOS transistor and the physical properties thereof will be described with reference to the embodiments.
이하의 처리공정에서는 소자의 물성이 열처리 조건에 따라 어떻게 변하는 지를 판단하기 위하여 중요한 변수에 대하여는 수치를 가변하여 적용하고 이에 따른 각종 물성의 변화를 측정하여 도 4 내지 도 도 7b에 도시하였다.In the following processing steps, in order to determine how the physical properties of the device is changed according to the heat treatment conditions, the numerical values are applied to important parameters, and the changes in the various physical properties are measured and shown in FIGS. 4 to 7B.
상기한 도 3c에서 LPCVD에 의한 WSi2증착시 기판온도는 350℃, 증착 압력은 저압의 0.7 Torr, 텅스텐 헥사플로라이드(WF6)의 유량을 2sccm으로 고정시키고 실란/텅스텐 헥사플로라이드(SiH4/WF6)가스의 혼합 비율(G/R: gas ratio)을 25∼70까지 변화시키며 WSi2를 800∼1500Å 두께로 증착시킨다.The substrate temperature during WSi 2 deposited by LPCVD in Fig above 3c is 350 ℃, the deposition pressure is fixed a flow rate of 0.7 Torr, tungsten hexa fluoride (WF 6) of the low pressure with 2sccm and silane / tungsten hexa fluoride (SiH 4 / WF 6) the mixing ratio of the gas (G / R: varies the gas ratio) to 25-70 to deposit the WSi 2 to 800~1500Å thickness.
그후 텅스텐 실리사이드막(14a)의 저항을 낮추기 위해 가열로(furnace) 또는 RTP를 이용하여 고온 열처리를 수행한다. 열처리 조건은 하기의 표 1과 같이 샘플 1(S1) 내지 샘플 11(S11)에 대하여 가열로의 경우 N2분위기에서 각기 다른 온도에서 30분간 수행하며, RTP의 경우는 N2또는 진공분위기에서 각기 다른 온도에서1∼3분간 수행하고 각각의 경우에 비저항(Resistivity)을 측정하여 표 1에 기재하였다. 또한 샘플 12(S12) 내지 샘플 16(S16)에 대하여는 열처리 전의 비저항을 측정하여 표 1에 기재하였다.Thereafter, in order to lower the resistance of the tungsten silicide layer 14a, a high temperature heat treatment is performed using a furnace or RTP. The heat treatment conditions are performed for 30 minutes at different temperatures in the N 2 atmosphere for the heating furnace for Sample 1 (S1) to Sample 11 (S11), as shown in Table 1 below, in the case of RTP in N 2 or vacuum atmosphere Table 1 was performed at different temperatures for 1 to 3 minutes and measured resistivity in each case. In addition, about the sample 12 (S12)-the sample 16 (S16), the specific resistance before heat processing was measured and it is shown in Table 1.
상기한 열처리후에 비저항을 측정한 결과를 그래프로 나타내면 도와 같이 얻어진다.The graph shows the result of measuring the specific resistance after the heat treatment described above, and is obtained as a diagram.
본 발명 실시예 2에 따른 샘플(S7)에 대하여는 열처리후의 평면과 단면의 TEM 사진을 찍어 각각 도 5c 및 도 5d에 도시하였고, 이와 비교하기 위하여 열처리 전의 비요예 13의 샘플(S15)에 대한 평면과 단면의 TEM 사진을 찍어 각각 도 5a 및 도 5b에 도시하였다.For the sample S7 according to the second embodiment of the present invention, the TEM photographs of the plane and the cross section after the heat treatment were taken and shown in FIGS. 5C and 5D, respectively. TEM photographs of the cross sections were taken and shown in FIGS. 5A and 5B, respectively.
도 4 내지 도 5d를 검토할 때 본 발명 실시예에 따른 샘플 6 및 샘플 7인 경우 비교적 낮은 저항 결과 및 도 5d의 균일한(uniform) 단면 TEM 결과를 볼 때, 적절한 열처리 조건은 700∼800℃에서 RTA(Rapid Thermal Annealing)/3분/진공 열처리 조건으로 나타났다.4 to 5D, when the sample 6 and the sample 7 according to the embodiment of the present invention in view of the relatively low resistance results and uniform cross-sectional TEM results of FIG. 5D, suitable heat treatment conditions are 700 ~ 800 ℃ RTA (Rapid Thermal Annealing) / 3 minutes / vacuum heat treatment conditions were found.
비교예의 샘플 1, 샘플 3 내지 샘플 5, 샘플 8 내지 샘플 11과 같이 800℃ 이상의 높은 온도(850℃∼1000℃)에서 열처리를 하는 경우, 저항은 낮아지지만 WSi2의 과도한 결정립 성장으로 WSi2/SiO2계면의 거칠기가 증가하여 소자의 전기적 특성이 열화되는 문제가 발생된다.Comparative Examples Sample 1, when the heat treatment in Sample 3 to Sample 5, a sample 8 through more than 800 ℃ high temperature (850 ℃ ~1000 ℃) as Sample 11, but the resistance is lowered to an excessive grain growth of the WSi WSi 2 2 / The roughness of the SiO 2 interface is increased, causing a problem of deterioration of electrical characteristics of the device.
샘플 7(S7)에서 증착된 텅스텐 실리사이드의 조성은 가스비율이 RBS(Rutherford Back Scattering) 분석 결과, 가스비율(G/R)=55에서 증착한 샘플의 열처리전 Si/W=2.49이었고, RTP/780℃/3분/진공 열처리 후 Si/W=2.35로 Si 과다임을 보여주었다. 이와 같이 텅스텐 실리사이드막(14a)의 조성이 Si 과다인 경우 막의 균열이나 벗겨짐이 없는 안정한 상태인 것을 의미한다.The composition of the tungsten silicide deposited in Sample 7 (S7) was Si / W = 2.49 before heat treatment of the sample deposited at the gas ratio (G / R) = 55 as a gas ratio of RBS (Rutherford Back Scattering) analysis. Si / W = 2.35 after 780 ° C./3 min / vacuum heat treatment showed Si excess. Thus, when the composition of the tungsten silicide film 14a is excessively Si, it means that the film is in a stable state without cracking or peeling off of the film.
다시 도 4를 참고하면 텅스텐 실리사이드의 가스 비율 및 열처리 조건(열처리 장치, 온도)에 따른 비저항 변화에서 열처리전의 비저항은 비정질 또는 미세결정을 가짐으로 인해 약 1000μΩ·㎝ 이다. 본 발명 실시예와 같이 진공상태에서 RTP를 이용하여 3분간 780℃ 열처리한 샘플(S7)로부터 급격한 저항의 감소를 발견하였다.Referring to FIG. 4 again, the specific resistance before heat treatment in the specific resistance change according to the gas ratio and heat treatment conditions (heat treatment apparatus, temperature) of tungsten silicide is about 1000 μm · cm due to the presence of amorphous or microcrystals. As in the embodiment of the present invention, a rapid decrease in resistance was found from the sample (S7) heat-treated at 780 ° C. for 3 minutes using RTP in a vacuum state.
도 4와 같이 실제로 진공에서 급속 열처리 한 시편의 저항은 가열로(furnace)에서 더 높은 온도, 오랜 시간 열처리한 결과와 유사하다. 이는 종래의 폴리실리콘 게이트와 비교할 때 저항값이 약 70% 감소된 향상된 결과를 가져왔다.As shown in FIG. 4, the resistance of the specimen which was rapidly heat-treated in vacuo was similar to that of a higher temperature and longer time-treatment in a furnace. This resulted in an improved 70% reduction in resistance compared to conventional polysilicon gates.
도 5a 내지 도 5d는 텅스텐 실리사이드 박막의 열처리전과 후(RTP/780℃/3분/진공)의 평면 및 단면 TEM 사진을 나타낸 것이다. 열처리전 박막의 결정립은 도 5b와 같이 미세 결정(fine grain)구조를 갖고 있는 것으로 전자 회절사진으로 재확인된다. 열처리 후 박막의 결정구조 변화는 도 5d와 같이 저 저항 결과와 일치하게 급격한 결정립 증가를 보여준다.5A to 5D show planar and cross-sectional TEM images before and after heat treatment (RTP / 780 ° C./3 minutes / vacuum) of the tungsten silicide thin film. The crystal grains of the thin film before heat treatment have a fine grain structure as shown in FIG. The crystal structure change of the thin film after the heat treatment shows a sharp grain increase in accordance with the low resistance results as shown in Figure 5d.
더욱 중요한 것은 단면 TEM 사진(도 5d)을 통해 열처리후 WSi2/SiO2, SiO2/Si 계면의 거칠기가 균일하다는 것을 확인할 수 있다. 이러한 결과는 텅스텐의 성장 중 불소의 산화막으로의 확산으로 인해, WSi2/SiO2경계면에서 산화막의 불균일한 두께변화가 없었다는 것을 나타낸다.More importantly, the cross-sectional TEM photograph (FIG. 5D) shows that the roughness of the WSi 2 / SiO 2 and SiO 2 / Si interfaces after heat treatment is uniform. These results indicate that there was no nonuniform thickness change of the oxide film at the WSi 2 / SiO 2 interface due to diffusion of fluorine into the oxide film during tungsten growth.
따라서 도 4 및 도 5의 결과를 살펴볼 때 물리적으로 안정된 텅스텐 실리사이드 박막(14a)을 얇은 산화막(12a) 위에 증착이 가능함은 물론, 낮은 온도에서의 진공 RTP 열처리를 통해 저 저항의 특성을 구현할 수 있음을 알 수 있다. 이러한 결과는 텅스텐 실리사이드 게이트가 서브마이크론 이하(deep-submicron)의 MOSFET의 게이트 전극으로 충분히 사용될 수 있음을 보여준다.4 and 5, the physically stable tungsten silicide thin film 14a can be deposited on the thin oxide film 12a, and low resistance can be realized through vacuum RTP heat treatment at low temperature. It can be seen. These results show that the tungsten silicide gate can be used as a gate electrode of a MOSFET deep-submicron.
도 6은 텅스텐 실리사이드를 게이트로 갖는 MOS 캐패시터의 박막(샘플 7)의 열처리 전(●)과 후(○)(RTP/780℃/3분/진공)의 고주파 및 저주파 응답 특성을 보인 것이다. 이 경우 종래의 폴리 실리콘 소자에서 나타나는 게이트 공핍 현상은 전혀 보이지 않는다.Fig. 6 shows the high frequency and low frequency response characteristics before (박막) and after ()) (RTP / 780 ° C / 3 min / vacuum) of a thin film (sample 7) of a MOS capacitor having tungsten silicide as a gate. In this case, the gate depletion phenomenon seen in the conventional polysilicon device is not seen at all.
열처리후의 플랫밴드 전압(Flatband voltage)이 양의 방향으로 0.15V의 변동을 보여줄 뿐 계면전하 밀도는 같다. 플랫밴드 전압 변동의 원인은 열처리 후 Si/W의 조성변화에서 오는 일함수의 변동에 기인한 것으로 판단된다.The flatband voltage after heat treatment shows a variation of 0.15V in the positive direction, but the interface charge density is the same. The cause of the flat band voltage fluctuation is believed to be due to the variation of the work function resulting from the change of Si / W composition after heat treatment.
도 7a 및 도 7b는 텅스텐 실리사이드 게이트 MOS 캐패시터의 기판에서 50nA FNT(Fowler-Nordheim Tunnel) 전자 주입시 발생되는 전하 포획으로 인한 전압 변동과 그로부터 유도된 포획 전하밀도(Trapping Charge Density)를 나타낸 것이다.7A and 7B show voltage variations and trapping charge densities induced therefrom due to charge capture generated during 50nA Fowler-Nordheim Tunnel (FNT) electron injection in a substrate of a tungsten silicide gate MOS capacitor.
평탄대역 전압(Flatband Voltage: Vfb) 및 제어전압(Control Voltage: Vcon) 변동이 열처리 후(□)에 열처리 전(■)보다 크게 감소하였고 절대량 또한 poly-Si 게이트 소자의 결과와 상응할 만하다. 결국 텅스텐 실리사이드 증착공정 중 불소(F)의 확산으로 인한 산화막(12)의 열화가 없었음을 보여준다.Flatband voltage (V fb ) and control voltage (Control Voltage: V con ) fluctuations decreased significantly after heat treatment (□) than before heat treatment (■), and the absolute amount is also equivalent to that of poly-Si gate device. . As a result, there was no degradation of the oxide film 12 due to diffusion of fluorine (F) during the tungsten silicide deposition process.
상기한 바와같이 본 발명에서는 MOS 트랜지스터의 게이트를 게이트 산화막 위에 바로 텅스텐 실리사이드를 증착한 후 800℃ 이하의 저온 진공 RTP 열처리에 의해 불소(F)로 인한 게이트 산화막의 열화를 최소화하여 WSi2/SiO2, SiO2/Si 계면의 거칠기에는 영향을 주지 않고, 또한 게이트 공핍현상이 발생하지 않으며 종래의 poly-Si 게이트 공정보다 더 낮은 게이트 저항 특성을 얻을 수 있게 되었다.As described above, in the present invention, the gate of the MOS transistor is deposited directly on the gate oxide layer, and then the deterioration of the gate oxide layer due to fluorine (F) is minimized by low temperature vacuum RTP heat treatment at 800 ° C. or lower, thereby reducing WSi 2 / SiO 2. In addition, it does not affect the roughness of the SiO 2 / Si interface, and also no gate depletion occurs, and lower gate resistance characteristics can be obtained than in the conventional poly-Si gate process.
더욱이, 본 발명에서는 제조공정의 측면에서 볼 때 종래의 폴리사이드 제조공정에서 poly-Si 증착 및 불순물 주입공정을 제거할 수 있고, 열처리 조건은 Sub 0.1μm 이하의 소자 시대에 필요한 저온 버짓(low-thermal budget) 조건을 만족할수 있어, 본 발명의 단층 게이트 구조는 MOS 소자의 대체 게이트로 사용될 수 있다.Furthermore, in view of the manufacturing process, in the present invention, poly-Si deposition and impurity implantation process can be eliminated in the conventional polyside manufacturing process, and the heat treatment condition is low temperature (low- thermal budget), the single-layer gate structure of the present invention can be used as an alternative gate for MOS devices.
이상에서는 본 발명을 특정의 바람직한 실시예를 예를들어 도시하고 설명하였으나, 본 발명은 상기한 실시예에 한정되지 아니하며 본 발명의 정신을 벗어나지 않는 범위내에서 당해 발명이 속하는 기술분야에서 통상의 지식을 가진자에 의해 다양한 변경과 수정이 가능할 것이다.In the above, the present invention has been illustrated and described with reference to specific preferred embodiments, but the present invention is not limited to the above-described embodiments and is not limited to the spirit of the present invention. Various changes and modifications can be made by those who have
Claims (5)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000019690A KR100364524B1 (en) | 2000-04-14 | 2000-04-14 | Method for Forming MOS Transistor Having Single-Layer Gate Structure Made of Tungsten Silicide |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000019690A KR100364524B1 (en) | 2000-04-14 | 2000-04-14 | Method for Forming MOS Transistor Having Single-Layer Gate Structure Made of Tungsten Silicide |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20010096797A KR20010096797A (en) | 2001-11-08 |
KR100364524B1 true KR100364524B1 (en) | 2002-12-16 |
Family
ID=19664362
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020000019690A KR100364524B1 (en) | 2000-04-14 | 2000-04-14 | Method for Forming MOS Transistor Having Single-Layer Gate Structure Made of Tungsten Silicide |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100364524B1 (en) |
-
2000
- 2000-04-14 KR KR1020000019690A patent/KR100364524B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR20010096797A (en) | 2001-11-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2978736B2 (en) | Method for manufacturing semiconductor device | |
US6770571B2 (en) | Barrier in gate stack for improved gate dielectric integrity | |
US6521519B2 (en) | MIS transistor and manufacturing method thereof | |
US6696332B2 (en) | Bilayer deposition to avoid unwanted interfacial reactions during high K gate dielectric processing | |
US6294819B1 (en) | CVD Ta2O5/oxynitride stacked gate insulator with TiN gate electrode for sub-quarter micron MOSFET | |
US5464783A (en) | Oxynitride-dioxide composite gate dielectric process for MOS manufacture | |
US5861651A (en) | Field effect devices and capacitors with improved thin film dielectrics and method for making same | |
US6228779B1 (en) | Ultra thin oxynitride and nitride/oxide stacked gate dielectrics fabricated by high pressure technology | |
US6093589A (en) | Methods for preventing gate oxide degradation | |
US5858867A (en) | Method of making an inverse-T tungsten gate | |
US5604140A (en) | Method for forming fine titanium nitride film and method for fabricating semiconductor element using the same | |
US20080293259A1 (en) | METHOD OF FORMING METAL/HIGH-k GATE STACKS WITH HIGH MOBILITY | |
US5940725A (en) | Semiconductor device with non-deposited barrier layer | |
US6132806A (en) | Method of implementation of MOS transistor gates with a high content | |
US6440868B1 (en) | Metal gate with CVD amorphous silicon layer and silicide for CMOS devices and method of making with a replacement gate process | |
US6103607A (en) | Manufacture of MOSFET devices | |
US6528362B1 (en) | Metal gate with CVD amorphous silicon layer for CMOS devices and method of making with a replacement gate process | |
JPH0794731A (en) | Semiconductor device and its manufacturing method | |
US20010053601A1 (en) | Method of manufacturing MIS semiconductor device that can control gate depletion and has low resistance gate electrode to which germanium is added | |
US6653227B1 (en) | Method of cobalt silicidation using an oxide-Titanium interlayer | |
US6339246B1 (en) | Tungsten silicide nitride as an electrode for tantalum pentoxide devices | |
KR100364524B1 (en) | Method for Forming MOS Transistor Having Single-Layer Gate Structure Made of Tungsten Silicide | |
US20030211733A1 (en) | Graded/stepped silicide process to improve mos transistor | |
JPS6057975A (en) | Manufacture of semiconductor device | |
US20040135218A1 (en) | MOS transistor with high k gate dielectric |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20061122 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |