KR100355028B1 - 고압 출력 장치 - Google Patents
고압 출력 장치 Download PDFInfo
- Publication number
- KR100355028B1 KR100355028B1 KR1020000055976A KR20000055976A KR100355028B1 KR 100355028 B1 KR100355028 B1 KR 100355028B1 KR 1020000055976 A KR1020000055976 A KR 1020000055976A KR 20000055976 A KR20000055976 A KR 20000055976A KR 100355028 B1 KR100355028 B1 KR 100355028B1
- Authority
- KR
- South Korea
- Prior art keywords
- voltage
- output
- generating
- high pressure
- high voltage
- Prior art date
Links
- 230000002265 prevention Effects 0.000 claims abstract description 46
- 238000003079 width control Methods 0.000 claims abstract description 11
- 230000010355 oscillation Effects 0.000 claims abstract description 8
- 238000007599 discharging Methods 0.000 claims abstract description 4
- 230000003247 decreasing effect Effects 0.000 claims description 2
- 238000000034 method Methods 0.000 claims 2
- 239000003990 capacitor Substances 0.000 abstract description 13
- 230000006378 damage Effects 0.000 abstract description 2
- 230000007423 decrease Effects 0.000 abstract description 2
- 230000000630 rising effect Effects 0.000 abstract 1
- 238000010586 diagram Methods 0.000 description 12
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 5
- 229910052710 silicon Inorganic materials 0.000 description 5
- 239000010703 silicon Substances 0.000 description 5
- 230000002159 abnormal effect Effects 0.000 description 3
- 238000010894 electron beam technology Methods 0.000 description 3
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 1
- 230000005856 abnormality Effects 0.000 description 1
- 239000000463 material Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G1/00—Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
- G09G1/04—Deflection circuits ; Constructional details not otherwise provided for
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J2229/00—Details of cathode ray tubes or electron beam tubes
- H01J2229/96—Circuit elements other than coils, reactors or the like, associated with the tube
- H01J2229/962—Circuit elements other than coils, reactors or the like, associated with the tube associated with the HT
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01J—ELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
- H01J29/00—Details of cathode-ray tubes or of electron-beam tubes of the types covered by group H01J31/00
- H01J29/46—Arrangements of electrodes and associated parts for generating or controlling the ray or beam, e.g. electron-optical arrangement
- H01J29/70—Arrangements for deflecting ray or beam
Landscapes
- Engineering & Computer Science (AREA)
- Radar, Positioning & Navigation (AREA)
- Remote Sensing (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Dc-Dc Converters (AREA)
Abstract
본 발명은 고압 출력 장치를 공개한다. 그 장치는 일정 주파수로 발진하는 입력신호를 발생하기 위한 발진회로, 입력신호를 구동하고 입력신호에 응답하여 전류를 발생하기 위한 고압 출력회로, 전류를 입력하고 입력신호가 제1상태일 때 펄스폭 변조 출력신호에 응답하여 전류를 제어하여 출력신호를 발생하기 위한 펄스폭 변조 출력회로, 입력신호가 제1상태일 때 펄스폭 변조 출력회로로부터 출력되는 출력신호에 응답하여 고압을 발생하기 위한 고압 발생회로, 고압 발생회로에 연결되어 입력신호가 제2상태일 때 고압 발생회로를 통하여 흐르는 전류를 충방전하기 위한 캐패시터, 고압 발생회로로부터 궤환되는 궤환 전압과 기준전압을 비교하여 펄스폭 변조 출력신호를 발생하고 고압 방지 신호에 응답하여 디스에이블되는 펄스폭 제어회로, 및 고압 발생회로로부터 출력되는 제1전압과 제1전압이 최소값으로부터 상승함에 따라 최대값으로부터 감소하는 제2전압을 입력하여 고압 방지 전압에 도달하면 고압 방지 신호를 발생하기 위한 고압 방지회로로 구성되어 있다. 따라서, 고압 방지 전압을 낮게 설정할 수 있으므로 화면의 밝기에 상관없이 고압 방지 동작을 안정되게 수행할 수 있다. 또한, 본 발명의 고압 출력 장치는 고가의 음극선관의 파괴를 방지함으로써 애프터 서비스(after service) 경비를 감소할 수 있다.
Description
본 발명은 고압 출력 장치에 관한 것으로, 특히 음극선관에 필요한 고압을 부하의 변화에도 안정되게 공급하기 위한 고압 출력 장치에 관한 것이다.
음극선관 모니터와 같은 디스플레이 장치는 전자총에서 발사된 전자빔의 에너지가 형광 물질(phosphor)에 부딪혀 빛으로 발생하는 원리를 이용한 장치이다. 이때, 전자총에서 발생된 전자빔은 고압에 이끌려 수평, 수직 편향 코일에 의해 휘어져 음극선관 화면에 도포된 형광 물질에 부딪힌다. 이 전자빔이 화면상의 각 위치를 연속적으로 때려 각 위치에서 빔의 유무에 따라 빛을 내고 화상을 표시하게 된다.
그런데, 종래의 고압 출력 장치의 고압 방지회로는 화면의 밝기가 어두운 경우와 밝은 경우의 고압 출력 변압기에서 발생되는 전압의 레벨 차이가 크고 이 전압을 입력하여 고압 방지 동작을 수행하는 고압 방지회로의 고압 방지 전압이 높게 설정되어 있었다.
이에 따라, 화면의 밝기가 어두울 경우에는 고압 출력 변압기에서 발생되는 전압의 레벨이 낮음으로 인해서 고압 방지 전압까지 도달하는 시간이 많이 걸리게 된다. 따라서, 고압 방지 동작이 안정적으로 수행될 수 없다는 문제점이 있었다.
본 발명의 목적은 화면의 밝기에 상관없이 고압 방지 동작을 안정적으로 수행할 수 있는 고압 출력 장치를 제공하는데 있다.
이와같은 목적을 달성하기 위한 본 발명의 고압 출력 장치는 일정 주파수로 발진하는 입력신호를 발생하기 위한 발진 수단, 상기 입력신호를 구동하고 상기 입력신호에 응답하여 전류를 발생하기 위한 고압 출력수단, 상기 전류를 입력하고 상기 입력신호가 제1상태일 때 펄스폭 변조 출력신호에 응답하여 상기 전류를 제어하여 출력신호를 발생하기 위한 펄스폭 변조 출력수단, 상기 입력신호가 제1상태일 때 상기 펄스폭 변조 출력수단으로부터 출력되는 출력신호에 응답하여 고압을 발생하기 위한 고압 발생수단, 상기 고압 발생수단에 연결되어 상기 입력신호가 제2상태일 때 상기 고압 발생수단을 통하여 흐르는 전류를 충방전하기 위한 충방전 수단, 상기 고압 발생수단으로부터 궤환되는 궤환 전압과 기준전압을 비교하여 상기 펄스폭 변조 출력신호를 발생하고 고압 방지 신호에 응답하여 디스에이블되는 펄스폭 제어수단, 및 상기 고압 발생수단으로부터 출력되는 제1전압과 상기 제1전압이 최소값으로부터 상승함에 따라 최대값으로부터 감소하는 제2전압을 입력하여 고압 방지 전압에 도달하면 상기 고압 방지 신호를 발생하기 위한 고압 방지수단을 구비한 것을 특징으로 한다.
도1은 종래의 펄스폭 변조 방식의 고압 출력 장치의 실시예의 회로도이다.
도2는 도1에 나타낸 고압 방지회로의 실시예의 회로도이다.
도3(a) - (g)는 도1에 나타낸 장치의 각 부 출력 파형을 나타내는 것이다.
도4는 본 발명의 일실시예의 고압 출력 장치의 회로도이다.
도5는 본 발명의 고압 출력 장치의 고압 방지회로의 실시예의 회로도이다.
도6은 전류(Ie)의 변화에 따라 고압 방지회로로 입력되는 전압들(Va, Vf')의 변화를 나타내는 그래프이다.
도7(a) - (g)는 본 발명의 고압 출력 장치의 각 부 출력 파형을 나타내는 것이다.
도8은 본 발명의 다른 실시예의 고압 출력 장치의 회로도이다.
도9는 도8에 나타낸 발진 제어부의 실시예의 회로도이다.
이하, 첨부한 도면을 참고로 하여 본 발명의 고압 출력 장치를 설명하기 전에 종래의 고압 출력 장치를 설명하면 다음과 같다.
도1은 종래의 펄스폭 변조 방식의 고압 출력 장치의 실시예의 회로도로서, 발진기(10), 고압 구동회로(20), 고압 출력회로(30), 펄스폭 변조 출력회로(40), 펄스폭 제어회로(50), 고압 방지회로(60), 고압 발생회로(70), 궤환 회로(80), 캐패시터들(C1, C2, C4), 및 저항(R3)으로 구성되어 있다.
도1에서, 고압 구동회로(20)는 구동 출력 변압기(T1), 및 구동 출력 트랜지스터(Q1)로 구성되어 있다. 고압 출력회로(30)는 고압 출력 트랜지스터(Q2), 및 다이오드(D1)로 구성되어 있다. 펄스폭 변조 출력회로(40)는 다이오드(D2), 펄스폭변조 출력 변압기(T2), 및 펄스폭 변조 출력 트랜지스터(Q3)로 구성되어 있다. 고압 발생회로(70)는 고압 출력 변압기(T3), 다이오드(D3), 저항들(R1, R2), 및 캐패시터(C3)로 구성되어 있다. 다이오드(D1)는 고압 출력 댐퍼 다이오드이고, 다이오드(D2)는 펄스폭 변조 출력 댐퍼 다이오드이다. 그리고, 캐패시터(C1)은 공진 캐패시터이고, 캐패시터(C2)는 DC 결합 캐패시터이다.
도1에 나타낸 회로의 각 부 기능을 설명하면 다음과 같다.
발진기(10)는 일정 주파수로 발진하는 구형파 신호(Vi)를 발생한다. 고압 구동회로(20)는 신호(Vi)를 구동 출력 트랜지스터(Q1)와 구동 출력 변압기(T1)를 통하여 출력한다. 고압 출력회로(30)는 구동 출력 변압기(T1)를 통하여 출력되는 신호(Vi)에 응답하여 전류(Ic)를 발생한다. 펄스폭 변조 출력회로(40)는 전류(Ic)를 입력하고 전압(Vd)에 응답하여 펄스폭 변조 출력 트랜지스터(Q3)를 통하여 흐르는 전류(Id)를 제어한다. 펄스폭 제어회로(50)는 기준 전압과 궤환 전압(Ve)을 비교하여 전압(Vd)의 펄스폭을 제어한다. 고압 방지회로(60)는 전압(Vf')에 응답하여 전압(Vf')이 고압 방지 전압이상이 되면 고압 방지 신호(Vp)를 발생하여 펄스폭 제어회로(50)의 동작을 디스에이블한다. 고압 발생회로(70)는 펄스폭 변조 출력회로(40)의 출력신호를 고압 출력 변압기(T3) 및 다이오드(D3)를 통하여 출력함으로써 고압(HV)을 발생한다. 궤환 회로(80)는 전류(Ie)의 변화에 따라 변화하는 궤환 전압(Ve)을 발생한다. 이때, 발생되는 궤환 전압(Ve)은 고압의 AC적인 변화와 DC적인 변화를 모두 포함한다.
도2는 도1에 나타낸 고압 방지회로의 실시예의 회로도로서, 다이오드(D4),캐패시터(C5), 저항들(R4, R5, R6, R7, R8), 트랜지스터(Q4), 및 실리콘 제어 정류기(SCR; silicon controlled rectifier)(D5)로 구성되어 있다.
도2에 나타낸 회로의 동작을 설명하면 다음과 같다.
다이오드(D4), 캐패시터(C5), 및 저항들(R4, R5)은 궤환 전압(Vf')이 인가되면 이를 정류하고, 필터링하여 직류 궤환 전압(Vf'dc)을 발생한다. 실리콘 제어 정류기(D5)는 직류 궤환 전압(Vf'dc)에 의해서 제어되어 온된다. 트랜지스터(Q4)는 실리콘 제어 정류기(D5)가 온되면 온되어 "하이"레벨의 고압 방지 신호(Vp)를 발생한다. "하이"레벨의 고압 방지 신호(Vp)가 발생되면 고압 방지 동작이 인에이블되어 펄스폭 제어회로(50)의 동작이 디스에이블된다.
도3(a) - (g)는 도1에 나타낸 회로의 각 부 출력 파형을 나타내는 것으로, (a)는 전압(Vi), (b)는 전압(Vce), (c)는 전류(Ic), (d)는 전류(Id), (e)는 전압(Vd), (f)는 전압(Vf'), (g)는 전압(Vf'dc)의 파형을 각각 나타내는 것이다.
도3(a) - (g)에서, 점선으로 표시한 것은 전류(Ie)가 최소인 경우의 파형을 나타내고, 실선으로 표시한 것은 전류(Ie)가 최대인 경우의 파형을 나타내는 것이다.
도3(a) - (g)를 이용하여 도1 및 2에 나타낸 회로의 동작을 설명하면 다음과 같다.
발진기(10)는 도3(a)에 나타낸 것과 같은 일정 주파수로 발진하는 구형파 신호(Vi)를 발생한다. 이때, 펄스폭 제어회로(50)의 출력 전압(Vd)의 펄스폭이 전류(Ie)가 최소인 경우에 펄스폭이 최소가 되고, 전류(Ie)가 최대인 경우에 펄스폭이 최대가 된다. 즉, 도3(e)에 나타낸 것과 같은 출력신호(Vd)가 발생된다.
고압 구동회로(20)는 고압 출력 트랜지스터(Q2)를 구동시키기 위하여 신호(Vi)를 구동 출력 트랜지스터(Q1)와 구동 출력 변압기(T1)를 통하여 출력한다.
먼저, 기간(T1) 동안의 동작을 설명하면 다음과 같다.
고압 출력 트랜지스터(Q2)가 "하이"레벨의 고압 구동회로(20)의 출력신호에 응답하여 온되면, 고압 출력 트랜지스터(Q2)를 통하여 도3(c)에 나타낸 바와 같은 전류(Ic)가 흐르게 된다. 이때, 전류(Ie)가 최대인 경우에는 큰 전류가 흐르게 되고, 전류(Ie)가 최소인 경우에는 작은 전류가 흐르게 된다. 그리고, 전압(Vce)의 레벨은 도3(b)에 나타낸 바와 같이 전원 전압(Vcc) 레벨이 된다.
고압 출력 트랜지스터(Q2)를 통하여 흐르는 전류(Ic)는 펄스폭 변조 출력 변압기(T2), 및 펄스폭 변조 출력 트랜지스터(Q3)를 통하여 흐르게 되는데, 이때, 펄스폭 변조 출력 트랜지스터(Q3)를 통하여 흐르는 전류(Id)는 전압(Vd)에 의해서 제어된다. 즉, 도3(d)에 나타낸 바와 같이 전압(Vd)의 펄스폭이 큰 경우에는 많은 전류(Id)가 흐르게 되고, 전압(Vd)의 펄스폭이 작은 경우에는 작은 전류(Id)가 흐르게 된다.
즉, 고압 출력 트랜지스터(Q2)가 온되는 경우에는 전류(Ic)가 흐르게 되고, 전류(Ie)의 변화에 따라 전류(Id) 및 전압(Vd)이 제어된다.
다음으로, 기간(T2) 동안의 동작을 설명하면 다음과 같다.
고압 출력 트랜지스터(Q2)가 "로우"레벨의 고압 구동회로(20)의 출력신호에 응답하여 오프되면, 전류(Ic)가 흐르지 않게 된다. 그러면, 고압 발생 변압기(T3)를 통하여 흐르던 전류가 캐패시터(C1)으로 충전되고, 충전이 완료되면 캐패시터(C1)에 의해서 방전되어 펄스폭 변조 출력 변압기(T3)로 전류가 흐르게 된다. 이때, 고압 출력 트랜지스터(Q2)의 에미터에는 도3(b)에 나타낸 바와 같은 전압(Vce)이 발생되고, 이 전압(Vce)은 수백 V의 고압으로서 고압 발생 변압기(T3)에 도3(f)에 나타낸 바와 같은 전압(Vf')로 나타나게 된다. 그리고, 이 전압(Vf')은 고압 방지회로(60)에 의해서 도3(g)에 나타낸 바와 같은 DC전압으로 나타나게 된다.
마지막으로, 기간(T3) 동안의 동작을 설명하면 다음과 같다.
기간(T2)에서 캐패시터(C1)이 방전을 하여 고압 발생 트랜지스터(Q2)의 에미터가 전원전압(Vcc)보다 높아지게 되면 다이오드(D1)를 통하여 전류가 흐르게 된다. 그러면, 도3(b) -(f)의 기간(T3)에 나타낸 바와 같은 파형을 나타내게 된다.
상술한 바와 같은 동작을 반복적으로 수행함에 의해서 고압 출력 장치가 동작하게 된다.
이때, 발생되는 고압(HV)은 정상 동작시에 30KV라면 비정상일 경우는 약 60KV이상의 고압(HV)을 발생하게 된다. 최대 고압(HV)은 시스템에 따라 차이가 발생할 수 있으나, 정상시 보다는 상당히 높은 고압을 발생하게 된다. 고압 발생회로(70)에서 이상 고압(HV)이 발생되면 펄스폭 변조 출력 트랜지스터(Q3)가 파괴되어 고압 발생 변압기(T3)의 내압을 초과하여 고압 발생 변압기(T3)가 파괴된다. 특히, 음극선관의 내압을 초과하여 음극선관이 파괴되는 문제가 발생할 수도 있게 된다.
따라서, 도2에 나타낸 바와 같은 고압 방지회로가 적용되어 상술한 바와 같은 문제점을 해결하게 된다.
그런데, 종래의 고압 방지회로는 전류(Ie)가 최대인 경우와 전류(Ie)가 최소인 경우의 전압(Vf'dc)의 레벨 차이가 크다. 즉, 화면의 밝기에 따라 전류(Ie)의 크기가 차이가 있기 때문에 고압 방지 전압을 화면이 가장 밝을 때의 전압(Vf'dc)의 레벨보다 높게 설정해야 한다. 다시 말하면, 전류(Ie)가 최대인 경우의 전압(Vf'dc)의 레벨보다 높게 설정해야 한다.
이에 따라 고압 방지회로(60)의 고압 방지 전압을 전압(Vf'dc)이 가장 큰 전압을 나타낼 때보다 크게 설정해야 하기 때문에 이상 발생시에 화면이 어두울 경우에는 전압(Vf'dc)이 고압 방지 전압이상이 될 때까지 고압이 상승하게 된다는 문제점이 있다.
즉, 전류(Ie)가 최소인 경우에는 전압(Vf'dc)이 고압 방지 전압까지 상승하는 동안 펄스폭 제어회로(50)가 파괴되어 전압(Vd)이 항상 온되거나, 펄스폭 변조 출력 트랜지스터(Q3)가 파괴되어 고압 방지 동작이 안정되게 이루어지지 못하게 된다는 문제점이 있었다.
도4는 본 발명의 일실시예의 고압 출력 장치의 회로도로서, 도1에 나타낸 종래의 고압 출력 장치의 고압 방지회로(60)를 고압 방지회로(60')로 대체하여 구성되어 있다.
도4에 나타낸 고압 방지회로(60')는 고압 출력회로(70)로부터 출력되는 전압(Vf')과 전압(Va)를 입력하여 고압 방지 신호(Vp)를 발생한다.
도5는 본 발명의 고압 출력 장치의 고압 방지회로(60')의 실시예의 회로도로서, 저항들(R6, R7, R8, R9, R10, R11, R12, R13), 캐패시터들(C5, C6), 트랜지스터들(Q4, Q5), 다이오드(D6), 및 실리콘 제어 정류기(D5)로 구성되어 있다.
도5에서, 도2에 나타낸 고압 방지회로(60)의 회로와 동일한 구성을 가지는 소자들은 모두 동일 부호로 나타내었다.
도6은 전류(Ie)의 변화에 따라 도5에 나타낸 고압 방지회로(60')로 입력되는 전압들(Va, Vf')의 변화를 나타내는 그래프로서, 전류(Ie)의 크기가 커짐에 따라서 전압(Vf')은 비례적으로 증가하게 되고, 전압(Vf')이 최소값으로부터 증가함에 따라 전압(Va)은 최대값으로부터 감소된다. 이때, 전압들(Vf', Va)의 기울기는 거의 동일하다.
도5에 나타낸 회로의 동작을 설명하면 다음과 같다.
전압(Vf')의 레벨이 높은 경우에는 전압(Va)의 레벨이 낮으므로 노드(b)에는 이들 레벨의 중간 레벨의 전압이 걸리게 된다. 반대로, 전압(Vf')의 레벨이 낮은 경우에는 전압(Va)의 레벨이 높으므로 노드(b)에는 이들 레벨의 중간 레벨의 전압이 걸리게 된다. 따라서, 노드(b)에는 전압들(Vf', Va)의 변화에 상관없이 일정한 레벨의 교류 전압이 발생된다. 다이오드(D6)는 교류 전압을 정류하여 전압(Vf'dc)을 발생한다.
즉, 본 발명의 고압 방지회로(60')는 도6에 나타낸 바와 같이 변화하는 전압들(Vf', Va)을 입력하여 전류(Ie)의 변화에 상관없이 항상 일정한 전압(Vf'dc)를 발생한다.
이때, 발생되는 전압(Vf'dc)에 의해서 다이오드(D5)가 온되어 고압 방지 신호(Vp)를 발생한다.
따라서, 고압 방지회로(60')가 화면의 밝기에 상관없이 전압(Vf'dc)의 레벨을 항상 일정하게 유지시켜 줌으로써 화면의 밝기가 어두운 경우에 전압(Vf'dc)의 레벨이 낮고 고압 방지 전압이 높음에 의해서 이상 동작이 발생되는 것이 방지될 수 있다.
도7(a) - (g)는 본 발명의 고압 출력 장치의 각 부 출력 파형을 나타내는 것으로서, (a)는 전압(Vi), (b)는 전압(Vce), (c)는 전류(Ic), (d)는 전류(Id), (e)는 전압(Vd), (f)는 전압(Vf'), (g)는 전압(Vf'dc)의 파형을 각각 나타내는 것이다.
도7(a) - (g)에서, 점선으로 표시한 것은 전류(Ie)가 최소인 경우의 파형을 나타내고, 실선으로 표시한 것은 전류(Ie)가 최대인 경우의 파형을 나타내는 것이다.
도7(a) - (f)에 나타낸 신호들의 파형은 도3(a) - (f)에 나타낸 신호들의 파형과 동일하다.
즉, 본 발명의 고압 출력 장치의 동작과 종래의 고압 출력 장치의 동작이 서로 동일하다. 단지, 본 발명의 고압 방지회로(60')는 도7(g)에 나타낸 것처럼 전압(Vf')의 변화에 상관없이 항상 일정한 전압(Vf'dc)를 발생하는 것이 서로 상이하다.
본 발명의 고압 출력 장치의 고압 방지회로(60')는 전압(Vf')과 전압(Va)을입력하여 전류(Ie)의 변화에 상관없이 일정한 전압(Vf'dc)를 발생한다.
따라서, 고압 방지회로(60')가 고압 방지 동작을 정확하게 수행할 수 있다.
도8은 본 발명의 다른 실시예의 고압 출력 장치의 회로도로서, 도4에 나타낸 고압 출력 장치에 발진 제어부(90)를 더 구비하여 구성되어 있다.
발진 제어부(90)는 고압 방지 신호(Vp)가 발생되면 발진기(10)의 동작을 디스에이블한다.
즉, 도8에 나타낸 본 발명의 고압 출력 장치는 고압 방지 신호(Vp)가 발생되면 펄스폭 제어회로(50)를 제어하여 전압(Vd)가 발생되지 않도록 할 뿐만아니라 발진기(10)의 동작 또한 디스에이블시킴으로써 보다 확실하게 고압 방지 동작을 수행할 수 있다.
도9는 도8에 나타낸 발진 제어부(90)의 실시예의 회로도로서, 저항(R14), 및 트랜지스터(Q6)로 구성되어 있다.
도9에 나타낸 회로의 동작을 설명하면 다음과 같다.
고압 방지 출력(Vp)이 발생되면 트랜지스터(Q6)가 온되어 발진기(10)의 동작을 디스에이블하여 구형파 입력신호(Vi)가 발생되지 않게 된다.
고압 방지 출력(Vp)이 발생되지 않으면 트랜지스터(Q6)가 오프되어 고압 방지 출력(Vp)에 관계없이 발진기(10)는 구형파 입력신호(Vi)를 발생하게 된다.
따라서, 본 발명의 고압 방지회로는 화면의 밝기에 관계없이 일정한 전압(Vf'dc)을 발생함으로써 고압 방지 전압을 낮게 설정할 수 있다.
또한, 고압 방지회로(60')가 펄스폭 제어회로(50)와 발진기(10)를 모두 제어할 수 있으므로 안정된 고압 방지 동작을 수행할 수 있다.
상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
따라서, 본 발명의 고압 출력 장치는 고압 방지 전압을 낮게 설정할 수 있으므로 화면의 밝기에 상관없이 고압 방지 동작을 안정되게 수행할 수 있다.
또한, 본 발명의 고압 출력 장치는 고가의 음극선관의 파괴를 방지함으로써 애프터 서비스(after service) 경비를 감소할 수 있다.
Claims (4)
- 일정 주파수로 발진하는 입력신호를 발생하기 위한 발진 수단;상기 입력신호를 구동하고 상기 입력신호에 응답하여 전류를 발생하기 위한 고압 출력수단;상기 전류를 입력하고 상기 입력신호가 제1상태일 때 펄스폭 변조 출력신호에 응답하여 상기 전류를 제어하여 출력신호를 발생하기 위한 펄스폭 변조 출력수단;상기 입력신호가 제1상태일 때 상기 펄스폭 변조 출력수단으로부터 출력되는 출력신호에 응답하여 고압을 발생하기 위한 고압 발생수단;상기 고압 발생수단에 연결되어 상기 입력신호가 제2상태일 때 상기 고압 발생수단을 통하여 흐르는 전류를 충방전하기 위한 충방전 수단;상기 고압 발생수단으로부터 궤환되는 궤환 전압과 기준전압을 비교하여 상기 펄스폭 변조 출력신호를 발생하고 고압 방지 신호에 응답하여 디스에이블되는 펄스폭 제어수단; 및상기 고압 발생수단으로부터 출력되는 제1전압과 상기 제1전압이 최소값으로부터 상승함에 따라 최대값으로부터 감소하는 제2전압을 입력하여 고압 방지 전압에 도달하면 상기 고압 방지 신호를 발생하기 위한 고압 방지수단을 구비한 것을 특징으로 하는 고압 출력 장치.
- 제1항에 있어서, 상기 고압 출력 장치는상기 고압 방지 신호에 응답하여 상기 발진기의 동작을 디스에이블하기 위한 발진 제어수단을 더 구비한 것을 특징으로 하는 고압 출력 장치.
- 제1항에 있어서, 상기 고압 방지수단은상기 제1전압과 제2전압을 입력하여 상기 제1전압과 제2전압의 변화에 상관없이 일정한 직류 전압을 발생하기 위한 직류 전압 발생수단; 및상기 직류 전압이 고압 방지 전압에 도달하면 상기 고압 방지 신호를 발생하기 위한 고압 방지 신호 발생수단을 구비한 것을 특징으로 하는 고압 출력 장치.
- 제2항에 있어서, 상기 발진 제어수단은상기 고압 방지 신호에 응답하여 온되는 스위칭 수단을 구비한 것을 특징으로 하는 고압 출력 장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000055976A KR100355028B1 (ko) | 2000-09-23 | 2000-09-23 | 고압 출력 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020000055976A KR100355028B1 (ko) | 2000-09-23 | 2000-09-23 | 고압 출력 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20020023582A KR20020023582A (ko) | 2002-03-29 |
KR100355028B1 true KR100355028B1 (ko) | 2002-10-05 |
Family
ID=19690112
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020000055976A KR100355028B1 (ko) | 2000-09-23 | 2000-09-23 | 고압 출력 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100355028B1 (ko) |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01126079A (ja) * | 1987-11-11 | 1989-05-18 | Murata Mfg Co Ltd | 偏向装置 |
KR930019006A (ko) * | 1992-02-28 | 1993-09-22 | 강진구 | 프로젝션 텔레비젼의 crt 보호회로 |
JPH08275020A (ja) * | 1995-03-30 | 1996-10-18 | Hitachi Ltd | Crtディスプレイ装置およびその過電圧保護方法 |
KR19990015369A (ko) * | 1997-08-06 | 1999-03-05 | 윤종용 | 영상재생장치의 과전압/과전류 보호회로 |
JPH11313220A (ja) * | 1998-04-28 | 1999-11-09 | Fuji Electric Co Ltd | 高圧電源回路 |
-
2000
- 2000-09-23 KR KR1020000055976A patent/KR100355028B1/ko not_active IP Right Cessation
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH01126079A (ja) * | 1987-11-11 | 1989-05-18 | Murata Mfg Co Ltd | 偏向装置 |
KR930019006A (ko) * | 1992-02-28 | 1993-09-22 | 강진구 | 프로젝션 텔레비젼의 crt 보호회로 |
JPH08275020A (ja) * | 1995-03-30 | 1996-10-18 | Hitachi Ltd | Crtディスプレイ装置およびその過電圧保護方法 |
KR19990015369A (ko) * | 1997-08-06 | 1999-03-05 | 윤종용 | 영상재생장치의 과전압/과전류 보호회로 |
JPH11313220A (ja) * | 1998-04-28 | 1999-11-09 | Fuji Electric Co Ltd | 高圧電源回路 |
Also Published As
Publication number | Publication date |
---|---|
KR20020023582A (ko) | 2002-03-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100355028B1 (ko) | 고압 출력 장치 | |
US5677730A (en) | Spot elimination circuit for a cathode ray tube | |
KR200179722Y1 (ko) | 스텝업 방식의 수평화면크기 조정회로를 갖는 디스플레이장치 | |
US6847404B1 (en) | Video display protection circuit | |
KR100224084B1 (ko) | 음극선관을 갖는 영상표시장치의 수평출력 트랜지스타의 보호용 회로 | |
KR19990023649A (ko) | 수평 편향 회로 | |
JPH09247488A (ja) | 異常電圧発生時の回路保護機能を有するディスプレイ装置 | |
KR100281531B1 (ko) | 디스플레이 장치의 고압 발생 회로 | |
JPH10164387A (ja) | Crt表示装置用安定化高圧発生回路 | |
KR100503481B1 (ko) | 스텐바이 모드시의 전력소모가 적은 전원공급장치 | |
KR100534114B1 (ko) | Crt 디스플레이장치 | |
JPH099174A (ja) | スイッチング型の電源装置 | |
KR100654743B1 (ko) | 음극선관을 보호하기 위한 비디오 디스플레이 보호 회로 및 비디오 디스플레이 장치 | |
KR20030042589A (ko) | 모니터의 고압 발생장치 | |
KR100247496B1 (ko) | 영상표시기기의 엑스 (x) 선 차단 회로 | |
KR100276264B1 (ko) | 플라이백트랜스포머의1차단안정화회로 | |
KR200179723Y1 (ko) | 수평 안정화 회로 | |
EP0092954A1 (en) | Electron beam suppression circuit for a television display system | |
KR19980064217U (ko) | 과도 전압보호 기능을 갖는 수평 편향 장치 | |
KR19990012377U (ko) | 음극선관 디스플레이장치의 과도현상 방지회로 | |
KR19980079107A (ko) | 다중 모드 모니터의 수평 출력 트랜지스터 보호 회로 | |
KR20010073254A (ko) | 영상표시기기의 과전류 보호회로 | |
KR19990034336A (ko) | 다중 모드 모니터의 수평 출력 트랜지스터 보호 회로 | |
MXPA01003158A (en) | Video display protection circuit | |
JPH11187282A (ja) | Crt表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20100830 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |