KR100282943B1 - 디지털 비디오 카메라용 인터페이스회로 - Google Patents

디지털 비디오 카메라용 인터페이스회로 Download PDF

Info

Publication number
KR100282943B1
KR100282943B1 KR1019980006639A KR19980006639A KR100282943B1 KR 100282943 B1 KR100282943 B1 KR 100282943B1 KR 1019980006639 A KR1019980006639 A KR 1019980006639A KR 19980006639 A KR19980006639 A KR 19980006639A KR 100282943 B1 KR100282943 B1 KR 100282943B1
Authority
KR
South Korea
Prior art keywords
digital video
video camera
data
input
interface circuit
Prior art date
Application number
KR1019980006639A
Other languages
English (en)
Other versions
KR19990071281A (ko
Inventor
이형주
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019980006639A priority Critical patent/KR100282943B1/ko
Publication of KR19990071281A publication Critical patent/KR19990071281A/ko
Application granted granted Critical
Publication of KR100282943B1 publication Critical patent/KR100282943B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • H04N23/62Control of parameters via user interfaces
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • H04N23/63Control of cameras or camera modules by using electronic viewfinders
    • H04N23/631Graphical user interfaces [GUI] specially adapted for controlling image capture or setting capture parameters
    • H04N23/632Graphical user interfaces [GUI] specially adapted for controlling image capture or setting capture parameters for displaying or modifying preview images prior to image capturing, e.g. variety of image resolutions or capturing parameters
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/222Studio circuitry; Studio devices; Studio equipment
    • H04N5/262Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
    • H04N5/265Mixing

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Human Computer Interaction (AREA)
  • Studio Devices (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

가. 청구범위에 기재된 발명이 속한 기술분야:디지털 비디오 카메라용 인터페이스회로에 관한 것이다.
나. 발명이 해결하려고 하는 기술적 과제:디지털 비디오 카메라에서 재생된 비디오 데이터와 오디오 데이터를 모두 퍼스널컴퓨터로 전송할 수 있는 디지털 비디오 카메라용 인터페이스회로를 제공함에 있다.
다. 그 발명의 해결방법의 요지:디지털 비디오 카메라용 인터페이스회로에 있어서, 비디오 데이터 전송구간중의 수평블랭크기간중에 헤더정보와 엔드정보를 부가한 오디오 데이터를 전송함을 특징으로 한다.
라. 발명의 중요한 용도:디지털 비디오 카메라에 사용할 수 있다.

Description

디지털 비디오 카메라용 인터페이스회로
본 발명은 디지털 비디오 카메라용 인터페이스회로에 관한 것으로, 특히 비디오 데이터와 오디오 데이터를 퍼스널컴퓨터와 같은 외부장치로 전송할 수 있는 인터페이스회로에 관한 것이다.
멀티미디어 시스템을 구축하기 위한 노력이 꾸준히 지속되고 있다. 이러한 노력의 하나가 바로 서로 다른 기록매체에 기록(저장)된 정보를 상호 교환할 수 있는 시스템의 개발이다.
도 1은 퍼스널컴퓨터(PC)로 비디오 데이터를 전송하는 디지털 비디오 카메라용 RS-232C 인터페이스회로의 블럭구성도를 도시한 것이다. 도 1을 참조하면, 데이터 출력부(10)는 퍼스널컴퓨터에서 입력되는 커맨드를 시리얼 포맷으로 변경하여 디지털 비디오 카메라의 메인 제어부(도시하지 않았음)로 전송한다. 펄스 발생기(20)는 디지털 비디오 카메라의 셔플(shuffle)부로부터 입력되는 신호, 예를 들면 프레임 레퍼런스 펄스(FRP), 수평동기신호(Hsync), 클럭펄스(CLK), 등을 입력하여 RS-232C 인터페이스 IC(A) 각각의 블럭에서 필요로 하는 각종 인에이블 펄스를 생성하여 출력한다. 데이터 입력부(30)는 디지털 비디오 카메라의 메인 제어부로부터 입력되는 응답데이터(Din)를 PC데이터 출력부(80)를 통해 퍼스널컴퓨터로 전송한다. 상기 응답데이터(Din)는 PC로부터 전송된 커맨드에 대한 응답(response)정보를 나타낸다. 커맨드 검출부(40)는 PC에서 입력되는 커맨드를 분석하고 그에 따른 커맨드분석신호(capture, monitor)를 제어부(50)로 출력한다. 제어부(50)는 RS-232C 인터페이스 각부의 동작을 제어한다. 즉 제어부(50)는 디지털 비디오 카메라와 PC 사이의 비디오 데이터와 커맨드를 인터페이스 제어한다. 또한 제어부(50)는 셔플부로부터 입력되는 휘도신호 Y 및 색신호 C를 상기 커맨드 검출부(40)로부터 입력되는 4종류(프레임, 필드, 1/4, 1/16)의 사이즈 커맨드에 따라 캡쳐링(capturing)하여 메모리(70)에 저장하고, 저장된 데이터를 프레임단위로 독출하여 PC데이터 출력부(80)로 전송한다. PC 데이터 출력부(80)는 상기 제어부(10)에서 전송된 비디오 데이터에 스타트 바이트(start byte)와 엔드 바이트(end byte)를 추가하여 PC로 전송한다. 따라서 디지털 비디오 카메라에서 PC로 전송되는 비디오 데이터는 2라인 분량(2880바이트)의 데이터와, 1바이트의 스타트, 엔드 바이트를 합쳐 총 2882 바이트 통신하게 된다.
상술한 구성을 갖는 디지털 비디오 카메라 제어용 RS-232C 인터페이스회로는 디지털 비디오 카메라에서 재생된 비디오 데이터만을 PC로 전송하기 때문에, PC 이용자는 단지 모니터상에 디스플레이되는 비디오 데이터만을 확인할 수 있다. 이에 따라 디지털 비디오 카메라 제어용 인터페이스회로에 오디오 전송을 위한 하드웨어 구성의 추가가 절실히 요구된다.
따라서 본 발명의 목적은 디지털 비디오 카메라에서 재생된 비디오 데이터와 오디오 데이터를 모두 퍼스널컴퓨터로 전송할 수 있는 디지털 비디오 카메라용 인터페이스회로를 제공함에 있다.
상기 목적을 달성하기 위한 본 발명은 디지털 비디오 카메라용 인터페이스회로에 있어서,
퍼스널컴퓨터로부터 입력되는 커맨드를 시리얼 포맷으로 변경하여 디지털 비디오 카메라로 전송하는 제1데이터 출력부와,
상기 디지털 비디오 카메라의 셔플부로부터 입력되는 프레임 레퍼런스 펄스, 수평동기신호를 입력하여 인에이블 펄스를 생성출력하는 펄스 발생기와,
상기 디지털 비디오 카메라의 메인 제어부로부터 입력되는 응답데이터를 상기 퍼스널컴퓨터로 전송하는 데이터 입력부와,
상기 퍼스널컴퓨터로부터 입력되는 커맨드를 분석하고 그에 따른 커맨드분석신호를 출력하는 커맨드 검출부와,
시스템클럭에 동기되어 입력되는 오디오 데이터와 상기 셔플부로부터 입력되는 비디오 데이터를 캡쳐링하여 메모리에 저장하고, 상기 메모리에 저장된 비디오 데이터와 오디오 데이터를 독출하여 출력하는 제어부와,
입력되는 비디오 데이터와 오디오 데이터 각각에 헤더정보와 엔드정보를 부가하여 상기 퍼스널컴퓨터로 출력하는 제2데이터 출력부로 구성함을 특징으로 한다.
도 1은 퍼스널컴퓨터(PC)로 비디오 데이터를 전송하는 디지털 비디오 카메라용 RS-232C 인터페이스회로의 블럭구성도.
도 2는 디지털 비디오 데이터 포맷도와 RS-232C 통신 포맷도.
도 3은 본 발명의 실시에에 따른 디지털 비디오 카메라용 인터페이스회로의 블럭구성도.
이하 첨부한 도면을 참조하여 본 발명의 실시예에 따른 동작을 상세히 설명하기로 한다.
도 2는 디지털 비디오 데이터 포맷도와 RS-232C 통신 포맷도를 도시한 것이다. NTSC방식을 채용하는 디지털 비디오 카메라의 비디오 데이터 포맷은 도 2의 (a)에 도시된 바와 같이 1라인에 전체 화소수가 858T(T=13.5MHz)로 존재하며, 그중에서도 유효화소수는 720화소가 된다. 그리고 디지털 비디오 카메라에서 퍼스널컴퓨터로 비디오 데이터가 전송되는 경우에는 2882B(Byte) 데이터가 전송되는데, 이를 구체적으로 살펴보면 도 2의 (b)와 같이 2880B(Byte)의 비디오 데이터와 1B씩의 스타트/엔드 바이트가 전송된다. 그리고 상기 2880B는 2라인 분량의 비디오 데이터를 나타낸다.
도 3은 본 발명의 실시에에 따른 디지털 비디오 카메라용 인터페이스회로의 블럭구성도를 도시한 것이다. 도 3을 참조하면, 데이터 출력부(10)는 퍼스널컴퓨터로부터 전송입력되는 커맨드(Rx)를 시리얼 포맷으로 변경하여 디지털 비디오 카메라로 전송한다. 펄스 발생기(20)는 상기 디지털 비디오 카메라의 셔플부로부터 입력되는 프레임 레퍼런스 펄스(FRP), 수평동기신호(Hsync)를 입력하여 본 발명의 실시예에 따른 디지털 비디오 카메라용 인터페이스회로의 각 부를 동작시키기 위한 인에이블 펄스를 생성출력한다. 데이터 입력부(30)는 상기 디지털 비디오 카메라의 메인 제어부로부터 입력되는 응답데이터를 PC데이터 출력부(80)를 통해 상기 퍼스널컴퓨터로 전송한다. 커맨드 검출부(40)는 상기 퍼스널컴퓨터로부터 입력되는 커맨드를 분석하고 그에 따른 커맨드분석신호를 출력한다. 제어부(90)는 디지털 비디오 카메라의 시스템클럭(MCLK,SCLK, L/R CLK)에 동기되어 입력되는 오디오 데이터(ADA)와 상기 셔플부로부터 입력되는 비디오 데이터(VDA)를 캡쳐링하여 메모리(100)에 저장하고, 상기 메모리(100)에 저장된 비디오 데이터(VDA)와 오디오 데이터(ADA)를 독출하여 PC 데이터 출력부(80)로 전송한다. PC 데이터 출력부(80)는 상기 제어부(90)를 통해 입력되는 비디오 데이터(VDA)와 오디오 데이터(ADA) 각각에 헤더정보와 엔드정보를 부가하여 퍼스널컴퓨터로 전송한다.
이하 도 3을 참조하여 본 발명의 실시예에 따른 인터페이스회로의 동작을 설명하면, 우선 PC로부터 데이터 재생명령이 수신되면 디지털 비디오 카메라의 메인 제어부는 그에 응답하여 VCR부를 구동시켜 기록매체면에 기록된 데이터를 재생하기 시작한다. 이와 같이 재생된 비디오 데이터는 이후 셔플부를 통해 휘도신호(Y)와 색신호(C)로 분리되어 본 발명의 실시예에 따른 인터페이스회로의 제어부(90)로 입력된다. 그리고 제어부(90)는 16비트의 휘도신호(Y)와 색신호(C)를 커맨드 검출부(40)로부터 입력되는 4종류(프레임, 필드, 1/4, 1/16)의 사이즈 커맨드에 따라 캡쳐링하여 메모리(100)에 저장한다. 또한 상기 제어부(90)는 디지털 비디오 카메라의 시스템클럭에 동기되어 입력되는 오디오 데이터(ADA)를 상기 메모리(100)의 오디오 데이터 저장영역에 저장한다. 그리고 상기 제어부(90)는 펄스 발생기(20)로부터 입력되는 수평동기신호(Hsync)를 카운트하여 2라인 마다 반복하여 상기 메모리에 저장된 비디오 데이터(VDA)를 출력하고 뒤이어 오디오 데이터(ADA)를 독출하여 출력한다. 즉, 제어부(90)는 펄스 발생기(20)로부터 입력되는 수평동기신호(Hsync)를 카운트하여 2라인 마다 반복하여 상기 메모리(100)에 저장된 오디오 데이터(ADA)를 독출하여 수평블랭크기간동안 출력한다. 이에 따라 비디오 데이터(VDA)와 오디오 데이터(ADA)는 중첩됨이 없이 PC데이터 출력부(80)로 전송될 수 있다. 그리고 상기 제어부(90)로부터 전송된 비디오 데이터(VDA)와 오디오 데이터(ADA)는 PC 데이터 출력부(80)에서 각각 헤더바이트와 엔드바이트가 부가된후 PC로 전송된다.
따라서 PC에서는 헤더바이트와 엔드바이트의 디코딩에 의해 비디오 데이터(VDA)와 오디오 데이터(ADA)를 검출할 수 있게 된다.
상술한 바와 같이 본 발명은 비디오 데이터만을 퍼스널컴퓨터로 전송할 수 있었던 종래의 RS-232C 인터페이스회로에 오디오 데이터를 전송할 수 있는 하드웨어를 추가함으로써 신뢰성 있는 멀티미디어 시스템을 구축할 수 있는 장점이 있다.

Claims (2)

  1. 디지털 비디오 카메라용 인터페이스회로에 있어서,
    퍼스널컴퓨터로부터 전송되는 커맨드를 시리얼 포맷으로 변경하여 디지털 비디오 카메라로 전송하는 제1데이터 출력부와,
    상기 디지털 비디오 카메라의 셔플부로부터 입력되는 프레임 레퍼런스 펄스, 수평동기신호를 입력하여 인에이블 펄스를 생성출력하는 펄스 발생기와,
    상기 디지털 비디오 카메라의 메인 제어부로부터 입력되는 응답데이터를 상기 퍼스널컴퓨터로 전송하는 데이터 입력부와,
    상기 퍼스널컴퓨터로부터 입력되는 커맨드를 분석하고 그에 따른 커맨드분석신호를 출력하는 커맨드 검출부와,
    시스템클럭에 동기되어 입력되는 오디오 데이터와 상기 셔플부로부터 입력되는 비디오 데이터를 캡쳐링하여 메모리에 저장하고, 상기 메모리에 저장된 비디오 데이터와 오디오 데이터를 독출하여 전송하는 제어부와,
    입력되는 비디오 데이터와 오디오 데이터 각각에 헤더정보와 엔드정보를 부가하여 상기 퍼스널컴퓨터로 전송하는 제2데이터 출력부로 구성함을 특징으로 하는 디지털 비디오 카메라용 인터페이스회로.
  2. 제1항에 있어서, 상기 제어부는 상기 오디오 데이터를 수평블랭크기간동안 상기 메모리로부터 독출하여 전송함을 특징으로 하는 디지털 비디오 카메라용 인터페이스회로.
KR1019980006639A 1998-02-28 1998-02-28 디지털 비디오 카메라용 인터페이스회로 KR100282943B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980006639A KR100282943B1 (ko) 1998-02-28 1998-02-28 디지털 비디오 카메라용 인터페이스회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980006639A KR100282943B1 (ko) 1998-02-28 1998-02-28 디지털 비디오 카메라용 인터페이스회로

Publications (2)

Publication Number Publication Date
KR19990071281A KR19990071281A (ko) 1999-09-15
KR100282943B1 true KR100282943B1 (ko) 2001-03-02

Family

ID=65894639

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980006639A KR100282943B1 (ko) 1998-02-28 1998-02-28 디지털 비디오 카메라용 인터페이스회로

Country Status (1)

Country Link
KR (1) KR100282943B1 (ko)

Also Published As

Publication number Publication date
KR19990071281A (ko) 1999-09-15

Similar Documents

Publication Publication Date Title
US5640202A (en) Imaging system which changes the frame rate of the image signal
JP3839526B2 (ja) ディジタルカメラ
TW545048B (en) Frame switcher and method of switching, digital camera and monitoring system
US6295086B1 (en) Apparatus and method for generating digital still image files from digital moving images
KR0178766B1 (ko) 압축되지 않은 디지탈데이타의 전송기능을 갖는 디지탈 인터페이스 장치
KR101000580B1 (ko) 화상 처리 장치 및 화상 처리 방법, 및 기록 매체
US20030081564A1 (en) Wireless transmission and recording of images from a video surveillance camera
KR100282943B1 (ko) 디지털 비디오 카메라용 인터페이스회로
US6289427B1 (en) Controlling a read address or a write address based on the quantity of data read from or written into a memory
US4937668A (en) Method and apparatus for transmitting video information
US5457580A (en) Video compression/expansion apparatus for digital VCR
KR100953157B1 (ko) 보안 카메라 처리 장치
KR100292498B1 (ko) 멀티모드캠코더및그의제어방법
KR100320151B1 (ko) 다중 영상신호저장 제어장치
KR100284420B1 (ko) 디지털 비디오 캡쳐 보드
JPH09238333A (ja) 映像フリーズ装置
KR200182088Y1 (ko) 다중 영상신호저장 제어장치
KR100588934B1 (ko) 다채널 입력의 화면 분할 장치
KR100233545B1 (ko) 정지화상으로서 연속동작을 기록하는 방법 및장치
US6434281B1 (en) Signal processing apparatus
KR100211842B1 (ko) 디지탈 비디오 캠코더에서 전송용 메모리의 최소화장치 및 방법
JPH10150641A (ja) 画像記録装置
JP4704525B2 (ja) 画像信号処理装置
WO1999018719A1 (en) Method of and apparatus for transmitting scaled and compressed raw ccd video data from a video camera
JPH0583618A (ja) テレビジヨンカメラシステムの同期結合方法

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20051129

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee