KR100266797B1 - 디지탈통신시스템의다운컨버터장치및방법 - Google Patents

디지탈통신시스템의다운컨버터장치및방법 Download PDF

Info

Publication number
KR100266797B1
KR100266797B1 KR1019970075396A KR19970075396A KR100266797B1 KR 100266797 B1 KR100266797 B1 KR 100266797B1 KR 1019970075396 A KR1019970075396 A KR 1019970075396A KR 19970075396 A KR19970075396 A KR 19970075396A KR 100266797 B1 KR100266797 B1 KR 100266797B1
Authority
KR
South Korea
Prior art keywords
data
digital
intermediate frequency
analog
rate
Prior art date
Application number
KR1019970075396A
Other languages
English (en)
Other versions
KR19990055452A (ko
Inventor
김선빈
Original Assignee
윤종용
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 윤종용, 삼성전자주식회사 filed Critical 윤종용
Priority to KR1019970075396A priority Critical patent/KR100266797B1/ko
Publication of KR19990055452A publication Critical patent/KR19990055452A/ko
Application granted granted Critical
Publication of KR100266797B1 publication Critical patent/KR100266797B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D3/00Demodulation of angle-, frequency- or phase- modulated oscillations
    • H03D3/001Details of arrangements applicable to more than one type of frequency demodulator
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
    • H03D7/00Transference of modulation from one carrier to another, e.g. frequency-changing
    • H03D7/16Multiple-frequency-changing

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
  • Superheterodyne Receivers (AREA)

Abstract

디지탈 중간주파수신호 데이타를 사용하는 디지털 통신시스템의 다운컨버터 장치가, 중간주파수 데이타를 설정된 값으로 데시메이션하여 하강 변환하는 데시메이터와, 중간주파수 데이터의 샘플링 레이트가 목표하는 채널 데이터 레이트의 정수배가 되지 않을 시 중간주파수 데이타의 샘플링 레이트를 데시메이션 레이트로 분주하며, 데시메이션 데이타를 분주한 레이트로 아날로그 변환하는 디지탈/아날로그 변환기와, 아날로그 신호를 목표하는 채널의 데이타 레이트로 샘플링하여 디지탈 변환하는 아날로그/디지탈 변환기로 구성된다.

Description

디지탈 통신시스템의 다운컨버터 장치 및 방법{APPARATUS AND METHOD FOR DOWN COVERTING FREQUENCY IN COMMUNICATION SYSTEM}
본 발명은 디지털 통신시스템의 다운컨버터 장치 및 방법에 관한 것으로, 특히 고속으로 샘플링된 데이터를 데시메이션하여 주파수를 하강변환할 수 있는 장치 및 방법에 관한 것이다.
일반적으로 광대역 ADC(Analog to Digital Converter)와 고속의 디지탈 신호 처리 기법의 발전으로 기저대역(baseband)은 물론 중간 주파수(Intermediate Frequency: IF) 단에서 직접 표본화(sampling)하여 디지탈 신호 처리 기법을 이용하는 것이 가능해졌다. 소프트웨어 라디오(software radio)란 IF 또는 RF(Radio Frequency) 단에서부터 디지털 신호 처리를 수행하는 시스템을 의미한다.
상기 소프트웨어 라디오 시스템은 디지탈 신호 처리의 프로그램(programmability) 특성에 의해 멀티밴드(multi-band), 멀티모드(multi-mode), 멀티펑션(multi-function) 기능을 효율적으로 제공할 수 있다. 예를 들면, AMPS(Advanced Mobile Phone Service) 이동통신 시스템의 기지국은 사용자마다 30KHz의 채널을 제공하고, 각 채널을 위하여 각각의 RF 및 IF 단 수신기(stage receiver)를 채용하고 있다, 그러나 상기 소프트웨어 라디오 시스템은 하나의 광대역 RF 단(wide RF stage), 하나의 광대역 ADC, 그리고 채널 수와 같은 디지탈 여파기를 통하여 채널 분리 작업을 수행할 수 있다.
이때 이동통신 시스템에서 상기와 같은 소프트웨어 라디오 방법을 기지국뿐만 아니라, 단말기에 적용하면 국가별, 지역별로 존재하는 다양한 표준안을 모두 수용할 수 있으며, 서비스 방식이 다른 지역 간에도 로밍 서비스(roaming service)를 받을 수 있는 장점이 있다. 상기 소프트웨어 라디오 개념은 PCS, IMT-2000 등과 같은 차세대 이동 통신 시스템의 기지국 및 단말기에 폭넓게 적용될 수 있을 것이다.
상기와 같은 소프트웨어 라디오 시스템을 구현하는데 가장 핵심적인 기술이 디지탈 중간주파수 처리부가 될 수 있다. 상기 디지탈 중간주파수 처리부는 여러가지 표준안을 수용하기 위한 방법으로써, 중간주파수 처리 단에서 샘플링을 수행한다. 여러 채널을 포함하고 있는 중간 주파수 대역을 샘플링하기 위해서는 샘플링 속도가 매우 빨라야 한다. 이런 이유로 여러 개의 채널을 포함하고 있는 중간 주파수에서 원하는 채널을 추출한 후 불필요하게 많은 샘플 수를 신호에 영향을 주지 않는 범위 내에서 샘플 수를 줄여야 한다.
도 1은 소프트웨어 라디오 시스템의 중간주파수 처리부 구성을 도시하는 도면이다.
상기 도 1을 참조하면, IF신호 발생기111은 수신되는 RF신호를 중간주파수 대역으로 변환하여 출력한다. 여파기(SAW filter)113은 상기 중간주파수신호를 입력하여 원하는 중간주파수 대역신호 여파 출력한다. 클럭발생기(fixed clock generator)115는 상기 중간주파수신호를 디지탈 데이타로 변환하기 위한 샘플링 주파수를 발생한다. 아날로그/디지탈 변환기(Analog to Digital Converter: ADC)117은 상기 클럭발생기115에서 출력되는 샘플링 주파수에 의해 상기 중간주파수 신호를 디지탈 데이타로 변환 출력한다. 디지탈 믹서(digital mixer)119는 상기 디지탈 변환된 중간주파수 신호를 기저대역의 신호로 변환한다. 상기 디지탈 믹서119는 정현파 발생기, I채널 및 Q채널 믹서, 주파수편이기(90°shifter) 등을 구비하여 I채널 및 Q채널의 기저대역 신호를 발생한다. 여기서는 상기 I채널 및 Q채널의 신호를 하나의 채널 형태로 도시하기로 한다. 인터폴레이터(interpolator)121은 상기 기저대역의 신호를 인터폴레이션하여 샘플 수를 증가시킨다. 데시메이터(decimator)123은 상기 인터폴레이터123의 출력을 데시메이션하여 샘플 수를 원하는 주파수 대역으로 감소시킨다. 복조기(demodulator)125는 상기 데시메이터123의 출력을 원래의 신호로 복조 출력한다.
상기 도 1과 같은 구조를 갖는 종래의 중간주파수 처리기의 동작을 살펴보면, 상기 중간주파수 단에서 샘플된 샘플 수와 최종적으로 원하는 샘플 수의 비가 비 정수(non-integer)배인 경우가 발생한다. 이런 현상은 일정한 중간주파수 대역의 신호를 샘플링하는 최적의 속도가 주어지기 때문이다. 만약 데시메이션 비가 비 정수배인 경우, 수신기의 데시메이터123 뿐만 아니라 인터폴레이터121이 필요하다. 즉, 상기 중간주파수의 샘플 수가 상기 데시메이터123의 출력 샘플수에 정수(integer)인 경우 상기 인터폴레이터121이 필요없지만, 상기 중간주파수의 샘플 수가 상기 데시메이터123의 출력 샘플 수에 비정수(non-integer)인 경우에는 상기 인터폴레이터121를 사용하여야 한다. 이런 경우 상기 디지탈 믹서119에서 출력되는 기저대역 신호의 샘플 수를 크게 하여 데시메이터123의 샘플 수의 정수 배로 변환한 후, 다시 원하는 신호의 샘플 수로 데시메이션하여야 한다. 이는 디지털 통신시스템의 주파수 하향 변환기(digital down converter)의 구조를 복잡하게 만들 뿐 아니라, 경우에 따라서는 적용조차 어려운 경우를 발생한다.
예를들어, 상기 아날로그/디지탈 변환기117에서 샘플링한 데이타 레이트가 M이고, 최종적으로 원하는 데이타 레이트가 N이라고 가정하면, 원하는 데시메이션은 M/N이 된다. 이때 상기 M/N이 J/K(이때 상기 J와 K는 공통인수가 없음)인 경우에 상기 인터폴레이터121에서는 J만큼 인터폴레이션을 하고 데시메이터123은 K 만큼 데시메이션을 수행하여야 한다. 따라서 샘플링 속도가 최적으로 설정되었을 때 발생되는 변환 비율이 비 정수배인 경우, 먼저 인터폴레이션을 하고 이후 데시메이션하여야 한다. 그런데 상기 중간주파수 단에서 샘플링하는 속도가 매우 빠르고 이를 다시 인터폴레이션하면 그 만큼 데이타 양이 증가되어 , 프로세싱 시간 내에 처리하는 것이 어렵게 되거나 구현이 불가능해지는 문제점이 있었다.
따라서 본 발명의 목적은 소프트웨어 라디오 시스템에서 중간주파수를 간단하게 처리할 수 있는 장치 및 방법을 제공함에 있다.
본 발명의 다른 목적은 소프트웨어 라디오 시스템에서 중간주파수 처리시 인터폴레이션 없이 원하는 신호의 비정수배를 갖는 중간주파수 신호를 데시메이션할 수 있는 장치 및 방법을 제공함에 있다.
본 발명의 또 다른 목적은 소프트웨어 라디오 시스템에서 최종 출력 데이타에 근사 값으로 데시메이션한 후 저속의 아날로그/디지탈 변환기를 통해 아날로그신호로 변환하며, 다시 디지탈 데이타로 변환하여 원하는 데이타 속도로 샘플링할 수 있는 장치 및 방법을 제공함에 있다.
상기 목적을 달성하기 위한 본 발명의 실시예에 따른 디지탈 중간주파수신호 데이타를 사용하는 디지털 통신시스템의 다운컨버터 장치가, 상기 중간주파수 데이타를 설정된 값으로 데시메이션하여 하강 변환하는 데시메이터와, 상기 중간주파수 데이터의 샘플링 레이트가 목표하는 채널 데이터 레이트의 정수배가 되지 않을 시 상기 중간주파수 데이타의 샘플링 레이트를 상기 데시메이션 레이트로 분주한 값으로 상기 데시메이션 데이타를 아날로그 변환하는 디지탈/아날로그 변환기와, 상기 아날로그 신호를 목표하는 채널의 데이타 레이트로 샘플링하여 디지탈 변환하는 아날로그/디지탈 변환기로 구성된다.
도 1은 종래의 디지탈 통신시스템의 다운 컨버터 장치 구성을 도시하는 도면
도 2는 본 발명의 실시예에 따른 디지털 통신시스템의 다운 컨버터 장치의 구성을 도시하는 도면
도 3은 도 2와 같은 구성을 갖는 다운 컨버터 장치의 주파수 하강 변환을 수행하는 과정을 도시하는 흐름도
디지탈 중간주파수신호를 사용하는 통신시스템에서 원하는 한 채널 만의 데이타를 추출하기 위해 중간주파수 처리단에서 고속으로 샘플링한 데이타를 데시메이션 여파하여야 한다. 즉, 상기 중간주파수 데이타에는 해당 채널에서 필요로하는 이상의 정보들이 많이 포함되며, 따라서 데시메이션하여 해당 채널의 데이타를 저속으로 추출할 수 있어야 한다. 이런 기능을 수행하는 장치가 다운컨버터 장치이다. 일반적으로 상기 다운컨버터 장치에서 고속의 아날로그/디지탈 컨버터에 사용하는 클럭은 고정된 클럭을 사용하며, 이로인해 원하는 채널의 데이타 속도와 정수 배가 되지않은 경우가 발생하기 때문에 데시메이션 기능과 인터폴레이션 기능을 동시에 수행하여야 한다. 본 발명의 실시예에서는 상기 인터폴레이션 기능을 저속의 디지탈/아날로그 변환 및 아날로그/디지탈 변환 기능을 이용하여 수행한다.
본 발명의 실시예에서 상기 디지탈 중간주파수를 사용하는 통신 시스템을 소프트웨어 라디오 시스템이라고 칭하며, 원하는 채널 데이타 속도를 출력 데이타 레이트로 같이 칭하기로 한다.
상기한 바와 같이 본 발명의 실시예에서는 소프트웨어 라디오 시스템의 중간주파수 처리 과정에서 상기 중간주파수가 원하는 데이타의 비 정수배의 샘플 수를 갖는 경우, 인터폴레이션을 하지않고 최종 출력데이타에 가장 근접하는 값으로 데시메이션한 후 이를 저속의 아날로그 신호로 변환하며, 이 아날로그신호를 원하는 샘플링주파수로 저속의 디지탈 변환하여 최종 출력 데이타를 발생한다. 그리고 상기 중간주파수신호가 원하는 데이타의 정수배 샘플 수를 갖는 경우에는 해당하는 샘플 수로 데시메이션하여 출력한 데이타를 그대로 출력시킨다.
도 2는 본 발명의 실시예에 따른 소프트웨어 라디오 시스템의 디지탈 다운컨버터 구성을 도시하는 도면이다.
상기 도 2를 참조하면, 제어부200은 상기 중간주파수 신호와 최종 출력되는 데이타의 샘플비를 분석하여 제1제어신호CTL1-제3제어신호CTL3를 발생한다. 상기 제1제어신호CTL1은 데시메이션 비를 설정하기 위한 제어신호이다. 제2제어신호CTL2는 최종 출력되는 데이타의 제2샘플링 클럭의 발생을 제어하는 신호이다. 제3제어신호CTL3은 제1디지탈 변환 데이타와 데시메이션 데이타의 샘플링 비율에 따라 상기 데시메이션 데이타 또는 상기 제2디지탈 변환데이타를 선택 출력하는 제어신호이다.
IF신호 발생기211은 수신되는 RF신호를 중간주파수 대역신호로 변환하여 출력한다. 여파기(SAW filter)213은 상기 중간주파수신호를 입력하여 중간주파수 대역신호로 여파 출력한다. 클럭발생기215는 상기 중간주파수를 디지탈 데이타로 변환하기 위한 제1샘플링클럭MCK를 발생한다. 제1아날로그/디지탈 변환기217은 상기 클럭발생기215에서 출력되는 제1샘플링클럭MCK에 의해 상기 중간주파수 신호를 제1디지탈 데이타로 변환 출력한다. 디지탈 믹서219는 상기 디지탈 변환된 중간주파수 신호를 기저대역의 신호로 변환한다. 상기 디지탈 믹서219는 정현파 발생기기, I채널 및 Q채널 믹서, 주파수편이기 등을 구비하여 I채널 및 Q채널의 기저대역 신호를 발생한다. 여기서는 상기 I채널 및 Q채널의 신호를 하나의 채널 형태로 도시하기로 한다.
데시메이터221은 상기 디지탈 믹서219의 출력을 상기 제1제어신호CTL1에 의해 데시메이션하여 출력한다. 이때 상기 제1제어신호CTL1은 상기 디지탈 믹서219에서 출력되는 샘플링 데이타를 L 만큼 데시메이션 출력한다. 분주기223은 상기 제1제어신호CTL1을 L분주하여 출력한다. 상기 분주기223에서 출력되는 분주클럭(M/L)은 상기 데시메이터221의 출력을 아날로그 신호로 변환하기 위한 클럭으로 사용된다. 디지탈/아날로그 변환기225는 상기 데시메이터225의 출력을 상기 분주기223의 출력에 의해 아날로그 신호로 변환 출력한다. 제2클럭발생기227은 상기 제2제어신호CTL2에 의해 상기 아날로그 신호를 원하는 저속의 데이타의 레이트로 변환하기 위한 저속의 제2샘플링 클럭NCK를 발생한다. 제2아날로그/디지탈 변환기229는 상기 제2클럭발생기227에서 출력되는 제2샘플링클럭NCK에 의해 저속의 디지탈 데이타로 변환 출력한다. 멀티플렉서231은 제3제어신호CTL3의 제어하에 상기 데시메이터221의 출력 또는 상기 제2아날로그/디지탈 변환기229의 출력을 선택하여 출력한다. 복조기233은 상기 멀티플렉서231의 출력을 복조하여 출력한다.
상기 도 2를 참조하면, 상기 데시메이션 레이트(decimation rate)가 J/K이고 이 값이 L(정수)+T(T〈1)로 표현되는 경우, 상기 데시메이터221은 M으로 샘플링된 제1디지탈 데이터를 L만큼 데시메이션하여 출력한다. 그리고 상기 제1아날로그/디지탈 변환기217에 인가되는 제1샘플링클럭 MCK를 L분주한 후 상기 디지탈/아날로그 변환기225의 클럭으로 공급하며, 상기 디지탈/아날로그 변환기225는 상기 분주클럭(M/L)을 이용하여 상기 데시메이터221의 출력을 아날로그 신호로 변환한다.
이후 상기 아날로그 변환신호는 제2아날로그/디지탈 변환기229에 인가된다. 이때 상기 제2아날로그/디지탈 변환기229에 인가되는 제2샘플링클럭NCK는 제2클럭발생기227에 의해 발생되며, 상기 제2클럭발생기227은 상기 제2제어신호CTL2에 의해 원하는 출력 데이타 레이트에 대응되는 샘플링 주파수 N으로 설정한다. 이렇게 하면, 상기 제2아날로그/디지탈 변환기229에서 출력되는 값은 최종적으로 원하는 샘플링 수를 갖게 된다.
그리고 상기 데시메이션해야 할 값이 정수인 경우에는 상기 데시메이터221에서 출력되는 데이타를 최종 데이타로 선택하면 된다.
도 3은 상기 도 2와 같은 구조를 갖는 디지탈 다운컨버터의 동작을 제어하는 제어부200의 처리 과정을 도시하는 흐름도이다.
먼저 상기 제어부200은 312단계에서 제1샘플링 값 M을 고정(fixed)시키고, 제2샘플링 값N을 가변(variable)으로 설정한다. 이후 314단계에서 상기 제1샘플링 값M이 상기 제2샘플링 값N의 정수배(x=M/N=integer)인가 검사한다. 이때 상기 제1샘플링 값M이 상기 제2샘플링 값N의 정수배가 아닌 경우, 상기 제어부200은 316단계에서 이를 감지하고, 320단계에서 상기 멀티플렉서231이 상기 제2아날로그/디지탈 변환기229의 출력을 선택하도록 상기 제3제어신호CTL3을 발생한다. 그러나 상기 제1샘플링 값M이 상기 제2샘플링 값N의 정수배인 경우, 상기 제어부200은 316단계에서 이를 감지하고, 318단계에서 상기 멀티플렉서231이 상기 데시메이터221의 출력을 선택하도록 상기 제3제어신호CTL3을 발생한다.
이후 상기 제어부200은 322단계에서 제1제어신호CTL1을 발생하여 상기 데시메이터221이 입력신호를 L 데시메이션하고, 상기 분주기223이 제1샘플링클럭MCK를 L분주하도록 제어한다. 그러면 상기 제1아날로그/디지탈 변환기217은 상기 중간주파수 신호는 상기 제1샘플링클럭MCK에 의해 샘플링하여 디지탈 데이타로 변환 출력하며, 디지탈 믹서219는 이를 기저대역 데이타로 변환 출력한다. 그리고 상기 데시메이터221은 상기 기저대역 데이타를 L 데시메이션하여 샘플링 주파수를 낮춰 출력하며, 분주기223은 상기 데시메이션 비율에 따라 상기 제1샘플링클럭MCK를 L분주하여 상기 디지탈/아날로그 변환기225의 변환 클럭으로 공급한다. 그러면 상기 디지탈/아날로그 변환기225는 상기 분주기223에서 출력되는 분주 클럭에 의해 상기 데시메이션 출력을 아날로그 신호로 변환 출력한다.
또한 상기 제어부200은 상기 데시메이션 값을 L로 설정하여 출력한 후, 324단계에서 상기 제2클럭발생기227이 원하는 데이타의 샘플링 레이트를 갖도록 제3제어신호CTL2를 발생하고, 326단계에서 x를 L로 설정한다. 그러면 상기 제2아날로그/디지탈 변환기229는 상기 아날로그 신호는 상기 제2샘플링클럭NCK에 의해 샘플링하여 제2디지탈데이타를 발생한다. 이때 상기 제2디지탈 데이타는 원하는 최종 데이타의 샘플링 레이트에 근사 값을 갖는 데이타이다.
상기 제2아날로그/디지탈 변환기229에서 출력되는 데이타는 멀티플렉서231에 인가된다. 이때 상기 멀티플렉서231은 상기 제3제어신호CTL3에 의해 상기 데시메이터221의 출력 또는 제2아날로그/디지탈 변환기229의 출력을 선택하여 출력한다. 이때 상기 제1샘플링클럭MCK가 제2샘플링클럭NCK가 정수배를 갖는 경우, 즉 상기 중간주파수의 샘플링 레이트가 최종 출력의 샘플링 레이트에 정수배인 경우, 상기 데시메이션 데이타를 선택하여 출력한다. 그러나 상기 제1샘플링클럭MCK가 상기 제2샘플링클럭NCK의 정수배가 아닌 경우, 즉, 상기 중간주파수의 샘플링 레이트가 최종 출력 데이타의 샘플링 레이트에 정수배가 아닌 경우에는 상기 데시메이션 데이타를 저속변환하여 최종 원하는 데이타의 샘플링 레이트에 근접하게 변환시킨 상기 제2아날로그/디지탈 변환기229의 출력을 선택 출력한다. 그러면 상기 복조기223은 상기 멀티플렉서231에서 출력되는 데이타를 원래의 데이타로 복조하여 출력한다.
상술한 바와 같이 소프트웨어 라디오 시스템의 디지탈 다운컨버터에서 데시메이션 레이트가 정수가 아닌 경우 각각의 수신단에 포함된 수신단의 인터폴레이터를 사용하지 않고 저속의 디지탈/아날로그 변환기 및 아날로그/디지탈 변환기를 사용하여 원하는 샘플링 레이트로 데시메이션 기능을 수행할 수 있다. 즉, 데시메이션 레이트가 M/N=J/K(J와 K는 공통인수가 없음)인 경우에 상기 M과 N이 거의 근사값을 가지면, 먼저 샘플링 값을 데시메이션 값으로 나눈 후 이 값으로 아날로그신호를 발생시키고, 이 아날로그신호를 다시 원하는 저속의 샘플링 레이트로 디지탈 변환한다. 그러면 저속의 변환기들을 이용하여 최종 원하는 데이타 레이트를 발생하게 되어 소프트웨어 라디오 시스템의 다운컨버터 구성을 용이하게 구현할 수 있는 이점이 있다.

Claims (5)

  1. 디지탈 중간주파수신호 데이타를 사용하는 디지털 통신시스템의 다운컨버터 장치에 있어서,
    상기 중간주파수 데이타를 설정된 값으로 데시메이션하여 하강 변환하는 데시메이터와,
    상기 중간주파수 데이터의 샘플링 레이트가 목표하는 채널 데이터 레이트의 정수배가 되지 않을 시 상기 중간주파수 데이타의 샘플링 레이트를 상기 데시메이션 레이트로 분주한 값으로 상기 데시메이션 데이타를 아날로그 변환하는 디지탈/아날로그 변환기와,
    상기 아날로그 신호를 목표하는 채널의 데이타 레이트로 샘플링하여 디지탈 변환하는 아날로그/디지탈 변환기로 구성되는 디지털 통신시스템의 다운컨버터 장치.
  2. 디지탈 중간주파수 데이타를 처리하는 통신시스템의 다운컨버터 장치에 있어서,
    고정된 제1샘플링클럭을 발생하는 제1클럭발생기와,
    상기 제1샘플링클럭에 의해 수신 신호를 디지탈 변환하는 제1아날로그/디지탈변환기와,
    상기 제1디지탈 데이타를 기저대역으로 변환하는 기저대역변환기와,
    상기 기저대역 대역 데이타를 데시메이션하여 하강변환하는 데시메이터와,
    상기 제1샘플링클럭을 데시메이션 값으로 분주하는 분주기와,
    상기 데시메이션된 데이타를 상기 분주클럭에 의해 아날로그 신호로 변환하는 디지탈/아날로그 변환기와,
    목표하는 채널의 데이타 레이트를 갖는 제2샘플링클럭을 발생하는 제2클럭발생기와,
    상기 아날로그신호를 상기 제2샘플링클럭에 의해 디지탈 데이타로 변환하는 제2아날로그/디지탈 변환기로 구성된 것을 특징으로 하는 다운컨버터 장치.
  3. 디지탈 중간주파수 데이타를 처리하는 통신시스템의 다운컨버터 장치에 있어서,
    제1제어신호-제3제어신호를 발생하는 제어부와,
    고정된 제1샘플링클럭을 발생하는 제1클럭발생기와,
    상기 제1샘플링클럭에 의해 상기 중간주파수 신호를 디지탈 변환하는 제1아날로그/디지탈변환기와,
    상기 제1디지탈 데이타를 기저대역으로 변환하는 기저대역변환기와,
    상기 제1샘플링클럭을 상기 제1제어신호로 분주하는 분주기와,
    상기 기저대역 대역 데이타를 상기 제1제어신호에 의해 설정된 비율로 데시메이션하는 데시메이터와,
    상기 데시메이션된 데이타를 상기 분주클럭에 의해 아날로그 신호로 변환하는 디지탈/아날로그 변환기와,
    상기 제2제어신호에 의해 목표하는 채널의 데이타 레이트를 갖는 제2샘플링클럭을 발생하는 제2클럭발생기와,
    상기 아날로그신호를 상기 제2샘플링클럭에 의해 디지탈 데이타로 변환하는 제2아날로그/디지탈 변환기와,
    상기 데시메이터 및 제2아날로그/디지탈 변환기의 출력을 입력하며, 상기 제3제어신호에 의해 상기 중간주파수의 샘플링 레이트가 출력 채널 레이트의 정수 배일 시 상기 데시메이터의 출력을 선택 출력하며, 그렇지 않으면 상기 제2아날로그/디지탈 변환기의 출력을 선택 출력하는 멀티플렉서로 구성된 것을 특징으로 하는 다운컨버터 장치.
  4. 디지탈 중간주파수데이타를 사용하는 디지털 통신시스템의 상기 중간주파수 데이타의 다운컨버젼 방법에 있어서,
    상기 중간주파수 데이타를 설정된 값으로 데시메이션하는 과정과,
    상기 중간주파수 데이터의 샘플링 레이트가 목표하는 채널 데이터 레이트의 정수배가 되지 않을 시 상기 중간주파수 데이타의 샘플링 레이트를 상기 데시메이션 레이트로 분주한 값으로 상기 데시메이션 데이타를 아날로그 신호로 변환하는 과정과,
    상기 아날로그 신호를 상기 목표하는 채널의 데이타 레이트로 샘플링하여 디지탈 변환하는 과정으로 이루어지는 디지털 통신시스템의 중간주파수 데이터의 다운컨버젼 방법.
  5. 디지탈 중간주파수 데이타를 처리하는 통신시스템의 다운컨버젼 방법에 있어서,
    상기 중간주파수 데이타의 샘플링 레이트가 원하는 채널 데이타 레이트의 정수배인가 검사하는 과정과,
    상기 검사과정에서 정수배일 시, 상기 중간주파수 데이타를 기저대역으로 변환하고, 상기 기저대역으로 변환된 데이터를 설정된 비율로 데시메이션하여 하강 변환하는 과정과,
    상기 검사과정에서 정수배가 아닐시, 상기 중간주파수 데이타를 기저대역으로 변환하고 상기 기저대역의 데이터를 설정된 비율로 데시메이션하여 하강변환하며, 상기 중간주파수 데이타의 샘플링 레이트를 상기 데시메이션 비로 분주한 클럭에 의해 상기 데시메이션 데이타를 아날로그 신호로 변환한 후, 상기 아날로그신호를 상기 원하는 채널 데이타 레이트로 샘플링하여 디지탈 데이타로 변환하는 과정으로 이루어지는 과정으로 이루어지는 디지털 통신시스템의 중간주파수 데이터 다운컨버젼 방법.
KR1019970075396A 1997-12-27 1997-12-27 디지탈통신시스템의다운컨버터장치및방법 KR100266797B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019970075396A KR100266797B1 (ko) 1997-12-27 1997-12-27 디지탈통신시스템의다운컨버터장치및방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019970075396A KR100266797B1 (ko) 1997-12-27 1997-12-27 디지탈통신시스템의다운컨버터장치및방법

Publications (2)

Publication Number Publication Date
KR19990055452A KR19990055452A (ko) 1999-07-15
KR100266797B1 true KR100266797B1 (ko) 2000-09-15

Family

ID=19528985

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019970075396A KR100266797B1 (ko) 1997-12-27 1997-12-27 디지탈통신시스템의다운컨버터장치및방법

Country Status (1)

Country Link
KR (1) KR100266797B1 (ko)

Also Published As

Publication number Publication date
KR19990055452A (ko) 1999-07-15

Similar Documents

Publication Publication Date Title
US6498819B1 (en) Integrated multi-mode bandpass sigma-delta receiver subsystem with interference mitigation and method of using same
KR100203318B1 (ko) 광대역 주파수 신호 디지타이저 및 방법
KR100299139B1 (ko) 데시메이션여파기장치및방법
CN1134902C (zh) 用于多标准通信终端的电路装置
CA2117797C (en) Method and apparatus for receiving electromagnetic radiation within a frequency band
KR20050119427A (ko) 멀티 모드용 아날로그 베이스밴드 처리기 및 신호 처리 방법
EP1982417B1 (en) Conversion of multiple analog signals in an analog to digital converter
CN101174840B (zh) 多组频带的可程控直接射频数字化接收器及其方法
EP0757446A2 (en) Analogue to digital and digital to analogue converters
KR20060043663A (ko) 멀티 모드 무선 단말에서 디지털 하강 변환을 위한 장치 및방법
FI115431B (fi) Moniliityntäinen digitaalinen vastaanotin ja lähetin
US7647069B2 (en) Single oscillator DSSS and OFDM radio receiver
EP1304808A1 (en) Multi-rate analog-to-digital converter
Laddomada et al. A PC-based software receiver using a novel front-end technology
KR20050058277A (ko) 멀티레이트 디지털 송수신기
EP1673877B1 (en) Multiple communication protocols with common sampling rate
US8280340B2 (en) Clock generation for integrated radio frequency receivers
CN100411310C (zh) 一种收信机内的中频信号处理方法和电路
KR100266797B1 (ko) 디지탈통신시스템의다운컨버터장치및방법
JP5015833B2 (ja) Cicフィルタ,フィルタシステム及び衛星信号受信回路
US6496134B1 (en) Frequency spectrum method and frequency spectrum analyzer
CN109327291B (zh) 一种信号处理方法及通信芯片结构
JP3285920B2 (ja) 中間周波信号のa/d変換回路装置付カーラジオ
KR100258138B1 (ko) 가변샘플링율을이용한송수신장치및방법
JP2007519279A (ja) デルタ−シグマ変調器を使用して周波数信号を受信する受信器

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110530

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee