KR100264352B1 - 마이크로파 신호 단간 매칭회로와 이를 이용한 마이크로파 패치안테나장치 - Google Patents
마이크로파 신호 단간 매칭회로와 이를 이용한 마이크로파 패치안테나장치 Download PDFInfo
- Publication number
- KR100264352B1 KR100264352B1 KR1019980021077A KR19980021077A KR100264352B1 KR 100264352 B1 KR100264352 B1 KR 100264352B1 KR 1019980021077 A KR1019980021077 A KR 1019980021077A KR 19980021077 A KR19980021077 A KR 19980021077A KR 100264352 B1 KR100264352 B1 KR 100264352B1
- Authority
- KR
- South Korea
- Prior art keywords
- impedance
- output
- antenna
- input
- matching
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01Q—ANTENNAS, i.e. RADIO AERIALS
- H01Q21/00—Antenna arrays or systems
- H01Q21/06—Arrays of individually energised antenna units similarly polarised and spaced apart
- H01Q21/061—Two dimensional planar arrays
- H01Q21/065—Patch antenna array
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01Q—ANTENNAS, i.e. RADIO AERIALS
- H01Q5/00—Arrangements for simultaneous operation of antennas on two or more different wavebands, e.g. dual-band or multi-band arrangements
- H01Q5/30—Arrangements for providing operation on different wavebands
- H01Q5/307—Individual or coupled radiating elements, each element being fed in an unspecified way
- H01Q5/314—Individual or coupled radiating elements, each element being fed in an unspecified way using frequency dependent circuits or components, e.g. trap circuits or capacitors
- H01Q5/335—Individual or coupled radiating elements, each element being fed in an unspecified way using frequency dependent circuits or components, e.g. trap circuits or capacitors at the feed, e.g. for impedance matching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01Q—ANTENNAS, i.e. RADIO AERIALS
- H01Q9/00—Electrically-short antennas having dimensions not more than twice the operating wavelength and consisting of conductive active radiating elements
- H01Q9/04—Resonant antennas
- H01Q9/0407—Substantially flat resonant element parallel to ground plane, e.g. patch antenna
- H01Q9/045—Substantially flat resonant element parallel to ground plane, e.g. patch antenna with particular feeding means
Landscapes
- Variable-Direction Aerials And Aerial Arrays (AREA)
Abstract
본 발명의 목적은 마이크로파 대역의 신호처리회로에서 단간 신호를 결합시킬 때, 입출력신호간의 상호 간섭을 배제시켜 정확한 매칭을 얻음으로써 신호결합 손실을 최소화 시킬 수 있는 마이크로파 신호처리회로의 단간 매칭회로와 이를 이용한 마이크로파 안테나장치를 제공하는데 있다.
상기 목적을 달성하기 위한 본 발명의 구성수단은 제1증폭회로의 출력측과 제2, 3증폭회로의 입력측에 각각 동일한 값(50Ω)의 입·출력임피던스를 마이크로스트립 전송라인으로 형성하고, 제2, 3증폭회로에 입력되는 각각의 마이크로파 신호는 상호간에 λ/4만큼의 위상지연이 발생되도록 어느 한쪽의 입력임피던스 라인에 λ/4 길이의 지연임피던스를 직렬로 추가 삽입하고, 상기 다른 한쪽의 입력임피던스와 지연임피던스가 합쳐지는 분기점의 임피던스값(25Ω)과 제1증폭회로의 출력측 임피던스값(50Ω)과의 매칭을 위해 λ/4 길이의 매칭임피던스값()을 마이크로스트립 라인으로 형성하는 것으로 특징지워 진다.
이러한 본 발명의 매칭회로는 상호신호의 간섭에 따른 신호 결합손실을 방지할 수 있으며, 이러한 전송선로 매칭회로로 RF송수신용 패치안테나 그룹을 상호 매칭시켜 구성할 경우 마이크로파 신호의 송수신 효율을 극대화시킬 수 있다.
Description
본 발명은 마이크로파 대역의 신호처리회로에 관한 것으로, 특히 RF신호 처리회로의 단간에 신호를 결합시킬 때 입·출력신호간의 상호 간섭을 배제시켜 정확한 매칭을 얻음으로써 신호결할 손실을 최소화 시킬 수 있는 마이크로파 신호 단간 매칭회로와 이를 이용한 직·병렬 복합형태의 마이크로파 패치 안테나장치에 관한 것이다.
위성방송 및 위성통신이나 각종 이동통신 또는 소출력 구내통신 등에 사용되는 마이크로파 대역은 매우 높은 주파수 대역이어서 신호파장이 매우 짧음으로 기판위의 마이크로 스트립 라인을 이용하여 인덕턴스를 발생시켜 여기에서 필요한 임피던스를 얻고 이를 통하여 입출력 신호처리회로의 단간 임피던스를 매칭시켜 결합시키고 있다.
이러한 임피던스 매칭회로는 일 예로 RF입력단의 증폭기(AMPLIFIER)를 구성하는 다단 직·병렬 증폭회로의 단간 결합에 적용되어 RF 입력신호 또는 RF 출력신호의 결합손실을 최소화하여 처리되게 한다.
그러나, 마이크로파의 신호특성상 임피던스외 매칭이 매우 정밀할 것이 요구되므로 RF신호를 다단 직·병렬 결합시킬 경우 신호간 상호간섭이 일어나게 되어 신호전송 손실이 나타나게 된다.
특히, 마이크로파 신호를 송출하고 수신하는 안테나를 2개 또는 2의 배수로 연속배열하여 안테나 그룹을 형성하게 될 경우, 전파의 상호간섭에 의해 전달계수 특성이 현저하게 떨어지는 문제가 있게 된다.
본 발명의 목적은 상기한 선행기술의 문제점을 해결하기 위해 마이크로파 대역의 신호매칭회로에서 단간 신호를 결합시킬 때 입·출력신호간의 상호 간섭은 배제시켜 정확한 매칭을 얻음으로써 신호결합 손실을 최소화 시킬 수 있는 마이크로파 신호처리회로의 단간 매칭회로와 이를 이용한 마이크로파 안테나장치를 제공하는 데 있다.
제1도는 본 발명의 단간 임피던스 매칭회로를 고주파 증폭기에 적용한 일 실시예시 구성도이다.
제2도는 본 발명의 임피던스 매칭회로를 이용한 마이크로파 패치 안테나장치의 일 실시예시 구성도이다.
* 도면의 주요부분에 대한 부호의 설명
10, 12, 14 : 증폭회로 16, 18, 20, 22, 24, 26 : 매칭회로
28, 30, 32, 34, 36 : 증폭기 38-90 : 임피던스
92, 94, 96, 98 : 패치안테나 100 : PCB기판
102-116 : 마이크로스트립라인
상기 목적을 달성하기 위한 본 발명은 전단 제1증폭회로의 출력측과 후단 제2, 3증폭회로의 입력측에 각각 동일한 값(50Ω)의 입·출력임피던스를 마이크로스트립 전송라인으로 형성하고, 후단 제2, 3증폭회로에 입력되는 각각의 마이크로파 신호는 상호간에 λ/4 만큼의 위상지연이 발생되도록 어느 한쪽의 입력임피던스 라인에 λ/4 길이의 지연임피던스를 직렬로 추가 삽입하고, 상기 다른 한쪽의 입력임피던스와 지연임피던스가 합쳐지는 분기점의 임피던스값(25Ω)과 제1증폭회로의 출력측 임피던스값(50Ω)과의 매칭을 위해 λ/4 길이의 매칭임피던스값()을 마이크로스트립 라인으로 형성하고, 또한, 상기 제2, 3증폭회로의 출력측에 각각 동일한 값(50Ω)의 출력임피던스를 마이크로스트립 전송라인으로 형성하고, 상기 제2, 3증폭회로에서 각각의 출력임피던스에 매칭되어 출력되는 각각의 마이크로파 신호는 상호간에 λ/4 만큼의 위상지연을 가지도록 어느 한쪽의 출력임피던스 라인에 λ/4 길이의 지연임피던스를 직렬로 추가 삽입하고, 상기 다른 한쪽의 입력임피던스와 지연임피던스가 합쳐지는 분기점의 임피던스값(25Ω)과 출력단 임피던스값(50Ω)과의 매칭을 위해 λ/4 길이의 매칭임피던스값()을 마이크로스트립 라인으로 형성하는 것을 특징으로 한다.
첨부한 도면을 참고로 하여 본 발명의 일 실시예를 설명하면 다음과 같다.
제1도는 본 발명의 단간 매칭회로를 다단 증폭회로로 이루어지고 있는 증폭기에 적용한 일 실시예시 구성도이다.
여기에서 참고되는 바와 같이, 마이크로파 입력신호는 50Ω의 입력 임피던스(38)를 통해 제1증폭회로(10)의 증폭기(28)에서 증폭되게 구성하고, 상기 제1증폭회로(10)의 출력은 λ/4 지연 및 제1매칭회로(16)를 거쳐 제2증폭회로(12)와 제3증폭회로(14)에 분할 지연 입렵되게 구성하고, 상기 제2, 3증폭회로(12, 14)의 출력은 λ/4 지연 및 제2매칭회로(18)를 출력되게 구성하고 있다.
상기 제1매칭회로(16)는 각각 50Ω의 임피던스를 가지는 제3, 4매칭회로(20, 22)와, 이들 제3, 4매칭회로(20, 22)에 입력되는 마이크로파 신호중 어느 한쪽의 위상을 λ/4 만큼 지연시키기 위한 λ/4 길이의 50Ω 임피던스(44)와, 상기 제3, 4매칭회로(20, 22)의 분기점(b) 임피던스값(25Ω)과 입력임피던스(40)와의 매칭을 위해 분기점(b)과 입력임피던스(40) 사이에 배치되는 λ/4 길이의 35.35Ω 임피던스(42)를 포함한다.
상기 제2매칭회로(18)는 각각 50Ω의 임피던스를 가지는 제5, 6매칭회로(24, 26)와, 이들 제5, 6매칭회로(24, 26)에서 출력되는 마이크로파 신호중 어느 한쪽의 위상을 λ/4 만큼 지연시키기 위한 λ/4 길이의 50Ω 임피던스(86)와, 상기 제5, 6매칭회로(24, 26)의 분기점(e) 임피던스값(25Ω)과 출력임피던스(90)와의 매칭을 위해 상기 분기점(e)과 출력임피던스(90) 사이에 배치되는 λ/4 길이의 35.35Ω 임피던스(88)를 포함한다.
상기 제3매칭회로(20)는 각각 제2증폭회로(12)의 제1, 2증폭기(30, 32)의 입력단에 접속되는 50Ω의 입력임피던스(50, 54) 및 그 입력임피던스(50, 54) 사이에서 λ/4의 위상지연을 발생시키기 위해 어느 한쪽의 입력임피던스의 입력측에 배치되는 λ/4 길이의 50Ω 임피던스(52)와, 상기 임피던스(50, 52)의 분기점(a) 임피던스값(25Ω)과 입력임피던스(40)와의 매칭을 위해 상기 분기점(a)과 입력임피던스(46) 사이에 배치되는 λ/4길이의 35.35Ω 임피던스(48)를 포함한다.
상기 제4매칭회로(22)는 각각 제3증폭회로(14)의 제3, 4증폭기(34, 36)의 입력단에 접속되는 50Ω의 입력임피던스(60, 64) 및 그 입력임피던스(60, 64) 사이에서 λ/4의 위상지연을 발생시키기 위해 어느 한쪽의 입력임피던스의 입력측에 배치되는 λ/4 길이의 50Ω 임피던스(62)와, 상기 임피던스(60, 62)의 분기점(c) 임피던스값(25Ω)과 입력임피던스(56)와의 매칭을 위해 상기 분기점(c)과 입력임피던스(56) 사이에 배치되는 λ/4 길이의 35.35Ω 임피던스(58)를 포함한다.
상기 제5매칭회로(24)는 각각 제2증폭회로(12)의 제1, 2증폭기(30, 32)의 출력단에 접속되는 50Ω의 출력임피던스(70, 74) 및 그 출력임피던스(70, 74) 사이에서 λ/4의 위상지연을 발생시키기 위해 어느 한쪽의 입력임피던스의 출력측에 배치되는 λ/4 길이의 50Ω 임피던스(72)와 상기 임피던스(70, 72)의 분기점(d) 임피던스값(25Ω)과 출입력임피던스(66)와의 매칭을 위해 상기 분기점(d)과 출력임피던스(66) 사이에 배되는 λ/4 길이의 35.35Ω 임피던스(68)를 포함한다.
상기 제6매칭회로(26)는 각각 제3증폭회로(14)의 제3, 4증폭기(34, 36)의 출력단에 접속되는 50Ω의 출력임피던스(80, 84) 및 그 출력임피던스(80, 84) 사이에서 λ/4의 위상지연을 발생시키기 위해 어느 한쪽의 입력임피던스의 출력측에 배치되는 λ/4의 50Ω 임피던스(82)와, 상기 임피던스(80, 82)의 분기점(f) 임피던스값(25Ω)과 출력임피던스(76)와의 매칭을 위해 상기 분기점(f)과 출력임피던스(76)사이에 배치되는 λ/4의 35.35Ω 임피던스(78)를 포함한다.
이러한 마이크로파 임피던스 매칭회로는 마이크로파 신호의 송신 또는 수신단에 공통으로 적용되며, 각각의 임피던스는 마이크로스트립 라인으로 구현된다.
이와같이 구성된 본 발명의 마이크로파 신호 단간 매칭회로의 동작과정을 설명하면 다음과 같다.
먼저, 50Ω의 입력임피던스(38)에 매칭되어 입력되는 마이크로파 신호는 초단증폭회로인 제1증폭회로(10)의 증폭기(28)에서 증폭된후 제1매칭회로(16)를 통해 제2, 3증폭회로(12, 14)에 입력되게 된다.
이때, 제2, 3증폭회로(12, 14)의 입력측에는 50Ω의 임피던스를 가지는 제3, 4매칭회로(20, 22)가 각각 설치되어 있어 마이크로파 신호가 50Ω의 임피던스를 가지고 입력되게 되는데, 제3증폭회로(22)(또는 제2증폭회로)의 전단에 마이크로스트립 라인으로 형성되는 λ/4 길이의 50Ω의 임피던스(44)에 의해 이들 입력신호간에는 λ/4의 위상차가 형성되게 된다.
이에 따라, 제2, 3증폭회로(12, 14)에서의 마이크로파 신호입력 및 신호증폭시 상호신호간섭을 배제시킬수 있게 된다.
그런데, λ/4 지연을 위한 임피던스(44)와 제2매칭회로(20)가 만나는 분기점(b)의 임피던스값은 25Ω이고, 입력임피던스(40)는 50Ω이므로 이들을 매칭시키기 위한 임피던스(42)가 필요하며, 그 값은으로 정해지게 된다.
한편, 제2증폭회로(12)가 2개의 제1,2증폭기(30, 32)로 구성되는 경우 제3매칭회로(20)는 상기 제1, 2증폭기(30, 32)에서의 신호처리시 상호간섭이 일어나는 것을 방지하기 위해 출력임피던스(50, 54) 및 λ/4 길이의 지연임피던스(52)로서 제1, 2증폭기에 입력되는 마이크로파의 신호에 λ/4의 위상차를 형성시켜주게 되며, 입력임피던스(50)와 λ/4 지연임피던스(52)가 만나는 분기점(a)의 임피던스값(25Ω)과 입력임피던스(46)의 값(50Ω) 사이에서는으로 정해지는 λ/4 길이의 매칭임피던스(48)에 의해 정확한 매칭이 이루어지게 된다.
마찬가지로, 제3증폭회로(14)도 2개의 제3, 4증폭기(34, 36)로 구성되는 경우 제4매칭회로(22)는 상기 제3, 4증폭기(34 ,36)에서의 신호처리시 상호간섭이 일어나는 것을 방지하기 위해 출력임피던스(60, 64) 및 λ/4 길이의 지연임피던스(62)로서 제3, 4증폭기에 입력되는 마이크로파의 신호에 λ/4의 위상차를 형성시켜주게 되며, 입력임피던스(60)와 λ/4 지연임피던스(62)가 만나는 분기점(c)의 임피던스값(25Ω)과 입력임피던스(56)의 값(50Ω) 사이에서는으로 정해지는 λ/4 길이의 매칭임피던스(58)에 의해 정확한 매칭이 이루어지게 되어 신호손실을 최소화 할 수 있게 된다.
한편, 제2증폭회로(12)의 제1, 2증폭기(30, 32)의 마이크로파 신호출력은 제5매칭회로(24)의 출력임피던스(70, 74)와 제1증폭기(30)측에 배치되는 λ/4 길이의 지연임피던스(72)에 의해 위상이 복원된후 매칭 임피던스(68)를 거쳐 출력임피던스(66)에서 출력되고, 마찬가지로 제3증폭회로(14)의 제3, 4증폭기(34, 36)의 마이크로파 신호출력은 제6매칭회로(26)의 입력임피던스(80, 84)와 제3증폭기(34)측에 배치되는 λ/4 길이의 지연임피던스(82)에 의해 위상이 복원된후 매칭 임피던스(78)를 거쳐 출력임피던스(76)에서 출력된다.
따라서, 제2증폭회로(12)의 마이크로파 신호출력은 50Ω의 임피던스를 가지는 제5매칭회로(24)와 λ/4 길이의 지연임피던스(86)를 거치고 제3증폭회로(14)의 마이크로파 신호출력은 50Ω의 임피던스를 가지는 제6매칭회로(26)를 거쳐 합류되어 위상차를 상쇄시키게 되며, 이때 분기점(e)의 임피던스(25Ω)는 35.35Ω의 매칭 임피던스(88)에 의해 정확한 매칭이 이루어지게 된다.
제2도는 상기의 마이크로파 신호 단간 매칭이론을 이용한 마이크로파 패치 안테나장치를 기판상에 구현한 일 실시예를 나타낸다.
여기에서 참고되는 바와 같이, 기판(100)상에 PCB패턴을 이용하여 한쌍의 패치안테나(92, 94)가 형성되는 경우, 제1, 2패치안테나(92, 94)의 각각에 안테나 입·출력신호를 전송하기 위한 100Ω 임피던스의 제1, 2마이크로스트립 전송라인(102, 104)을 각각 λ/4의 배수로 형성할 때, 상기 전송라인(102)과 전송라인(104)의 길이는 50Ω의 임피던스 값을 가지는 급전지점(g)으로부터 λ/4의 길이차를 가지도록 형성함으로써, 안테나 송출신호 상호간의 간섭을 배제시켜 전파전달계수를 향상시키고 있다.
또한, 기판(100)상에 4개로 구성되는 제1-제4패치안테나(92, 94, 96, 98)를 형성하고자 하는 경우, 제1패치안테나(92)와 안테나출력신호 분기점(g)과의 사이는 λ/4의 홀수배의 마이크로스트립 라인(102)으로 100Ω의 임피던스를 형성시키고, 제2피치안테나(94)와 안테나출력신호 분기점(g)과의 사이는 λ/4의 짝수배 길이의 마이크로스트립라인(104)으로 100Ω의 임피던스를 형성시키고, λ/4의 위상차를 두고 마이크로스트립 라인을 구성한다. 그리고, 제3패치안테나(96)와 안테나 입·출력신호 분기점(i)과의 사이는 λ/4의 짝수배 길이의 마이크로스트립 라인(114)으로 100Ω의 임피던스를 형성시키고, 제4패치안테나(98)와 안테나출력신호 분기점(i)과의 사이는 λ/4의 홀수배 길이의 마이크로스트립 라인(116)으로 100Ω의 임피던스를 형성시켜 λ/4의 위상차를 두고 마이크로스트립 라인을 구성한다. 즉, 좌우상하 패치 안테나의 배치구조는 상호신호간섭의 영향을 최소화 시키기 위해 서로 엇갈려 배치시키고 있다.
한편, 상기 안테나 입·출력신호 분기점(g)의 임피던스(50Ω)와 안테나출력 급전점(h)으로부터 연장되는 마이크로스트립 라인(108)에 의한 출력임피던스(100Ω)를 매칭시키기 위해의 식으로부터 구해지는 매칭 임피던스값(70.71Ω)을 λ/4의 배수(예는 홀수배)인 마이크로스트립 라인(106)으로 구현한다.
또한, 상기 안테나출력신호 분기점(i)의 임피던스(50Ω)와 안테나출력급전정(h)으로부터 연장되는 마이크로스트립 라인(110)에 의한 입·출력임피던스(100Ω)를 매칭시키기 위해의 식으로부터 구해지는 매칭 임피던스값(70.71Ω)을 λ/4의 마이크로스트립 라인(112)으로 구현한다. 이때, 안테나출력 급전점(h)으로부터 각각 연장되는 100Ω임피던스의 마이크로스트립 라인(108)은 λ/4의 홀수배수 길이로 형성시키고 마이크로스트립 라인(110)은 λ/4의 짝수배수 길이로 형성시켜 여기에서도 λ/4의 위상지연이 일어나게 함으로써 모든 마이크로파 패치안테나(92, 94, 96, 98)에서 RF신호의 상호간섭을 배제시킨다.
특히, 상기 패치안테나(92, 94, 96, 98)에서의 RF간섭을 최소화 시키기 위해 각 마이크로스트립 라인(102, 104, 106, 108)의 길이를 각각 5λ/4, 6λ/4, 7λ/4, 8λ/4로 설계하여 각 마이크로스트립 라인간 길이차를 λ/4로 가져갈 수 있다.
이상의 본 발명에서는 패치안테나가 2개 또는 4개로 이루어지는 안테나그룹에서의 전송선로 매칭을 설명하였으나 이것으로 본 발명의 기술을 한정하는 것은 아니므로 동일한 방식으로 λ/2의 배수가 되는 어떠한 패치안테나의 매칭구조에도 본 발명의 기술사상이 그대로 적용될 수 있음은 자명하다 할 것이다.
이상에서 설명한 바와 같은 본 발명은 위성방송 및 위성통신이나 각종 이동통신 또는 소출력 구내통신 등에서 사용되는 마이크로파 대역의 신호처리시 RF신호처리회로의 단간에 신호를 결합시킬 때 입출력신호간의 상호 간섭을 배제시켜 정확한 매칭을 얻음으로써 신호결합 손실을 최소화 시킬 수 있는 효과를 가져온다.
또한, 본 발명의 이론에 기초하여 다수의 패치안테나로 이루어지는 패치안테나 그룹에 안테나의 입·출력신호를 전송하고자 할 때 각각의 패치안테나에서 일어 날 수 있는 신호간섭현상을 최소화 시킬 수 있으므로 마이크로파의 신호전송효율을 향상시키게 되는 특유의 효과가 나타나게 된다.
Claims (4)
- 마이크로파 신호처리회로에 있어서, 전단 제1증폭회로의 출력측과 후단 제2, 3증폭회로의 입력측에 각각 동일한 값(50Ω)의 입·출력임피던스를 마이크로스트립 전송라인으로 형성하고, 후단 제2, 3증폭회로에 입력되는 각각의 마이크로파 신호는 상호간에 λ/4 만큼의 위상지연이 발생되도록 어느 한쪽의 입력임피던스 라인에 λ/4 길이의 지연임피던스를 직렬로 추가 삽입하고, 상기 다른 한쪽의 입력임피던스와 지연임피던스가 합쳐지는 분기점의 임피던스값(25Ω)과 제1증폭회로의 출력측 임피던스값(50Ω)과의 매칭을 위해 λ/4 길이의 매칭임피던스값()을 마이크로스트립 라인으로 형성하는 것을 특징으로 하는 마이크로파 신호 단간 매칭회로.
- 마이크로파 신호처리회로에 있어서, 전단 제2, 3증폭회로의 출력측에 각각 동일한 값(50Ω)의 출력임피던스를 마이크로스트립 전송라인으로 형성하고, 전단 제2, 3증폭회로에서 각각의 출력임피던스에 매칭되어 출력되는 각각의 마이크로파 신호는 상호간에 λ/4 만큼의 위상지연을 가지도록 어느 한쪽의 출력임피던스 라인에 λ/4 길이의 지연임피던스를 직렬로 추가 삽입하고, 상기 다른 한쪽의 입력 임피던스와 지연임피던스가 합쳐지는 분기점의 임피던스값(25Ω)과 출력단 임피던스값(50Ω)과의 매칭을 위해 λ/4 길이의 매칭임피던스값()을 마이크로스트립 라인으로 형성하는 것을 특징으로 하는 마이크로파 신호 단간 매칭회로.
- 2개의 패치안테나(92,94)가 PCB기판(100)상에 형성되는 마이크로파 안테나장치에 있어서, 제1, 2패치안테나(92, 94)의 각각에 안테나 입·출력신호를 전송하기 위한 λ/4의 배수길이에서 100Ω의 임피던스를 가지는 마이크로스트립 라인(102, 104)을 각각 형성할 때 50Ω의 임피던스 값을 가지는 급전지점(g)으로부터 패치안테나까지의 제1마이크로스트립 라인(102)의 길이와 제2마이크로스트립 라인(104)의 길이는 λ/4의 길이차를 가지도록 형성하는 것을 특징으로 하는 마이크로파 패치 안테나 장치.
- 4개의 패치안테나(92, 94, 96, 98)가 기판(100)상에 형성되는 마이크로파 안테나장치에 있어서, 제1패치안테나(92)와 안테나 입·출력신호 분기점(g)과의 사이는 3λ/4 길이의 마이크로스트립 라인(102)으로 100Ω의 임피던스를 형성시키고, 제2패치안테나(94)와 안테나출력신호 분기점(g)과의 사이는 λ 길이의 마이크로스트립 라인(104)으로 100Ω의 임피던스를 형성시키고, 제3패치안테나(96)와 안테나출력신호 분기점(i)과의 사이는 λ/4의 짝수배 길이의 마이크로스트립 라인(114)으로 100Ω의 임피던스를 형성시키고, 제4패치안테나(98)와 안테나출력신호 분기점(i)과의 사이는 λ/4의 홀수배 길이의 마이크로스트립 라인(116)으로 100Ω의 임피던스를 형성시키고, 안테나출력신호 분기점(g)의 50Ω의 임피던스와 안테나출력급 전점(h)으로부터 연장되는 마이크로스트립 라인(108)에 의한 100Ω의 출력임피던스를 매칭시키는 매칭임피던스값(70.71Ω)을 마이크로스트립 라인(106)으로 형성시키고, 상기 안테나출력신호 분기점(i)의 임피던스와 안테나출력전점(h)에 접속된 출력임피던스를 매칭시키기는 매칭 임피던스값(70.71Ω)을 마이크로스트립 라인(112)으로 형성시키고, 안테나 입·출력급전점(h)에 각각 접속된 100Ω 임피던스의 마이크로스트립 라인(108)은 λ/4의 홀수배의 길이로 형성시키고 마이크로스트립 라인(110)은 λ/4의 짝수배의 길이로 형성시켜 안테나 입·출력급전점(h)으로부터 구성된 마이크로스트립 라인(108)과 마이크로스트립(110)의 길이는 λ/4의 차이를 두고 구성한 것을 특징으로 하는 마이크로파 패치 안테나 장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980021077A KR100264352B1 (ko) | 1998-06-08 | 1998-06-08 | 마이크로파 신호 단간 매칭회로와 이를 이용한 마이크로파 패치안테나장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019980021077A KR100264352B1 (ko) | 1998-06-08 | 1998-06-08 | 마이크로파 신호 단간 매칭회로와 이를 이용한 마이크로파 패치안테나장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR19980064943A KR19980064943A (ko) | 1998-10-07 |
KR100264352B1 true KR100264352B1 (ko) | 2000-08-16 |
Family
ID=19538597
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019980021077A KR100264352B1 (ko) | 1998-06-08 | 1998-06-08 | 마이크로파 신호 단간 매칭회로와 이를 이용한 마이크로파 패치안테나장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100264352B1 (ko) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR3062524B1 (fr) * | 2017-02-01 | 2021-04-09 | Thales Sa | Antenne elementaire a dispositif rayonnant planaire |
-
1998
- 1998-06-08 KR KR1019980021077A patent/KR100264352B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR19980064943A (ko) | 1998-10-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6236272B1 (en) | Traveling wave power combiner and radio base station | |
US7400215B2 (en) | Method and apparatus for increasing performance in a waveguide-based spatial power combiner | |
JP4486620B2 (ja) | マルチバンドドハティ増幅器 | |
EP0424108B1 (en) | High frequency transmission line circuit | |
US6518856B1 (en) | RF power divider/combiner circuit | |
CN105304998B (zh) | 一种新型宽带径向曲线渐变脊空间功率分配/合成器 | |
US8072288B2 (en) | Directional coupler | |
US5389890A (en) | Combiners for R.F. power amplifiers | |
US4092616A (en) | Traveling wave power combining apparatus | |
US10079420B2 (en) | Broadband high power microwave combiner/divider | |
US7710218B2 (en) | Variable power coupling device | |
CN114256580A (zh) | 一种基于新型t波导的功率分配/合成器 | |
Grebennikov | Power combiners, impedance transformers and directional couplers: Part II | |
KR100264352B1 (ko) | 마이크로파 신호 단간 매칭회로와 이를 이용한 마이크로파 패치안테나장치 | |
US6310788B1 (en) | Three-way, three phase power divider and combiner | |
US4075581A (en) | Stripline quadrature coupler | |
JP2010245871A (ja) | 電力合成増幅器 | |
US5703531A (en) | Predistortion linearizer and method employing uniplanar Magic T hybrids | |
JP4774949B2 (ja) | 分配器及び合成器並びにそれらを用いた電力増幅装置 | |
US3899756A (en) | Microwave phase correcting network utilizing waveguide coupler having mismatched ports caused by laterally displaced end section | |
JPS6345901A (ja) | 方向性結合器 | |
RU2729513C1 (ru) | Полосковый фазовращатель | |
JP3090026B2 (ja) | 高出力電力増幅器 | |
KR200432149Y1 (ko) | 집중소자 방식을 이용한 고주파 선로용 광대역 분배기 | |
JP2013021381A (ja) | 電力分配合成器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G15R | Request for early opening | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |